[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

KR100284518B1 - 전자볼륨 - Google Patents

전자볼륨 Download PDF

Info

Publication number
KR100284518B1
KR100284518B1 KR1019930011655A KR930011655A KR100284518B1 KR 100284518 B1 KR100284518 B1 KR 100284518B1 KR 1019930011655 A KR1019930011655 A KR 1019930011655A KR 930011655 A KR930011655 A KR 930011655A KR 100284518 B1 KR100284518 B1 KR 100284518B1
Authority
KR
South Korea
Prior art keywords
down counter
volume
value
signal
input
Prior art date
Application number
KR1019930011655A
Other languages
English (en)
Other versions
KR940006073A (ko
Inventor
야마구찌히사시
Original Assignee
야스카와 히데아키
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP17607193A external-priority patent/JPH0715261A/ja
Application filed by 야스카와 히데아키, 세이코 엡슨 가부시키가이샤 filed Critical 야스카와 히데아키
Publication of KR940006073A publication Critical patent/KR940006073A/ko
Application granted granted Critical
Publication of KR100284518B1 publication Critical patent/KR100284518B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0088Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal using discontinuously variable devices, e.g. switch-operated
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/001Digital control of analog signals

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

전자 볼륨을 음성 기기에 사용했을때, 볼륨의 절환시에 발생하는 절환 노이즈를 저감한다.
볼륨값이 볼륨 제어 레지스터(1)에 입력되고, 라이트 클럭으로 입력되어 기억된다. 비교 회로(2)는 항상, 볼륨 제어 레지스터(1)의 출력과, 업다운 카운터(4)의 카운트값을 비교한다. 제어 회로(3)는 비교 회로(2)의 비교 결과에 따라서, 업다운 카운터(4)를 제어한다. 예를들면 현재 값보다 적은 볼륨값이 입력된 경우에는 업다운 카운터(4)는 카운트 값이 내장된 볼륨값에 동등하게 될때까지 다운카운트한다. 카운트 값은 D/A 컨버터(5)에 입력되고, 아날로그의 음성 입력은 볼륨값이 서서히 낮아지므로, 서서히 감소하는 아날로그의 음성 출력으로 된다.

Description

전자 볼륨
제 1 도는 본 발명에 따른 전자 볼륨의 제 1 실시예를 나타내는 블럭도.
제 2 도는 본 발명에 따른 전자 볼륨의 제 2 실시예를 나타내는 블럭도.
제 3 도는 본 발명에 따른 전자 볼륨의 제 3 실시예를 나타내는 블럭도.
제 4 도는 D/A 컨버터의 디지탈 입력값에 의한 시각 변화를 나타내는 도면.
제 5 도는 제 3 실시예의 의사 대수 변화형의 전자 볼륨의 디지탈 부의 한예를 나타내는 도면.
제 6 도는 의사 대수 클럭 발생 회로를 상세하게 나타내는 도면.
제 7 도는 본 발명에 따른 전자 볼륨의 제 4 실시예를 나타내는 블럭도.
제 8 도는 본 발명에 따른 전자 볼륨의 제 5 실시예를 나타내는 블럭도.
제 9 도는 종래의 전자 볼륨을 나타내는 블럭도.
제 10 도는 D/A 컨버터의 한예를 나타내는 회로도.
제 11 도는 음성 신호의 엔벨로프 변화를 나타내는 도면.
♣도면의 주요 부분에 대한 부호의 설명 ♣
1 : 볼륨 제어 레지스터 2 : 비교 회로
3 : 제어 회로 4 : 업다운 카운터
5 : D/A 컨버터 6 : 분주 회로
7 : 셀렉터 8 : 의사 대수 클럭 발생 회로
9, 10 : 스위치 회로 11 : Q 형 플립플롭
12 : 지연 회로 13 : T형 플립플롭
20, 21 : 저항 22 : 스위치 회로
23 : 연산 증폭기
[산업상의 이용분야]
본 발명은 음성 기기에 관한 것이며, 특히, 음성 기기의 전자 볼륨에 관한 것이다.
[종래의 기술]
종래의 전자적으로 음량을 제어하는 전자 볼륨은 볼륨 제어값인 디지탈 데이타를 기억하고, 그 기억된 데이타에 의해 직접 D/A 컨버터를 제어하는 구성이 채용되고 있었다.
제 9 도는 종래의 전자 볼륨의 한예를 나타내는 블럭도이다. 도면중에 (1)은 볼륨 제어 레지스터, (5)는 D/A 컨버터이다. 볼륨 제어 레지스터(1)에는 호스트 컴퓨터나 외부 입력에 의해 부여된 볼륨값 Dn 이 입력되고, 라이트 클럭 C 에 의해 입력된다. 입력된 볼륨값은 출력 Qn 으로서 D/A 컨버터(5)에 주어진다.
D/A 컨버터(5)의 한예를 제 10 도에 도시된다. 도면중에 (20, 21)은 저항, (22)는 스위치 회로, (23)은 연산 증폭기이다. 이 회로는, 일반적인 래더 저항에 의한 전류형 D/A 컨버터이고, 저항(20)의 저항값 R 은 적절하게 설정된 값이며, 저항(21)의 저항값은 저항(20)의 저항값 R 의 2 배로 설정되어 있다. 또한, 저항(21)은 스위치 회로(22)에 의해, 직접 접지 전위 또는 연산증폭기(23)의 입력 임피던스를 거쳐서 접지 전위에 접속되어 있다. 연산 증폭기(23)의 2 개의 입력 단자의 전위는 가상 쇼트이기 때문에 + 단자가 접지 전위에 접지되어 있으면, - 단자도 접지 전위로 되어 있다. 이와 같이 저항(20)과 저항(21)의 저항값을 설정하므로서, 신호 입력 단자 Ref 에 부가된 기준 전압 VREF 에 의한 전류는, 저항(20)과 저항(21)과의 분기점에서 각각 1/2 씩으로 분류된다.
스위치 회로(22)는 디지탈 데이타에 의해 절환된다. D0, D1, D2, ... , Dn 은 2 진 디지탈 데이타의 각 비트에 의해 제어되는 스위치 회로를 나타내고 있다. D0 는 2n의 비트, D1 은 2n-1 의 비트, D2 는 2n-2 의 비트, Dn 은 2o 의 비트에 의해 제어된다. 상술한 저항값의 설정에 의해 D0 의 비트로 제어되는 스위치를 흐르는 전류에 대하여, D1 의 비트로 제어되는 스위치를 흐르는 전류는 1/2, D1 의 비트로 제어되는 스위치를 흐르는 전류는 1/4 과 같이, 각 스위치에 의해 제어되는 전류값은 도면의 좌에서 우로 감에 따라서 차례로 1/2 의 곱수가 곱해진 값으로 되어 있다.
여기에서, D0, D1, D2, ... , Dn 에서 부여되는 디지탈값을 D 로 하고, 비례정수를 K 라 하면, 연산증폭기의 출력 VOUT는,
VOUT = K x (D/2n) x VREF 로 되므로, 기준 전압 VREF 로서 음성신호를 입력시키면, 디지탈값 D 에 의해 볼륨 제어된 음성신호를 얻을 수가 있다.
제 9 도에 도시한 바와 같은 종래의 전자 볼륨값을 입력하면, 볼륨 제어 레지스터(1)에 라이트 클럭으로 입력한 순간에 D/A 컨버터의 제어 데이타가 동시에 변화하고, 제 11A도에 도시하는 바와 같이, 음성파형 a 에 대하여 볼륨값을 입력한 시간 t 에 있어 그벽한 엔벨로프 변화를 일으킨다. 그로인하여 음성으로서의 절환 노이즈가 발생하고, 페이드 인, 페이드 아웃 등의 음성 효과에 대한 불합리함이 발생하는 문제가 있었다.
[발명이 해결하려고 하는 과제]
본 발명은 상술한 문제점을 해결하기 위해 이루어진 것으로 볼륨값의 절환에 의한 급격한 엔벨로프 변화를 시계열적으로 완화하므로서, 볼륨 절환시의 음성 노이즈를 저감할 수 있는 전자 볼륨을 실현하는 것을 목적으로 하는 것이다.
[과제를 해결하기 위한 수단]
본 발명은 청구항 제 1 항에 기재된 발명으로서, 전자 볼륨에 있어서, 볼륨 제어를 실행하기 위한 디지탈값을 기억하는 볼륨 제어 레지스터와, 기본 클럭 신호를 카운트하는 업다운 카운터와, 상기 볼륨 제어 레지스터에 기억된 값과 상기 업다운 카운터의 출력을 비교하는 비교 회로와, 이 비교 회로의 비교 결과에 의해 상기 업다운 카운터의 카운트 제어를 실행하는 제어 회로와, 음성 입력을 기준 전압에 받아 디지탈 데이타를 상기 업다운 카운터의 출력에서 받는 D/A 컨버터를 갖는 것을 특징으로 하고,
청구항 제 2 항에 기대된 발명으로서, 전자 볼륨에 있어서, 볼륨 제어를 실행하기 위한 디지탈값을 기억하는 볼륨 제어 레지스터와, 기본 클럭 신호를 분주하는 다단 분주 회로와, 이 다단 분주 회로의 출력을 선택하는 셀렉터와, 이 셀렉터에 의해 선택된 신호를 클럭 신호로서 카운트하는 업다운 카운터와, 상기 볼륨 제어 레지스터에 기억된 값과 상기 업다운 카운터의 출력을 비교하는 비교 회로와, 상기 비교 회로의 비교 결과에 의해 상기 업다운 카운터의 카운트 제어를 실행하는 제어 회로와, 음성 입력을 기준 전압에 받아 디지탈 데이타를 상기 업다운 카운터의 출력으로 부터 받는 D/A 컨버터를 갖는 것을 특징으로 하며,
청구항 제 3 항에 기재된 발명은 청구항 2 항에 기재된 전자 볼륨에 있어서, 셀렉터에 의한 선택을 업다운 카운터의 카운트값에 따라서 실행하는 것을 특징으로 하는 것이며, 청구항 제 4 항에 기재된 발명에 있어서는 청구항 제 3 항에 기재된 전자 볼륨에 있어서, 카운트값에 따른 셀렉터에 의한 선택이 대수적인 것을 특징으로 하는 것이며, 청구항 제 5 항에 기재된 발명에 있어서는 청구항 제 3 항 또는 제 4 항에 기재된 전자 볼륨에 있어서, 기본 클럭 신호 또는 분주 신호와, 셀렉터에 의해 선정된 신호를 택일적으로 업다운 카운터의 클럭 신호로 하는 것을 특징으로 하는 것이다.
청구항 제 6 항에 기재된 발명에 있어서는 청구항 제 2 항에 기재된 전자 볼륨에 있어서, 업다운 카운터의 카운트 값과 소정의 설정 값을 절환 가능하게 하고, 절환된 값에 따른 셀렉터에 의한 선택을 실행하는 것을 특징으로 하는 것이다.
[작용]
본 발명에 따라, 업다운 카운터에 의한 카운트 값을 D/A 컨버터에 도입하여 양자화 단계의 미조정을 실행하므로서, 볼륨 제어를 실행하기 위한 디지탈 값이 변화한 경우에, 카운트 시간에 의해 음성 신호의 볼륨을 변화시킬 수가 있고, 음성 신호의 볼륨 가변시의 급격한 엔벨로프 변화를 피해서, 음성 출력으로의 절환 노이즈를 저감할 수가 있다.
또한, 클럭 신호를 다단으로 분주하여 그 분주 출력을 선택하므로서, 엔벨로프 변화의 시간을 선택할 수가 있다. 분주 출력의 선택을 업다운 카운터의 카운트 값에 따라 실행하므로서, 엔벨로프 변화를 볼륨값 의존형으로 할 수가 있다. 이 변화를 대수적으로 할 수도 있다.
또한, 엔벨로프 변화를 선형 변화형과, 볼륨값 의존형으로 나눌 수도 있다.
[실시예]
제 1 도는 본 발명의 전자 볼륨의 제 1 실시예의 블럭도이다. 도면중에 (1)은 볼륨 제어 레지스터, (2)는 비교회로, (3)은 제어 회로, (4)는 업다운 카운터, (5)는 D/A 컨버터이다. 볼륨 제어 레지스터(1)에는 호스트 컴퓨터나 외부 입력에 의해 부여된 볼륨값 Dn 이 디지탈 신호로 입력되고, 라이트 클럭 C 에 의해 입력된다. 비교 회로(2)는 볼륨 제어 레지스터(1)에 기억된 볼륨값과 엔벨로프 변화를 제어하기 위한 업다운 카운터(4)의 카운트 값을 비교하여, 볼륨값과 카운트 값이 같거나 또는, 큰것의 출력을 제어 회로(3)로 보낸다. 제어 회로(3)는 비교 회로(2)의 비교 결과를 기초로 하여, 엔벨로프 제어용의 업다운 카운터(4)의 카운트 인에이블, 업카운트, 다운카운트의 절환을 제어한다. 업다운 카운터(4)는 이 실시예에서는 6 비트의 카운터로 하였으나, 6 비트에 한정되는 것은 아니다. D/A 컨버커(5)는 제 10 도에서 설명한 것과 동일한 것을 사용할 수가 있으나 이에 한정되는 것은 아니다.
제 1 실시예의 동작에 대해서 설명을 하면 업다운 카운터의 카운트 값의 초기값은 적당한 값으로 좋으나, 작동 최초에 큰 음성 출력이 되는 것은 바람직하지 못하므로 「000000」또는 적은 값으로 하여 둔다. 따라서, 볼륨값이 볼륨 제어 레지스터(1)의 Dn 에 입력되고, 라이트 클럭이 C 에 입력되므로서 입력되고, 볼륨 제어 레지스터(1)에 기억된다. 기억된 볼륨값은 볼륨 제어 레지스터(1)의 Qn 에 출력된다. 비교 회로(2)는 항상, A 에 입력된 볼륨 제어 레지스터(1)의 Qn 출력과, B 에 입력된 업다운 카운터(4)의 카운트 값 Qn 을 비교하여, A<B, A=B, A>B 의 3 가지의 비교 결과를 출력한다. 제어 회로(3)는 비교 회로(2)의 비교 결과에 따라서, 다음의 3 가지 제어를 한다.
1 A<B 일 경우, 업다운 카운터(4)를 카운트 다운한다.
2 A=B 일 경우, 업다운 카운터(4)를 카운트 정지한다.
3 A>B 일 경우, 업다운 카운터(4)를 카운트 업한다.
업다운 카운터(4)는 기본 클럭을 CK 로 받아, 상기한 1 내지 3 의 카운트 동작을 실행한다. 예를들면, 어떤 볼륨값으로 설정된 상태에서, 음성 출력이 되고 있을때에, 그보다 적은 볼륨값이 볼륨 제어 레지스터(1)에 내장된 것으로 한다. 비교 회로(2)의 비교 결과는 A<B 이므로, 업다운 카운터(4)는 기본 블럭을 클럭 입력으로서 카운트 다운한다. 이 카운트 다운에 의해, 카운트값이 내장된 볼륨값과 같아질때 까지, D/A 컨버터(5)의 Dn 에 서서히 적어지는 값의 디지탈값이 입력된다. 그에따라 아날로그의 음성 입력은 볼륨값이 서서히 낮아져서, 서서히 감소하는 아날로그의 음성 출력으로 된다. 현재의 볼륨값보다 큰 볼륨값이 볼륨 제어 레지스터(9)에 내장된 경우에는, 업다운 카운터(4)가 카운트업 동작을 실행하여, 음성 출력은 서서히 커진다.
볼륨값의 변화 속도가 기본 클럭의 주파수에 의해 정해지는 것은 명백할 것이다. 예를들면, 기본 클럭이 32Hz 이면, 볼륨값의 변화는 제 4 도의 직선 B 로 표시하는 변화를 따라 「111111」의 상태로 볼륨 제어 레지스터(1)에 「000000」의 내장된 경우에는, 업다운 카운터(4)의 카운트 값이 「111111」에서 「000000」까지 변화하는 것에는 2 초간을 요하게 된다. 동일하게, 「100000」의 상태에서, 볼륨 제어 레지스터(1)에 「010000」이 내장된 경우에는 업다운 카운터(4)의 카운트 값이 「100000」에서 「010000」까지 변화하는 변화 시간은 0.5 초이다.
제 11B도는 볼륨값의 변화에 의한 음성 신호의 변화를 나타내고 있다. 음성파형 a 에 대하여 볼륨값을 입력한 시각 t1에 있어서, 급격한 볼륨 변화 신호가 부여되므로, 엔벨로프의 변화는 시각 t2까지 직선적으로 서서히 변화한다. 그로인하여, 음성 출력으로의 절환 노이즈를 저감할 수가 있다.
볼륨값은 조작 버튼등으로 부터 수동 입력으로 부여되어도 좋으나, 예를들면, 컴퓨터를 사용하여 디스플레이 위에 찍혀나오는 화상과 함께 음성 출력이 부여되는 게임과 같이 프로그램에 의해서 볼륨값이 부여되는 경우도 있다. 라이트 클럭과 기본 클럭과 음성 입력은 각각 비동기이다. 또한, 라이트 클럭이 주기적으로 부여되는 경우는 라이트 클럭의 주기는 볼륨값의 절환 완료시간, 즉, 업다운 카운터(4)의 전 카운트 시간보다 긴 시간으로 설정된다.
제 2 도는 본 발명의 전자 볼륨의 제 2 의 실시예의 블럭도이다. 도면중, 제 1 도와 동일한 부분에는 같은 부호를 붙여서 설명을 생략한다. (6)은 분주 회로, (7)은 셀렉터이다. 이 실시예에서는, 분주 회로(6)를 사용해서 기본 클럭을 다단으로 분주하고, 이것을 셀렉터(7)로 선택하여, 업다운 카운터(4)로의 클럭의 주파수를 선택할 수 있도록 하였다. 상술한 바와 같이, 볼륨값의 변화 속도가 업다운 카운터(4)의 클럭 주파수에 의해 정해지므로, 클럭의 주파수를 바꾸므로서 볼륨값의 변화 속도를 바꿀 수가 있다. 셀렉터(7)의 Sn 으로의 셀렉터 신호는 조작 버턴 등으로 부터 수동 입력되어도 좋으나, 상술한 게임의 프로그램에 의해 입력되어도 좋다.
예를들면, 분주 회로(6)로서, 1/2 분주하는 분주기를 직렬 접속한다. 기본 클럭을 상술한 예에서와 같이, 32Hz 로 하면, 「111111」에서 「000000」까지의 변화 시간은 32Hz 를 선택한 경우에는 2 초이나, 16Hz 를 선택하면 4 초, 8Hz 를 선택하면 8 초로 된다.
제 3 도는 본 발명의 전자 볼륨의 제 3 실시예의 블럭도이다. 도면중 제 1 도 및 제 2 도와 같은 부분에는 같은 부호를 붙여서 설명을 생략한다. (8)은 의사 대수 클럭 발생 회로이다. 이 실시예에서는, 제 2 의 실시예에 있어서 셀렉터(7)를 업다운 카운터(4)의 카운트 값으로 선택하도록 하였다. 분주 회로(6)의 분주 주파수와 업다운 카운터(4)의 카운트 값과의 설정을 어떻게 하느냐에 따라 희망하는 변화 특성을 실현할 수가 있다.
분주 회로(6)로서는 제 2 의 실시예에서 설명한 바와 같이, 다단의 1/2 분주 회로를 사용해서 셀렉터(7)에는 카운트 값이 전 카운트 값으로 부터 1/2 로 될때마다 1/2 분주한 주파수를 선택하도록 하여, 의사 대수 클럭 발생 회로(8)가 실현된다. 제 4 도의 절선(A)이 그 특성을 표시하고 있다. 즉, 볼륨값이 「111111」에서 「100000」까지는, 32Hz 가 선택되고, 변화 시간은 1 초다. 또한, 볼륨값이 「100000」에서 「010000」까지는, 16 Hz 가 선택되고, 변화 시간도 1 초이고, 「010000」에서 「001000」까지는, 8Hz 가 선택되고, 변화 시간은 1 초다. 이와같이 하여 의사 대수 특성이 얻어진다. 「111111」에서 「000000」까지의 전 카운트 시간은 이 예에서는 7 초로 되어 있다.
제 5 도는 제 3의 실시예의 의사 대수 변화형의 전자 볼륨의 디지탈 부의 한예이다. 도면중 제 3 도와 동일한 부분에는 같은 부호를 붙여서 설명을 생략한다. (11)은 D 형 플립플롭, (12)은 지연 회로이다. 또한 XRST 는 리셋 신호, ECLK 는 라이트 클럭, ED 5 내지 EDO 은 볼륨값, CLK 는 기본 클럭의 신호를 나타내고 있다. 제 3 도에서 설명한 바와 같이 볼륨값 ED5 내지 EDO 는 라이트 클럭 ECLK 에 내장되고, 그 기억값 Q5 내지 Q0 은 비교 회로(2)의 A5 내지 A0 에 입력된다. 비교 회로(2)에는 업다운 카운터(4)의 카운트 값이 B5 내지 B0 에 입력되고, A5 내지 A0>B5 내지 B0 이면, AGTB 에 출력되고, A5 내지 A0<B5 내지 B0 이면, ALSB 에 출력되며, A5 내지 A0=B5 내지 B0 면, AEQB 에 출력되어, 제어 회로(3)로 보내진다. 비교 회로의 비교 결과에 따라, 제어 회로(3)는 업다운 카운터(4)의 XEN 과 UXD 에 인에이블 신호와 카운트 업 또는 카운트 다운의 신호를 보낸다.
제 6 도는 의사 대수 클럭 발생 회로의 상세한 회로이다. 도면중, (6)은 분주 회로, (7)은 셀렉터, (13)은 T 형 플립플롭이다. 분주 회로(6)는 T 형 플립플롭(13)을 직렬로 복수단 접속하여 구성되고, 기본 클럭 CLK 를 1 단마다 1/2 로 분주한다. 분주 회로(6)의 분주 출력은 셀렉터(7)에 있어서, 엔벨로프 변화를 제어하기 위한 업다운 카운터의 카운트값 UD9 내지 UD1 에 의해 그 1 개가 선택되고, 선택된 신호 CLOUT 는 제 5 도의 업다운 카운터(4)의 클럭 신호로서 CLK 에 입력된다.
제 7 도는 본 발명의 전자 볼륨의 제 4 실시예의 블럭도이다. 도면중, 제 3 도와 같은 부분에는 같은 부호를 붙여서 설명을 생략한다. (9)는 스위치 회로이다. 이 실시예에서는, 제 3 의 실시예에 있어서 셀렉터(7)에 의해 선택된 분주 신호와 기본 클럭을 스위치 회로(9)에서 선택하여 업다운 카운터(4)의 클럭 신호로 하도록 하였다. 기본 클럭이 선택된 경위에는 제 1 의 실시예로 설명한 바와 같이, 선형 변화형의 특성이 얻어지고, 셀렉터(7)에 의해 선택된 분주 신호가 스위치 회로(9)에서 선택되는 경우에는 제 3 의 실시예에서 설명한 바와 같이, 의사 대수 변화형의 특성이 얻어진다. 또한, 스위치 회로(9)에 의해, 기본 클럭을 선택하는 대신에, 분주 회로(6)의 적당한 분주 신호를 선택하도록 하여도 좋다.
제 8 도는 본 발명의 전자 볼륨의 제 5 실시예의 블럭도이다. 도면중, 제 3 도와 같은 부분에는 같은 부호를 붙여서 설명을 생략한다. (10)은 스위치 회로이다. 이 실시예에서는 제 2 의 실시예와 제 3 의 실시예를 스위치 회로(10)에 의해 선택할 수 있도록 하였다. 즉, 셀렉터(7)의 Sn 에 셀렉트 신호가 입력되도록 스위치 회로(10)가 설정된 경우에는 선형 변화형의 특성이 얻어진다. 또한, 셀렉터(7)의 Sn 에 업다운 카운터(4)의 카운트값이 입력되도록 스위치 회로(10)가 설정된 경우에는 의사 대수 변화형의 특성이 얻어진다.
이상의 설명에서 명백한 바와 같이 본 발명에 의하면 음성 신호의 볼륨 가변시에 있어서, 완만한 음성 파형의 엔벨로프 변화를 실현할 수가 있는 효과가 있다. 또한, 다단 분주 회로 및 그 출력을 선택하는 셀렉터를 구비하므로서, 엔벨로프 변화의 시간을 외부로부터 자유롭게 선택할 수가 있다. 다시, 상기 셀렉터의 선택 신호를 업다운 카운터의 카운트 값에 따라 선택하므로서, 볼륨 레벨에 의한 엔벨로프 변화 시간을 대수적으로 변화시킬 수가 있다. 또한, 업다운 카운터의 클럭 신호를 스위치에 의해 선택되므로서 엔벨로프 변화를 선형 변화형 또는 의사 대수 변화형으로 하는지를 분류할 수가 있는 구성도 실현된다.

Claims (7)

  1. 전자 볼륨 제어 장치에 있어서: a) 볼륨 제어에 이용되는 디지탈 값을 기억하는 볼륨 제어 레지스터; b) 베이스 클럭 신호에 접속되는 입력 단자를 갖는 N-스테이지 주파수 분할기로서, N은 1과 같거나 큰 정수이고, 각각의 스테이지는 이전 스테이지의 주파수의 절반인 출력 신호 클럭을 제공하는, 상기 N-스테이지 주파수 분할기; c) 상기 N-스테이지 주파수 분할기에 접속된 다수의 입력 단자를 가지며, 상기 N-스테이지 주파수 분할기의 한 출력 클럭 신호를 선택하고, 상기 선택된 신호를 출력으로서 제공하는 선택기; d) 상기 선택기의 상기 출력에 접속된 입력 클럭 단자를 갖는 업/다운 카운터로서, 상기 업/다운 카운터의 카운트 값을 액세스하기 위한 다수의 출력 단자를 갖는, 상기 업/다운 카운터; e) 상기 볼륨 제어 레지스터와 상기 업/다운 카운터에 접속되어, 상기 볼륨 제어 레지스터의 상기 값을 상기 업/당누 카운터의 값과 비교하기 위한 비교기; f) 상기 비교기와 업/다운 카운터에 접속되어, 상기 업/다운 카운터에 의한 업 카운트 및 다운 카운트를 가능하게 하는 제어 회로; 및 g) 오디오 신호가 접속되는 기준 전압 단자를 가지며, 상기 업/다운 카운터 출력 단자에 접속된 다수의 디지탈 데이터 입력 단자를 갖는 디지탈/아날로그 변환기를 구비하는 전자 볼륨 제어 장치.
  2. 제 1 항에 있어서, 상기 선택기는 상기 업/다운 카운터 출력 단자에 접속된 다수의 선택 제어 입력 단자를 갖는, 전자 볼륨 제어 장치.
  3. 제 1 항에 있어서, 상기 선택기는 다수의 선택 제어 입력 단자를 갖고, 상기 선택 제어 입력 단자와 상기 업/다운 카운터 출력 단자에 접속되고 선택기 신호에 접속되는 스위칭 회로를 더 구비하며, 상기 스위칭 회로는 상기 업/다운 카운터와 상기 선택 신호중 하나를 상기 선택 제어 입력 단자에 전기적으로 접속하는, 전자 볼륨 제어 장치.
  4. 오디오 볼륨을 제어하는 방법에 있어서: a) 오디오 신호 엔벨로프의 크기를 나타내는 값을 갖는 디지탈 워드를 제공하는 단계; b) 상기 디지탈 워드가 상기 볼륨 제어 레지스터에 상기 디지탈 워드를 래치하는 단계; c) 카운팅 레이트를 제어하기 위한 클럭 신호 입력과 업 카운팅 및 다운 카운팅을 할 수 있게 하기 위한 제어 신호 입력을 갖는 업/다운 카운터를 제공하는 단계; d) 상기 업/다운 카운터에 소정의 주파수를 갖는 클럭 신호를 제공하는 단계; e) 상기 업/다운 카운터와 상기 볼륨 제어 레지스터의 내용을 비교하는 단계; f) 상기 볼륨 제어 레지스터의 내용이 상기 업/다운 카운터의 내용 보다 클 경우 업 카운팅을 하도록 상기 업/다운 카운터에 제어 신호를 제공하는 단계; g) 상기 볼륨 제어 레지스터의 내용이 상기 업/다운 카운터의 내용 보다 작을 경우 다운 카운팅을 하도록 상기 업/다운 카운터에 제어 신호를 제공하는 단계; 및 h) 상기 볼륨 제어 레지스터의 내용이 상기 업/다운 카운터의 내용과 동일할 경우 카운팅을 하도록 상기 업/다운 카운터에 제어 신호를 제공하는 단계를 구비하는 오디오 볼륨 제어 방법.
  5. 제 4 항에 있어서, 상기 업/다운 카운터를 소정의 값으로 초기화하는 단계를 더 구비하는 오디오 볼륨 제어 방법.
  6. 제 4 항에 있어서, 상기 업/다운 카운터가 카운팅할 수 있는 기간 동안에 상기 클럭 신호 주파수를 변경하는 단계를 더 구비하는 오디오 볼륨 제어 방법.
  7. 제 6 항에 있어서, 상기 클럭 신호 주파수를 변경하는 상기 단계는 상기 업/다운 카운터 출력을 평가하는 단계와 상기 업/다운 카운터 출력의 2진 값에 비례하는 클럭 신호 주파수를 선택하는 단계를 구비하는 오디오 볼륨 제어 방법.
KR1019930011655A 1992-06-25 1993-06-25 전자볼륨 KR100284518B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP16786492 1992-06-25
JP92-167864 1992-06-25
JP17607193A JPH0715261A (ja) 1992-06-25 1993-06-23 電子ボリューム
JP93-176071 1993-06-23

Publications (2)

Publication Number Publication Date
KR940006073A KR940006073A (ko) 1994-03-23
KR100284518B1 true KR100284518B1 (ko) 2001-11-05

Family

ID=15857503

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930011655A KR100284518B1 (ko) 1992-06-25 1993-06-25 전자볼륨

Country Status (2)

Country Link
US (2) US5596651A (ko)
KR (1) KR100284518B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100419839B1 (ko) * 1994-12-02 2004-06-18 가부시키가이샤 소니 컴퓨터 엔터테인먼트 의사발음이감소된전자음원장치
CN108063601A (zh) * 2017-12-29 2018-05-22 上海艾为电子技术股份有限公司 一种自动增益控制电路及信号处理系统

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100284518B1 (ko) * 1992-06-25 2001-11-05 야스카와 히데아키 전자볼륨
JPH0916200A (ja) * 1995-06-30 1997-01-17 Olympus Optical Co Ltd 音声記録再生装置
US6175634B1 (en) * 1995-08-28 2001-01-16 Intel Corporation Adaptive noise reduction technique for multi-point communication system
DE19630395C1 (de) * 1996-07-26 1997-10-02 Sgs Thomson Microelectronics Elektrische Stummsteuerschaltung
US5828314A (en) * 1996-10-16 1998-10-27 Seiko Communication Systems Pager with adaptable alarm
KR100230102B1 (ko) * 1996-12-11 1999-11-15 구자홍 볼륨레벨에 따른 음성조정방법
DE19713862A1 (de) * 1997-04-04 1998-10-08 Bosch Gmbh Robert Verfahren zur automatischen Lautstärkesteuerung in einer Audiosignal-Wiedergabevorrichtung und Anordnung dazu
US6088461A (en) * 1997-09-26 2000-07-11 Crystal Semiconductor Corporation Dynamic volume control system
US6298139B1 (en) 1997-12-31 2001-10-02 Transcrypt International, Inc. Apparatus and method for maintaining a constant speech envelope using variable coefficient automatic gain control
US6127893A (en) * 1998-09-18 2000-10-03 Tripath Technology, Inc. Method and apparatus for controlling an audio signal level
US6433673B1 (en) 1998-09-25 2002-08-13 Conexant Systems, Inc. Digital enunciator, process and communication system employing same
US6535611B1 (en) * 1999-01-15 2003-03-18 Oak Technology, Inc. Method and apparatus for reducing switching noise of a digital volume control
US20050166232A1 (en) * 1999-04-21 2005-07-28 Lamkin Allan B... Presentation of media content from multiple media sources
US6891955B1 (en) * 1999-07-29 2005-05-10 Micron Technology, Inc. Audio volume control for computer systems
JP2002299974A (ja) * 2001-03-30 2002-10-11 Matsushita Electric Ind Co Ltd ボリューム可変装置
US20030208594A1 (en) * 2002-05-06 2003-11-06 Urchin Software Corporation. System and method for tracking unique visitors to a website
US7424120B2 (en) * 2003-08-06 2008-09-09 Avago Technologies General Ip Pte Ltd Method and apparatus for volume control
US8311230B2 (en) * 2004-02-27 2012-11-13 Thomson Licensing Speaker systems and methods having amplitude and frequency response compensation
US20060233393A1 (en) * 2005-04-14 2006-10-19 Ess Technology, Inc. Digital volume control circuit and method calibrated in decibels
US20060247811A1 (en) * 2005-05-02 2006-11-02 Texas Instruments Incorporated Batch processing control of volume events in a digital amplifier environment
US8184206B2 (en) 2006-11-07 2012-05-22 Csr Technology Inc. Pseudo digital gain control for broadband tuner
CN101350604B (zh) * 2007-07-19 2012-07-04 鸿富锦精密工业(深圳)有限公司 自动切换音量调节模式的装置及方法
WO2011020106A1 (en) 2009-08-14 2011-02-17 That Corporation System and method for interpolating digitally-controlled amplifier gain
JP7109177B2 (ja) * 2017-11-02 2022-07-29 ローム株式会社 オーディオ回路、それを用いた車載用オーディオ装置、オーディオコンポーネント装置、電子機器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4731851A (en) * 1986-09-24 1988-03-15 Rca Corporation Digital signal gain control circuitry for varying digital signals in substantially equal db steps
US5189705A (en) * 1989-08-24 1993-02-23 Deutsche Thomson-Brandt Gmbh Audio equipment
EP0507964B1 (en) * 1990-10-31 1998-09-09 Shintom Co., Ltd Electronic volume device
KR100284518B1 (ko) * 1992-06-25 2001-11-05 야스카와 히데아키 전자볼륨
US5394476A (en) * 1992-12-17 1995-02-28 Motorola, Inc. Volume control device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100419839B1 (ko) * 1994-12-02 2004-06-18 가부시키가이샤 소니 컴퓨터 엔터테인먼트 의사발음이감소된전자음원장치
CN108063601A (zh) * 2017-12-29 2018-05-22 上海艾为电子技术股份有限公司 一种自动增益控制电路及信号处理系统

Also Published As

Publication number Publication date
US5596651A (en) 1997-01-21
US5796852A (en) 1998-08-18
KR940006073A (ko) 1994-03-23

Similar Documents

Publication Publication Date Title
KR100284518B1 (ko) 전자볼륨
US4468607A (en) Ladder-type signal attenuator
JPH07249951A (ja) 抵抗網回路装置およびこれを用いた可変利得装置
US4521764A (en) Signal-controllable attenuator employing a digital-to-analog converter
US5057699A (en) Switch interface for determining position of a plurality of switches using a determined time
US4462021A (en) Digital-to-analog converter that compensates for integrated circuit resistor variations
US4580237A (en) Digital tone control arrangement
US4142185A (en) Logarithmic analog-to-digital converter
US5212484A (en) Digital to analog converter system employing plural digital to analog converters which is insensitive to resistance variations
CA1142445A (en) Signal-controllable attenuator employing a digital-to-analog converter
US4591826A (en) Gray code DAC ladder
JPH0715261A (ja) 電子ボリューム
JPH0666612B2 (ja) 再プログラム可能な不揮発性非線形電子ポテンショメータ
JPH04160912A (ja) 電子ボリューム
US3656151A (en) Digital function generation network
JPS58146114A (ja) レベルコントロ−ル回路
JPH0220168B2 (ko)
JP3128477B2 (ja) 電圧分割回路
KR930005746Y1 (ko) 마이콤 옵션장치
KR0131575B1 (ko) 어드레스 발생회로
JP4545272B2 (ja) デジタルアッテネータ、デジタル減衰処理方法
JPS6121879Y2 (ko)
RU2170490C1 (ru) Генератор импульсов с цифровой перестройкой периода
JP2623924B2 (ja) Agc回路
KR880001797B1 (ko) 디지탈 볼륨 조절 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081202

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee