KR100252341B1 - 디지탈 복조기의 다운 컨버터 - Google Patents
디지탈 복조기의 다운 컨버터 Download PDFInfo
- Publication number
- KR100252341B1 KR100252341B1 KR1019970029523A KR19970029523A KR100252341B1 KR 100252341 B1 KR100252341 B1 KR 100252341B1 KR 1019970029523 A KR1019970029523 A KR 1019970029523A KR 19970029523 A KR19970029523 A KR 19970029523A KR 100252341 B1 KR100252341 B1 KR 100252341B1
- Authority
- KR
- South Korea
- Prior art keywords
- filter
- sample
- digital
- signal
- baseband
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/38—Demodulator circuits; Receiver circuits
- H04L27/3845—Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier
- H04L27/3854—Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier using a non - coherent carrier, including systems with baseband correction for phase or frequency offset
- H04L27/3863—Compensation for quadrature error in the received signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L27/00—Modulated-carrier systems
- H04L27/32—Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
- H04L27/34—Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
- H04L27/38—Demodulator circuits; Receiver circuits
- H04L27/3845—Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier
- H04L27/3881—Demodulator circuits; Receiver circuits using non - coherent demodulation, i.e. not using a phase synchronous carrier using sampling and digital processing, not including digital systems which imitate heterodyne or homodyne demodulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
본 발명은 디지탈 복조기의 다운 컨버터에서 사용하는 선별 필터를 다상 필터 이론을 적용하여 구현한 것으로, QAM 신호로부터 샘플링되고 변환된 상기 베이스밴드의 I 및 Q 샘플 신호를 베이스밴드 I 및 Q신호로 생성하는 제 1 및 제 2 선별 필터는 각기 상기 I 및 Q 샘플 신호를 선별하는 제 1선별기; 상기 제 1 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수 벡터와 곱하고, 상기 곱해진 값들을 합산하는 제 1 필터부; 상기 I 및 Q 샘플 신호를 지연하는 지연부; 상기 지연부에 의해 지연된 I 및 Q 샘플 신호를 선별하는 제 2 선별기; 상기 제 2 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수 벡터와 곱하고, 상기 곱해진 값들을 합산하는 제 2 필터부; 상기 제 1 필터부와 상기 제 2 필터부에 의해 합산된 신호를 가산하는 제 2 가산기를 구비하는 것을 특징으로 함으로써, 데이터 처리 속도를 향상시키는 효과를 성취할 수 있다.
Description
본 발명은 디지탈 신호 수신기에 관한것으로, 특히 QAM(quadrature amplitude modulation)신호를 복조하는 디지탈 복조기에서 사용하는 디지탈 다운 컨버터(down converter)에 관한것이다.
디지탈 수신기에서 사용하는 QAM 복조기는 망에 적합한 복조(demodulation) 기능, 등화(equalization) 기능, FEC(forward error correction) 기능, 및 디인터리브 기능을 수행하여 입력된 QAM 신호를 베이스 밴드의 고속 데이터 스트림으로 출력한다. 도 1에는 상술한 기능을 수행하는 QAM 복조기가 도시된다.
QAM 신호는 코사인 함수의 캐리어 주파수와 사인 함수의 캐리어 주파수를 진폭 변조한 신호로서, 도 1에 도시된 바와같은 디지탈 수신기의 아날로그-디지탈(A/D) 변환기(10)로 입력된다. 캐리어 주파수가 Fc인 QAM 신호 S(t)는 아날로그-디지탈(A/D) 변환기(10)에의해 4*Fc의 샘플링 클럭(Fs)으로 샘플링되어 디지탈 샘플로 변환된다. 4*Fc의 데이터율을 갖는 디지탈 샘플은 디지탈 다운 컨버터(50)로 제공된다. 디지탈 다운 컨버터(50)로 제공된 디지탈 샘플은 제 1 및 제 2 곱셈기(20) 및 (30)에서 각기 코사인 계수(1, 0, -1, 0)와 사인 계수(0, 1, 0, -1)와 곱셈 연산되어 베이스 밴드 I 및 Q 신호로 변환된 다음, 각기 대응하는 제 1 및 제 2 선별 필터(decimation filter)(22) 및 (32)로 제공된다. 제 1 및 제 2 선별 필터(22) 및 (32)는 데이터 속도를 낮추는 기능을 수행하는 필터로서, 각각의 제 1 및 제 2 선별 필터(22) 및 (32)에서 베이스밴드 I 및 Q신호는 Fs/2 의 데이터 속도를 갖는 베이스밴드의 I 및 Q 성분의 신호로 다운 컨버젼된다.
도 2는 도 1에 도시된 선별 필터(22) 및 (32)의 상세 구성을 도시한 도면으로, 서로 동일한 구성을 갖기 때문에 간략한 도시와 설명을 위하여 하나의 선별 필터만을 도시한다. 선별 필터(22) 또는 (32)는 유한 응답 필터(finite impulse response : FIR) 구조의 일종인 트랜스버설(transversal) 형태로 이루어져있다. 즉, 베이스밴드의 I 및 Q 신호를 순차적으로 지연하는 탭형 지연라인(tapped delay line)으로 구성된 지연 모듈(40)과 지연 모듈(40)내 각각의 지연라인에서 지연된 신호를 적응적 필터 계수 "h(1), h(2), . . . , h(n)" 에 각기 곱하는 곱셈기로 구성된 곱셈기 모듈(42)과 곱셈기 모듈(42)내 각각의 곱셈기의 출력을 가산하는 가산기로 구성된 가산기 모듈(44)로 구성된다. 가산기 모듈(44)에 의해 합산된 신호는 선별기(decimator)(40)에 의해 두 샘플당 하나의 샘플씩 선별됨으로써 Fs의 데이터 속도를 Fs/2 의 데이터 속도의 I 또는 Q 성분 신호로 줄인다. 그후, Fs/2 데이터 속도를 갖는 I 및 Q 성분의 신호는 심볼 클럭 및 캐리어 동기, 자동 이득 제어(Automatic Gain Control), 적응 등화, FEC(forward error correction) 등의 디코딩 과정을 거쳐 MPEG 트랜스포트 디코더(도시안됨)로 입력된다.
상술한 구성의 디지탈 다운 컨버터에 있어서, 선별 필터의 동작속도는 입력데이터 속도에 미치지 못하기 때문에, 4*Fc라는 입력 데이터 속도를 갖는 디지탈 샘플을 처리하는 선별 필터를 구현하기위해서는 4*Fc의 데이터의 처리 속도를 갖는 고속 디지탈 필터가 필요하게 된다. 대개의 경우 디지탈 필터는 집적 회로의 형태로 제공되는 데, 디지탈 필터를 고속 동작에 적합하게 제조하기 위해서는 칩의 크기가 커지는 문제가 있다.
그러므로, 본 발명은 디지탈 복조기에서 사용하는 디지탈 다운 컨버터의 처리 속도를 향상시킬 수 있는 선별 필터를 제공하는 것을 그 목적으로 한다.
상술한 목적을 달성하기위한 본 발명에 따르면, 디지탈 복조기에서 디지탈 샘플로 변환된 QAM 신호를 다운 컨버젼하는 다운 컨버터는: 상기 디지탈 샘플을 코사인 계수와 곱셈하여 베이스밴드(baseband)의 I 샘플 신호로 변환하는 제 1 곱셈기; 상기 디지탈 샘플을 사인(Fct) 계수와 곱셈하여 베이스밴드(baseband)의 Q 샘플 신호로 변환하는 제 2 곱셈기; 상기 베이스밴드의 I 샘플 신호를 교번적으로 선별하고 선별된 교번적 I 샘플 신호를 합산하여 선별된 베이스밴드 I 신호를 생성하는 제 1 선별 필터; 상기 베이스밴드의 Q 샘플 신호를 교번적으로 선별하고 선별된 교번적 Q 샘플 신호를 합산하여 선별된 베이스밴드 Q 신호를 생성하는 제 2 선별 필터를 포함하는 것을 특징으로 한다.
또한, 본 발명에 따른 상기 제 1 및 제 2 선별 필터는 각기 상기 I 및 Q 샘플 신호를 선별하는 제 1 선별기; 상기 제 1 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수와 곱하고, 상기 곱해진 값들을 합산하는 제 1 필터부; 상기 I 및 Q 샘플 신호를 지연하는 지연부; 상기 지연부에의해 지연된 I 샘플 신호를 선별하는 제 2 선별기; 상기 제 2 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수 벡터와 곱하고, 상기 곱해진 값들을 합산하는 제 2 필터부; 상기 제 1 필터부와 상기 제 2 필터부에의해 합산된 신호를 가산하는 가산기를 구비하는 것을 특징으로 한다.
도 1은 종래 기술의 디지탈 복조기의 구성을 도시하는 블록도,
도 2는 도 1에 도시된 디지탈 다운 컨버터의 상세 구성을 도시하는 도면,
도 3a 및 도 3b는 본 발명에 따라 다상 필터 이론을 적용하여 구현된 디지탈 복조기의 블록도,
도 4는 도 3b의 디지탈 복조기의 상세 구성을 도시하는 도면.
<도면의 주요부분에 대한 부호의 설명>
10, 100 : A/D 변환기 50, 500 : 다운 컨버터
22, 32, 200, 300 : 선별 필터
46, 230, 240, 330, 340 : 선별기
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세하게 설명한다.
본 발명의 설명에 앞서, QAM 신호 S(t)의 캐리어 주파수는 Fc 이고, 샘플링 클럭(Fs)은 캐리어 주파수의 4 배, 즉, 4*Fc 인것으로 가정한다.
종래 기술의 디지탈 다운 컨버터에서 사용하는 선별 필터의 임펄스 응답을 Z 변환식으로 표현하면 하기 수학식 1과 같이 정의될 수 있다.
상술한 수학식 1에 대하여 다상 필터(polyphase filter) 이론을 적용하면, 하기 수학식 2와 같이 변형될 수 있다.
상술한 수학식 2에서 k 는 위상의 개수를 나타낸다. 위상의 개수 k 를 2 로 하고 상기 수학식 2를 전개하면(즉, 두 개의 위상으로 필터탭을 분할하면), 하기 수학식 3과 같다.
상술한 수학식 3을 하드웨어로 구현하면, 도 3a에 도시된 바와 같이 두개의 위상(phase)으로 필터 탭(filter tap)을 분할한 구성을 갖게 된다. 그러나, 도 3a의 구성은 종래 기술의 선별 필터에서와 마찬가지로 선별기(decimator)가 최종 출력단에 배치되기때문에 처리속도의 향상을 기대할 수 없다. 따라서, 도 3a의 구성을 변형하여 선별기를 필터 전단에 배치하면 도 3b와 같은 구성을 갖게된다. 도 3b의 구성은 선별을 먼저 수행한 다음에 선별 필터링을 수행하는 구성으로서 도 1에 도시된 구성과 동일한 기능을 수행하지만, 그 기능에 있어서는 다음에 설명되는 바와 같이 속도의 향상을 기할 수 있다.
도 4는 도 3b에 도시된 구성의 디지탈 다운 컨버터를 갖는 디지탈 복조기를 구현한 상세 구성도를 도시한다.
도시된 바와 같이, 디지탈 복조기로 입력되는 캐리어 주파수가 Fc인 QAM 신호 S(t)는 아날로그-디지탈(A/D) 변환기(100)에의해 4*Fc의 샘플링 클럭(Fs)으로 샘플링되어 디지탈 샘플로 변환된 다음 디지탈 다운 컨버터(500)로 제공된다.
본 발명에 따라 구성된 디지탈 다운 컨버터(500)는 4*Fc의 디지탈 샘플을 베이스밴드 I 성분 신호 및 Q 성분 신호로 각기 변환하는 베이스밴드 I 변환부(200) 및 베이스밴드 Q 변환부(300)를 포함한다.
베이스밴드 I 변환부(200)는 곱셈기(210), 지연기(220), 선별기(230, 240), 필터부(250, 260), 필터부(250) 및 (260)의 출력을 가산하는 가산기(270)를 구비한다.
I 변환부(200)의 곱셈기(210)는 4*Fc 의 디지탈 샘플을 코사인 계수(1, 0, -1, 0)와 곱셈하여 베이스밴드(baseband)의 I 샘플 신호로 변환한다. 곱셈기(210)에 의해 변환된 I 디지탈 샘플은 제 1 선별기(230)로 입력되는 한편 지연기(220)를 경유하여 제 2 선별기(240)로 입력된다.
제 2 선별기(240)로의 입력은 지연기(220)를 통하여 한 심볼 주기만큼 지연되어 제공되는 샘플이기때문에, 곱셈기(210)로부터 출력된 I 샘플 신호는 제 1 및 제 2 선별기(230) 및 (240)에 의해 교번적으로, 즉, 제 1 선별기(230)는 I 샘플 신호의 스트림중의 짝수 번째를, 제 2 선별기(240)는 I 샘플 신호의 스트림중의 홀수 번째를 선별하는 방식으로 동작한다. 이와같이, 제 1 및 제 2 선별기(230, 240)에 의해 교번적으로 선별된 I 샘플 신호들은 각기 대응하는 제 1 및 제 2 필터부(250, 260)에서 순차적으로 지연되고, 필터 계수와 곱셈 연산되고, 곱셈 연산된 값이 모두 합산되어 출력된다. 제 1 필터부(250)와 제 2 필터부(260)에 의해 출력된 신호는 각기 가산기(270)로 제공되어 합산됨으로써, 최종적으로 Fs/2 데이터 속도를 갖는 베이스밴드 I 신호로서 출력된다.
마찬가지로, 베이스밴드 Q 변환부(300)는 곱셈기(310), 지연기(320), 선별기(330, 340)를 각기 갖는 필터부(350, 360), 필터부(350) 및 (360)의 출력을 가산하는 가산기(370)를 구비한다.
Q 변환부(300)의 곱셈기(310)는 4*Fc 의 디지탈 샘플을 사인 계수(0, 1, 0, -1)와 곱셈하여 베이스밴드(baseband)의 I 샘플 신호로 변환한다. 곱셈기(310)에 의해 변환된 I 디지탈 샘플은 제 1 선별기(330)에 입력되는 한편 지연기(320)를 경유하여 제 2 선별기(340)로 입력된다.
제 2 선별기(340)로의 입력은 지연기(320)를 통하여 한 심볼 주기만큼 지연되어 제공되는 샘플이기 때문에, 곱셈기(310)로부터 출력된 Q 샘플 신호는 제 1 및 제 2 선별기(330) 및 (340)에 의해 교번적으로, 즉, 제 1 선별기(330)는 Q 샘플 신호의 스트림중의 짝수 번째를, 제 2 선별기(340)는 Q 샘플 신호의 스트림중의 홀수 번째를 선별하게는 방식으로 동작한다. 이와같이, 제 1 및 제 2 선별기(330, 340)에 의해 교번적으로 선별된 Q 샘플 신호들은 각기 대응하는 제 1 및 제 2 필터부(350, 360)에서 순차적으로 지연되고, 필터 계수와 곱셈 연산되고, 곱셈 연산된 값이 모두 합산되어 출력된다. 제 1 필터부(350)와 제 2 필터부(360)에의해 출력된 신호는 각기 가산기(370)로 제공되어 합산됨으로써, 최종적으로 Fs/2 데이터 속도를 갖는 베이스밴드 Q 신호로서 출력된다.
상술한 본 발명의 바람직한 실시예에서, 디지탈 다운 컨버터로 입력되는 QAM 신호에 대한 샘플링 주파수를 캐리어 주파수 Fc 의 4 배인것으로 설명되었지만, 본 발명의 기술 분야에서 통상의 지식을 가진자에게는 샘플링 주파수를 캐리어 주파수(Fc)의 4n 배, 즉, 4n x Fc (n = 2, 3, 4, . . . )로 하는 경우에는 다상 필터의 위상을 상술한 실시예에서와 같이 2 가 아닌 4, 6, 8, . . . 로 분할 할 수도 있다는 것을 알것이다. 이러한 경우에는 선별 필터의 연산 속도는 1/4, 1/6, 1/8, . . . 로 감소될 것이다.
본 발명은 종래 기술의 디지탈 다운 컨버터를 구현할때 병목 현상을 발생하는 선별 필터를 다상(polyphase) 필터 이론을 적용하여 종래 기술의 다운 컨버터 구성에 비하여 데이터 처리 속도가 1/n(n 은 양의 정수)인 디지탈 필터로서 선별 동작을 수행할 수 있으며, 이에 따라 디지탈 필터의 제조시 칩 면적을 줄일 수 있는 잇점이 제공된다.
Claims (2)
- 디지탈 복조기에서 디지탈 샘플로 변환된 QAM 신호를 다운 컨버젼하는 다운 컨버터에 있어서,상기 디지탈 샘플을 코사인 계수와 곱셈하여 베이스밴드(baseband)의 I 샘플 신호로 변환하는 제 1 곱셈기;상기 디지탈 샘플을 사인(Fct) 계수와 곱셈하여 베이스밴드(baseband)의 Q 샘플 신호로 변환하는 제 2 곱셈기;상기 베이스밴드의 I 샘플 신호를 교번적으로 선별하고 선별된 교번적 I 샘플 신호를 합산하여 선별된 베이스밴드 I 신호를 생성하는 제 1 선별 필터;상기 베이스밴드의 Q 샘플 신호를 교번적으로 선별하고 선별된 교번적 Q 샘플 신호를 합산하여 선별된 베이스밴드 Q 신호를 생성하는 제 2 선별 필터를 포함하며;상기 제 1 선별 필터는:상기 I 샘플 신호를 선별하는 제 1 선별기;상기 제 1 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수와 곱하고, 상기 곱해진 값들을 합산하는 제 1 필터부;상기 I 샘플 신호를 지연하는 지연부;상기 지연부에의해 지연된 I 샘플 신호를 선별하는 제 2 선별기;상기 제 2 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수 벡터와 곱하고, 상기 곱해진 값들을 합산하는 제 2 필터부;상기 제 1 필터부와 상기 제 2 필터부에의해 합산된 신호를 가산하는 제 1 가산기를 구비하며;상기 제 2 선별 필터는:상기 Q 샘플 신호를 선별하는 제 3 선별기;상기 제 3 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수 벡터와 곱하고, 상기 곱해진 값들을 합산하는 제 3 필터부;상기 Q 샘플 신호를 지연하는 지연부;상기 지연부에 의해 지연된 Q 샘플 신호를 선별하는 제 4 선별기;상기 제 4 선별기의 출력을 순차적으로 지연하고, 상기 순차적으로 지연되는 샘플 신호를 각각의 적응적 필터 계수 벡터와 곱하고, 상기 곱해진 값들을 합산하는 제 4 필터부;상기 제 3 필터부와 상기 제 4 필터부에 의해 합산된 신호를 가산하는 제 2 가산기를 구비하는 것을 특징으로 하는 디지탈 복조기의 다운 컨버터.
- 제 1 항에 있어서, 상기 제 1 및 제 2 선별 필터는 각기 다상 필터 구조를 갖는 것을 특징으로 하는 디지탈 복조기의 다운 컨버터.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970029523A KR100252341B1 (ko) | 1997-06-30 | 1997-06-30 | 디지탈 복조기의 다운 컨버터 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019970029523A KR100252341B1 (ko) | 1997-06-30 | 1997-06-30 | 디지탈 복조기의 다운 컨버터 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19990005328A KR19990005328A (ko) | 1999-01-25 |
KR100252341B1 true KR100252341B1 (ko) | 2000-04-15 |
Family
ID=19512485
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019970029523A KR100252341B1 (ko) | 1997-06-30 | 1997-06-30 | 디지탈 복조기의 다운 컨버터 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100252341B1 (ko) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970068362A (ko) * | 1996-03-19 | 1997-10-13 | 구자홍 | 직교진폭변조(qam)방식의 수신장치 |
-
1997
- 1997-06-30 KR KR1019970029523A patent/KR100252341B1/ko not_active IP Right Cessation
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970068362A (ko) * | 1996-03-19 | 1997-10-13 | 구자홍 | 직교진폭변조(qam)방식의 수신장치 |
Also Published As
Publication number | Publication date |
---|---|
KR19990005328A (ko) | 1999-01-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5596609A (en) | Parallel cascaded integrator-comb filter | |
CA1304786C (en) | Digital radio frequency receiver | |
US8514979B2 (en) | Integrated demodulator, filter and decimator (DFD) for a radio receiver | |
US5216696A (en) | Programmable noise bandwidth reduction by means of digital averaging | |
US6430234B1 (en) | Method and apparatus for performing phase detection and timing recovery for a vestigial sideband receiver | |
JPH06104949A (ja) | Firフィルタ | |
WO2001065692A1 (en) | Apparatus for splitting the frequency band of an input signal | |
EP0379375B1 (en) | Parallel mode adaptive transversal equalizer for high-speed digital communications system | |
US5828707A (en) | Differential detecting apparatus for detecting phase difference of phase-modulated signal | |
JP3502645B2 (ja) | 送信された信号を処理する装置 | |
US4947408A (en) | Digital carrier demodulator employing components working beyond normal limits | |
US4617537A (en) | Method for digital quadrature amplitude modulation | |
US6647075B1 (en) | Digital tuner with optimized clock frequency and integrated parallel CIC filter and local oscillator | |
EP1388942B1 (en) | Conversion circuit, tuner and demodulator | |
GB2382506A (en) | Communications receiver data processing for quadrature modulated data | |
EP1693954B1 (en) | Demodulation circuit for use in receiver using IF sampling scheme | |
KR100252341B1 (ko) | 디지탈 복조기의 다운 컨버터 | |
US7221718B2 (en) | I/Q demodulator and I/Q signal sampling method thereof | |
KR100959229B1 (ko) | 데이터 수신 장치 | |
JP2010130185A (ja) | サンプリングレート変換回路 | |
JP2002271431A (ja) | 低域通過フィルタ | |
JP2002300224A (ja) | 受信装置 | |
KR100206778B1 (ko) | 직교진폭변조 방식의 수신장치 | |
JP3643109B2 (ja) | データ受信装置 | |
US20030142763A1 (en) | Demodulation apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110103 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |