KR100202989B1 - 전전자 교환기에서 오퍼레이팅 시스템 할당 장치 - Google Patents
전전자 교환기에서 오퍼레이팅 시스템 할당 장치 Download PDFInfo
- Publication number
- KR100202989B1 KR100202989B1 KR1019960024065A KR19960024065A KR100202989B1 KR 100202989 B1 KR100202989 B1 KR 100202989B1 KR 1019960024065 A KR1019960024065 A KR 1019960024065A KR 19960024065 A KR19960024065 A KR 19960024065A KR 100202989 B1 KR100202989 B1 KR 100202989B1
- Authority
- KR
- South Korea
- Prior art keywords
- terminals
- buffer
- address
- operating system
- systems
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M3/00—Automatic or semi-automatic exchanges
- H04M3/22—Arrangements for supervision, monitoring or testing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q1/00—Details of selecting apparatus or arrangements
- H04Q1/18—Electrical details
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M2201/00—Electronic components, circuits, software, systems or apparatus used in telephone systems
- H04M2201/36—Memories
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M2203/00—Aspects of automatic or semi-automatic exchanges
- H04M2203/05—Aspects of automatic or semi-automatic exchanges related to OAM&P
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Stored Programmes (AREA)
- Exchange Systems With Centralized Control (AREA)
Abstract
본 발명은 다수의 시스템이 필요한 오퍼레이팅 시스템(OS)이 하나의 메모리에 어드레스별로 저장된 전전자 교환기에서 각 시스템에 상기 어드레스를 지정하는 장치에 관한 것으로서, 접지된 다수개의 단자(P2l-P28)와; 버퍼(B)와; 버퍼(B) 및 전원(Vcc)에 연결되며, 단자(P2l-P28)에 점프선(J)을 통하여 선택적으로 연결되어 전원(Vcc) 전압을 버퍼(B)에 로직 신호로서 인가하는 단자(Pll-Pl8)와; 시스템들 내에 구성되며, 버퍼(B)를 통하여 인가되는 단자(Pll-Pl8)의 로직을 상기 OS의 어드레스로서 저장하는 상태 레지스터(1)를 구비한다.
즉, 본 발명은 시스템들에 필요한 OS를 하나의 메모리에 저장한 경우, 시스템들이 필요한 OS의 어드레스를 하드웨어적인 구성으로서 지정할 수 있게 되어 OS의 추가 및 기능의 변경등이 용이하다는 효과가 있다.
Description
제1도는 본 발명에 따른 전전자 교환기에서 오퍼레이팅 시스템 할당 장치의 블럭도.
제2도는 본 발명에 따른 전전자 교환기에서 오퍼레이팅 시스템 할당 장치내 상태 레지스터의 상태도.
제3도는 본 발명에 따른 전전자 교한기에서 오퍼레이팅 시스템 할당 장치의 다른 실시예를 도시한 블럭도.
* 도면의 주요부분에 대한 부호의 설명
1 : 상태 레지스터 B : 버퍼
본 발명은 전전자 교환기에 관한 것으로서, 더욱 상세하게는 오퍼레이팅 시스템(Operating System; OS)을 공용으로 사용할 수 있게 한 전전자 교환기에서 오퍼레이팅 시스템 할당 장치에 관한 것이다. 전전자 교환기는 다양한 시스템으로 구성되어 있고, 이 시스템들은 서로 상이한 OS를 필요로 한다. 예컨데, 입출력 프로세서(MMP; Man Machine Processor)는 파일링 (Filing) 시스템을 필요로 하지 않고 IO를 필요로 하는 반면에 운용 및 유지 보수 프로세서(OMP; Operation and Maintenance Processor)은 IO의 파일링 시스템을 필요로 하고, PPH는 디바이스 드라이버(Device Driver) 시스템을 필요로한다.
종래에는 이와 같이 각 시스템이 서로 상이한 OS를 필요로 하는 바, 각 시스템 메모리에 필요한 OS를 폴팅(Porting)하는 방법을 채용하였다. 그리나, 이와 같이 각 시스템에 OS를 각각 폴팅하러면 각각의 OS를 따라 구성하여야 하는 운용성에 낭비를 초래한다는 문제가 있었다. 또한, 각 시스템의 통신에 있어서도 통신 모듈의 어드레스가 각 특정 시스템에 할당되어 다른 시스템의 추가 기능온 접속하기 어려웠다.
즉, 각 시스템은 시스템 각자의 기능이 무엇인지 자체 인식이 불가능하여 외부 인터메이스 블록에서 각 시스템이 필요로 하는 블록을 지정하기 위해 어드레스를 할당하고 그 블록의 기능을 인식하였다. 그래서, 이 블록에 다른 기능을 첨가하는 경우, 인터페이스 블록 추가 기능을 인식할 수 있도록 하기 위해서 소프트웨어적인 변경의 어려움이 있었다.
본 발명은 이러한 문제를 해결하기 위하여 안출한 것으로서, 본 발명의 목적은 하드웨어적인 방법으로 각 시스템 블록이 필요로하는 OS의 어드레스를 할당하는 전전자 교환기에서 오퍼레이팅 시스템 할당 장치를 제공하는데 있다.
본 발명에 따른 전전자 교환기에서 오퍼레이팅 시스템 할당 장치는, 다수의 시스템이 필요한 오퍼레이팅 시스템이 하나의 메모리에 어드레스별로 저장된 전전자 교환기에서 각 시스템에 상기 어드레스를 지정하는 장치로서, 접지된 다수개의 단자와; 버퍼와; 버퍼 및 전원에 연결되며, 단자에 점프선을 통하여 선택적으로 연결되어 전원 전압을 버퍼에 로직 신호로서 인가하는 단자와; 시스템들 내에 구성되며, 버퍼를 통하여 인가되는 단자의 로직을 상기 OS의 어드레스로서 저장하는 상태 레지스터를 구비한다.
이하, 본 발명의 일 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
제1도는 본 발명에 따른 전전자 교환기에서 오퍼례이팅 시스템 할당 장치의 블록도이다. 도시된 바와 같이 소정의 상태 레지스터(1)가 버퍼 (B)를 통하여 단자(P11-P18)에 각각 연결되어 있으며, 단자 (Pl-P8)에는 전원이 연결되어 있다.
또한, 단자(P21-P28)들이 접지된 상태로 구성되어 있다. 이러한 단자(P11-P18, P21-P28)들은 소정의 점프선(본 실시예에서는 점선으로 도시함)을 통하여 연결이 가능할 것이다. 따라서, 단자(P21-P28)와 점프선을 통하여 연결된 단자(P11-P18)는 로직 로우를 출력할 것이며, 단자(P21-P28)와 연결되지 않은 단자(P11-P18)는 로직 하이(전원 (Vcc) 전압)를 출력할 것이다. (본 실시예에서는 단자(P12와 P22만이 연결된 것으로 한 바, 단자(P11-P18)는 로직 01000000을 각각 출력할 것이다.) 이러한 단자(P11-P18)의 로직은 버퍼(B)를 통하여 버퍼링된 후 제2도에 도시된 바와 같이 상태 레지스터(1)에 저장되며, 이 상태 레지스터(1)는 OS를 필요로 하는 소정의 시스템내에 구성된다. 즉, 시스템은 이 상태 레지스터(1)에 저장된 데이터값을 OS의 어드레스로 인식하게 되는 것이다.
따라서, 새로운 시스템의 부가시에도 부가적인 소프트/하드웨어적 변경 없이 새로운 OS의 어드레스를 지정할 수 있는 것이다.
그러나, 이와 같이 점프선을 이용하는 방식은 점프선의 연결시에 오류가 발생할 수 있으며, 이에 따라 시스템이 잘못된 OS를 이용 할 수 있다는 문제가 발생하게 된다.
이러한 문제는 제3도에 도시된 바와 같이 전전자 교환기의 백보드내(20)에 어드레스를 지정하는 로직을 형성하므로써 해결이 가능하다. 즉, 버퍼(B)와 연결되는 백보드(20)내에 도시된 바와 같이 단자(P21-P28)가 전원(Vcc) 및 접지에 선택적으로 연결되도록 형성하고, 이 단자(P21-P28)에 버퍼(B)의 단자(P11-P17)가 상호 체결되도록 구성하는 것이다.
이와 같이 백보드(20)를 이용하는 경우에는 사용자가 버퍼(B)를 백보드(20)에 체결만 하면 연결 구성이 종료되므로, 점프선을 이용하는 방식에 비하여 연결에 따른 오류가 대폭 감소하게 될 것이다.
이와 같이 본 발명은 시스템들에 필요한 OS를 하나의 메모리에 저장한 경우, 시스템들이 필요한 OS의 어드레스를 하드웨어적인 구성으로서 지정할 수 있게 지어 OS의 추가 및 기능의 변경등이 용이하다는 효과가 있다.
Claims (2)
- 다수의 시스템이 필요한 오퍼레이팅시스템(OS)이 하나의 메모리에 어드레스별로 저장된 전전자 교환기에서 각 시스템에 상기 어드레스를 지정하는 장치로서, 접지된 다수개의 단자(P21-P28)와; 버퍼(B)와; 상기 버퍼(B) 및 전원(Vcc)에 연결되며, 상기 단자(P21-P28)에 점프선을 통하여 선택적으로 연결되어 상기 전원(Vcc) 전압을 상기 버퍼(B)에 로직 신호로서 인가하는 단자(P11-P18)와; 상기 시스템들 내에 구성되며, 상기버퍼(B)를 통하여 인가되는 상기 단자(P11-P18)의 로직을 상기 OS의 어드레스로서 저장하는 상태 레지스터(1)를 구비하는 전전자 교횐기에서 오퍼레이팅 시스템 할당 장치.
- 제1항에 있어서, 상기 단자(P21-P28)들은 백보드(20)내에 전원(Vcc) 및 접지에 선택적으로 연결구성되어 있으며, 상기 단자(P21-P28)들은 상기 버퍼(B)의 단자(P11-P18)와 상호 체결되도록 구성한 전전자 교환기에서 오퍼레이팅 시스템 할당 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960024065A KR100202989B1 (ko) | 1996-06-26 | 1996-06-26 | 전전자 교환기에서 오퍼레이팅 시스템 할당 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960024065A KR100202989B1 (ko) | 1996-06-26 | 1996-06-26 | 전전자 교환기에서 오퍼레이팅 시스템 할당 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR980007368A KR980007368A (ko) | 1998-03-30 |
KR100202989B1 true KR100202989B1 (ko) | 1999-06-15 |
Family
ID=19463591
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960024065A KR100202989B1 (ko) | 1996-06-26 | 1996-06-26 | 전전자 교환기에서 오퍼레이팅 시스템 할당 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100202989B1 (ko) |
-
1996
- 1996-06-26 KR KR1019960024065A patent/KR100202989B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR980007368A (ko) | 1998-03-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3828325A (en) | Universal interface system using a controller to adapt to any connecting peripheral device | |
US5381529A (en) | Shift register with dual clock inputs for receiving and sending information between I/O channels and host based on external and internal clock inputs respectively | |
US4096565A (en) | Integrated circuit data handling apparatus for a data processing system, having a plurality of modes of operation | |
KR830008242A (ko) | 삽입된 큐우잉 장치를 가진 메모리 제어기 | |
US5218679A (en) | Programmable controller with input/output signal converting circuit for variably setting a number of inputs and/or outputs | |
KR100202989B1 (ko) | 전전자 교환기에서 오퍼레이팅 시스템 할당 장치 | |
US6192437B1 (en) | Transmission apparatus with control circuit/relay within each card providing connection to related card output depending on related slot ID/ redundancy/non-redundancy, working/protection signals | |
US5210747A (en) | Communications controller for use with a computer and a plurality of isdn terminals | |
JP2847957B2 (ja) | 増設システム | |
KR200319431Y1 (ko) | 사설자동구내교환기시스템의보드이중화장치 | |
CN114900393A (zh) | 改进式spi通信方法、装置及存储介质 | |
KR0127884B1 (ko) | 우편함 인터럽트 발생회로 | |
KR940003845B1 (ko) | 하위레벨 프로세서의 통화로계 버스 선택방법 | |
KR100446150B1 (ko) | 디지털 교환 시스템의 보조 보드 인식 장치 | |
KR940004732B1 (ko) | 실시간 운영체계에서의 입출력 장치의 초기화 방법 | |
JPH10260867A (ja) | データ比較装置 | |
KR100202991B1 (ko) | 전전자 교환기의 타임 슬롯 스위치와 디바이스간 정합 장치의 이중화 회로 | |
KR100318929B1 (ko) | 키폰시스템에서클럭자동절체회로 | |
KR960012308B1 (ko) | 통신장치에 있어서 시스템 유지 및 보수를 위한 제어회로 | |
SU615473A1 (ru) | Многоканальное устройство дл сопр жени каналов св зи с цифровой вычислительной машиной | |
KR960016407B1 (ko) | Mcu내의 인터럽트 신호 발생회로 | |
KR920004415B1 (ko) | 데이타 전송회로 및 방법 | |
KR0147153B1 (ko) | 전전자 교환기 내 입/출력 정합 보드(ioia)의 포트 확장 방법 | |
KR980007357A (ko) | 전전자 교환기의 정합 장치 송신기 | |
KR980007341A (ko) | 전전자 교환기의 프로세서와 디바이스간 알람 통신 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20020322 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |