JPS63148176A - Logic circuit testing device - Google Patents
Logic circuit testing deviceInfo
- Publication number
- JPS63148176A JPS63148176A JP61295446A JP29544686A JPS63148176A JP S63148176 A JPS63148176 A JP S63148176A JP 61295446 A JP61295446 A JP 61295446A JP 29544686 A JP29544686 A JP 29544686A JP S63148176 A JPS63148176 A JP S63148176A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- output
- logic circuit
- clock
- logic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000012360 testing method Methods 0.000 title claims abstract description 46
- 230000001360 synchronised effect Effects 0.000 claims abstract description 12
- 238000005070 sampling Methods 0.000 claims abstract description 11
- 239000000523 sample Substances 0.000 claims abstract description 10
- 238000007493 shaping process Methods 0.000 claims description 2
- 230000010355 oscillation Effects 0.000 abstract description 11
- 238000010586 diagram Methods 0.000 description 7
- 235000014121 butter Nutrition 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Tests Of Electronic Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
Description
【発明の詳細な説明】
(a)発明の技術分野
この発明は、論理回路にテストパターンを加えて論理回
路を試験する場合に、論理回路を動作させるクロックと
同期したテストパターンを発生させるようにした論理回
路試験装置についてのものである。Detailed Description of the Invention (a) Technical Field of the Invention The present invention provides a method for generating a test pattern synchronized with a clock that operates the logic circuit when testing the logic circuit by adding a test pattern to the logic circuit. This is about a logic circuit testing device.
(b)従来技術と問題点
論理回路の試験は、論理回路の人力にテストパターンを
加え、論理回路の出力応答を解析して良否を判定する。(b) Prior Art and Problems When testing a logic circuit, test patterns are added to the logic circuit's human power, and the output response of the logic circuit is analyzed to determine pass/fail.
従来技術では、パターン発生器で作ったテストパターン
を論理回路に加えているが、論理回路が論理回路内のク
ロックで動作している場合、テストパターンと論理回路
は非同期で動作することになる。In the conventional technology, a test pattern created by a pattern generator is added to a logic circuit, but if the logic circuit is operated by a clock within the logic circuit, the test pattern and the logic circuit operate asynchronously.
論理回路内のクロックとテストパターンが非同期の場合
は、論理回路内の論理信号とテストパターンとの論理演
算出力にグリッチなどの不安定なパルス出力が出てくる
ことがある。If the clock in the logic circuit and the test pattern are asynchronous, an unstable pulse output such as a glitch may appear in the logical operation output between the logic signal in the logic circuit and the test pattern.
このため、出力データが不安定で再現性の少ないものに
なり、信頼性に欠けるという問題がある。Therefore, there is a problem that the output data is unstable and has low reproducibility, resulting in a lack of reliability.
次に、従来の論理回路試験装置の構成図を第3図に示す
。Next, FIG. 3 shows a configuration diagram of a conventional logic circuit testing device.
第3図の1はクロック発生回路、2はテストパターン発
生回路、3はデータサンプリング回路、4は試験される
論理回路である。In FIG. 3, 1 is a clock generation circuit, 2 is a test pattern generation circuit, 3 is a data sampling circuit, and 4 is a logic circuit to be tested.
論理回路試験v2a t OBは、クロック発生回路1
、テストパターン発生回路2及びデータサンプリング回
路3で構成される。Logic circuit test v2a t OB is clock generation circuit 1
, a test pattern generation circuit 2 and a data sampling circuit 3.
第3図の論理回路4はクロック発生回路4 a 。The logic circuit 4 in FIG. 3 is a clock generation circuit 4a.
フリップフロップ4b及びゲート回路4cで構成された
場合の例を示している。An example is shown in which the circuit is composed of a flip-flop 4b and a gate circuit 4c.
フリップフロップ4bはクロック発生回路4aの出力を
172に分周する。ゲート回路4cはテストパターン発
生回路2の出力とフリップフロップ4bの出力を入力と
している。Flip-flop 4b divides the output of clock generation circuit 4a into 172 frequencies. The gate circuit 4c receives the output of the test pattern generation circuit 2 and the output of the flip-flop 4b as inputs.
次に、第3国名部の波形図を第4図に示す。Next, FIG. 4 shows a waveform diagram of the third country name part.
第4図(ア)はクロック発生回路4aの出力波形であり
、第4図(イ)はフリップフロップ4bの出力波形であ
る。FIG. 4(A) shows the output waveform of the clock generation circuit 4a, and FIG. 4(B) shows the output waveform of the flip-flop 4b.
第4図(つ)はテストパターン発生回路2の出力波形で
あり、第4図(イ)と第4図(つ)とは非同期になって
いる。FIG. 4(A) shows the output waveform of the test pattern generation circuit 2, and FIG. 4(A) and FIG. 4(T) are asynchronous.
第4図(1)はゲート回路4Cの出力波形であり、第4
図(イ)と第4図(つ)のアンド出力であるが、第4図
(旬と第4図(つ)が非同期のため、第4図(1)の波
形幅が状態によって変わってくる。FIG. 4(1) is the output waveform of the gate circuit 4C, and the fourth
This is an AND output of Figure (a) and Figure 4 (1), but since Figure 4 (1) and Figure 4 (2) are asynchronous, the waveform width in Figure 4 (1) changes depending on the state. .
したがって、データサンプリング回路3のサンプリング
出力が不正確になる。Therefore, the sampling output of the data sampling circuit 3 becomes inaccurate.
論理回路試験装置ff1OBで論理回路4を試験し、さ
らにゲート回路4cの出力を他の論理回路の試験に使用
する場合は、ゲート回路4cの出力信号のグリッチによ
って回路が誤動作することもある。When the logic circuit 4 is tested by the logic circuit testing device ff1OB and the output of the gate circuit 4c is used to test other logic circuits, the circuit may malfunction due to a glitch in the output signal of the gate circuit 4c.
(c)発明の目的
この発明は、論理回路内のクロックとテストパターンが
非同期の場合、論理回路からクロックを取り出し、この
取り出したクロックに同期させたテストパターンを発生
させるようにした論理回路試験装置を提供し、従来技術
の問題を解決することを目的とする。(c) Purpose of the Invention This invention provides a logic circuit testing device that extracts a clock from a logic circuit and generates a test pattern synchronized with the extracted clock when the clock in the logic circuit and the test pattern are asynchronous. The purpose is to provide a solution to the problems of the prior art.
(d)発明の実施例 まず、この発明による実施例の構成図を第1図に示す。(d) Examples of the invention First, a block diagram of an embodiment according to the present invention is shown in FIG.
第1図の11はプローブ、12は基準電圧発生回路、1
3はコンパレータ、14は位相同期発振回路、15は分
周回路であり、その他は第3図と同じである。In FIG. 1, 11 is a probe, 12 is a reference voltage generation circuit, 1
3 is a comparator, 14 is a phase synchronized oscillation circuit, 15 is a frequency dividing circuit, and the other parts are the same as in FIG.
すなわち、第1図の論理回路試験袋rH,IOAは、第
3図の論理回路試験装置11Bのクロック発生回路1の
代わりに、11〜15を採用したものである。That is, the logic circuit test bag rH, IOA of FIG. 1 employs clock generation circuits 11 to 15 in place of the clock generation circuit 1 of the logic circuit test apparatus 11B of FIG.
第1図のプローブ11は、論理回路4のクロック発生回
路4aの出力を取り出すためのものである。The probe 11 in FIG. 1 is for taking out the output of the clock generation circuit 4a of the logic circuit 4. The probe 11 shown in FIG.
コンパレータ13は、基*i圧発生回路12とプローブ
11の出力とを比較する。The comparator 13 compares the output of the base*i pressure generating circuit 12 and the probe 11 .
基準電圧発生回路12で発生する基準電圧は、論理信号
の電圧のしきい値を決めるもので、TTLやCMO5%
ECLなどのデバイスによって、適切な電圧に設定する
。The reference voltage generated by the reference voltage generation circuit 12 determines the voltage threshold of the logic signal, and is used for TTL and CMO5%.
Set the appropriate voltage using a device such as ECL.
位相同期発振回路14は、位相比較回路14a1低域フ
ィルタ14b1電圧制御発振回路14c及び分周回路1
4dで構成されており、コンパレータ13の出力は、位
相比較回路14aに入る。The phase synchronized oscillation circuit 14 includes a phase comparator circuit 14a, a low-pass filter 14b, a voltage controlled oscillation circuit 14c, and a frequency dividing circuit 1.
4d, and the output of the comparator 13 enters a phase comparison circuit 14a.
分周回路14dの出力は、論理回路4のクロック発生回
路4aから取り出したクロックと位相比較するため、位
相比較回路14aの入力に接続される。The output of the frequency dividing circuit 14d is connected to the input of the phase comparison circuit 14a for phase comparison with the clock taken out from the clock generation circuit 4a of the logic circuit 4.
分周回路14dは、論理回路4のクロック発生回路4a
から取り出したクロックの周波数と電圧制御発振回路1
4cの出力周波数が同じになるように、分周比を設定す
る。The frequency dividing circuit 14d is a clock generating circuit 4a of the logic circuit 4.
Clock frequency and voltage controlled oscillator circuit 1 taken from
Set the frequency division ratio so that the output frequencies of 4c are the same.
したがって、位相同期発振回路14は、論理回路4から
取り出したクロックと分周回路14dの出力が位相が同
じで、かつ周波数が同じになるように動作する。Therefore, the phase synchronized oscillation circuit 14 operates so that the clock taken out from the logic circuit 4 and the output of the frequency dividing circuit 14d have the same phase and the same frequency.
例えば、論理回路4から取り出したクロックの周波数が
IMHzの場合、電圧制御発振回路14Cの発振周波数
は40MHz程度に設定する。この場合は、分周回路1
4dの分周比を1/40にする。For example, when the frequency of the clock taken out from the logic circuit 4 is IMHz, the oscillation frequency of the voltage controlled oscillation circuit 14C is set to about 40 MHz. In this case, frequency divider circuit 1
Set the frequency division ratio of 4d to 1/40.
分周回路14dの出力は、分周回路15に入り、分周回
路15の出力はテストパターン発生回路2とデータサン
プリング回路3に供給される。The output of the frequency dividing circuit 14d enters the frequency dividing circuit 15, and the output of the frequency dividing circuit 15 is supplied to the test pattern generation circuit 2 and the data sampling circuit 3.
第1図のテストパターン発生回路2は、分周回路15の
出力をクロックとして、テストパターンを発生し、論理
回路4に加える。The test pattern generating circuit 2 in FIG. 1 generates a test pattern using the output of the frequency dividing circuit 15 as a clock, and applies it to the logic circuit 4.
テストパターン発生回路2は、論理回路4のクロックと
同期しているので、論理回路4のテストバター7に対応
する応答も同期する。Since the test pattern generation circuit 2 is synchronized with the clock of the logic circuit 4, the response corresponding to the test butter 7 of the logic circuit 4 is also synchronized.
次に、第1区名部の波形図を第2図に示す。Next, a waveform diagram of the first ward name section is shown in FIG.
第2図(ア)はクロック発生回路4aのクロック波形で
あり、第2図(イ)は論理回路4の中でクロックにより
動作している信号波形である。FIG. 2(A) shows a clock waveform of the clock generation circuit 4a, and FIG. 2(B) shows a signal waveform operated by a clock in the logic circuit 4.
第2図(つ)は論理回路4から取り出したクロックをコ
ンパレータ13で波形整形した波形であり、第2図(1
)は位相同期発振回路14の出力を分周回路15で分周
した波形である。Figure 2 (1) shows the waveform obtained by shaping the clock taken out from the logic circuit 4 by the comparator 13.
) is a waveform obtained by dividing the output of the phase synchronized oscillation circuit 14 by the frequency dividing circuit 15.
分周回路15は、テストレートを設定するためのもので
あり、第2図では分周比=1の場合を例示している。The frequency dividing circuit 15 is for setting a test rate, and FIG. 2 illustrates a case where the frequency dividing ratio=1.
第2図(1)はテストパターン発生回路2の出力波形の
一例であり、第2図(力)は論理回路4の出力応答波形
である。FIG. 2 (1) is an example of the output waveform of the test pattern generation circuit 2, and FIG. 2 (power) is the output response waveform of the logic circuit 4.
第2図(キ)は第2図(オ)の波形を第2図(X)でサ
ンプリングしたデータであり、安定なデータが得られる
。FIG. 2 (g) is data obtained by sampling the waveform of FIG. 2 (o) in FIG. 2 (X), and stable data can be obtained.
第2図では、分周回路15の出力クロックの立下りでサ
ンプリングするように、データサンプリング回路3を構
成しておく。In FIG. 2, the data sampling circuit 3 is configured to sample at the falling edge of the output clock of the frequency dividing circuit 15.
(e)発明の効果
この発明によれば、テストパターン発生回路の出力を論
理回路のクロックと同期するようにしているので、論理
回路が試験装置と非同期で動作していても、論理回路を
安定に動作させることができ、論理回路の応答出力信号
から確実にデータをサンプリングすることができる。(e) Effects of the Invention According to this invention, since the output of the test pattern generation circuit is synchronized with the clock of the logic circuit, the logic circuit can be stabilized even if the logic circuit operates asynchronously with the test equipment. data can be reliably sampled from the response output signal of the logic circuit.
第1図はこの発明による実施例の構成図、第2図は第1
区名部の波形図、
第3図は従来の論理回路試験装置の構成図、第4図は第
3国名部の波形図。
1・・・・・・クロック発生回路、2・・・・・・テス
トパターン発生回路、3・・・・・・データサンプリン
グ回路、4・・・・・・論理回路、4a・・・・・・ク
ロック発生回路、4b・・・・・・フリップフロップN
4 c・・・・・・ゲート回路、10A・・・・・・
論理回路試験装置、10B・・・・・・論理回路試験装
置、11・・・・・・プローブ、12・・・・・・基準
電圧発生回路、13・・・・・・コンパレータ、14・
・・・・・位相同期発振回路、14a・・・・・・位相
比較回路、14b・・・・・・低域フィルタ、14c・
・・・・・電圧制御発振回路、14d・・・・・・分周
回路、15・・・・・・分周回路。
代理人 弁理士 小 俣 欽 間
第 1 図
第 2 図
第 3 図
論理回邸
第4図FIG. 1 is a configuration diagram of an embodiment according to the present invention, and FIG.
Figure 3 is a configuration diagram of a conventional logic circuit testing device, and Figure 4 is a waveform diagram of the third country name part. 1... Clock generation circuit, 2... Test pattern generation circuit, 3... Data sampling circuit, 4... Logic circuit, 4a...・Clock generation circuit, 4b...Flip-flop N
4 c...Gate circuit, 10A...
Logic circuit test device, 10B...Logic circuit test device, 11...Probe, 12...Reference voltage generation circuit, 13...Comparator, 14.
... Phase synchronized oscillation circuit, 14a ... Phase comparison circuit, 14b ... Low-pass filter, 14c.
...Voltage controlled oscillation circuit, 14d... Frequency dividing circuit, 15... Frequency dividing circuit. Agent Patent Attorney Kinma Omata Figure 1 Figure 2 Figure 3 Logical Residence Figure 4
Claims (1)
路に加え、前記論理回路の出力をデータサンプリング回
路に入れ、前記論理回路の良否を判定する論理回路試験
装置において、 前記論理回路のクロックを取り出すプローブと、前記プ
ローブで取り出したクロックを波形整形するコンパレー
タと、 前記コンパレータ出力を入力とする位相同期発振回路と
、 前記位相同期発振回路の出力を分周する分周回路とを備
え、 前記分周回路出力を前記テストパターン発生回路と前記
データサンプリング回路に供給することにより、前記論
理回路から取り出したクロックに同期したテストパター
ン発生回路出力を取り出すことを特徴とする論理回路試
験装置。[Scope of Claims] 1. A logic circuit testing device that adds the output of a test pattern generation circuit to a logic circuit to be tested and inputs the output of the logic circuit to a data sampling circuit to determine the quality of the logic circuit, comprising: A probe for extracting a circuit clock; a comparator for shaping the waveform of the clock extracted by the probe; a phase-locked oscillator circuit that receives the output of the comparator as an input; and a frequency divider circuit that divides the output of the phase-locked oscillator circuit. A logic circuit testing device comprising: supplying the frequency dividing circuit output to the test pattern generation circuit and the data sampling circuit to extract a test pattern generation circuit output synchronized with a clock extracted from the logic circuit. .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61295446A JPS63148176A (en) | 1986-12-11 | 1986-12-11 | Logic circuit testing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61295446A JPS63148176A (en) | 1986-12-11 | 1986-12-11 | Logic circuit testing device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63148176A true JPS63148176A (en) | 1988-06-21 |
Family
ID=17820696
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61295446A Pending JPS63148176A (en) | 1986-12-11 | 1986-12-11 | Logic circuit testing device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63148176A (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997004327A1 (en) * | 1995-07-20 | 1997-02-06 | Advantest Corporation | Semiconductor tester synchronized with external clock |
WO2003060533A1 (en) * | 2002-01-10 | 2003-07-24 | Advantest Corporation | Device for testing lsi to be measured, jitter analyzer, and phase difference detector |
WO2003091742A1 (en) * | 2002-04-26 | 2003-11-06 | Advantest Corporation | Semiconductor test device |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5616547U (en) * | 1979-07-16 | 1981-02-13 |
-
1986
- 1986-12-11 JP JP61295446A patent/JPS63148176A/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5616547U (en) * | 1979-07-16 | 1981-02-13 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1997004327A1 (en) * | 1995-07-20 | 1997-02-06 | Advantest Corporation | Semiconductor tester synchronized with external clock |
US5886536A (en) * | 1995-07-20 | 1999-03-23 | Advantest Corp. | Semiconductor tester synchronized with external clock |
WO2003060533A1 (en) * | 2002-01-10 | 2003-07-24 | Advantest Corporation | Device for testing lsi to be measured, jitter analyzer, and phase difference detector |
JPWO2003060533A1 (en) * | 2002-01-10 | 2005-05-19 | 株式会社アドバンテスト | LSI test equipment, jitter analyzer, and phase difference detector |
US7107166B2 (en) | 2002-01-10 | 2006-09-12 | Advantest Corp. | Device for testing LSI to be measured, jitter analyzer, and phase difference detector |
WO2003091742A1 (en) * | 2002-04-26 | 2003-11-06 | Advantest Corporation | Semiconductor test device |
US7187192B2 (en) | 2002-04-26 | 2007-03-06 | Advantest Corp. | Semiconductor test device having clock recovery circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3444904B2 (en) | Signal analyzer | |
US6275057B1 (en) | Semiconductor test system having high frequency and low jitter clock generator | |
KR930003565A (en) | Digital Inspection Techniques for Microwave Phase-Sync Loops | |
US6378098B1 (en) | Semiconductor test system | |
US4864574A (en) | Injection lock clock detection apparatus | |
JPH04313081A (en) | Phase-locked time base circuit | |
JPH088738A (en) | Pll circuit device | |
JPS63148176A (en) | Logic circuit testing device | |
US6046644A (en) | Phase-locked loop oscillator formed entirely of logic circuits | |
WO2005109019A1 (en) | Timing generator and semiconductor testing apparatus | |
JP3847150B2 (en) | Semiconductor integrated circuit and jitter measurement method thereof | |
JPH08262082A (en) | Sampling digitizer | |
JP4890059B2 (en) | Semiconductor integrated circuit | |
JP2628182B2 (en) | Test equipment for analog-digital hybrid IC | |
JPH1114714A (en) | Semiconductor testing device | |
Eckhardt et al. | PLL phase error and power supply noise [microprocessors] | |
JPH0933571A (en) | Waveform observation device of trigger generation circuit of ic tester | |
JP3085322B2 (en) | Sampling clock supply device for digital / analog mixed LSI test equipment | |
Kosai | External generation of gate delays in a boxcar integrator—Application to deep level transient spectroscopy | |
KR0117251Y1 (en) | Circuit for generating synchronization clocks | |
JPS63500676A (en) | Harmonic sampling logic analyzer | |
JP3468811B2 (en) | Jitter measurement device | |
JP2615984B2 (en) | Signal processing circuit | |
JPH07209379A (en) | Semiconductor test device synchronized with outside clock | |
Chung et al. | Built-in Self-Test Circuits for All-digital Phase-Locked Loops |