JPS61122690A - 表示制御装置 - Google Patents
表示制御装置Info
- Publication number
- JPS61122690A JPS61122690A JP59244002A JP24400284A JPS61122690A JP S61122690 A JPS61122690 A JP S61122690A JP 59244002 A JP59244002 A JP 59244002A JP 24400284 A JP24400284 A JP 24400284A JP S61122690 A JPS61122690 A JP S61122690A
- Authority
- JP
- Japan
- Prior art keywords
- video data
- data storage
- address
- screen
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Image Processing (AREA)
- Studio Circuits (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(技術分野)
本発明は表示制御装置に関し、特に複数の画面データの
合成表示に関する。
合成表示に関する。
(従来の技術)
従来、CRT表示による画面の合成は、複数の画面イメ
ージのデータを持つ記憶部からC几TK映像として表示
する映像データ記憶部へ合成された吠揮データt−誉込
むとiう方式がとられていた。
ージのデータを持つ記憶部からC几TK映像として表示
する映像データ記憶部へ合成された吠揮データt−誉込
むとiう方式がとられていた。
(発明が解決しようとする問題点)
従って、ある表示画面に他の画面を挿入したい時、挿入
する画面のデータを映像データ記憶部の対応するアドレ
スに書込む必要があり、挿入画面が大きければそれだけ
書込むデータも多量となり映像合成のために時間’t−
!すことにより性能を洛とす原因になっていた。また記
憶装置に合成以前のデータが残っていればよいが、もし
残っていなければ元の画面に戻すとき挿入された画面エ
リアに対応する元のデータが必要になるためデータの退
避が行なわれていた。従って表示位置がよく移速度が低
下するとめう欠点があった。
する画面のデータを映像データ記憶部の対応するアドレ
スに書込む必要があり、挿入画面が大きければそれだけ
書込むデータも多量となり映像合成のために時間’t−
!すことにより性能を洛とす原因になっていた。また記
憶装置に合成以前のデータが残っていればよいが、もし
残っていなければ元の画面に戻すとき挿入された画面エ
リアに対応する元のデータが必要になるためデータの退
避が行なわれていた。従って表示位置がよく移速度が低
下するとめう欠点があった。
従って本発明の目的は、挿入する画面のデータを別の映
像データ記憶部に誓込んでおき、挿入する画面の表示ア
ドレスをレジスタにセットするだけで自動的に映像デー
タ記憶部が切換えられて第一の映像データ記憶部による
表示画面に第二の映泳デーメが挿入されることにより、
合成画面にお6 いてひとつの画面を移動さ
せる度に映像データ記憶部を畜換える必要はなくなシ、
表示開始アドレスをセットするだけで自動的に高速な画
面移動を可能とすることにある。
像データ記憶部に誓込んでおき、挿入する画面の表示ア
ドレスをレジスタにセットするだけで自動的に映像デー
タ記憶部が切換えられて第一の映像データ記憶部による
表示画面に第二の映泳デーメが挿入されることにより、
合成画面にお6 いてひとつの画面を移動さ
せる度に映像データ記憶部を畜換える必要はなくなシ、
表示開始アドレスをセットするだけで自動的に高速な画
面移動を可能とすることにある。
(問題点f、解決するための手Pi)
本発明によれば、表示装置上に表示する映像データを記
憶する複数の映像データ記憶部と、前記′4L数の映像
データ記憶部のアドレスを発生する映像データアドレス
発生部と、別記複数の映像データ記憶部から送出される
データを映像信号へ変換する複数の変換レジスタと、前
記複数の映像データ記憶部の表示開始アドレスを保持す
る複数の表示開始レジスタと、前記表示アドレスと前記
表示開始アドレスと表示画面および複数の映像データに
よる挿入画面のサイズとにより前記複数の映像データ記
憶部に与えるアドレスを発生するアドレス比較変換回路
と、前記アドレス比較変換回路の信号によシセット、リ
セットされる複数の7リツプフロツプと、前記フリップ
フロップの値により前記複数の変換レジスタからひとつ
を選択する選択回路とを具備することt−特徴とする表
示制御装へ 置が得られる。
憶する複数の映像データ記憶部と、前記′4L数の映像
データ記憶部のアドレスを発生する映像データアドレス
発生部と、別記複数の映像データ記憶部から送出される
データを映像信号へ変換する複数の変換レジスタと、前
記複数の映像データ記憶部の表示開始アドレスを保持す
る複数の表示開始レジスタと、前記表示アドレスと前記
表示開始アドレスと表示画面および複数の映像データに
よる挿入画面のサイズとにより前記複数の映像データ記
憶部に与えるアドレスを発生するアドレス比較変換回路
と、前記アドレス比較変換回路の信号によシセット、リ
セットされる複数の7リツプフロツプと、前記フリップ
フロップの値により前記複数の変換レジスタからひとつ
を選択する選択回路とを具備することt−特徴とする表
示制御装へ 置が得られる。
(実施例)
矢に本発明の一実施例を示す図面を参照して本発明の詳
細な説明する。
細な説明する。
本実施例は表示画面に挿入する映像データの数が1つの
場合を想定している。第2図を参照して第一の映像デー
タ記憶部罠よる表示の中に第二の映像データ記憶部の画
面を挿入した場合の表示画面を示す。この挿入画面の表
示開始アドレスをX。
場合を想定している。第2図を参照して第一の映像デー
タ記憶部罠よる表示の中に第二の映像データ記憶部の画
面を挿入した場合の表示画面を示す。この挿入画面の表
示開始アドレスをX。
挿入画面のサイズを横a、縦す、とし第一の表示画面サ
イズをX、Yとする。
イズをX、Yとする。
第2図にこの合成された画面の表示アドレスの変化を示
す。第一の吠泳データ記憶部の表示アト “レスは1か
も開始されXに到達するまでは第一の映像データ記憶部
の内容が表示される。次に表示アドレスがχになった時
カクンタ及びフリッププロップがセットされ、第二の映
像データ記憶部のアドレス1の内容が表示され初め、ア
ドレス発生回路の値がx+a−1になるときフリップフ
ロップはリセットされ再び第一の映像データ記憶部の内
容が表示される。このようなシーケンスであらKより第
一の映像データ記憶部の内容を表示するのか第二の映像
データ記憶部の内存を表示するのかを切換えて挿入画面
を表示する。実際の使用においてX 、 a 、 bの
変更の必要はそれほど生じないので、挿入画面の表示開
始アドレスXだけを変えることによシ挿入画面の移動が
可能である。
す。第一の吠泳データ記憶部の表示アト “レスは1か
も開始されXに到達するまでは第一の映像データ記憶部
の内容が表示される。次に表示アドレスがχになった時
カクンタ及びフリッププロップがセットされ、第二の映
像データ記憶部のアドレス1の内容が表示され初め、ア
ドレス発生回路の値がx+a−1になるときフリップフ
ロップはリセットされ再び第一の映像データ記憶部の内
容が表示される。このようなシーケンスであらKより第
一の映像データ記憶部の内容を表示するのか第二の映像
データ記憶部の内存を表示するのかを切換えて挿入画面
を表示する。実際の使用においてX 、 a 、 bの
変更の必要はそれほど生じないので、挿入画面の表示開
始アドレスXだけを変えることによシ挿入画面の移動が
可能である。
次に第1図を参照して具体的なハードウェア構成にりい
て説明する。まずCRITlに表示するための映像デー
タがCPUから第一の映像データ記憶部4へ書込まれ、
又挿入する画面のデータは第二の映像データ記憶部5へ
書込まれる。挿入画面がない場合、映像データアドレス
発生回路6が発生するアドレス8は第一の映像データ記
憶部4をアクセスし、第一の映像データ記憶部40内容
は第一の変換レジスタ2へ送られる。変換レジスタ2か
らの映像信号9は、セレクタ1oを通ってCRTlへ送
られ表示される。
て説明する。まずCRITlに表示するための映像デー
タがCPUから第一の映像データ記憶部4へ書込まれ、
又挿入する画面のデータは第二の映像データ記憶部5へ
書込まれる。挿入画面がない場合、映像データアドレス
発生回路6が発生するアドレス8は第一の映像データ記
憶部4をアクセスし、第一の映像データ記憶部40内容
は第一の変換レジスタ2へ送られる。変換レジスタ2か
らの映像信号9は、セレクタ1oを通ってCRTlへ送
られ表示される。
次に挿入画面が存在する場合、アドレス8はアドレス変
換回路7へ送られる。アドレス比較変換回路7には第二
の映像データ記憶部5の表示開始アドレスレジスタ11
0円容X、第一の表示画面サイズ12の値X、挿入画面
サイズ13.14の値a、bが人力されている。これら
の値はアドレス8と比較チェックされ第3図に示したよ
うに例えばアドレス8の懺がXICなるとセット信号1
5が発生レフリップ70ツブ17及びカウンタ18を駆
動される。更にアドレス比較変換回路7は第二の映像デ
ータ記憶部5ヘアドレス値111を送勺、このアドレス
Illの内容が第二の変換レジスタ3にセットされこの
映像信号19がセレクタ10へ人力される。一方セット
信号15によ)フリップ70ツブ17がセットされてい
るため、この出力信号20によりセレクタ10は第二の
映像信号19が選択されてC)l、T 1へ送られ挿入
画面が表示される。またアドレス8の値が’x+a−1
’になった時リセット信号16が発生しプリップフロへ
ツブ17をリセットする。これによってセレ
クタ10は再び第一の映像信号9を選択し第1の映像信
号を画面に表示する。カウンタ18の値が挿入画面のサ
イズbになるまでこのシーケンスが繰フ返される。
換回路7へ送られる。アドレス比較変換回路7には第二
の映像データ記憶部5の表示開始アドレスレジスタ11
0円容X、第一の表示画面サイズ12の値X、挿入画面
サイズ13.14の値a、bが人力されている。これら
の値はアドレス8と比較チェックされ第3図に示したよ
うに例えばアドレス8の懺がXICなるとセット信号1
5が発生レフリップ70ツブ17及びカウンタ18を駆
動される。更にアドレス比較変換回路7は第二の映像デ
ータ記憶部5ヘアドレス値111を送勺、このアドレス
Illの内容が第二の変換レジスタ3にセットされこの
映像信号19がセレクタ10へ人力される。一方セット
信号15によ)フリップ70ツブ17がセットされてい
るため、この出力信号20によりセレクタ10は第二の
映像信号19が選択されてC)l、T 1へ送られ挿入
画面が表示される。またアドレス8の値が’x+a−1
’になった時リセット信号16が発生しプリップフロへ
ツブ17をリセットする。これによってセレ
クタ10は再び第一の映像信号9を選択し第1の映像信
号を画面に表示する。カウンタ18の値が挿入画面のサ
イズbになるまでこのシーケンスが繰フ返される。
以上のシ一り/スによシ第一の映像データによる画面の
中に第二の映像データの画面を仲人することが0T能と
なり、第一の映像データ記憶部4に第二の映像データを
書込む必要もなく、又第二の映像データの表示開始アド
レスレジスタ11を書換えることだけで他の動作は必要
とせず高速にしかも簡単に第一の画面の中で第二の画面
を移動させることができる。
中に第二の映像データの画面を仲人することが0T能と
なり、第一の映像データ記憶部4に第二の映像データを
書込む必要もなく、又第二の映像データの表示開始アド
レスレジスタ11を書換えることだけで他の動作は必要
とせず高速にしかも簡単に第一の画面の中で第二の画面
を移動させることができる。
この実施例においては画面合成は2つの場合に限って説
明したが3つ以上の画面におiても同様の方式をとるこ
とにより実現できることは明らかである。
明したが3つ以上の画面におiても同様の方式をとるこ
とにより実現できることは明らかである。
(効果)
本発明は以上説明したように挿入2合成する映像データ
を記憶する記憶部及びアドレス比較変換回路を設けるこ
とにより、簡単でかつ高速に画面の合成、移動を行なう
ことができる。
を記憶する記憶部及びアドレス比較変換回路を設けるこ
とにより、簡単でかつ高速に画面の合成、移動を行なう
ことができる。
第1図は本発明の一実施例を示すブロック図、第2図は
第1の画面に第20画面を仲人したときの表示画面を示
す図、第3図は第1.@2の映像データ記憶部のアドレ
スの変遷図である。 1・・・・・・CRT表示装置、2,3・・・・・・変
換レジスタ、4.5・・・・・・映像データ記憶部、6
・・・・・・映像データアドレス発生回路、7・・・・
・・アドレス比較変換回路、11・・・・・・表示開始
アドレスレジスタ、12゜13.14・・・・・・画面
サイズレジスタ、17・・・・・・7リツプフロツプ、
18・・・・・・カウンタ、10・・・・・・セレクタ
。 業 l 関
第1の画面に第20画面を仲人したときの表示画面を示
す図、第3図は第1.@2の映像データ記憶部のアドレ
スの変遷図である。 1・・・・・・CRT表示装置、2,3・・・・・・変
換レジスタ、4.5・・・・・・映像データ記憶部、6
・・・・・・映像データアドレス発生回路、7・・・・
・・アドレス比較変換回路、11・・・・・・表示開始
アドレスレジスタ、12゜13.14・・・・・・画面
サイズレジスタ、17・・・・・・7リツプフロツプ、
18・・・・・・カウンタ、10・・・・・・セレクタ
。 業 l 関
Claims (1)
- 表示装置上に表示する映像データを記憶する第一の映像
データ記憶部と、前記第一の映像データ記憶部のアドレ
スを発生する映像データアドレス発生部と、前記第一の
映像データ記憶部から送出されるデータを映像信号へ変
換する第一の変換レジスタと、前記表示装置上に第一の
映像データ記憶部の内容と異なる映像を挿入するための
データを記憶する第二の映像データ記憶部と、前記第二
の映像データ記憶部から送出される映像データを映像信
号に変換する第二の変換レジスタと、前記第二の映像デ
ータ記憶部の表示開始アドレスを保持する表示開始アド
レスレジスタと、前記映像データアドレス発生部から送
られるアドレスと前記表示開始アドレスレジスタの値、
第一の映像データの表示画面のサイズ、および前記第二
の映像データの挿入画面のサイズとを比較して前記第二
の映像データ記憶部へのアドレスを生成するアドレス比
較変換回路と、前記第一または第二の変換レジスタのひ
とつを選択する選択回路とを具備することを特徴とする
表示制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59244002A JPS61122690A (ja) | 1984-11-19 | 1984-11-19 | 表示制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59244002A JPS61122690A (ja) | 1984-11-19 | 1984-11-19 | 表示制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61122690A true JPS61122690A (ja) | 1986-06-10 |
Family
ID=17112250
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59244002A Pending JPS61122690A (ja) | 1984-11-19 | 1984-11-19 | 表示制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61122690A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62126474A (ja) * | 1985-11-28 | 1987-06-08 | Canon Inc | 画像合成装置 |
-
1984
- 1984-11-19 JP JP59244002A patent/JPS61122690A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62126474A (ja) * | 1985-11-28 | 1987-06-08 | Canon Inc | 画像合成装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100303723B1 (ko) | 이미지업스케일방법및장치 | |
USRE41480E1 (en) | Video display apparatus with on-screen display pivoting function | |
EP0068882B1 (en) | A crt display device with a picture-rearranging circuit | |
JP2952780B2 (ja) | コンピユータ出力システム | |
JP3059302B2 (ja) | 映像混合装置 | |
JPS59231591A (ja) | 画像表示装置 | |
JPS61122690A (ja) | 表示制御装置 | |
JPS60129789A (ja) | 表示アドレス管理装置 | |
JPS6040053B2 (ja) | 画像記憶装置 | |
JP3145477B2 (ja) | 子画面表示回路 | |
JPH0196693A (ja) | 表示制御装置 | |
JPH05236375A (ja) | 表示装置 | |
JPS6067990A (ja) | 密度変換機能を有する画情報処理装置 | |
JP3517946B2 (ja) | メモリ装置 | |
JPS607478A (ja) | 画像表示装置 | |
JPS6138987A (ja) | Crt制御装置 | |
JPH023517B2 (ja) | ||
JP2619648B2 (ja) | カラー画像表示制御装置 | |
JPS6231889A (ja) | 画像表示装置 | |
JPH01155392A (ja) | 表示制御装置 | |
JPH0473683A (ja) | 表示メモリ回路 | |
JPS61141484A (ja) | 画像表示装置 | |
JPH04330490A (ja) | 画像表示装置 | |
JPS6332588A (ja) | 表示制御装置 | |
JPS63200188A (ja) | 表示用アドレス発生装置 |