[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPS61101138A - フレ−ム同期方式 - Google Patents

フレ−ム同期方式

Info

Publication number
JPS61101138A
JPS61101138A JP59222051A JP22205184A JPS61101138A JP S61101138 A JPS61101138 A JP S61101138A JP 59222051 A JP59222051 A JP 59222051A JP 22205184 A JP22205184 A JP 22205184A JP S61101138 A JPS61101138 A JP S61101138A
Authority
JP
Japan
Prior art keywords
frame
synchronism
circuit
code rule
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59222051A
Other languages
English (en)
Inventor
Yasushi Takahashi
靖 高橋
Yukio Nakano
幸男 中野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP59222051A priority Critical patent/JPS61101138A/ja
Publication of JPS61101138A publication Critical patent/JPS61101138A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0054Detection of the synchronisation error by features other than the received signal transition
    • H04L7/0066Detection of the synchronisation error by features other than the received signal transition detection of error based on transmission code rule
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/041Speed or phase control by synchronisation signals using special codes as synchronising signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明はディジタル伝送系のフレーム同期方式に係り、
特に同期復帰による情報欠除が問題となる伝送システム
に好適なフレーム同期方式に関する。
〔発明の背景〕
従来のフレーム同期方式では同期パターンの検出のみを
行なっていたため、誤同期となる恐れがあり、また同期
がとれるまでの数フレーム分の情報が欠除してしまう欠
点があった。誤同期を防ぐためたとえば特公昭50−7
889、特開昭59−2456に記載されているように
パリティピットを誤同期検出に用いる方法が考案されて
いるが、1フレームに1〜2回しか検出できないため、
情報の欠除はすくえなかった。
〔発明の目的〕
本発明の目的は同期復帰による情報の欠除を少なくする
ことが可能なフレーム同期方式を提供することにある。
〔発明の概要〕
光デイジタル伝送系では2仏僧号を送るため。
直流成分抑圧を目的としたmBnB、nBlcなどの伝
送符号が一般に用いられている。受信端ではこれらの符
号則チェックにより伝送路の誤り検出を行なうが、本発
明はこの結果をもとにフレーム同期の動作を制御するこ
とで情報の欠除を防ぐものである。すなわち、符号則チ
ェックは1フレーム内で多数回行なわれるため、同期パ
ターン検出によるより短時間で同期はずれ、誤同期の検
出が可能であり、再ハンチングの動作に迅速に移ること
が可能となる。
〔発明の実施例〕
以下、本発明の一実施例を第1図により説明する。1は
光受信機であり、受信光潜号を識別再生してフレーム分
離回路4に出力する。フレーム分離回路4は受信信号か
らフレームパターン、サービス信号などを取り除き、情
報ビットだけをバッファメモリ(図示せず)に送り出す
にの時に必要な各種タイミング信号はタイミング発生回
路5から供給される。そのためにはフレーム同期をとる
必要があり、従来からフレーム同期パターン検出によ−
るフレーム同期回路2が用いられている。
しかし、フレーム同期パターンの検出のみでは同期復帰
に数フレームかかる欠点があるため本発明ではさらに伝
送符号則誤り検出回路3を用いて同期はずれを検出する
ものである。伝送符号としては公衆回線の100 M 
b / s系では8BICが用いられていて、符号則誤
り検出回路も公知のものが存在する。
フレーム構成は第2図のようであり、4つのサブフレー
ムからなっている。第2図でF1〜F4がフレーム同期
パターンである。従って1周期にわたりパターンの一致
をみないと同期はずれかどうか検出できない。一方8B
IC符号されたものを1ワードとすると1つのサブフレ
ームに16ワード含まれるが、そこで符号則誤りが数回
起これば同期はずれと見なしてかまわない。たとえば伝
送路誤り率が10−G程度とすればフレーム同期が合っ
ているにもかかわらず符号則誤りが1サブフレーム内で
n回起る確率は、 E=(1−ε)1′−“・ε1  εまただしEは伝送
路誤り率(= 10−’)。
従ってn > 3とすればE < 10−”であり現実
には起らない。そこで1サブフレーム内で符号則誤りが
3回以上起った場合フレーム同期はずれと判断し、フレ
ーム同期回路2に制御信号を送出すれば1サブフレーム
内で再ハンチングモードとすることが可能となり、フレ
ーム同期復帰の高速化が実現できる。従って情報の欠除
も最小限に抑えられる。
〔発明の効果〕
本発明によれば復帰時間の短縮が図れるため情報欠除が
少なくなり、回線の信頼性も向上できる。
符号則誤り回路は回線監視用として通常設けられている
ものであり、本発明のために特に複雑な回路は必要とし
ない。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図、第2図はフレ
ーム構成例を示す説明図である。 1・・・光受信機、2・・・フレーム同期回路、3・・
・符号則誤り検出回路、4・・・フレーム分離回路、5
・・・り寥2因

Claims (1)

    【特許請求の範囲】
  1. 送信信号を符号化し、同期パターンを付加するディジタ
    ル伝送系のフレーム同期方式において、伝送符号則検出
    回路および同期パターン検出回路を備え1フレーム内で
    予め定めた個数以上の符号則誤りを検出した場合強制的
    に再ハンチングさせ、1フレーム内で連続して所定以上
    の符号則一致を検出した場合は同期がとけたと見なすこ
    とを特徴としたフレーム同期方式。
JP59222051A 1984-10-24 1984-10-24 フレ−ム同期方式 Pending JPS61101138A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59222051A JPS61101138A (ja) 1984-10-24 1984-10-24 フレ−ム同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59222051A JPS61101138A (ja) 1984-10-24 1984-10-24 フレ−ム同期方式

Publications (1)

Publication Number Publication Date
JPS61101138A true JPS61101138A (ja) 1986-05-20

Family

ID=16776325

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59222051A Pending JPS61101138A (ja) 1984-10-24 1984-10-24 フレ−ム同期方式

Country Status (1)

Country Link
JP (1) JPS61101138A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2608871A1 (fr) * 1986-12-18 1988-06-24 Cit Alcatel Procede de multiplexage et de demultiplexage temporel de trains numeriques synchrones
FR2631762A1 (fr) * 1988-05-18 1989-11-24 Cit Alcatel Dispositif de synchronisation de trame pour un train numerique synchrone partage en blocs au moyen d'un code par blocs et structure en trames
US5247546A (en) * 1990-06-29 1993-09-21 International Business Machines Corporation Method and apparatus for automatic functional speed setting of a data circuit terminating equipment

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2608871A1 (fr) * 1986-12-18 1988-06-24 Cit Alcatel Procede de multiplexage et de demultiplexage temporel de trains numeriques synchrones
FR2631762A1 (fr) * 1988-05-18 1989-11-24 Cit Alcatel Dispositif de synchronisation de trame pour un train numerique synchrone partage en blocs au moyen d'un code par blocs et structure en trames
US5247546A (en) * 1990-06-29 1993-09-21 International Business Machines Corporation Method and apparatus for automatic functional speed setting of a data circuit terminating equipment

Similar Documents

Publication Publication Date Title
KR100297594B1 (ko) 데이터 계열 발생기, 송신기, 정보 데이터 복호기, 수신기, 송수신기, 데이터 계열 발생방법, 정보 데이터 복호방법, 및 기록매체
US5130993A (en) Transmitting encoded data on unreliable networks
US4447903A (en) Forward error correction using coding and redundant transmission
JPS61101138A (ja) フレ−ム同期方式
US5544179A (en) Mis-synchronization detection system using a combined error correcting and cycle identifier code
JPH0666777B2 (ja) デジタル情報信号の同期方法および同期装置
JP2566939B2 (ja) 伝送装置
JPH0129339B2 (ja)
JPS60213150A (ja) 符号方式
JPH0152937B2 (ja)
JP2576539B2 (ja) 入出力信号監視回路
JPS592461A (ja) 擬似同期防止方式
JPS5894253A (ja) 符号誤り検出方式
JPH03110947A (ja) 故障監視回路を備えた通信装置
JPH0837541A (ja) データ伝送方式
JPS60194649A (ja) 制御信号伝送装置
JPS6398238A (ja) 高速フレーム同期方法
JPH06338877A (ja) データ伝送装置
JPH01223844A (ja) データ伝送方法
JPH03184446A (ja) マンチェスタ符号復号化回路
JPH01311739A (ja) 同期語検出確定方式
JPS62217747A (ja) 同期検出装置
JPS5940338B2 (ja) デイジタル信号受信処理装置
JPS63198434A (ja) 同期信号検出方式
JPH0221183B2 (ja)