JPS6072386A - Character multiplex signal extracting circuit - Google Patents
Character multiplex signal extracting circuitInfo
- Publication number
- JPS6072386A JPS6072386A JP17957783A JP17957783A JPS6072386A JP S6072386 A JPS6072386 A JP S6072386A JP 17957783 A JP17957783 A JP 17957783A JP 17957783 A JP17957783 A JP 17957783A JP S6072386 A JPS6072386 A JP S6072386A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- clock
- analog
- character multiplex
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
- H04N7/087—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only
- H04N7/088—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital
- H04N7/0882—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical blanking interval only the inserted signal being digital for the transmission of character code signals, e.g. for teletext
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Systems (AREA)
Abstract
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明は文字多重信号を処理する回路に係り、特に全
デジタル回路にて文字信号を抽出可能とする文字多重信
号抽出回路に関する。DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a circuit for processing a character multiplex signal, and more particularly to a character multiplex signal extracting circuit capable of extracting a character signal using an all-digital circuit.
〔発明の技術的背景とそ7の問題点〕
従来、文字多重放送対応のテレビジョン受像機において
、到来するビデオ信号の中から文字信号抽出回路はアナ
ログ回路を主体に構成されている。例えば、−fma
(fee :サブキャリア周波数)のクロック発生手段
、ビデオ信号のクランプシステム及びビデオ信号から文
字信号を抜きとるためのタイミングパルス発生回路等は
、アナログ回路が主体となっている。このため、文字多
重信号抽出回路を集積回路化する場合、アナログICの
単体が2〜3個必要であり、これに対して、コイル、抵
抗、コンデンサ等の外付は部品も多くなる傾向にある。[Technical Background of the Invention and Problem No. 7] Conventionally, in a television receiver compatible with teletext broadcasting, a circuit for extracting a character signal from an incoming video signal is mainly composed of an analog circuit. For example, -fma
(fee: subcarrier frequency) clock generation means, video signal clamp system, timing pulse generation circuit for extracting character signals from the video signal, etc. are mainly analog circuits. For this reason, when integrating a character multiplex signal extraction circuit, two to three single analog ICs are required, whereas external components such as coils, resistors, and capacitors tend to require more components. .
そして、このようにアナログ回路を主体とする文字多重
信号抽出回路は、費用的に高価となるし、アナログ回路
の本質的欠点であるオフセットごとのばらつきという問
題も残している。Furthermore, such a character multiplex signal extraction circuit which is mainly based on analog circuits is expensive, and also has the problem of variations among offsets, which is an essential drawback of analog circuits.
τ発明の目的〕
この発明は上記の事情に鑑みてなされたもので、全デジ
タル的−文字多重信号の抽出を可能とし、デジタルIC
化が容易であり、かつ高性能化を達成し得るとともに、
費用の問題、ばらつきの問題をも改善し得る文字多重信
号抽出回路を提供することを目的とする。τObjective of the invention] This invention was made in view of the above circumstances, and enables extraction of all digital character multiplexed signals, and
It is easy to implement, high performance can be achieved, and
It is an object of the present invention to provide a character multiplex signal extraction circuit that can improve cost and variation problems.
この発明では、アナログビデオ信号を第1、第2のアナ
ログデジタル変換a 14 r J 5で変換し、かつ
この変換の際クロックφSとBを用いる。キして、変換
されたデジタルビデオ信号(DV、S、?)(DVS2
)をマルチプレクサ31に導入してクロック2φSでサ
ンプリングしたのと同等のデジタルビデオ信号に変換す
る。これによってサンプリング周波数を倍にして後段回
路における信号処理精度を向上し、安定したスライスレ
ベルの設定、文字多重信号抽出を行うものである。In this invention, an analog video signal is converted by first and second analog-to-digital converters a 14 r J 5, and clocks φS and B are used during this conversion. The converted digital video signal (DV, S, ?) (DVS2
) is introduced into the multiplexer 31 and converted into a digital video signal equivalent to that sampled with the clock 2φS. This doubles the sampling frequency, improves the signal processing accuracy in the subsequent circuit, and allows stable slice level setting and character multiplex signal extraction.
以下この発明の実施例を図面を径照して説明する。 Embodiments of the present invention will be described below with reference to the drawings.
lFa 1図はこの発明の一実施例を示すシステム構成
図であり、デジタルテレビジョン信号処理を行うととも
に文字多重信号の抽出をも行う部分である。K’ 1図
において、文字多重信号を含むアナログビデオ信号(V
AS)は、入力端子11を介して、帯域制限用のローパ
スフィルタ及びバッファ回路12に入力され、サンプリ
ング定理に従って帯域制限される。ローパスフィルタ及
び゛バラフッ回路12の出力は、バッファ増幅器13に
入力される。このバッファ増幅器13の出力は、第1の
アナログデジタル変換器14と、第2のアナログデジタ
ル変換器15に入力される。FIG. 1 is a system configuration diagram showing an embodiment of the present invention, which is a part that processes digital television signals and also extracts text multiplex signals. K' In Figure 1, an analog video signal (V
AS) is input to a band-limiting low-pass filter and buffer circuit 12 via an input terminal 11, and is band-limited according to the sampling theorem. The output of the low-pass filter and balance circuit 12 is input to a buffer amplifier 13. The output of this buffer amplifier 13 is input to a first analog-to-digital converter 14 and a second analog-to-digital converter 15.
第1のアナログデジタル変換器14は、入力信号をサン
プリングクロックφSでサンプリングし、8ピツトにに
子化されたデジタルビデオ信号(DV8J)を出力する
。ここでφS−4fm(5−4f:サブキャリア周波数
)である。一方、第2のアナログデジタル変換器15は
、入カピデオ信号をサンプリングクロックnでサンプリ
ングし、文字多重信号処理の為の5ビツトの量子化信号
(ovsz)を得る。サンプリングクロック“T1は、
クロック発生回路16で発生されるサンプリングクロッ
クφSをインバータ17により反転することによって得
る。The first analog-to-digital converter 14 samples the input signal using the sampling clock φS, and outputs a digital video signal (DV8J) converted into eight pits. Here, φS-4fm (5-4f: subcarrier frequency). On the other hand, the second analog-to-digital converter 15 samples the input video signal at a sampling clock n to obtain a 5-bit quantized signal (ovsz) for character multiplex signal processing. The sampling clock “T1 is
It is obtained by inverting the sampling clock φS generated by the clock generation circuit 16 using the inverter 17.
第1のアナログデジタル変換器14から出力されたデジ
タルビデオ信号(ovsz)は、デジタルビデオ信号処
理及び同期処理等を行う後段の回路に導かれる。The digital video signal (ovsz) output from the first analog-to-digital converter 14 is guided to a subsequent circuit that performs digital video signal processing, synchronization processing, and the like.
まず、デジタルビデオ信号(nvsl)は、同期検出及
びタイミングパルス発生回路18に入力される。同期検
出及びタイミングパルス発生回路18は、到来するデジ
タルビデオ信号(DV8J)から同期イi号を分離し、
水平同期検出信号(H8D)及び垂直同期検出信号(V
SD)を出力する。また、同期検出及びタイミングパル
ス発生回路18は、ペデスタルレベル検出パルス(PL
D)を発生し、これを、ペデスタルクランプロジック回
路19に加える。また同期検出及びタイミングパルス発
生回路18は、ビデオ信号処理用パルス″(vsp)を
各種タイ−ミングパルスとしてデジタルビデオ信号処扉
回路27に加える。さらに同期検出及びタイミングパル
ス発生回路18は、キャリアの位相操作を行う位相ロッ
クループ(PLL)ロジック回路22に対して、位相操
作のタイミングを決定するためのタイミングパルス(P
CT)を加える。First, the digital video signal (nvsl) is input to the synchronization detection and timing pulse generation circuit 18. The synchronization detection and timing pulse generation circuit 18 separates synchronization I from the incoming digital video signal (DV8J),
Horizontal synchronization detection signal (H8D) and vertical synchronization detection signal (V
SD) is output. The synchronization detection and timing pulse generation circuit 18 also includes a pedestal level detection pulse (PL).
D) and applies it to the pedestal clamp logic circuit 19. The synchronization detection and timing pulse generation circuit 18 also applies video signal processing pulses (VSP) as various timing pulses to the digital video signal processing door circuit 27. The phase locked loop (PLL) logic circuit 22 that performs phase manipulation receives a timing pulse (P
CT).
ペデスタルクランプ処理系について説明する。The pedestal clamp processing system will be explained.
ペデスタルクランプロジック回路19は、ペデスタルレ
ベル検出パルス(PLO)のタイミングで、デジタルビ
デオ信号(DVS 1 )のペデスタルレベルをデジタ
ル値で検出し、所足の基準データと比較し、ペデスタル
レベルが基準のレベルに収束するような誤差データを出
力するロジック回路である。誤差データは、10ビツト
構成であり、デジタルアナログ変換器20でアナされる
。クランプ電圧は、抵抗21を介してバッファ増幅器1
3の入力端に供給され、アナログビデオ信号(VAS)
にクランプをかけることができる。The pedestal clamp logic circuit 19 detects the pedestal level of the digital video signal (DVS 1 ) as a digital value at the timing of the pedestal level detection pulse (PLO), compares it with the required reference data, and determines that the pedestal level is the reference level. This is a logic circuit that outputs error data that converges to . The error data has a 10-bit configuration and is analyzed by a digital-to-analog converter 20. The clamp voltage is applied to the buffer amplifier 1 via a resistor 21.
3 input end, analog video signal (VAS)
can be clamped.
次に、キャリアの位゛相操作系について説明する。PL
Lロジック回路22は、タイミングパルス(PCT)に
従ってデジタルビデオ信号(DVSJ)からバーストの
サンプリング位相を検出し、サンプリング位相がバース
トの33°、即ちI軸、Q軸でサンプリングが行なわれ
るように9ビツトからなる誤差信号を出力する。この誤
差信号は、デジタルアナログ変換器23でアナログ電圧
に変換され、変換されたアナログ電圧は、電圧制御水晶
発振器(VCXO)24の制御電圧として用いられる。Next, a carrier phase manipulation system will be explained. P.L.
The L logic circuit 22 detects the sampling phase of the burst from the digital video signal (DVSJ) according to the timing pulse (PCT), and selects 9 bits so that the sampling phase is 33° of the burst, that is, sampling is performed on the I axis and the Q axis. Outputs an error signal consisting of This error signal is converted into an analog voltage by a digital-to-analog converter 23, and the converted analog voltage is used as a control voltage for a voltage controlled crystal oscillator (VCXO) 24.
VCXOj 4は、中心周波数が8fse(−2φS)
の発振器であり翫周波数・位相制御された発振出力2φ
Sを得る。VCXOj 4 has a center frequency of 8fse (-2φS)
Oscillator with frequency and phase controlled oscillation output 2φ
Get S.
発振出力2φSは、クロック発生回路16に導かれる。The oscillation output 2φS is guided to the clock generation circuit 16.
クロック発生回路16は、先のサンプリングクロック−
S1文字多重信号抽出用のクロック(周波数−fac
)を発生する。The clock generation circuit 16 generates the previous sampling clock -
Clock for extracting S1 character multiplexed signal (frequency - fac
) occurs.
第2図は、クロック発生回路16で発生する各種のクロ
ックのタイムチャートを示している。FIG. 2 shows a time chart of various clocks generated by the clock generation circuit 16.
クロックφS (= 4fnc )は、クロック2φ5
(−=8fse)を分周することによって得られる。Clock φS (=4fnc) is clock 2φ5
(-=8fse).
得られる。なお上述し之ペデスタルクランプシステム、
PLLロジックシステムは、特開昭56−169478
号公報、特開昭57−73584号公報にも示されてい
る。can get. Furthermore, the above-mentioned pedestal clamp system,
The PLL logic system is disclosed in Japanese Patent Application Laid-Open No. 56-169478.
This method is also disclosed in Japanese Patent Application Laid-Open No. 57-73584.
次に、デジタルビデオ信号処理回路27について説明す
る。Next, the digital video signal processing circuit 27 will be explained.
デジタルビデオ信号処理回路27には、8ビツトのデジ
タルビデオ信号(DVBI )及び各種のタイミングの
ビデオ信号処理パルス(vsp)が入力される。ビデオ
信号処理パルス(vsp)としては、パーストゲートパ
ルス、色検波クロック(例えばI軸位相を示すクロック
)醇がある。デジタルビデオ信号処理回路22において
は、輝度信号1色信号に関する所定の処理が行なわれ、
原色信号(RD、CD、BD)が得られる。原色信号R
D、CD、BDは、各9ビツトの信号であり、3組のデ
ジタルアナログ変換器28部に導入され、それぞれアナ
ログ信号に変換される。原色アナログ信号(RA、GA
。The digital video signal processing circuit 27 receives an 8-bit digital video signal (DVBI) and video signal processing pulses (vsp) at various timings. Examples of the video signal processing pulse (vsp) include a burst gate pulse and a color detection clock (for example, a clock indicating the I-axis phase). In the digital video signal processing circuit 22, predetermined processing regarding the luminance signal and one color signal is performed,
Primary color signals (RD, CD, BD) are obtained. Primary color signal R
D, CD, and BD are 9-bit signals each, which are introduced into three sets of digital-to-analog converters 28, and each is converted into an analog signal. Primary color analog signal (RA, GA
.
BA)は色ドラ41回路に導かれる。BA) is led to the color drive 41 circuit.
次に水平同期再生回路25、垂直同期再生回路22につ
いて更に説明する。Next, the horizontal synchronous reproducing circuit 25 and the vertical synchronous reproducing circuit 22 will be further explained.
水平同期再生回路25には、前述した水平同期検出信号
(H8D)と、水平フライバック信号(FBS)が入力
゛される。水平同期再生回路25は、クロックφ5(−
4ft+)を分周して水平走査周波数の出力を得る水平
カウントダウン方式により、水平同期再生信号(HD)
を得る回路である。この場合、水平同期再生回路26は
、水平同期検出信号(H8D)の位相位置が、水平フラ
イバック信号(FBS)のパルス区間の中央にあるよう
に制御される。これによって、水平同期再生回路25内
の水平カウンタは、水平走査期間に関する各種のタイミ
ング信号を得ることができ、これを利用して、文字多重
信号位置をあられすタイミング信号(TOV)を発生す
ることができる。The horizontal synchronization reproducing circuit 25 receives the aforementioned horizontal synchronization detection signal (H8D) and horizontal flyback signal (FBS). The horizontal synchronization reproducing circuit 25 receives a clock φ5(-
4ft+) to obtain a horizontal scanning frequency output, the horizontal synchronous playback signal (HD)
This is a circuit that obtains the following. In this case, the horizontal synchronization reproducing circuit 26 is controlled so that the phase position of the horizontal synchronization detection signal (H8D) is at the center of the pulse section of the horizontal flyback signal (FBS). As a result, the horizontal counter in the horizontal synchronization reproducing circuit 25 can obtain various timing signals related to the horizontal scanning period, and can use this to generate a timing signal (TOV) for detecting the character multiplex signal position. I can do it.
垂直同期再生回路26には前述した垂直同期検出信号(
V8D)が入力される。垂直同期再生回路26は、たと
えば、垂直同期検出信号(V8D)Kよってリセットさ
れ、水平同期再生信号をカウントダウンするカウンタに
よって構成され、垂直同期□再生信号(VD)を発生す
る。The vertical synchronization regeneration circuit 26 receives the vertical synchronization detection signal (
V8D) is input. The vertical synchronization reproducing circuit 26 is configured, for example, by a counter that is reset by the vertical synchronization detection signal (V8D)K, counts down the horizontal synchronization reproduction signal, and generates the vertical synchronization □ reproduction signal (VD).
さらに、垂直同期再生回路26は、文字多垂信号の重畳
位置をあられすタイミング信号(TOV)を発生するこ
とができる。Further, the vertical synchronization reproducing circuit 26 can generate a timing signal (TOV) for detecting the superimposition position of the character multiplication signal.
上記したタイミング信号(TOH)及び(TOY)は、
文字多重タイミング信号発生回路29に入力される。文
字多重タイミング信号発生回路29は、文字多重信号の
重畳位置及び1畳区間に同期したタイミング信号(TJ
)(Tj)を出力する。The timing signals (TOH) and (TOY) mentioned above are
The signal is input to the character multiplex timing signal generation circuit 29. The character multiplex timing signal generation circuit 29 generates a timing signal (TJ
)(Tj).
第3図は、垂直ブランキング期間のある水平走査期間に
重畳された文字多重信号(Dt )とタイミング信号(
T1)(T2)のタイムチャートを示す。文字多重信号
(Dt)は、ヘッダ一部(ntt)、データ部(ntt
)を含み、ヘッダ一部(Dtl)には、2バイトのクロ
ツク2ンイン信号(CRI)が含まれている。タイミン
グ信号(T))は、クロックランイン信号(CRI)部
に付応し、タイミング信号(T2)はクロックランイン
信号(CRI)部を除いた残りの部分に対応するように
発生される。(SH)は水平同期信号、(BU)はカラ
ーバースト信号である。第1図におい□て図示していな
いが、文字多重タイミング信号発生回路29には、クロ
ックφSも入力されでおり、前述したタイミング信号(
T))(T2)は1、クロックφSに同期して発生され
る。Figure 3 shows the character multiplex signal (Dt) and timing signal (Dt) superimposed on the horizontal scanning period with the vertical blanking period.
A time chart of T1) and (T2) is shown. The character multiplex signal (Dt) includes a header part (ntt), a data part (ntt
), and a part of the header (Dtl) includes a 2-byte clock 2-in signal (CRI). The timing signal (T) is generated to correspond to the clock run-in signal (CRI) portion, and the timing signal (T2) is generated to correspond to the remaining portion excluding the clock run-in signal (CRI) portion. (SH) is a horizontal synchronization signal, and (BU) is a color burst signal. Although not shown in □ in FIG. 1, a clock φS is also input to the character multiplex timing signal generation circuit 29, and the timing signal (
T))(T2) is 1 and is generated in synchronization with the clock φS.
次に、:アナログビデオ信号(VAS)に重畳されてい
た文字多重信号(第3図参照)のデジタル処理を□行う
系統について、第1図に戻り説明す′る。Next, referring back to FIG. 1, the system for digitally processing the character multiplex signal (see FIG. 3) superimposed on the analog video signal (VAS) will be explained.
第1図に示すように、第1のアナログデジタル変換器1
4の出力ラインのうち、上位5ビツトの量子化信号(D
VS、?)と、第2のアナログデジタル変換器15から
の量子化信号(pvsz)は−マルチプレクサ31に人
力される。As shown in FIG. 1, a first analog-to-digital converter 1
Of the 4 output lines, the quantized signal of the upper 5 bits (D
VS,? ) and the quantized signal (pvsz) from the second analog-to-digital converter 15 are input to the -multiplexer 31.
マルチプレクサ31は、入力した量子化信号(’DVS
、?)(DVS、?)をりCFツクφsのタイミングに
従って、混合し、ラッチ回路32にラッチさせる。マル
チプレクサ・3ノの出力は5ビツトである。ラッチ回路
32のラッチクロックとしては、クロック2φSが用い
られる。従ってラッチ回路32の出力は、2φ5(=8
fse)のクロックレートとなる。従って、ラッチ出力
は、2φSのクロックレートでサンプリングしたデジタ
ルビデオ信号に相当し、後段でデジタル処理するときの
精度が向上する。The multiplexer 31 receives the input quantized signal ('DVS
,? ) (DVS, ?) are mixed according to the timing of the CF check φs and latched by the latch circuit 32. The output of multiplexer 3 is 5 bits. As a latch clock for the latch circuit 32, a clock 2φS is used. Therefore, the output of the latch circuit 32 is 2φ5 (=8
fse) clock rate. Therefore, the latch output corresponds to a digital video signal sampled at a clock rate of 2φS, and the accuracy of digital processing at the subsequent stage is improved.
第4図は上記マルチプレクサ31、ラッチ回路3ノを具
体的に示している。マルチプレクサ31は、量子化信号
、つまりデジタルビデオ信号(DVSj)(DVS、?
)の各ピットに対応して、2個のアンド回路とその出力
を入力とするオア回路を有する。即ち、アンド回路(J
A)(JB)とオア回路(JC)の組は、信号(DVS
2)(DVSj)の最上位ビットが入力される組であり
、各信号の最上位ピットはそれぞれアンド回路(Z A
) (IB )の各一方の入力端子に入力される。ま
た、アンド回路(15A)(5B)とオア回路(5C)
O組は信号(DVS2)(DVS、9)の最下位のビッ
トが入力される組である。その他の部分も同様な構成と
なっているので省略する。次に、マルチプレックスタイ
ミングは、クロック(φS)によって設定されるもので
1例えば、アンド回路(znj・・・(5B)の他方の
入力端子にクロックφSが与えられ、アンド回路(IA
)・・・(5A)の他方の入力端子にはクロック(φS
)をインバータ(ID)により反転したクロック(□)
が与えられる。この関係は逆であってもよい。マルチプ
レクサ31の出力(5ビツト)は、ラッチ回路32に入
力される。2′ラッチ路3ノは、入力するビット数に応
じた5段のD型フリップフロップ回路によって構成され
ており、そのラッチクロックは、2φS (−8fmc
)が用いられる。FIG. 4 specifically shows the multiplexer 31 and latch circuit 3. The multiplexer 31 outputs a quantized signal, that is, a digital video signal (DVSj) (DVS, ?
), there are two AND circuits and an OR circuit whose outputs are input. That is, the AND circuit (J
A) The combination of (JB) and OR circuit (JC) is the signal (DVS
2) This is a set in which the most significant bit of (DVSj) is input, and the most significant pit of each signal is connected to an AND circuit (Z A
) (IB) is input to one input terminal of each. Also, AND circuit (15A) (5B) and OR circuit (5C)
Group O is a group into which the least significant bit of the signal (DVS2) (DVS, 9) is input. The other parts have the same structure and will therefore be omitted. Next, the multiplex timing is set by the clock (φS). For example, the clock φS is applied to the other input terminal of the AND circuit (znj...(5B), and the AND circuit (IA
)...The other input terminal of (5A) has a clock (φS
) is inverted by the inverter (ID) (□)
is given. This relationship may be reversed. The output (5 bits) of multiplexer 31 is input to latch circuit 32. The 2' latch path 3 is composed of a 5-stage D-type flip-flop circuit corresponding to the number of input bits, and its latch clock is 2φS (-8fmc
) is used.
ラッチ回路32の出力は、平均値積分回路33に入力さ
れる。The output of the latch circuit 32 is input to the average value integration circuit 33.
次に、アナログビデオ信号に重畳されている文字多重信
号を抽出するために、スライスレベルを設定する必要が
あるので、このスライスレベルを決めるためのデジタル
処理について説明する。Next, since it is necessary to set a slice level in order to extract a character multiplex signal superimposed on an analog video signal, digital processing for determining this slice level will be explained.
′ まず、第5図にクロックランイン信号を示して説明
する。クロックランイン信号(CRI)は、データサン
プリングを行うための基準となる位相情報及びスライス
レベル情報を含む。クロックランイン信号(CRI)の
期間は、周波数ify+eのクロック(−φS)の16
個分に(目当する。' First, the clock run-in signal will be explained with reference to FIG. 5. The clock run-in signal (CRI) includes phase information and slice level information that serve as a reference for data sampling. The period of the clock run-in signal (CRI) is 16 times the clock (-φS) of frequency ify+e.
(to aim for) individually.
従ってこの期間はクロック2φ8 (= 8 fsc
)によれば、16X5−80個分に相当する。第5図の
示す一点鎖線は、クロックランイン信号(CRI)に対
する理想的なスライスレベルを示し、この点にスライス
レベルを設定すれば、デユーティ50%の信号が得られ
る。なお、本実施例では、スライスレベルを検出するの
に、クロックランイン信号の6ビツト分(3周期)、つ
まりクロック2φSの30個分の期間を利用する。Therefore, during this period, clock 2φ8 (= 8 fsc
), it corresponds to 16×5-80 pieces. The dashed line shown in FIG. 5 indicates the ideal slice level for the clock run-in signal (CRI), and if the slice level is set at this point, a signal with a duty of 50% can be obtained. In this embodiment, to detect the slice level, 6 bits (3 periods) of the clock run-in signal, that is, 30 periods of clock 2φS are used.
第6図は、前述したようなスライスレベルをデジタル的
に検出するための平均値積分回路33を具体的に示して
いる。平均値積分回路33は、タイミングパルス発生回
路34からの各種タイミング信号(Tll、T12.T
13 )と、クロックランイン信号(CRI)のデータ
を用いて、クロックランイン信号(CRI)の平均レベ
ルに対応するデータを・検出する。第6図において、(
J、9A)は10ビツトの加算器、(,93B)は10
ビツトのラッチ回路である。加算器(JJA)は、ラッ
チ回路(33B)の出力と、前述したラッチ回路32か
らの出力とを加算し、結果をラッチ回路32に入力する
。ラッチ動作は、タイミング信号(Tll )(TMj
)に従って飴す′われる。タイミング信号(TJJ)(
TJ、?)は、第7図に示される。更に第7図には、前
述したタイミング信号(T))、タイミング信号(TJ
J ) 、クロック2φSも示している。タイミング
パルス発生回路34は、クロック2φSとタイミング信
号(T1)を用いて、タイミング信号(TJJ)(TJ
’)(’rMJ) を発生する。ラッチ回路(,93B
)は、タイミング信号(TJJ)のハイレベル期間、ラ
ッチ状態を解除される。FIG. 6 specifically shows the average value integration circuit 33 for digitally detecting the slice level as described above. The average value integration circuit 33 receives various timing signals (Tll, T12.T) from the timing pulse generation circuit 34.
13) and data of the clock run-in signal (CRI) to detect data corresponding to the average level of the clock run-in signal (CRI). In Figure 6, (
J, 9A) is a 10-bit adder, (, 93B) is a 10-bit adder.
This is a bit latch circuit. The adder (JJA) adds the output of the latch circuit (33B) and the output from the latch circuit 32 described above, and inputs the result to the latch circuit 32. The latch operation is performed using a timing signal (Tll) (TMj
) according to the following. Timing signal (TJJ) (
T.J.? ) is shown in FIG. Furthermore, FIG. 7 shows the timing signal (T)) and the timing signal (TJ
J), clock 2φS is also shown. The timing pulse generation circuit 34 uses the clock 2φS and the timing signal (T1) to generate the timing signal (TJJ) (TJ
') ('rMJ) is generated. Latch circuit (,93B
) is released from the latched state during the high level period of the timing signal (TJJ).
タイミング信号(TJJ)の期間は、クロックランイン
信号(CRI)の3周期分に相当する。これによって、
ラッチ回路(JJB)は、タイミング信号(T12)の
立ち上り(周波数はクロック2φSと同じ)でラッチ動
作を繰りかえす。この結果、ラッチ回路33の出力とし
ては、クロックランイン信号(CRI)の3周期分の積
分値データが得られる。従って、ラッチ回路(JJB)
の出力のうち上位5ビツトの信号は、はぼクロックラン
イン信号3周期の平均レベル値のデータが得られる。The period of the timing signal (TJJ) corresponds to three periods of the clock run-in signal (CRI). by this,
The latch circuit (JJB) repeats the latch operation at the rising edge of the timing signal (T12) (the frequency is the same as the clock 2φS). As a result, as the output of the latch circuit 33, integral value data for three cycles of the clock run-in signal (CRI) is obtained. Therefore, the latch circuit (JJB)
The upper 5 bits of the output are the average level data of three cycles of the clock run-in signal.
1水平期間に得られた上記の平均レベル値のデータは、
加算器(33C)(33D)、ラッチ回路(33E)か
らなる誤差積分回路部に入力される。The above average level value data obtained in one horizontal period is
The signal is input to an error integration circuit section consisting of an adder (33C) (33D) and a latch circuit (33E).
この回路部においては、平均レベル値のデータが所定の
時定数で積分される。そしてラッチ回路(33E)の出
力の上位5ビツトがスライスレベルをあられすデータと
してとりだされ、このデータは、比較回路35の一方の
入力端子に与えられる。In this circuit section, average level value data is integrated with a predetermined time constant. Then, the upper five bits of the output of the latch circuit (33E) are taken out as data indicating the slice level, and this data is applied to one input terminal of the comparison circuit 35.
比較回路35の他方の入力端子には、第1図に示すよう
に、アナログデジタル変換器14からの上位5ビツトの
信号(DVS3)が入力されている。比較回路35は、
信号(DVS 3 )の値(4)とスライスレベルの値
03)とを比較し、A2Bのとき’1 ”、A<Bのと
き”Onを出力する。As shown in FIG. 1, the higher 5 bits signal (DVS3) from the analog-to-digital converter 14 is input to the other input terminal of the comparison circuit 35. The comparison circuit 35 is
The value (4) of the signal (DVS 3 ) and the slice level value 03) are compared, and when A2B, '1' is output, and when A<B, 'On' is output.
即ちこのことは、スライスレベルによって安定化された
デジタル文字多重信号(Dt)を得ることになる。That is, this results in obtaining a digital character multiplex signal (Dt) stabilized by the slice level.
デジタル文字多重信号(Dt)は、更にサンプリング位
相決定回路36にも入力される。チンプリング位相決定
回路36は、デジタル文字多重信号(Dt)をサンプリ
ングするサンプリングパルスの位相を最良の位相に設定
するための回路である。まずサンプリング位相決定回路
36社、クロックランイン信号(CRI)の3周期分に
対応したデータを取り込む。従って1前記タイミングパ
ルス発生回路34から、先のタイミング信号(T11)
と同位相のタイミング信号(TJZ)が与えられ、この
間にクロックランイン信号(CRI)のデータを取り込
む。サンプリング位相決定回路36は、取り込んだクロ
ックランイン信号(CRI)のデータを測定し、最も適
切なサンプリングパルス(φt)の位相を決定する。文
字多重信号(旧→のサンプリング周波数は−ft+cで
あり、この−ftreのクロックiφS5
は、前記クロック発生回路16からこのチンプリング位
相決定回路36に導入されている。また、サンプリング
位相の設定は、クロック2φ5(−8fac)のレート
で設定される。第8図は、クロツク2φS1クロツクラ
ンイン信号(cR■)、タイミング信号(Tll)、サ
ンプリングパルス(φt)の関係を示している。The digital character multiplex signal (Dt) is further input to a sampling phase determining circuit 36. The chimpling phase determining circuit 36 is a circuit for setting the phase of the sampling pulse for sampling the digital character multiplex signal (Dt) to the best phase. First, 36 sampling phase determination circuits take in data corresponding to three cycles of the clock run-in signal (CRI). Therefore, from the timing pulse generation circuit 34, the previous timing signal (T11) is generated.
A timing signal (TJZ) having the same phase as the clock run-in signal (CRI) is applied during this period. The sampling phase determining circuit 36 measures the data of the captured clock run-in signal (CRI) and determines the most appropriate phase of the sampling pulse (φt). The sampling frequency of the character multiplexed signal (old → It is set at a rate of 2φ5 (-8fac). FIG. 8 shows the relationship among the clock 2φS1 clock run-in signal (cR■), the timing signal (Tll), and the sampling pulse (φt).
サンプリング位相決定回路36は、たとえばサンプリン
グパルスφt (−−fac )の位相位置を検出する
カウ、ンタを有する。このカラン夛はクロックランイン
信号(CRI)の立ち上りにてリセットされ、クロック
2φSをカウントし、サンプリングパルスφtの立ち上
りにて停止されゐ。ここでカウント値が所定の値に比べ
て大きいか、小さいか又は等しいかを判定すれば、ヅ°
ンプリングパルスφtの位相が適切か否かを判断するこ
とができる。前記判定結果に基づいて、シフトレジスタ
の出力抽出段が決定され、これによってサンプリングパ
ルスφtの位相が修正できる。The sampling phase determining circuit 36 includes, for example, a counter that detects the phase position of the sampling pulse φt (--fac). This counter is reset at the rising edge of the clock run-in signal (CRI), counts the clock 2φS, and is stopped at the rising edge of the sampling pulse φt. Here, if you judge whether the count value is larger than, smaller than, or equal to a predetermined value,
It can be determined whether the phase of the sampling pulse φt is appropriate. Based on the determination result, the output extraction stage of the shift register is determined, thereby making it possible to modify the phase of the sampling pulse φt.
サンブリジグパルス(φt)、タイミング信号(T2)
、デジタル文字多重信号(Dt)はデコーダ回路37に
入力され、ここで文字多重信号のサンプリングが行なわ
れる。Sunburi jig pulse (φt), timing signal (T2)
, the digital character multiplex signal (Dt) is input to a decoder circuit 37, where sampling of the character multiplex signal is performed.
この発明は上記の実施例に限定されるものではなく、文
字多重信号抽出管行うのに、アナログデジタル変換器1
4.15からは5ビツトの量子化信号を用いたが、4〜
6ビツトであれば実用上の問題はない。また、スライス
レベル設定のための平均値を得るのにクロックランイン
信号の3周期分を用いたが、それ以上の周期を用いるこ
とによりさらに高性能化が可能である。The present invention is not limited to the above-mentioned embodiment, but the analog-to-digital converter 1 is used to extract a character multiplexed signal.
From 4.15, a 5-bit quantized signal was used, but from 4 to
If it is 6 bits, there is no practical problem. Further, although three cycles of the clock run-in signal were used to obtain the average value for setting the slice level, further improvement in performance is possible by using more cycles.
更にまた、本来用いられるデジタルテレビジョン信号は
8ピツトとしたが7ビツト以上あれば実用上の問題はな
い。また、マルチプレクサ、ラッチ回路、平均値積分回
路は種々の実施例が可能である。Furthermore, although the originally used digital television signal has 8 bits, there is no practical problem as long as it has 7 bits or more. Further, various embodiments of the multiplexer, latch circuit, and average value integration circuit are possible.
本発明によると、文字多重信号をデジタル処理にて抽出
することができるのであるが、その抽出精度が良好であ
る。このシステムにおいては、まずアナログビデオ信号
を量子化信号に変換する場合に第1、第2のアナログデ
ジタル変換器14.15を用いている。そして各々の変
、換器14.15に与えられるクロックφ5(−4f
aa )は、互いに逆極性のものを用い、一方の変換出
力(デジタルビデオ信号)はそのままビデオ信号処理部
へ導かれる。次に、第1、第2のアナログデジタル変換
器14.15の出方(実施例は5′ビツト)は、マルチ
プレクサ3ノに導かれてマーチブレックスされ、2φS
のクロックレートでラッチ回路32に導かれる。According to the present invention, a character multiplex signal can be extracted by digital processing, and the extraction accuracy is good. In this system, first and second analog-to-digital converters 14 and 15 are used to convert an analog video signal into a quantized signal. Then, the clock φ5 (-4f
aa) of opposite polarity to each other, and one converted output (digital video signal) is directly led to the video signal processing section. Next, the outputs of the first and second analog-to-digital converters 14 and 15 (5' bit in the embodiment) are led to a multiplexer 3 and are march-braxed to 2φS.
is guided to the latch circuit 32 at a clock rate of .
この結果、デジタルビデオ信号(文字多重信号)は2φ
S(”8fsa)のクロックレートでサンプリングさす
量子化されたのと等価になる。As a result, the digital video signal (character multiplex signal) is 2φ
This is equivalent to sampling and quantizing at a clock rate of S ("8fsa)".
このことは、次段の平均値積分回路33においてスライ
スレベルデータをめるのに、その検出精度を向上そきる
ことi意味する。=ライスレベルの正確な設定は、第6
図に、おいても説明したようにデータを正確にサンプリ
ングするのに重要な要素となる。本発明は、このような
期待に応え得るよ5に、文字信号帯域よりも充分に周波
数が高い2φSのクロックレートで文字多重信号のクロ
ックランイン信号部を量子化できるように構成されたも
のである。一方、アナログデジタル変換514.15で
は、クロック2φS (−8f8e )を用いることは
現行の技術では困難であるが、クロックφS (−41
sa )であれば容易に実現できる。This means that it is possible to improve the detection accuracy when calculating slice level data in the average value integrating circuit 33 at the next stage. = For accurate setting of rice level, please refer to the 6th
As explained in the figure, this is an important element for accurately sampling data. In order to meet these expectations, the present invention is configured to be able to quantize the clock run-in signal portion of a character multiplex signal at a clock rate of 2φS, which is sufficiently higher in frequency than the character signal band. be. On the other hand, in the analog-to-digital conversion 514.15, it is difficult to use the clock 2φS (-8f8e) with the current technology, but the clock φS (-41
sa), it can be easily realized.
また本発明には、全デジタルテレビジョン受像機に対し
て容易にしかも性能の良い文字多重信号抽出手段を組み
込むことができ全システムのIC化を実現できるもので
ある。さらに、デジタルテレビジョン信号の本来の信号
処理に用いられるパルス発生手段は、共用することが可
能で全システム簡素化及び信号の同期関係の正確性を得
るのに有効である。また、デジタルテレビジョン信号の
信号処理方式に応じて本シ曵テムは融通性がある。Further, according to the present invention, a character multiplex signal extracting means with good performance can be easily incorporated into all digital television receivers, and the entire system can be integrated into an IC. Furthermore, the pulse generation means used for the original signal processing of the digital television signal can be shared, which is effective for simplifying the entire system and achieving accuracy in signal synchronization. Furthermore, this system is flexible depending on the signal processing method of digital television signals.
このように本発明は、文字多重信号抽出を行うのに、デ
ジタルテレビジョン受像機との結合が容易で全システム
のデジタルIC化を可能とし、従来のアナログシステム
のオフセット、費用の問題を改善し得、しかも高精度の
サンプリング処理を実現し得る文字多1信号抽出回路を
提供できる。As described above, the present invention enables easy connection with a digital television receiver to perform character multiplex signal extraction, enables the entire system to be converted to a digital IC, and improves the offset and cost problems of the conventional analog system. Therefore, it is possible to provide a multi-character single signal extraction circuit which can realize high-precision sampling processing.
第1図はこの発明の文字多重信号抽出回路の一実施例を
示す構成説明図、
第2図は第1図のクロック発生回路の動作説明の為に示
した信号波形図、
第3図は第1図の文字多重タイミング信号発生回路の動
作説明の為に示した信号波形図、第4図は第1図のマル
チプレクサ及びラッチ回路部を具体的に示す回路図、
第5図は文字多重信号のクロックランイン信号を示す信
号波形図、
第6図は第1図の平均値積分回路を具体的に示す回路図
、
第7図は第6図の平均値積分回路の動作説明の為に示し
た回路図、
第8図は第1図のサンプリング位相決定回路の動作説明
の為に示した信号波形図である。
14、J5・・・アナログデジタル変換器、27・・・
ビデオ信号処理回路、3ノ・・・マルチプレクサ、3・
・2・・・ラッチ回路、33・・・平均値積分回路、3
4・・・タイミングパルス発生回路、35・・・比較回
路、36・・・サンプリング位(目決定回路。
出願人代理人 弁理士 鈴江 武 彦FIG. 1 is a configuration explanatory diagram showing one embodiment of the character multiplex signal extraction circuit of the present invention, FIG. 2 is a signal waveform diagram shown to explain the operation of the clock generation circuit of FIG. 1, and FIG. Figure 1 is a signal waveform diagram shown to explain the operation of the character multiplex timing signal generation circuit, Figure 4 is a circuit diagram specifically showing the multiplexer and latch circuit section of Figure 1, and Figure 5 is a diagram showing the character multiplex timing signal generation circuit. A signal waveform diagram showing the clock run-in signal. Figure 6 is a circuit diagram specifically showing the average value integration circuit in Figure 1. Figure 7 is shown to explain the operation of the average value integration circuit in Figure 6. Circuit Diagram FIG. 8 is a signal waveform diagram shown for explaining the operation of the sampling phase determining circuit of FIG. 1. 14, J5...Analog-digital converter, 27...
Video signal processing circuit, 3... multiplexer, 3...
・2...Latch circuit, 33...Average value integration circuit, 3
4...Timing pulse generation circuit, 35...Comparison circuit, 36...Sampling position (eye determination circuit) Applicant's agent, patent attorney Takehiko Suzue
Claims (1)
2φSを得る手段と、 文字多重信号を含むアナログビデオ信号を導入する手段
と、 前記アナログビデオ信号が入力されこれを前記クロック
φSでNピッ)(Nは正の整数)に量子化する第1のア
ナログデジタル変換器と、前記アナログビデオ信号が入
力されこれを前記クロックφSの反転クロックφSでM
ビ・ット(Mは正の整数でN)N)に量子化する第2の
アナログデジタル変換器と、 少なくとも前記第1のアナログデジタル変換器の出力が
導かれテレビジョン受像機の水平同期信号を再生する水
平同期再生手段と垂直同期信号を再生する重置同期再生
手段とから所定のタイミングパルスを得、前記文字多重
信号の少なくともクロツク2ンイン信号に対応したタイ
ミング信号を発生する手段と、 前記第1のアナログデジタル変換器のNピットの出力の
うち上位Mビットと前記第2のアナログデジタル変換器
のMビットの出力、前記クロックφS及び2φSが導入
され、結果としてクロック2φSでサンプリングされた
Mビットの文字多重信号を含むデジタルビデオ信号を出
力する手段と、 前記クロック2φSでサンプリングされたデジタルビデ
オ信号が入力されるとともに前記クロックランイン信号
に対応したタイミング信号が入力され、スライスレベル
を設定するたメツ平均値データを出方する平均値積分手
段と、前記平均値データとデジタルビデオ信号を比較し
、前記文字多重信号を出力する比較手段とを具備したこ
とを特徴とする文字多重信号抽出回路。[Claims] Means for obtaining a sampling clock φS (however, φ-4fee, f*a: f carrier frequency) and a clock 2φS twice this, and means for introducing an analog video signal including a character multiplex signal. , a first analog-to-digital converter to which the analog video signal is input and quantizes it into N bits (N is a positive integer) using the clock φS; M with inverted clock φS
a second analog-to-digital converter for quantizing into bits (N, where M is a positive integer); and at least the output of the first analog-to-digital converter is directed to a horizontal synchronization signal of the television receiver. means for generating a timing signal corresponding to at least a clock 2-in signal of the character multiplex signal by obtaining a predetermined timing pulse from a horizontal synchronization reproducing means for reproducing a horizontal synchronization signal and a superposition synchronization reproduction means for reproducing a vertical synchronization signal; The upper M bits of the N-pit output of the first analog-to-digital converter and the M-bit output of the second analog-to-digital converter, the clocks φS and 2φS are introduced, and as a result, the M bits sampled by the clock 2φS means for outputting a digital video signal including a character multiplexed signal of bits; a digital video signal sampled at the clock 2φS is input, and a timing signal corresponding to the clock run-in signal is input, and a slice level is set; A character multiplex signal extraction circuit comprising: an average value integrating means for outputting average value data; and a comparison means for comparing the average value data with a digital video signal and outputting the character multiplex signal. .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17957783A JPS6072386A (en) | 1983-09-28 | 1983-09-28 | Character multiplex signal extracting circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17957783A JPS6072386A (en) | 1983-09-28 | 1983-09-28 | Character multiplex signal extracting circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6072386A true JPS6072386A (en) | 1985-04-24 |
Family
ID=16068160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17957783A Pending JPS6072386A (en) | 1983-09-28 | 1983-09-28 | Character multiplex signal extracting circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6072386A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6281934B1 (en) | 1998-05-27 | 2001-08-28 | Mitsubishi Electric System Lsi Design Corporation | Data slicing device and data slicing method for extracting data from a signal |
-
1983
- 1983-09-28 JP JP17957783A patent/JPS6072386A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6281934B1 (en) | 1998-05-27 | 2001-08-28 | Mitsubishi Electric System Lsi Design Corporation | Data slicing device and data slicing method for extracting data from a signal |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0832073B2 (en) | Video signal processing system | |
US3900885A (en) | Television signal time base corrector | |
US6462782B1 (en) | Data extraction circuit used for reproduction of character data | |
JP2770149B2 (en) | Audio frame synchronization method and apparatus for embedded audio demultiplexer | |
JP2917519B2 (en) | Data slice circuit | |
CA1287682C (en) | Clamping circuit for clamping video signal | |
US6380980B1 (en) | Method and apparatus for recovering video color subcarrier signal | |
US5068717A (en) | Method and apparatus for synchronization in a digital composite video system | |
JPS6072386A (en) | Character multiplex signal extracting circuit | |
JPS60107932A (en) | Analog-to-digital converter | |
US7355652B2 (en) | Inverse tracking over two different clock domains | |
JP2517961B2 (en) | Video signal clamp circuit | |
KR20000036202A (en) | A delay correction circuit | |
JP2004328063A (en) | Serial data receiving circuit | |
US4772937A (en) | Skew signal generating apparatus for digital TV | |
JPS613545A (en) | Sampling circuit | |
US6462789B1 (en) | Circuit and method for generating chrominance lock | |
JPH0345591B2 (en) | ||
JPS6016769A (en) | Pedestal clamp circuit | |
JP2635988B2 (en) | Digital phase locked loop | |
JP3026695B2 (en) | Clock pulse generator | |
JPS6012870A (en) | Vertical synchronizing and separating device | |
JP3001959B2 (en) | Synchronous signal generating method and synchronous signal generating device | |
JP2857396B2 (en) | Synchronous signal generation circuit | |
JP2793726B2 (en) | Horizontal sync signal detector |