[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPS60259985A - Apparatus for preventing erroneous operation of touch switch for timepiece - Google Patents

Apparatus for preventing erroneous operation of touch switch for timepiece

Info

Publication number
JPS60259985A
JPS60259985A JP59114681A JP11468184A JPS60259985A JP S60259985 A JPS60259985 A JP S60259985A JP 59114681 A JP59114681 A JP 59114681A JP 11468184 A JP11468184 A JP 11468184A JP S60259985 A JPS60259985 A JP S60259985A
Authority
JP
Japan
Prior art keywords
correction
circuit
operated
signal
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59114681A
Other languages
Japanese (ja)
Other versions
JPH0141952B2 (en
Inventor
Yoshito Yamaguchi
善登 山口
Koji Onomi
尾身 浩司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rhythm Co Ltd
Original Assignee
Rhythm Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rhythm Watch Co Ltd filed Critical Rhythm Watch Co Ltd
Priority to JP59114681A priority Critical patent/JPS60259985A/en
Publication of JPS60259985A publication Critical patent/JPS60259985A/en
Publication of JPH0141952B2 publication Critical patent/JPH0141952B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G21/00Input or output devices integrated in time-pieces
    • G04G21/08Touch switches specially adapted for time-pieces
    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G5/00Setting, i.e. correcting or changing, the time-indication
    • G04G5/005Debouncing circuits

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Switches That Are Operated By Magnetic Or Electric Fields (AREA)
  • Electronic Switches (AREA)
  • Electric Clocks (AREA)

Abstract

PURPOSE:To prevent the erroneous correction of a timepiece, by preventing the supply of a correction signal when a plurality of touch switches are operated simultaneously and lighting only one of the altering direction display elements of the operation position of the unoperated touch switch. CONSTITUTION:Monomultivibrators 42, FF44 respond to an errornous operation preventing switch 24 to open the AND gate of a gate circuit 46 and operation outputs of hr figure, 10min figure, min figure and sec figure correction switches 16-22 are generated. When the switches 20, 22 are simultaneously operated, the output of the AND gate of a simultaneous operation detection circuit 90 comes to a high level and the output of an altering direction display circuit 100 through a NOR gate is changed to a low level to close AND gates 58-64 corresponding to a gate circuit 56 and a correction signal is blocked. The operation outputs of the switches 16-22 and the simultaneous operation detection output through the circuit 100 are stored in a memory circuit 102 and the operation direction of one of the unoperated switches 16-22 displayed on altering direction display elements 26, 28 on the basis of the memory content by the circuit 100 and the erroneous correction of a timepiece is prevented.

Description

【発明の詳細な説明】 (a)産業上の利用分野゛ 本発明は、修正用タッチスイッチを有する時計の改良に
関するものであり、特に誤って2つの修正用タッチスイ
ッチに触れてしまうことによる誤動作を防止する装置に
関するものである。
DETAILED DESCRIPTION OF THE INVENTION (a) Industrial Application Field The present invention relates to an improvement in a watch having a touch switch for correction, and particularly for improving a watch having a touch switch for correction, and particularly for improving a watch having a touch switch for correction. The present invention relates to a device for preventing.

(b)従来技術 従来から、実開昭57−162590号公報及び実開昭
57−163642号公報に示されているように、時計
の時刻等の修正スイッチとして表示カバーガラス上に配
置した透明電極からなるタッチスイッチを用いることが
提案されている。
(b) Prior Art Conventionally, as shown in Japanese Utility Model Application No. 57-162590 and Japanese Utility Model Application Publication No. 57-163642, a transparent electrode has been placed on a display cover glass as a switch for adjusting the time of a clock, etc. It has been proposed to use a touch switch consisting of:

このタッチスイッチは、通常の機械式スイッチに比べて
部品が格段に少ないという利点があり、低コスト化、薄
形化をめざす時計の必要条件を満たしている。
This touch switch has the advantage of having far fewer parts than regular mechanical switches, and meets the requirements for watches that aim to be low-cost and thin.

しかし、このような修正用タッチスイッチは、透明電極
でできているため、視覚的にとらえにくく、かつ厚みも
なく操作感もないだめ、使用者は誤って修正する桁の修
正スイッチの他に隣接する他桁の修正スイッチにも触れ
てしまい誤修正をすることがしばしばあった。
However, since such correction touch switches are made of transparent electrodes, they are difficult to visually detect, are not thick, and do not have a feeling of operation. I often touched the correction switches for other digits and made incorrect corrections.

(c)発明の目的 本発明は上記従来例の課題に鑑み為されたものであシ、
その目的は修正用タッチスイッチを有する時計の誤修正
を防止することにある。
(c) Purpose of the invention The present invention has been made in view of the problems of the above-mentioned conventional examples.
The purpose is to prevent erroneous adjustments to watches that have touch switches for correction.

(d)発明の構成 本発明は、修正用タッチスイッチをタッチ操作すること
によシ時刻修正を行うタッチスイッチ付時計において、
修正用タッチスイッチが2つ以上同時操作されたことを
検出して同時操作検出信号を出力する同時操作検出回路
と、同時操作中は時刻修正を阻止するゲート回路と、前
にタッチ操作された修正用タッチスイッチがどれである
かを記憶する記憶回路と、タッチ操作の操作位置の変更
方向を示す複数の変更方向表示素子と、未操作の修正用
タッチスイッチを単独で操作する操作位置方向を示す変
更方向表示素子を点灯させる変更方向表示回路を設けて
なるものである。
(d) Structure of the Invention The present invention provides a timepiece with a touch switch that adjusts the time by touching a correction touch switch.
A simultaneous operation detection circuit that detects when two or more touch switches for correction are operated simultaneously and outputs a simultaneous operation detection signal, a gate circuit that prevents time adjustment during simultaneous operation, and a correction touch switch that was previously touched. a memory circuit that stores which touch switch is used, a plurality of change direction display elements that indicate the direction in which the operating position of the touch operation is to be changed, and a memory circuit that indicates the direction in which the operating position of the unoperated correction touch switch is operated independently. A change direction display circuit is provided for lighting a change direction display element.

(e)実施例 第1図は本発明G第1実施例における時計の正面図、第
2図は第1図のA−A線断面図である。
(e) Embodiment FIG. 1 is a front view of a timepiece according to the first embodiment of the present invention G, and FIG. 2 is a sectional view taken along the line A--A in FIG. 1.

1は表示器であシ、2枚のガラス板2a、2bの間に液
晶2cを封入した液晶表示部2と、透明電極等の表示素
子からなるAM−PM表示部4、時桁表示部6.10分
桁表示部8、分桁表示部10及び秒桁表示部12と、液
晶表示部2の上に設けられたカバーガラス14と、この
カバーガラス14の表面に設けられたタッチスイッチか
らなる時桁修正スイッチ16.10分桁修正スイッチ1
8、分桁修正スイッチ20.秒桁修正スイッチ22及び
誤操作防止スイッチ24とを有するものである。
1 is a display; a liquid crystal display section 2 in which a liquid crystal 2c is sealed between two glass plates 2a and 2b; an AM-PM display section 4 consisting of display elements such as transparent electrodes; and an hour digit display section 6. . Consists of a 10 minute digit display section 8, a minute digit display section 10, a second digit display section 12, a cover glass 14 provided on the liquid crystal display section 2, and a touch switch provided on the surface of this cover glass 14. Hour digit correction switch 16.10 minute digit correction switch 1
8. Minute digit correction switch 20. It has a second digit correction switch 22 and an erroneous operation prevention switch 24.

さらに、この表示器1には、透明電極等の表示素子から
なる変更方向表示素子26.28と、修正スイッチ表示
マーク30.62.64.66と、カバーガラス14等
に印刷等により設けられた誤操作防止スイッチ24の位
置表示マーク68とが設けられている。
Furthermore, this display device 1 includes a change direction display element 26, 28 consisting of a display element such as a transparent electrode, a correction switch display mark 30, 62, 64, 66, and a cover glass 14, etc., provided by printing or the like. A position display mark 68 for the erroneous operation prevention switch 24 is provided.

第3図は第1実施例に係る誤動作防止装置の回路構成を
示す図である。
FIG. 3 is a diagram showing the circuit configuration of the malfunction prevention device according to the first embodiment.

カバーガラス14上の誤操作防止スイッチ24、時桁修
正スイッチ16.10分桁修正スイッチ18、分桁修正
スイッチ20及び秒桁修正スイッチ22は、容量検出回
路40に接続されている。
The erroneous operation prevention switch 24 on the cover glass 14, the hour digit correction switch 16, the ten minute digit correction switch 18, the minute digit correction switch 20, and the second digit correction switch 22 are connected to the capacitance detection circuit 40.

この容量検出回路40は、タッチスイッチが操作される
と、操作されたスイッチに対応する操作信号Al−A3
を出力する。
When a touch switch is operated, this capacitance detection circuit 40 receives an operation signal Al-A3 corresponding to the operated switch.
Output.

誤操作防止スイッチ24を操作すると、この容量検出回
路40から操作信号へ1が出力され、ワンショットマル
チバイブレータ42を介してフリップフロップ44の出
力状態が切換わり、後述するゲート回路46、記憶回路
102、ドライバ90、修正回路68.70.72を修
正可能状態にするものである。
When the erroneous operation prevention switch 24 is operated, the capacitance detection circuit 40 outputs 1 as the operation signal, and the output state of the flip-flop 44 is switched via the one-shot multivibrator 42, and a gate circuit 46, a memory circuit 102, which will be described later, This puts the driver 90 and the correction circuits 68, 70, and 72 in a correctable state.

ゲート回路46は、操作信号A2〜A5と7リツプフロ
ツプ44の出力Qかもの信号をそれぞれ入力するアンド
ゲート48〜54からなり、フリップ70ツブ44によ
シ修正モードが指示されたときのみ操作信号A2〜A5
をそれぞれの出力に発生させる。
The gate circuit 46 consists of AND gates 48 to 54 which input the operation signals A2 to A5 and the output Q signal of the 7-lip flop 44, respectively, and inputs the operation signal A2 only when the flip 70 knob 44 instructs the correction mode. ~A5
to each output.

このゲート回路46からの信号は、後述する同時操作検
出回路92、変更方向表示回路100及びゲート回路5
6に印加されている。
The signal from this gate circuit 46 is transmitted to a simultaneous operation detection circuit 92, a change direction display circuit 100, and a gate circuit 5, which will be described later.
6 is applied.

ゲート回路56は、変更方向表示回路100の出力信号
Dlによシ開閉されるアンドゲート58.60.62.
64からなるものである。
The gate circuit 56 includes AND gates 58, 60, 62, .
It consists of 64.

これらのアンドゲート58〜64からの信号01〜G4
は、それぞれワンショットマルチパイプレーク66と、
アンドゲート69.71とオアゲート76から構成され
る修正回路68〜72に印加され、さらに秒カウンタ7
4、分カウンタ76、10分カウンタ78、時カウンタ
80に修正信号が印加される。
Signals 01-G4 from these AND gates 58-64
are one-shot multi-pipe lake 66 and
It is applied to correction circuits 68 to 72 consisting of AND gates 69 and 71 and OR gate 76, and further applied to second counter 7.
4. Modification signals are applied to minute counter 76, ten minute counter 78, and hour counter 80.

尚、秒カウンタ74には、発振器82からの高周波信号
を分周して出力する分局器84からの計時信号が印加さ
れており、時カウンタ80の次段にはAM−PMカウン
タ86も設けられている。
The second counter 74 is applied with a time signal from a divider 84 that divides and outputs the high frequency signal from the oscillator 82, and an AM-PM counter 86 is also provided at the next stage of the hour counter 80. ing.

これら秒カウンタ74、分カウンタ76.10分カウン
タ78、時カウンタ80、AM−PMカウンタ86から
の信号は、それぞれデコーダ・ドライバ88に供給され
、液晶表示部2に表示信号を印加する2、 一方、前述したフリップフロップ44の出力状態が切シ
換わって修正可能状態になると、ドライバ90が作動し
て修正スイッチ16〜22にそれぞれ対応する修正スイ
ッチ表示マーク60〜ろ6を点灯させて修正スイッチ1
6〜22の位置を明示する。
Signals from the second counter 74, minute counter 76, ten minute counter 78, hour counter 80, and AM-PM counter 86 are respectively supplied to a decoder/driver 88, which applies display signals to the liquid crystal display section 2. When the output state of the aforementioned flip-flop 44 is switched to a state in which correction is possible, the driver 90 is activated to light the correction switch display marks 60 to 6 corresponding to the correction switches 16 to 22, respectively, and the correction switch 1 is turned on.
Specify positions 6-22.

また、前述したように、ゲート回路46の出力に発生す
る操作信号は、同時操作検出回路92と変更方向表示回
路100に印加されている。。
Further, as described above, the operation signal generated at the output of the gate circuit 46 is applied to the simultaneous operation detection circuit 92 and the change direction display circuit 100. .

同時操作検出回路92は、隣シ合う修正スイッチ16〜
22の操作信号A2〜A5をそれぞれ入力するアントゲ
−)94.96.98から構成されておシ、2つの隣り
合う修正スイッチが同時に操作されたことを検出して、
同時操作検出信号CI。
The simultaneous operation detection circuit 92 detects the adjacent correction switches 16 to 16.
94,96,98 which inputs 22 operation signals A2 to A5 respectively, detects that two adjacent correction switches are operated at the same time,
Simultaneous operation detection signal CI.

C2、C3を出力する。Output C2 and C3.

変更方向表示回路100は、修正スイッチ16〜22の
中の隣り合う2つのスイッチが同時に操作された場合に
、上位桁と下位桁のいずれの方向に指をずらせば良いか
を指示するものであり、信号E 1 、F2を出力して
液晶表示部2の変更方向表示素子26.28を点灯させ
て、指をずらす方向を指示するものである。
The change direction display circuit 100 indicates in which direction of the upper digit or lower digit the finger should be moved when two adjacent switches among the correction switches 16 to 22 are operated at the same time. , E 1 , and F2 to light up the change direction display elements 26 and 28 of the liquid crystal display section 2 to indicate the direction in which the finger should be shifted.

記憶回路102は、すでにスイッチ操作が行われた修正
スイッチを記憶するものであり、変更方向表示回路10
0にその記憶内容を信号F1〜F4として印加し、これ
に基いて変更方向表示回路100は操作されていない修
正スイッチの方向へ指をずらすように指示するものであ
る。
The storage circuit 102 stores correction switches that have already been operated, and stores the change direction display circuit 10.
0 as signals F1 to F4, and based on this, the change direction display circuit 100 instructs to shift the finger in the direction of the correction switch that is not being operated.

この記憶回路102と変更方向表示回路100に関して
は、さらに第4図及び第5図を用いてその構成を詳しく
説明する。
The configurations of the storage circuit 102 and change direction display circuit 100 will be further explained in detail with reference to FIGS. 4 and 5.

第4図は第3図に示す記憶回路102の回路構成を示す
図である。
FIG. 4 is a diagram showing the circuit configuration of the memory circuit 102 shown in FIG. 3.

この記憶回路102に供給されるゲート回路56からの
信号G1−G4は、インバータ104〜110及びワン
ショットマルチバイブレータ112〜118を介してそ
れぞれフリップフロップ120〜126のクロック人力
yに印加されている−0この7リツプ70ツブ120〜
126は、第3図に示すフリップフロップ44の出力ζ
がらの信号B又はこれらフリップフロップ120〜12
6の出力信号F1〜F4がすべてHレベルになったとき
に出力するアンドゲート128の出力信号をオアゲート
130を介してリセット人力Rに入力することによシリ
セットされる。
Signals G1-G4 from the gate circuit 56 supplied to the memory circuit 102 are applied to clock inputs y of flip-flops 120-126 via inverters 104-110 and one-shot multivibrators 112-118, respectively. 0 this 7 lip 70 lip 120 ~
126 is the output ζ of the flip-flop 44 shown in FIG.
empty signal B or these flip-flops 120 to 12
The output signal of the AND gate 128, which is output when all of the output signals F1 to F4 of 6 are at H level, is inputted to the reset manual R via the OR gate 130, whereby the reset is performed.

これらクリップ70ツブ120〜126は、それぞれ修
正スイッチ16〜22に対応するものであシ、操作され
た修正スイッチに対応するフリップフロップの出力Qが
Hレベルとなり、どの修正スイッチが操作されたかを記
憶するものである。
These clip 70 knobs 120 to 126 correspond to the correction switches 16 to 22, respectively, and the output Q of the flip-flop corresponding to the operated correction switch becomes H level, and it is remembered which correction switch was operated. It is something to do.

第5図は第3図に示す変更方向表示回路100の回路構
成を示す図である。
FIG. 5 is a diagram showing a circuit configuration of the change direction display circuit 100 shown in FIG. 3.

162は同時操作された修正スイッチがいずれも未操作
である場合に下位桁の方を優先することを指示する判別
回路である。
Reference numeral 162 is a determination circuit that instructs to give priority to the lower digit when all of the correction switches operated at the same time are not operated.

この判別回路162は、修正スイッチ16〜22の操作
状態を記憶する記憶回路102からの信号Fs−yp4
を2つずつ反転して入力するアンドゲート164.1′
56.138と、このアンドゲート164〜138の出
力信号H1、F2、F3と同時操作された位置を示す信
号C1、C2、C3をそれぞれ入力するアンドゲート1
40.142.144と、このアンドゲート140.1
42.144の出力信号を入力して信号I、tを出力す
るオアゲート146とから構成されている。
This discrimination circuit 162 receives a signal Fs-yp4 from the storage circuit 102 that stores the operating states of the correction switches 16 to 22.
AND gate 164.1' which inverts and inputs two by two.
56.138, and the output signals H1, F2, F3 of the AND gates 164 to 138 and the signals C1, C2, and C3 indicating the simultaneously operated positions, respectively, are input to the AND gate 1.
40.142.144 and this AND gate 140.1
42 and an OR gate 146 which inputs the output signal of 144 and outputs signals I and t.

148は同時操作された修正スイッチのうち下位桁の修
正スイッチがすでに操作されていた場合に上位桁の方を
指示する判別回路である。
Reference numeral 148 denotes a discrimination circuit which instructs the higher digit if the lower digit modification switch among the simultaneously operated modification switches has already been operated.

この判別回路148は、信号F1、F2、F3をそのi
t−入力端にそれぞれ入力し、他の入力端に信号F2、
’f;’z、F4を反転してそれぞれ入力するアンドゲ
ート150,152.154を、このアンドゲート15
0〜154の出力信号11、工2、I3と信号CI、C
2、C3をそれぞれ入力するアンドゲート156.15
8.160と、このアンドゲート156.158.16
0の出力信号を入力して信号L2を出力するオアゲート
162とから構成されている。
This discrimination circuit 148 selects the signals F1, F2, F3 as
t- input terminal respectively, and the other input terminals receive the signal F2,
This AND gate 15 inputs AND gates 150, 152, and 154 which invert and input 'f;'z and F4, respectively.
0 to 154 output signals 11, 2, I3 and signals CI, C
AND gate 156.15 that inputs 2 and C3 respectively.
8.160 and this AND gate 156.158.16
The OR gate 162 inputs an output signal of 0 and outputs a signal L2.

164は同時操作された修正スイッチのうち上位桁の修
正スイッチがすでに操作されていた場合に、下位桁の方
を指示する判別回路である。
Reference numeral 164 denotes a determination circuit which instructs the lower digit if the higher digit correction switch among the simultaneously operated correction switches has already been operated.

この判別回路164は、信号F1、F2、F3を反転し
て一入先端にそれぞれ入力し、他の人、先端に信号F2
、ps、F4をそのまま入力するアンドゲート172.
174.176と、このアンドゲート172〜176の
出力信号を入力して信号L3を出力するオアゲート17
8とから構成されている。
This discrimination circuit 164 inverts the signals F1, F2, and F3 and inputs them to one input tip, and inputs the signal F2 to the other input tip.
, ps, and F4 are input as they are to the AND gate 172.
174, 176, and an OR gate 17 which inputs the output signals of the AND gates 172 to 176 and outputs the signal L3.
It consists of 8.

180は同時操作された修正スイッチがいずれも操作さ
れていた場合に、これら同時操作された修正スイッチよ
りも上位桁に末操作の修正スイッチがあるのか又は下位
桁に末操作の修正スイッチがあるのかを判別しで、左右
いずれに指をずらすかを指示する判別回路である。
180, when all the correction switches operated at the same time are operated, is there a correction switch for the last operation in the higher digit than the correction switches operated at the same time, or is there a correction switch for the last operation in the lower digit? This is a discrimination circuit that determines whether to move the finger to the left or right.

この判別回路180は、2系統の回路構成からなるもの
である。
This discrimination circuit 180 has a two-system circuit configuration.

即ち、信号Fl、F2を入力するアンドゲート182と
、信号F1、F2、F3を入力するアンドゲート184
と、これらアンドゲート182.184の出力信号に1
、F2と信号C1、C2をそれぞれ入力するアンドゲー
ト186.188と、このアンドゲート186.188
の出力信号を、入力して信号L4を出力するオアゲート
190とからなる上位桁判別系と、信号F2、F3、F
4を入力するアンドゲート192と、信号F3、F4を
入力するアンドゲート194と、これらアンドゲート1
92.194の出力信号に3、F4と信号C2、C3と
をそれぞれ入力するアンドゲート196.198を、こ
のアンドゲート196.198の出力信号を入力して信
号L5を出力するオアゲート200からなる下位桁判別
系とから判別回路180は構成されている。
That is, an AND gate 182 that inputs signals Fl and F2, and an AND gate 184 that inputs signals F1, F2, and F3.
and 1 to the output signals of these AND gates 182 and 184.
, F2 and the AND gate 186.188 which inputs signals C1 and C2, respectively, and this AND gate 186.188.
an upper digit discrimination system consisting of an OR gate 190 which inputs the output signal of , and outputs a signal L4, and signals F2, F3, F
4, an AND gate 194 that receives signals F3 and F4, and these AND gates 1
92.194, and an AND gate 196.198 that inputs 3, F4, and signals C2 and C3, respectively, and an OR gate 200 that inputs the output signal of this AND gate 196.198 and outputs a signal L5. The discrimination circuit 180 is composed of a digit discrimination system.

202.204はフリップフロップであり、判別回路1
80の出力信号L4、L5をそれぞれのクロック入カグ
に入力し、またオアゲート206.208の出力信号Q
2、Qlをリセット人力Rに入力している。
202 and 204 are flip-flops, and discriminator circuit 1
The output signals L4 and L5 of 80 are input to the respective clock input signals, and the output signal Q of the OR gate 206 and 208 is input to each clock input port.
2. Ql is input to reset human power R.

このフリップフロップ202の出力Qからの信号O1は
、判別回路148.180の出力信号L2、L4と共に
オアゲート212に印加されて左方向の変更方向を指示
する表示素子26に供給される信号E2をHレベールに
保持するように接続されている。 また、フリップフロ
ップ204の、出力Qからの信号02は、判別回路16
2.164.180の出力信号Ll、L3、L5と共に
オアゲ−)210に印加されておシ、右方向の変更方向
を指示する表示素子28に供給される信号ElをHレベ
ルに保持するように接続されている。
The signal O1 from the output Q of this flip-flop 202 is applied to the OR gate 212 together with the output signals L2 and L4 of the discrimination circuit 148. Connected to hold on the level. Further, the signal 02 from the output Q of the flip-flop 204 is transmitted to the discrimination circuit 16.
2.164.180 output signals Ll, L3, and L5, the signal El, which is applied to the output signal Ll, L3, and L5, and is supplied to the display element 28 indicating the change direction to the right, is maintained at H level. It is connected.

判別回路180が同時操作された修正スイッチがずでに
操作でれていたことを検出して左又は右に指をずらずこ
とを指示すると、使用者の指はすでに操作されている修
正スイッチの上を通過して末操作スイッチに達する。
When the discrimination circuit 180 detects that the correction switches that were operated at the same time were already operated and instructs the user to move his or her fingers to the left or right, the user's fingers move to the correction switches that have already been operated. Pass through the top to reach the final control switch.

従って、このような指の移動中にすでに修正された表示
が再び修正されてしまうととを防ぐために、これら7リ
ツプフロツプ202.204は設けられている。
Therefore, these seven lip-flops 202, 204 are provided to prevent the already modified display from being modified again during such finger movement.

即ち、信号L41.L5が出力されると、フリップフロ
ップ202.204の出力Qからの信号0102はLレ
ベルになるように設定されているので、これらを入力す
るアンドゲート214は閉状態となυ、ゲート回路56
 (第3図)の開閉をする信号D1を出力するアンドゲ
ート216も閉状態となって表示修正は阻止される。
That is, signal L41. When L5 is output, the signal 0102 from the output Q of the flip-flops 202 and 204 is set to be at L level, so the AND gate 214 that inputs these signals is in the closed state υ, and the gate circuit 56
The AND gate 216 that outputs the signal D1 for opening and closing (FIG. 3) is also closed, and display correction is prevented.

尚、このアンドゲート216は、修正スイッチが同時操
作された場合に、Hレベルになる信号CI、C2、C1
1を入力するナントゲート218の出力信号Mも入力し
ておシ、修正スイッチが同時操作された場合にも閉状態
になるように設定されている。 また、上記フリップフ
ロップ202.204の修正動作の阻止状態は、信号A
2〜A5を反転して入力し、修正スイッチ16〜22か
ら指かはなれたときに出力するアンドゲート220から
の信号Pと、未操作修正スイッチと既操作修正スイッチ
を同時操作した場合に出力される信号L2、L3とによ
シ、リセットされて解除される。
Note that this AND gate 216 outputs signals CI, C2, and C1 that become H level when the correction switches are operated simultaneously.
The output signal M of the Nantes gate 218 which inputs 1 is also input, and it is set so that it will be in the closed state even if the correction switch is operated at the same time. Further, the blocking state of the corrective operation of the flip-flops 202 and 204 is determined by the signal A.
2 to A5 are inverted and input, and the signal P from the AND gate 220 is output when the finger leaves the correction switches 16 to 22, and the signal P is output when the unoperated correction switch and the operated correction switch are operated simultaneously. It is reset and released by the signals L2 and L3.

次に、上記構成からなる本考案の第1実施例の動作につ
いて説明する。
Next, the operation of the first embodiment of the present invention having the above configuration will be explained.

(通常の修正操作) 第6図乃至第10図は通常の修正操作をしているときの
表示器1の正面図、第11図は通常の修正操作時のタイ
ムチャートである。
(Normal Correction Operation) FIGS. 6 to 10 are front views of the display 1 during normal correction operation, and FIG. 11 is a time chart during normal correction operation.

第6図に示すように、通常の時刻表示状態にある表示器
1の修正スイッチ表示マーク30〜66は、非点燈状態
にある。
As shown in FIG. 6, the correction switch display marks 30 to 66 of the display 1 in the normal time display state are in a non-lit state.

この状態にあるときに、第7図に示すように誤操作防止
スイッチ24に触れると、第3図に示す容量検出回路4
0から出力される操作信号A1はHレベルに立ち上がヤ
、これに同期してフリップフロップ44の出力Qからの
信号BもHレベルになシ、修正可能状態になる。
In this state, if the erroneous operation prevention switch 24 is touched as shown in FIG. 7, the capacitance detection circuit 24 shown in FIG.
The operation signal A1 output from 0 rises to the H level, and in synchronization with this, the signal B from the output Q of the flip-flop 44 also rises to the H level, making it possible to make corrections.

即ち、信号Bを入力するゲート回路46は開状態になシ
、また修正回路68.70.72は計時信号に代えて修
正信号を出力する状態にカシ、さらにドライバ90は作
動して修正スイッチ表示マーク60〜66を点灯させる
That is, the gate circuit 46 that inputs the signal B remains open, the correction circuits 68, 70, and 72 output a correction signal instead of the clock signal, and the driver 90 operates to display the correction switch. Light up marks 60-66.

このような修正可能状態のときに、第8図に示すように
正しく秒桁修正スイッチ22に触れると、操作信号A5
はHレベルになシ、すでに開状態にあるゲート回路46
.56を介して信号G1に発生する。
When the correction is possible, if the second digit correction switch 22 is touched correctly as shown in FIG.
is not at H level, and the gate circuit 46 is already in the open state.
.. 56 to generate signal G1.

このように信号G1がHレベルになると、その立ち上が
υに同期してワンショットマルチバイブレータ66かラ
ハルスが出力され、このパルスによυ秒カウンタ74は
リセットされ、秒表示は零になる。 この信号G1は、
記憶回路102にも印加されておシ、この信号Glの立
ち下がシに同期して第4図に示す記憶回路102のフリ
ップフロップ120の出力QはHレベルになり0秒桁修
正スイッチ22が操作されたことを記憶する。
When the signal G1 becomes H level in this way, the one-shot multivibrator 66 or Lahalse is output in synchronization with the rise υ, and this pulse resets the υ second counter 74, and the second display becomes zero. This signal G1 is
It is also applied to the memory circuit 102, and in synchronization with the fall of this signal Gl, the output Q of the flip-flop 120 of the memory circuit 102 shown in FIG. Remember what was operated.

次に、第9図に示すように、分桁修正スイッチ20に触
れると、信号A4がHレベルに立ち上がシ、ゲート回路
46.56を介して信号G2に発生する。
Next, as shown in FIG. 9, when the minute digit correction switch 20 is touched, the signal A4 rises to the H level and is generated as the signal G2 via the gate circuits 46 and 56.

この信号G2がHレベルになると、修正回路68のアン
ドゲート71が開状態になシ、分局器84からの周波数
信号がその出力に発生し、オアゲート76を介して分カ
ウンタ76に印加され、この分カウンタ76は早送如さ
れて修正される〇この信号G2も記憶回路102に印加
されておシ、その立ち上がυに同期して第4図に示すフ
リップ70ツブ122の出力QはHレベルになシ、分桁
修正スイッチ20が操作されたことを記憶する。
When this signal G2 goes to H level, the AND gate 71 of the correction circuit 68 is not open and the frequency signal from the divider 84 is generated at its output and applied to the minute counter 76 via the OR gate 76. The minute counter 76 is fast-forwarded and corrected. This signal G2 is also applied to the memory circuit 102, and in synchronization with the rise of the signal G2, the output Q of the flip 70 knob 122 shown in FIG. It is stored that the level and minute digit correction switches 20 have been operated.

さらに第10図に示すように、10分分桁修正スイッチ
18触れた場合も上述した動作と同じように、信号A3
がHレベルになシ、これが信号G3に発生して修正回路
7oから修正信号を出力させ、10分カウンタ78を早
送りして修正する。
Furthermore, as shown in FIG. 10, when the 10-minute digit correction switch 18 is touched, the signal A3 is operated in the same manner as described above.
is not at H level, this occurs in the signal G3, causes the correction circuit 7o to output a correction signal, and the 10 minute counter 78 is fast-forwarded and corrected.

また、この信号G3の立ち下がシに同期して記憶回路1
02内のフリップフロップ124(第4図)の出力Qは
Hレベルになって、10分桁修正スイッチ18が操作さ
れたことを記憶する。
Furthermore, the fall of this signal G3 is synchronized with
The output Q of the flip-flop 124 (FIG. 4) in 02 becomes H level, and it is remembered that the 10 minute digit correction switch 18 has been operated.

このようKして時刻を修正するものである。In this way, the time is corrected.

(すべての修正スイッチが未操作の場合における同時操
作)第12図は分桁修正スイッチ20と秒桁修正スイッ
チ22とが同時操作されているときの状態を示す正面図
、第13図はそのときのタイムチャートである。
(Simultaneous operation when all correction switches are not operated) Fig. 12 is a front view showing the state when the minute digit correction switch 20 and the second digit correction switch 22 are operated simultaneously, and Fig. 13 shows the state at that time. This is a time chart.

第12図に示すように、修正スイッチ16〜22が全く
操作されていない状態のときに分桁修正スイッチ20と
秒桁修正スイッチ22とを同時に操作してしまうと、第
3図に示す容量検出回路4゜の出力する操作信号A4、
A5が共にHレベルになる。 この操作信号A’4、A
sはゲート回路46の出力に発生する。
As shown in FIG. 12, if the minute digit correction switch 20 and the second digit correction switch 22 are operated at the same time when the correction switches 16 to 22 are not operated at all, the capacitance detection shown in FIG. Operation signal A4 output from circuit 4°,
Both A5 become H level. This operation signal A'4, A
s is generated at the output of the gate circuit 46.

このゲート回路46のアンドグー)52.54の出力信
号を入力している同時操作検出回路92のアンドゲート
94は、操作信号A4、A5がHレベルになると開状態
となってHレベルの信号CIを変更方向表示回路100
に印加する。
The AND gate 94 of the simultaneous operation detection circuit 92, which inputs the output signals of the gate circuit 46 (AND gate) 52 and 54, becomes open when the operation signals A4 and A5 reach the H level, and outputs the H level signal CI. Change direction display circuit 100
to be applied.

この信号C1を入力した変更方向表示回路100のアン
トゲ−)216 (第5図)は、ノアゲート218の出
力信号MがLレベルになることにより閉状態になり、そ
の出力信号Dlは修正スイッチ20.22が同時操作さ
れている間Lレベルに保たれる。
216 (FIG. 5) of the change direction display circuit 100 to which this signal C1 is input is closed when the output signal M of the NOR gate 218 becomes L level, and the output signal Dl is transmitted to the correction switch 20. 22 are kept at L level while being operated simultaneously.

このためゲート回路64 (第3図)は閉状態になシ、
同時操作中に表示が修正されてしまうことを阻止する。
Therefore, the gate circuit 64 (Fig. 3) is not in the closed state.
To prevent display from being modified during simultaneous operations.

:1 また、この信号C1は、記憶回路100内の各判
別回路132.148.164.180にも供給されて
いるが、本例の場合、記憶回路102からの信号F1〜
F4がすべてLレベルであるため、判別回路132のア
ンドゲート164〜168の出力信号H1〜H3だけが
Hレベルになっており、この中の信号H1と信号C1と
を入力するアンドゲート140が開状態となジオアゲー
ト146を介して信号L1がHレベルになる。 この信
号L1はオアゲート210を介して信号E1に発生し、
表示器1の変更方向表示素子28を点灯させて、下位桁
である秒修正スイッチ22の方向に指をずらすように指
示する。、その後、秒修正スイッチ22の上に正しく指
が触れると、前述した通常の修正動作が開始される。
:1 This signal C1 is also supplied to each discrimination circuit 132, 148, 164, and 180 in the memory circuit 100, but in this example, the signals F1 to F1 from the memory circuit 102
Since F4 is all at L level, only output signals H1 to H3 of AND gates 164 to 168 of discrimination circuit 132 are at H level, and AND gate 140 to which signal H1 and signal C1 are inputted is open. The signal L1 becomes H level via the geoagate 146 which is in the state. This signal L1 is generated as a signal E1 via an OR gate 210,
The change direction display element 28 of the display 1 is turned on and an instruction is given to move the finger in the direction of the second correction switch 22, which is the lower digit. Thereafter, when a finger correctly touches the seconds correction switch 22, the normal correction operation described above is started.

(既操作修正スイッチと未操作修正スイッチの同時操作
)第14図は分桁修正スイッチ20と10分桁修正スイ
ッチ18が同時操作されているときの状態を示す正面図
、第15図は10分桁修正スイッチ18と時桁修正スイ
ッチ16が同時操作されているときの状態を示す正面図
、第16図はそのときのタイムチャートである。
(Simultaneous operation of the operated correction switch and the unoperated correction switch) Fig. 14 is a front view showing the state when the minute digit correction switch 20 and the 10 minute digit correction switch 18 are operated simultaneously, and Fig. 15 is a 10 minute digit correction switch. FIG. 16 is a front view showing a state when the digit correction switch 18 and the hour digit correction switch 16 are operated simultaneously, and is a time chart at that time.

秒桁修正スイッチ22と分桁修正スイッチ20がすでに
操作されているときに、第14図に示すように、分桁修
正スイッチ20と10分桁修正スイッチ18を同時操作
してしまうと、容量検出回路40 (第3図)から出力
される操作信号、A4、A 3がHレベルになる。
If the minute digit correction switch 20 and the ten minute digit correction switch 18 are operated simultaneously as shown in FIG. 14 when the second digit correction switch 22 and the minute digit correction switch 20 have already been operated, the capacity detection The operation signals A4 and A3 output from the circuit 40 (FIG. 3) become H level.

この操作信号A4、A3がHレベルになると、同時操作
検出回路92のアンドゲート96は開状態になり、信号
C2がHレベルになる。
When the operation signals A4 and A3 go to the H level, the AND gate 96 of the simultaneous operation detection circuit 92 becomes open, and the signal C2 goes to the H level.

信号C2がHレベルになると、変更方向表示回路100
のアンドゲート216 (第5図)は閉状態になる。
When the signal C2 becomes H level, the change direction display circuit 100
The AND gate 216 (FIG. 5) is closed.

本例において、下位桁(秒・分桁)がすでに操作されて
おり、上位桁(10分桁)は操作されていないので、記
憶回路102の出力信号F1〜F4のうち、信号Fl、
F2はHレベルであシ、信号F3、F4はLレベルにな
っている。
In this example, the lower digits (seconds/minutes digits) have already been operated, and the upper digits (10 minutes digit) have not been operated, so among the output signals F1 to F4 of the memory circuit 102, the signals Fl,
F2 is at H level, and signals F3 and F4 are at L level.

このため、判別回路148のアンドゲート152が開状
態であシ、信号C2がHレベルになることによシアンド
ゲート158が開状態となってオアゲート162.21
2を介して信号L2、F2にHレベル信号が発生し、変
更方向表示素子26を点灯させ1.1♂桁修正スイッチ
18の方向に指をずらすように指示する。
Therefore, the AND gate 152 of the discrimination circuit 148 is in an open state, and when the signal C2 becomes H level, the AND gate 158 becomes an open state, and the OR gates 162.21
An H level signal is generated in the signals L2 and F2 via the input terminal 2, causing the change direction display element 26 to light up and instructing the operator to shift his or her finger in the direction of the 1.1♂ digit correction switch 18.

一方、上記操作の後又は1o桁修正スイッチ18を操作
しようとして、第15図に示すように、時桁修正スイッ
チ16と10分桁修正スイッチ18を同時操作してしま
うと、操作信号A2、A3がHレベルになる。
On the other hand, if the hour digit correction switch 16 and the 10 minute digit correction switch 18 are operated simultaneously after the above operation or when attempting to operate the 1o digit correction switch 18, as shown in FIG. becomes H level.

このため、同時操作検出回路92のアンドゲート98の
出力信号C3がHレベルになり、変更方向表示回路10
0に印加される。
Therefore, the output signal C3 of the AND gate 98 of the simultaneous operation detection circuit 92 becomes H level, and the change direction display circuit 10
Applied to 0.

このときに、変更方向表示回路’100内の判別回路の
アンドゲートの中で、アンドゲート152の他に判別回
路162のアンドゲート138も開状態にあるため、信
号C3がHレベルになるとアンドゲート144も開状態
になり、オアゲート146.210を介して信号E1に
Hレベル信号が発生し、変更方向表示素子28を点灯さ
せて同時操作された修正スイッチのうち、下位桁の方に
指をずらすように指示する。
At this time, among the AND gates of the discrimination circuit in the change direction display circuit '100, in addition to the AND gate 152, the AND gate 138 of the discrimination circuit 162 is also open, so when the signal C3 becomes H level, the AND gate 144 is also in the open state, an H level signal is generated in the signal E1 via the OR gate 146.210, the change direction display element 28 is turned on, and among the correction switches operated at the same time, the finger is moved toward the lower digit. instruct them to do so.

これら変更方向表示素子26.28の指示に従って正し
く10分桁修正スイッチ18を操作すると、前述した通
常の修正動作が開始される。
When the 10-minute digit correction switch 18 is operated correctly in accordance with the instructions of the change direction display elements 26 and 28, the normal correction operation described above is started.

(既操作修正スイッチの同時操作) 第17図は、時桁修正スイッチ16のみが未操作で、す
でに操作されている分桁修正スイッチ2゜と秒桁修正ス
イッチ22が同時操作された状態を示す正面図、第18
図は第17図に示す同時操作箇所から時桁修正スイッチ
16まで指をスイッチに触れたままスライドさせたとき
の状態を示す正面図、第19図はそのときのタイムチャ
ートである。 すでに操作されている秒桁修正スイッチ
22と分桁修正スイッチ20を同時操作した場合にも、
同時操作検出回路92はそれを検出して信号CIをHレ
ベルにし、変更方向表示回路100に供給する。
(Simultaneous operation of already operated correction switches) Fig. 17 shows a state in which only the hour digit correction switch 16 is not operated, and the minute digit correction switch 2° and second digit correction switch 22, which have already been operated, are operated at the same time. Front view, No. 18
The figure is a front view showing the state when the finger is slid from the simultaneous operation point shown in FIG. 17 to the hour digit correction switch 16 while touching the switch, and FIG. 19 is a time chart at that time. Even if the second digit correction switch 22 and the minute digit correction switch 20, which have already been operated, are operated at the same time,
The simultaneous operation detection circuit 92 detects this, sets the signal CI to H level, and supplies it to the change direction display circuit 100.

本例において、未操作状態にある修正スイッチは、時桁
修正スイッチ16のみであるため、記憶回路102の出
力信号F4のみがLレベルにあり、他の出力信号F1〜
F3はすべてHレベルの状態にある。 このため、信号
C1がHレベルになると判別回路180 (第5図)の
アンドゲート186のみからHレベルの信号が出力され
オアゲー°ト190を介して信号L4に発生する。
In this example, the only correction switch that is not operated is the hour digit correction switch 16, so only the output signal F4 of the storage circuit 102 is at L level, and the other output signals F1 to
All F3s are at H level. Therefore, when the signal C1 becomes H level, an H level signal is output only from the AND gate 186 of the discrimination circuit 180 (FIG. 5) and is generated as the signal L4 via the OR gate 190.

この信号L4は、オアゲート212を介して信号E2に
発生して左方向の変更方向表示素子26を点灯させると
共に、フリップフロップ202の出力状態を切り換えて
信号01をHレベルにする。
This signal L4 is generated as the signal E2 via the OR gate 212, lights up the left change direction display element 26, and switches the output state of the flip-flop 202 to set the signal 01 to H level.

この信号0’lは、オアゲート212に供給されており
、修正スイッチ16.18が同時操作されて信号L2が
Hレベルになるか又は修正スイッチ16〜22から指か
はなれて信号°PがHレベルになるまで信号E2をHレ
ベルのまま保持する。
This signal 0'l is supplied to the OR gate 212, and when the correction switches 16 and 18 are operated simultaneously, the signal L2 becomes H level, or when the correction switches 16 to 22 are removed, the signal °P becomes H level. The signal E2 is held at H level until

従って、第18図に示すように指をスライドさせた場合
、時桁修正スイッチ16と10分桁修正スイッチ18が
同時操作される位置に指が米て、変更方向表示回路10
0の判別回路148 (第5図)の出力信号L2がHレ
ベルになると、フリップフロップ202はリセットされ
るが、前述した既操作修正スイッチと末操作修正スイッ
チの同時操作の場合の動作により変更方向表示素子26
は点灯し続ける。
Therefore, when sliding your finger as shown in FIG.
When the output signal L2 of the 0 discriminating circuit 148 (FIG. 5) becomes H level, the flip-flop 202 is reset, but due to the operation in the case of simultaneous operation of the previously operated correction switch and the last operated correction switch, the direction of change is changed. Display element 26
remains lit.

その後、指が時桁修正スイッチ16に達すると前述した
通常の動作に基いて時桁の表示が修正される。 次に本
発明の第2実施例を説明する。
Thereafter, when the finger reaches the hour digit correction switch 16, the display of the hour digit is corrected based on the normal operation described above. Next, a second embodiment of the present invention will be described.

前述した第1実施例においては、すべての修正スイッチ
が操作されるまで、操作されたすべての修正スイッチが
記憶回路によシ記憶されている。
In the first embodiment described above, all operated correction switches are stored in the memory circuit until all correction switches are operated.

第2実施例においては、操作されたすべての修正スイッ
チが記憶されるのではなく、最後に操作された修正スイ
ッチ、即ち今操作される修正スイッチの直前に操作され
た修正スイッチがどれであるかを記憶し、この既操作修
正スイッチと末操作修正スイッチとが同時操作された場
合には、既操作修正スイッチ以外の方向(即ち同時操作
された未操作スイッチの方向)に指をずらすように指示
し、また末操作修正スイッチが同時操作された場合には
下位桁を指示するように構成されている。
In the second embodiment, all operated correction switches are not stored, but which correction switch was operated last, that is, which correction switch was operated immediately before the currently operated correction switch. is memorized, and when the previously operated correction switch and the last operated correction switch are operated at the same time, the instruction is given to move the finger in a direction other than the operated correction switch (i.e., in the direction of the unoperated switch that was operated at the same time). However, if the last operation correction switch is operated at the same time, it is configured to indicate the lower digit.

第20図は本発明の第2実施例の回路構成を示す図、第
21図は第20図に示す記憶回路の回路構成を示す図、
第22図は第20図に示す変更方向表示回路の回路構成
を示す図である。
FIG. 20 is a diagram showing the circuit configuration of the second embodiment of the present invention, FIG. 21 is a diagram showing the circuit configuration of the memory circuit shown in FIG. 20,
FIG. 22 is a diagram showing the circuit configuration of the change direction display circuit shown in FIG. 20.

尚、第3図乃至第5図に示す第1実施例と同一部分に関
しては同一の符号が付しである。
Note that the same parts as in the first embodiment shown in FIGS. 3 to 5 are given the same reference numerals.

第20図に示す第2実施例の回路構成においては、変更
方向表示回路222と記憶回路224が第1実施例と異
なるだけで、他の部分はすべて同一である。
The circuit configuration of the second embodiment shown in FIG. 20 differs from the first embodiment only in a change direction display circuit 222 and a storage circuit 224, and all other parts are the same.

この記憶回路224は、第21図に示すように、第4図
に示す第1実施例における記憶回路102に似かよった
構成となっている。
This memory circuit 224, as shown in FIG. 21, has a configuration similar to the memory circuit 102 in the first embodiment shown in FIG. 4.

異なる点は、修正スイッチ16〜22にそれぞれ対応し
て設けられているフリップ70ツブ120〜126の各
クロック人カメにワンショットマルチバイブレータ11
2〜118の出力信号をディレィ回路226〜262を
介して入力している点ト、ワンショットマルチバイブレ
ータ112〜118の出力信号と7リツプ70ツブ44
 (第20図)の出力信号Bをオアゲート254とオア
ゲート236〜242を介してリセット人力Rに入力し
ている点だけである。
The difference is that a one-shot multivibrator 11 is attached to each of the flip 70 knobs 120 to 126 provided corresponding to the correction switches 16 to 22, respectively.
The output signals of the one-shot multivibrators 112-118 and the 7-lip 70-tube 44 are inputted via the delay circuits 226-262.
The only difference is that the output signal B (FIG. 20) is input to the reset human power R via the OR gate 254 and OR gates 236 to 242.

従って、この記憶回路224は、正しく修正スイッチ1
6〜22を操作したとき゛にゲート回路56(第20図
)から出力される信号01〜G4’&入力すると即座に
7リツプ70ツブ120〜126はすべてリセットされ
、その後操作された修正スイッチに対応するディレィ回
路226〜232から信号が出力されてフリップ70ツ
ブ120〜126の中の操作された修正スイッチに対応
するものの出力QだけがHレベルになるように設定され
ている。
Therefore, this memory circuit 224 correctly stores the correction switch 1.
When the signals 01 to G4' output from the gate circuit 56 (Fig. 20) are input when 6 to 22 are operated, all 7 lip 70 knobs 120 to 126 are immediately reset, and correspond to the correction switch operated after that. A signal is output from the delay circuits 226 to 232, and only the output Q of the flip 70 knobs 120 to 126 corresponding to the operated correction switch becomes H level.

一方、第22図に示す変更方向表示回路222は、記憶
回路224が直前に操作された修正スイッチだけを記憶
するように設定されていることから、未操作修正スイッ
チ間の同時操作の場合と、未操作修正スイッチと既操作
修正スイッチ間の同時操作の場合において、左右どちら
に指をずらせば良いかを判別して指示するように構成さ
れていれば良い。 従って、第22図に示す変更方向表
示回路222は、第5図に示す第1実施例における変更
方向表示回路100の判別回路180 (既操作修正ス
イッチ間の同時操作判別)及びその関連部分を取シ除い
た回路で構成されている。
On the other hand, since the storage circuit 224 is set to store only the most recently operated correction switch, the change direction display circuit 222 shown in FIG. In the case of simultaneous operation of an unoperated correction switch and an operated correction switch, it is only necessary to be configured to determine and instruct which direction to shift the finger to the left or right. Therefore, the change direction display circuit 222 shown in FIG. 22 replaces the discrimination circuit 180 (discrimination of simultaneous operation between already operated correction switches) and related parts of the change direction display circuit 100 in the first embodiment shown in FIG. It consists of a circuit with the exception of

次に第2実施例の動作を説明する。Next, the operation of the second embodiment will be explained.

(通常の修正動作) 通常の修正操作が行われた場合には、第1実施例とほぼ
同じ動作をする。
(Normal correction operation) When a normal correction operation is performed, almost the same operation as in the first embodiment is performed.

但し、修正スイッチ16〜22が操作される度毎に記憶
回路224の7リツプフロツプ120〜126はリセッ
トされて、新たに操作された修正スイッチに対応するフ
リップ70ツブのクロック入カメにHレベルの信号が印
加されて1、操作された修正スイッチのみを記憶するよ
うに設定されている0(すべての修生スイッチが末操作
の場合における同時操作) 第23図は、すべての修正スイッチが末操作のときに秒
桁修正スイッチ22と分桁修正スイッチ20が同時操作
された状態を示す正面図、第24図はそのときのタイム
チャートであるO秒桁修正スイッチ22と分桁修正スイ
ッチ20を同時操作すると、前述した第1実施例と同様
に、同時操作検出回路92(第20図)の出力信号CI
がHレベルになる。
However, each time the correction switches 16 to 22 are operated, the 7 flip-flops 120 to 126 of the memory circuit 224 are reset, and an H level signal is sent to the clock input camera of the flip flop 70 corresponding to the newly operated correction switch. is applied and 0 is set to memorize only the operated correction switch (simultaneous operation when all correction switches are in the final operation). Figure 23 shows when all the correction switches are in the final operation. 24 is a front view showing a state in which the seconds digit correction switch 22 and the minute digit correction switch 20 are operated simultaneously, and FIG. 24 is a time chart at that time. , similar to the first embodiment described above, the output signal CI of the simultaneous operation detection circuit 92 (FIG. 20)
becomes H level.

この出力信号C1は、変更方向表示回路222(第22
図)に印加されておシ、記憶回路224の出力信号F1
〜F4がLレベルであることから、判別回路132のア
ンドゲート140を開状態にしてオアゲート146.2
10を介して信号E1に発生する。
This output signal C1 is transmitted to the change direction display circuit 222 (the 22nd
) is applied to the output signal F1 of the memory circuit 224.
~ Since F4 is at L level, the AND gate 140 of the discrimination circuit 132 is opened and the OR gate 146.2 is opened.
10 to the signal E1.

そして、変更方向表示素子28を点灯させて、指を下位
桁の方にずらすように指示する。
Then, the change direction display element 28 is turned on and an instruction is given to shift the finger toward the lower digit.

このように修正スイッチが同時操作されている間は、ノ
アゲート218の出力信号りはLレベルに保たれるので
、ゲート回路56 (第20図)は閉状態に保たれて表
示が修正されることを阻止しているが、その後指が正し
く秒桁修正スイッチ22に触れればゲート回路56は開
状態になシ、信号G1により秒カウンタ74がリセット
される。
While the correction switches are operated simultaneously in this way, the output signal of the NOR gate 218 is kept at the L level, so the gate circuit 56 (Fig. 20) is kept closed and the display is corrected. However, if the finger then correctly touches the second digit correction switch 22, the gate circuit 56 is opened and the second counter 74 is reset by the signal G1.

また、この信号Glにより、記憶回路224 (第21
図)の7リツプフロツプ120の出力QはHレベルに切
り換わり、秒桁修正スイッチが操作されたことを記憶す
る。
Furthermore, this signal Gl causes the memory circuit 224 (21st
The output Q of the 7-lip flop 120 shown in FIG.

(分桁修正スイッチが操作された後の同時操作)第25
図は分桁修正スイッチを操作した後に分桁修正スイッチ
と10分桁修正スイッチが同時操作された状態を示す正
面図、第26図は10分桁修正スイッチと時桁修正スイ
ッチが同時操作された状態を示す正面図、第27図はそ
のときのタイムチャートである。
(Simultaneous operation after minute digit correction switch is operated) 25th
The figure is a front view showing the state in which the minute digit correction switch and the 10 minute digit correction switch are operated simultaneously after the minute digit correction switch is operated, and Figure 26 shows the state in which the 10 minute digit correction switch and the hour digit correction switch are operated simultaneously. A front view showing the state and FIG. 27 is a time chart at that time.

分桁修正スイッチ20と10分桁修正スイッチ18が同
時操作されると同時操作検出回路92(第20図)の出
力信号C2がHレベルになり、変更方向表示回路222
に供給される。
When the minute digit correction switch 20 and the ten minute digit correction switch 18 are operated simultaneously, the output signal C2 of the simultaneous operation detection circuit 92 (FIG. 20) becomes H level, and the change direction display circuit 222
supplied to

このときに、記憶回路224の出力信号は、分桁修正ス
イッチ20が操作されたことを記憶しているの゛で、そ
の出力信号F2をHレベルに保っている。 従って、変
更方向表示回路222の判別回路148のアンドゲート
158が開状態となり、オアゲート162を介して信号
L2 (信号E2と同じ)をHレベルにし、変更方向表
示素子26を点灯させる。
At this time, the output signal of the memory circuit 224 remembers that the minute digit correction switch 20 has been operated, so the output signal F2 is kept at the H level. Therefore, the AND gate 158 of the discrimination circuit 148 of the change direction display circuit 222 is opened, and the signal L2 (same as the signal E2) is set to H level via the OR gate 162, causing the change direction display element 26 to light up.

また、このときに10分桁修正スイッチ18と時桁修正
スイッチ16を同時操作してしまうと、前述した末操作
スイッチ間の同時操作と同じように、変更方向表示回路
222の判別回路132の出力信号り工がHレベルにな
って、下位桁の方へ指をずらすように指示する。
Also, if the 10 minute digit correction switch 18 and the hour digit correction switch 16 are operated simultaneously at this time, the output of the discrimination circuit 132 of the change direction display circuit 222 will be similar to the simultaneous operation of the last operation switches described above. The signal operator goes to H level and instructs the user to move his finger toward the lower digit.

(既操作スイッチと末操作スイッチの同時操作)第28
図は10分桁修正スイッチを操作している状態を示す正
面図、第29図は操作された10分桁修正スイッチと時
桁修正スイッチとが同時操作された状態を示す正面図、
第30図は操作された10分桁修正スイッチと分桁修正
スイッチが同時操作された状態を示す正面図、第31図
はそのときのタイムチャートである。
(Simultaneous operation of already operated switch and last operated switch) No. 28
The figure is a front view showing a state in which the 10-minute digit correction switch is operated, and FIG. 29 is a front view showing a state in which the operated 10-minute digit correction switch and the hour digit correction switch are operated at the same time.
FIG. 30 is a front view showing a state in which the operated ten minute digit correction switch and minute digit correction switch are operated simultaneously, and FIG. 31 is a time chart at that time.

第28図に示すように、1o分桁修正スイッチ18を正
しく操作した場合には、前述したように。
As shown in FIG. 28, if the 1o minute digit correction switch 18 is operated correctly, as described above.

通常の修正動作により1r!%の表示は修正される゛。1r with normal corrective action! The percentage display will be corrected.

その後、時桁修正スイッチ16を操作しようとして、と
のスイッチ16と10分桁修正スイッチ18を同時操作
してしまうと、同時操作検出回路92の出力信号C3が
Hレベルになシ、変更方向表示回路222 (第22図
)のアンドケート1/Soが開状態となってオアゲート
162を介して信号L2に発生して変更方向表示素子2
6を点灯させる。 一方、10分桁修正スイッチ18と
分桁修正スイッチ20とを同時操作してしまうと、同時
操作検出回路92の出力信号c2がHレベルになり、変
更方向表示回路222の判別回路164のアンドゲート
174が開状態となり、オアゲート178.210を介
して信号E1がHレベルになシ、変更方向表示素子28
を点灯させる。
After that, if you try to operate the hour digit correction switch 16 and simultaneously operate the switch 16 and the ten minute digit correction switch 18, the output signal C3 of the simultaneous operation detection circuit 92 will not go to H level, and the change direction will be displayed. The AND gate 1/So of the circuit 222 (FIG. 22) becomes open, and a signal L2 is generated through the OR gate 162, and the change direction indicating element 2 is generated.
Turn on 6. On the other hand, if the 10 minute digit correction switch 18 and the minute digit correction switch 20 are operated simultaneously, the output signal c2 of the simultaneous operation detection circuit 92 becomes H level, and the AND gate of the determination circuit 164 of the change direction display circuit 222 174 is in the open state, the signal E1 becomes H level via the OR gate 178.210, and the change direction display element 28
lights up.

(f)発明の効果 本発明によれば、2つ以上の修正用タッチスイッチが同
時操作されたときには、修正すべき桁の修正用タッチス
イッチのみを正しく操作するまでは修正されることがな
いだめ、誤修正を防止することができる。
(f) Effects of the Invention According to the present invention, when two or more correction touch switches are operated simultaneously, the correction will not be made until only the correction touch switch of the digit to be corrected is operated correctly. , it is possible to prevent erroneous corrections.

また、操作位置の変更方向を指示する表示素子が点灯す
るので、使用者はどちらに指を動かせば正しい修正をす
ることができるのか知ることができ、誤修正の可能性は
なくなる。
Furthermore, since the display element indicating the direction of change in the operating position lights up, the user can know in which direction he or she should move his or her finger to make the correct correction, eliminating the possibility of erroneous correction.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例における時計の正面図、第2
図は第1図のA−A線断面図、第3図は本発明の第1実
施例の回路構成を示す図、第4図は第3図に示す記憶回
路の回路構成を示す図、第5図は第3図に示す変更方向
表示回路の回路構成を示す図、第6図は通常の表示状態
にある表示器の正面図、第7図は誤操作防止スイッチを
操作した状態を示す表示器の正面図、第8図は秒桁修正
スイッチを正しく操作した状態を示す表示器の正面図、
第9図は分桁修正スイッチを正しく操作した状態を示す
表示器の正面図、第10図は10分桁修正スイッチを正
しく操作した状態を示す表示器の正面図、第11図は第
7図乃至第10図に示す操作をしたときのタイムチャー
ト、第12図はすべての修正スイッチが末操作の場合に
おいて秒桁修正スイッチと分桁修正スイッチが同時操作
されたときの状態を示す表示器の正面図、第13図は第
12図に示す操作がされたときのタイムチャート、第1
4図は秒桁及び分桁修正スイッチが操作された後に分桁
修正スイッチと10分桁修正スイッチが同時操作された
ときの状態を示す表示器の正面図、第15図は秒桁及び
分桁修正スイッチ操作されている場合において10分桁
修正スイッチと時桁修正スイッチが同時操作されたとき
の状態を示す表示器の正面図、第16図は第14図及び
第15図に示す操作がされたときのタイムチャート、第
17図は時桁修正スイッチのみ末操作の場合に秒桁修正
スイッチと分桁修正スイッチが同時操作されたときの状
態を示す表示器の正面図、第18図は秒桁修正スイッチ
から時桁修正スイッチにまで指をスライドさせてスイッ
チを連続操作したときの状態を示す表示器の正面図、第
19図は第17図及び第18図に示す操作がされたとき
のタイムチャート、第20図は本発明の第2実施例の回
路構成を示す図、第21図は第20図に示す記憶回路の
回路構成を示す図、第22図は第20図に示す変更方向
表示回路の回路構成を示す図、第23図はすべての修正
スイッチが末操作の場合において秒桁修正スイッチと分
桁修正スイッチが同時操作されたときの状態を示す表示
器の正面図、第24図は第23図に示す操作がされたと
きのタイムチャート、第25図は分桁修正スイッチが操
作された後にこのスイッチと10分桁修正スイッチが同
時操作されたときの状態を示す表示器の正面図、第26
図は分桁修正スイッチが操作されている場合に10分桁
修正スイッチと時桁修正スイッチが同時操作されたとき
の状態を示す表示器の正面図、第27図は第25図及び
第26図に示す操作がされたときのタイムチャート、第
28図は10分桁修正スイッチを操作している状態を示
す表示器の正面図、第29図は10分桁修正スイッチを
操作しだ後そのスイッチと時桁修正スイッチが同時操作
された状態を示す表示器の正面図、第30図は10分桁
修正スイッチが操作されている場合にそのスイッチと分
桁修正スイッチとが同時操作された状態を示す表示器の
正面図、第31図は第28図乃至第30図の操作がされ
たときのタイムチャートである。 1・・・表示器、16・・・時桁修正スイッチ、18・
・−10分桁修正スイッチ、 20・・・分桁修正スイッチ、 22・・・秒桁修正スイッチ、 26.28・・・変更方向表示素子、 56・・・ゲート回路、92・・・同時操作検出回路、
10Q、222・・・変更方向表示回路、102.22
4−・・記憶回路。 第1図 ]A 第2図 第6図 ツム 第7図 第8図 第9図 第28図 第29図 第30図
Fig. 1 is a front view of a watch according to an embodiment of the present invention;
3 is a diagram showing the circuit configuration of the first embodiment of the present invention. FIG. 4 is a diagram showing the circuit configuration of the memory circuit shown in FIG. Fig. 5 is a diagram showing the circuit configuration of the change direction display circuit shown in Fig. 3, Fig. 6 is a front view of the display in the normal display state, and Fig. 7 is the display showing the state in which the erroneous operation prevention switch is operated. Figure 8 is a front view of the display showing the state in which the seconds digit correction switch is operated correctly.
Figure 9 is a front view of the display showing the state in which the minute digit correction switch is operated correctly, Figure 10 is a front view of the display showing the state in which the 10 minute digit correction switch is operated correctly, and Figure 11 is the figure 7. The time chart when the operations shown in Figures 10 to 10 are performed, and Figure 12 shows the state of the display when the seconds digit correction switch and minute digit correction switch are operated simultaneously when all the correction switches are in the final operation. Front view, Figure 13 is a time chart when the operation shown in Figure 12 is performed, and Figure 1
Figure 4 is a front view of the display showing the state when the minute digit correction switch and ten minute digit correction switch are operated at the same time after the second digit and minute digit correction switches are operated, and Figure 15 is the second digit and minute digit correction switch. Figure 16 is a front view of the display showing the state when the 10 minute digit correction switch and the hour digit correction switch are operated simultaneously when the correction switch is being operated. Fig. 17 is a front view of the display showing the state when the seconds digit correction switch and minute digit correction switch are operated simultaneously when only the hour digit correction switch is operated at the end. Figure 19 is a front view of the display showing the state when the switch is operated continuously by sliding the finger from the digit correction switch to the hour digit correction switch. 20 is a diagram showing the circuit configuration of the second embodiment of the present invention, FIG. 21 is a diagram showing the circuit configuration of the memory circuit shown in FIG. 20, and FIG. 22 is a diagram showing the change direction shown in FIG. 20. FIG. 23 is a diagram showing the circuit configuration of the display circuit, and FIG. 23 is a front view of the display showing the state when the seconds digit correction switch and the minute digit correction switch are operated simultaneously when all the correction switches are in the final operation. The figure shows a time chart when the operation shown in Figure 23 is performed, and Figure 25 shows the state of the display when this switch and the 10-minute digit correction switch are operated at the same time after the minute digit correction switch is operated. Front view, No. 26
The figure is a front view of the display showing the state when the minute digit correction switch is operated and the 10 minute digit correction switch and the hour digit correction switch are operated simultaneously. Figure 28 is a front view of the display showing the state in which the 10-minute digit correction switch is being operated, and Figure 29 is the time chart when the operation shown in Figure 28 is performed. Figure 30 is a front view of the display showing a state in which the and hour digit correction switches are operated at the same time, and Figure 30 shows a state in which the 10 minute digit correction switch and the minute digit correction switch are operated at the same time. The front view of the display shown in FIG. 31 is a time chart when the operations shown in FIGS. 28 to 30 are performed. 1...Display unit, 16...Hour digit correction switch, 18.
-10 minutes digit correction switch, 20... Minute digit correction switch, 22... Second digit correction switch, 26.28... Change direction display element, 56... Gate circuit, 92... Simultaneous operation detection circuit,
10Q, 222... Change direction display circuit, 102.22
4--Memory circuit. Figure 1] A Figure 2 Figure 6 Tsum Figure 7 Figure 8 Figure 9 Figure 28 Figure 29 Figure 30

Claims (1)

【特許請求の範囲】 時刻表示部をおおう表示カバーガラス上に各時刻表示桁
に対応して配設された透明電極より成る修正用タッチス
イッチと、前記各修正用タッチスイッチをタッチ操作す
ることにょシ対応する時刻表示桁を計時する時刻カウン
タに修正信号を供給することによシ修正を行う修正回路
と、を有するタッチスイッチ付時計において、 前記修正用タッチスイッチが2つ以上同時に操作された
ことを検出して同時操作検出信号を出力する同時操作検
出回路と、 前記同時操作検出信号が出力されている間は修正信号が
時刻カウンタに供給されるのを阻止するゲート回路と、 前記各修正用タッチスイッチのうち前にタッチ操作が行
われた修正用タッチスイッチがどれであるかを記憶する
記憶回路と、 タッチ操作の操作位置の変更方向を示す複数の変更方向
表示素子と、 前記記憶回路の信号及び同時操作検出信号により、まだ
操作されていな、い修正用タッチスイッチを単独で操作
する操作位置への変更方向を示す1個の変更方向表示素
子のみを点灯させる変更方向表示回路を設けたことを特
徴とする修正用タッチスイッチの誤動作防止装置。
[Scope of Claims] A correction touch switch comprising a transparent electrode arranged on a display cover glass covering a time display section in correspondence with each time display digit; In a watch with a touch switch, which has a correction circuit that performs correction by supplying a correction signal to a time counter that measures the corresponding time display digit, two or more of the correction touch switches are operated at the same time. a simultaneous operation detection circuit that detects and outputs a simultaneous operation detection signal; a gate circuit that prevents a correction signal from being supplied to the time counter while the simultaneous operation detection signal is output; and a gate circuit that prevents a correction signal from being supplied to the time counter; a memory circuit that stores which of the touch switches is a correction touch switch on which a touch operation was previously performed; a plurality of change direction display elements that indicate the change direction of the operation position of the touch operation; A change direction display circuit is provided which lights up only one change direction display element indicating the direction of change to an operating position in which a correction touch switch that has not yet been operated is to be operated independently, in response to the signal and the simultaneous operation detection signal. A malfunction prevention device for a touch switch for correction, characterized by:
JP59114681A 1984-06-06 1984-06-06 Apparatus for preventing erroneous operation of touch switch for timepiece Granted JPS60259985A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59114681A JPS60259985A (en) 1984-06-06 1984-06-06 Apparatus for preventing erroneous operation of touch switch for timepiece

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59114681A JPS60259985A (en) 1984-06-06 1984-06-06 Apparatus for preventing erroneous operation of touch switch for timepiece

Publications (2)

Publication Number Publication Date
JPS60259985A true JPS60259985A (en) 1985-12-23
JPH0141952B2 JPH0141952B2 (en) 1989-09-08

Family

ID=14643969

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59114681A Granted JPS60259985A (en) 1984-06-06 1984-06-06 Apparatus for preventing erroneous operation of touch switch for timepiece

Country Status (1)

Country Link
JP (1) JPS60259985A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62156719A (en) * 1985-12-27 1987-07-11 Brother Ind Ltd Display device with input function
EP0589655A1 (en) * 1992-09-24 1994-03-30 Xerox Corporation Method and apparatus for debouncing signals

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62156719A (en) * 1985-12-27 1987-07-11 Brother Ind Ltd Display device with input function
EP0589655A1 (en) * 1992-09-24 1994-03-30 Xerox Corporation Method and apparatus for debouncing signals

Also Published As

Publication number Publication date
JPH0141952B2 (en) 1989-09-08

Similar Documents

Publication Publication Date Title
JPS6120773B2 (en)
US4421418A (en) Clock adjustment switch system
JPS633410B2 (en)
US4255802A (en) Electronic timepiece
JPS6258234A (en) Photographing information inputting device of camera
JPS60259985A (en) Apparatus for preventing erroneous operation of touch switch for timepiece
JPS6166983A (en) Electronic clock
US4115993A (en) Digital alarm watch
JPS5814433A (en) Device for preventing erroenous operation of touch switch
JPH0241932B2 (en)
JPH0131986Y2 (en)
JPH0131985Y2 (en)
JPH0616738B2 (en) How to set the time on the cooker
JPS6113175A (en) Timepiece with touch switch
JPH08336460A (en) Rice cooker
JP2000329875A (en) Input means of digital watch
JPH023954B2 (en)
JPS60203888A (en) Digital electronic timepiece
JPH0145036B2 (en)
JPH0145035B2 (en)
JPS62278482A (en) Pointer display type clock
JPS5927126A (en) Heating cooker
JPS6113174A (en) Timepiece with touch switch
JPS6039832Y2 (en) clock
JPH01197692A (en) world clock