[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPS60106072A - Recording system of data - Google Patents

Recording system of data

Info

Publication number
JPS60106072A
JPS60106072A JP21351483A JP21351483A JPS60106072A JP S60106072 A JPS60106072 A JP S60106072A JP 21351483 A JP21351483 A JP 21351483A JP 21351483 A JP21351483 A JP 21351483A JP S60106072 A JPS60106072 A JP S60106072A
Authority
JP
Japan
Prior art keywords
data
block
header
recording
frame
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21351483A
Other languages
Japanese (ja)
Inventor
Hiroyasu Murakami
村上 裕康
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP21351483A priority Critical patent/JPS60106072A/en
Publication of JPS60106072A publication Critical patent/JPS60106072A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

PURPOSE:To record data precisely by recording additional record block data including the same data as preformat block data by putting a splice gap of a certain interval, following the preformat block data at the time of recording data and by recording record data continuously. CONSTITUTION:When a counted value of a sector counter 10 matches to a start sector, a control circuit 15 drives a laser driver 21 and records four header frames as an additional record header, followed by a splice gap of two bits. Successively the control circuit 15 records 152 data frames on record data. The control circuit 15 compares generated header address data of a reverse phase with eight bits, following a header frame synchronizing code and header address data of a regular phase, with an exclusive logical sum by bit. When the header address data with a reverse phase become equal to those with a regular phase, the control circuit 15 makes data, with have been recorded just after a block header of a heder frame, reproduced.

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明はたとえばデータの記録あるいは再生を光ディ
スクに対して行うつ1.ティスフ製餡なとに用いられる
データ記録方法。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention is applicable to, for example, recording or reproducing data on an optical disk. A data recording method used for Tisfu-made bean paste.

〔発明のむ術的背景〕[Technical background for invention]

近年、多量に発ヰする文■ム′吉の画像情報を2次元的
な光走貴により九電渡換し、この九電変換孕れた画像情
報を画像記録装置に記録し、あるいはそれを必曹に応じ
て杉・索、再41シ、ハトコピーあるいはソフトコピー
として再生出力し得る一ノ像情報ファイル装置における
画像記録装置として左近、光デイスク装置が用いられて
いる。
In recent years, a large amount of image information has been generated using two-dimensional optical transport, and the image information that has been converted to Kyuden can be recorded on an image recording device, or it can be An optical disc device is used as an image recording device in an image information file device that can reproduce and output the image as a cedar, cable, pigeon copy, or soft copy depending on the need.

従来、このような光デイスク装置にあっては、スパイラ
ル状にデータを記憶する光ディスクが用いら力、この九
ディスクの半径方向にリニアモータで直線移動する光学
ヘッドによシデータの記録あるいけ再生が行われるよう
になっているO 上記の光ディスクにあっては、スパイラル状あるいは1
61心円状トラックをβ1定長テークごとのブロックに
区切り、それぞれのブロックの先頭にブロックアドレス
データ全あらかじめ記録するようになっている。
Conventionally, in such optical disk devices, an optical disk that stores data in a spiral is used, and an optical head that is moved linearly in the radial direction of the disk by a linear motor records or reproduces the data. The above optical discs have a spiral shape or a single shape.
The 61-circular track is divided into blocks each having a fixed length of β1, and all block address data is recorded in advance at the beginning of each block.

〔背輩技術の問題点〕[Problems with senior technology]

しかしながち、上記のようなものでは、ブロックアドレ
スデータにつづけてデータを記録しているものであった
ため、データを正確に記録、再生はせる点に問題があっ
た。
However, in the above-mentioned devices, data was recorded following the block address data, so there was a problem in accurately recording and reproducing data.

〔発明の目的〕[Purpose of the invention]

この発明は上記事情に鑑みてなきねたもので、その目的
とするところは、データの記録が正確に杓えるデータ記
録方法全快供することにある。
This invention was developed in view of the above circumstances, and its purpose is to provide a complete data recording method that allows data to be recorded accurately.

〔発印」の概要〕[Overview of sealing]

この発、明は、データの記11プリフォーマットブロッ
クデータにつづいて一定間隔のスプライスギャップをは
きんで7”リフオーマットブロックデータと同一データ
を含む追加記録ブロックテークを記録し、この追加記僻
ブロックデータに引きつづいて記t)データをgr’、
録するようにしたものである。
This invention records an additional recording block take containing the same data as the 7" re-formatted block data by cutting splice gaps at regular intervals following the data record 11 preformat block data, and records the additional recording block take containing the same data as the 7" reformat block data. Continuing with the data, write the data gr',
It was designed to be recorded.

〔発明の実施911〕 以下、この発明の一実施例について図面を参照して説明
する。
[Practice of the Invention 911] Hereinafter, an embodiment of the present invention will be described with reference to the drawings.

第1図において、光ディスク(ディスク)lはモータ2
によって回転駆動されるようになっている。上記光ディ
スク1は第2図に示すように、たとえばガラスあるいけ
プラスチックなどて円形に形成された基板の表面にテル
ルあるいはビスマスなとの金属被膜層がドーナツ形にコ
ーティングされておシ、その金?A被膜層の中心部近傍
には切欠部つまシ基準位置マークJ1が設けられている
。壕だ、上記光ディスクJ上は基fiP位置マークツ、
を「0」として「0〜255」の256セクタに分割ζ
ね:るようにf、4っている。
In FIG. 1, the optical disk (disk) l is motor 2.
It is designed to be rotationally driven by. As shown in FIG. 2, the optical disc 1 has a donut-shaped metal film layer such as tellurium or bismuth coated on the surface of a circular substrate made of glass or plastic, for example. A notch tab reference position mark J1 is provided near the center of the A coating layer. It's a moat, the above optical disc J has the base fiP position marks,
Divided into 256 sectors from 0 to 255 with 0 as ζ
Ne: Like f, 4.

上記光デイスクl上には固定長の怪報がし数のブロック
にわたってロピ釘きれるようになっており、六ディスク
l上の36000トラツクに30万ブロツクの情報が6
e録されるようになっている。なお、上記光ディスク7
における1プロ’7 ’/ ノセクタ数はたとえば内1
111で40セクタになり、外側では20セククになる
ようになっている。また、もブロックがセクタの切換入
位置で終了しない場介、泥21¥1に示す第0ブロツク
と第1ブロツクとで示すように、ブロックギャップを設
け、各ブロックが必ずセクタの切換え位置から始まるよ
うになっている。上記ブロックの1tFl#7位龜には
ブロック?、号、トラック企勾なとからなるブロックヘ
ッダAがたとえば光ディスク1の製造時に記録されるよ
うになっている。
On the above-mentioned optical disk 1, a fixed length of information can be stored over a number of blocks, and 300,000 blocks of information are stored on 36,000 tracks on 6 disks.
It is now recorded as e-recording. Note that the optical disc 7
For example, the number of 1 pro '7'/no sectors is 1 in
111 has 40 sectors, and the outside has 20 sectors. In addition, if the block does not end at the sector switching position, a block gap is provided as shown in the 0th block and 1st block shown in 21 ¥1, so that each block always starts from the sector switching position. It looks like this. Is there a block in the 1tFl #7 position of the above block? A block header A consisting of , number, track design, etc. is recorded, for example, when the optical disc 1 is manufactured.

また、上記光ディスクツは第3図に示すように、最内周
トラックよシ無記録トラックエリアla、ユーザアクセ
ス不可エリアlb、ユーザアクセスI−Ij北エリアl
cにLつ−〔構成されている。上記免F記録トラックエ
リアJaはたとえば最内周の10トラツクからなり、最
内周のトラックの検知および偏心補正の余裕エリアとし
て設けられている。上8i:lユーザアクセス不可エリ
アlcはアクセス時、11:述する光9ヘッド12がア
クセスこれるためにアクセス誤走分のフロックからなる
ものであり、たとえば200ブロツク(ヘキサ)からな
っている。このユーザアクセス小町エリアlbの各ブロ
ックにはブロックヘッダAが記録されているだけとなっ
ている。
Further, as shown in FIG. 3, the optical disc has an unrecorded track area la, a user access inaccessible area lb, and a user access north area I-Ij from the innermost track.
c consists of L pieces. The above-mentioned F-free recording track area Ja consists of, for example, the innermost 10 tracks, and is provided as a margin area for detection and eccentricity correction of the innermost track. The upper 8i:l user-inaccessible area lc is made up of a block for an access error caused by the optical 9 head 12 mentioned above at the time of access, and is made up of, for example, 200 blocks (hex). Only a block header A is recorded in each block of this user access Komachi area lb.

上記ユーザアクセス可能エリアICは欠陥ブロック智・
理悄′@記録エリア1dとデータブロック記録エリア1
eによって構成されている。上記欠陥ブロック’It 
H1it報記録エリア1dは欠陥ブロックの(開始)ア
ドレスと連続する欠陥ブロックの数とからなる欠陥ブロ
ック管理情報が記録されるものである。上記欠陥ブロッ
ク管理情報はたとえば表1に示すように記録されるよう
になっている。
The above user-accessible area IC has defective block knowledge.
Riyu'@recording area 1d and data block recording area 1
It is composed of e. Above defective block 'It
In the H1it information recording area 1d, defective block management information consisting of the (start) address of a defective block and the number of consecutive defective blocks is recorded. The defective block management information is recorded as shown in Table 1, for example.

表 1 第4図(a) I (b)は光デイスク1上のトラック
溝にそって記録される固定長のブロックのNi2録フオ
ーマツトを示すものである。上記ブロックはブロックヘ
ッダエリアとデータエリアによって構成されている。上
記ブロックヘッダエリアには39バイトの1B3“で示
されるプリアンプルデータ、8つのフレームからなるプ
リヘッダ、および4つの7レームからなる追加記録ヘッ
ダによって構成されている。上記プリヘッダと追加記録
ヘッダとの間には記録時間のずれによって生じるスゲラ
イスギャップを有した1つのフレームが設けられている
Table 1 FIGS. 4(a) and 4(b) show the Ni2 recording format of fixed length blocks recorded along the track grooves on the optical disc 1. The above block is composed of a block header area and a data area. The block header area is composed of 39-byte preamble data indicated by 1B3'', a preheader consisting of 8 frames, and an additional recording header consisting of 4 7 frames. Between the above preheader and additional recording header. One frame is provided with a sedge gap caused by a recording time lag.

上記プリヘッダは光ディスクJ上でユーザがデータを記
録する以前に予め書き込1れているヘッダでアシ、追加
記録ヘッダはこのブロックのデータ記録時に、そのブロ
ックのプリヘッダの後にエンコーデッドデータに先だっ
て記録きれるヘッダである。
The above pre-header is a header that is written in advance before the user records data on the optical disc J, and the additional recording header is recorded after the pre-header of that block and before the encoded data when recording data for this block. It is a header.

上記プリヘッダの各フレームは39バイトで構成はれ、
1バイトのヘッダフレーム同期コード(ブロック同期コ
ード)、8バイトずつの正逆両極性のヘッダアドレスデ
ータ、および22バイトのダミーデータとしての1B3
“・・・からなっている。たとえは、正極性を「101
0Jとすると、〕免4帆(1三はそれを反転したJOI
OIJとなっている0−ヒi己へ“ンタアドレステーク
は1バイトのへツタ内フレーム君、F 号% 3)くイ
トのブロックを号、2バイトのトラックII七およびダ
ミーテークとしての2バイトの900“データよシ17
へ成されている。上記ヘッダ内フレーム番号は同一ブロ
ックヘッダ内の12個のフレームを款別する北上であシ
、1から12tで雁1番に割り付けられ°〔いる。上記
ヘッダフレーム同期コードはたとえば“B3“データを
2−7コード変換に従って変調した釣上化データの一部
ケ修正したroloolooooooo(IlooJと
いう′0“が8個並んだ符号化データが記録されるよう
になっている。この符号化データは伏調の際はB3“と
じて俵調される0また、スプライスギャップの生じたフ
レームは7′リヘツダ仰]の1バイトのヘッダフレーム
同Jtllコード、8バイトずつの正・逆両倚性のヘッ
ダアドレスデータ、2バイトのダミーデータと、6己i
−A II;jに払わ°I、用に用いる2バイトのスプ
ライスギャップと、jJi加ト11←ヘッダ1iljの
18バイトのダミーデータとから植成され1いる。
Each frame of the above pre-header consists of 39 bytes,
1 byte header frame synchronization code (block synchronization code), 8 bytes each of forward and reverse polarity header address data, and 22 bytes of 1B3 as dummy data.
For example, positive polarity is “101”.
If it is 0J, ]men 4 sail (13 is JOI which is the reverse of that)
0-hi which is OIJ, the address take is 1 byte of the frame in the frame, F% 3) The block of the write is the 2-byte track II7 and 2-byte as dummy take. 900 "Data 17"
It has been completed. The frame numbers in the header are 1 to 12t and are assigned to the number 1 in the kitakami, which separates the 12 frames in the same block header. The above header frame synchronization code is, for example, encoded data in which 8 '0's such as ``B3'' data are modulated in accordance with 2-7 code conversion and modified in part to rolooolooooooooo (IlooJ) are recorded. When the encoded data is turned down, the encoded data is adjusted to B3" and the frame is turned into a 1-byte header frame. The frame with the splice gap is 7'reheaded." The same Jtll code, 8 bytes. forward and reverse header address data, 2 bytes of dummy data, and 6 self-i
-A II; is implanted from a 2-byte splice gap used for j, and 18-byte dummy data of jJi+11←header ilj.

上記データエリアは152のデータフレームからなシ、
各データフレームは記録データ會2−7変調によって変
n嘲が行イ)れ、1バイトの(データ)フレーム同期コ
ードノ:38バイトの71ノーム切出データとからなっ
ている。上記71ノ−ム同ルjコードはたとえば’B3
“データを下記表2に示f2−7コード変換に従って変
調した「olooloooooooloooJという符
号化データが記録されるようになっている。これによシ
、データブロック内の固定長データが152の固定長の
データに分割きれるようになっている。上記フレーム回
期コードは、釣上九・−読時の符号区切シ位置の回期X
l+をとるとともに、データフレームの同期片1全とる
ためのものである。また、各フレームにはそれぞれのエ
ラーチェック用のECCコード(エラー訂正コード)が
付与されるようになっている。
The above data area consists of 152 data frames,
Each data frame is modified by the recording data frame 2-7 modulation and consists of a 1-byte (data) frame synchronization code and 38 bytes of 71-norm cutout data. The above 71-nome same J code is, for example, 'B3
The encoded data “oloooloooooooooooJ” is recorded by modulating the data according to the f2-7 code conversion shown in Table 2 below. It can be divided into data.The above frame period code is the period X at the code separator position when reading
This is to take l+ and also take all the synchronization pieces 1 of the data frame. Furthermore, each frame is given an ECC code (error correction code) for error checking.

茨 2 すなイつち、後述する制御回路J5は釦、5図に示すよ
うに、ユーザからの4 Kバイト(fil定長)のブロ
ックデータをインクリープ、FCC付加回路3ノでイン
クリーブし、てECCコード(エラー訂正コード)を付
加し5776バイトのエンコーデットデータにし、この
データを7レ一ム切出口路32で38バイトごとの7レ
ームデータに切出し、このフレームデータにフレーム同
期コード付加回路33でフレーム同期コードを付加して
39バイトのフレームデータを152フレーム出力する
ようになっている。
2 In other words, the control circuit J5, which will be described later, increments the block data of 4 Kbytes (fil fixed length) from the user using the button, as shown in Figure 5, and increments it with the FCC addition circuit 3. , an ECC code (error correction code) is added to make encoded data of 5776 bytes, this data is cut into 7 frame data of 38 bytes each at the 7 frame cutting exit path 32, and a frame synchronization code is added to this frame data. A circuit 33 adds a frame synchronization code to output 152 frames of 39-byte frame data.

上記フレーム同期コートは、その変調した符号がV″0
“が7個連続しているパターンである0このように“0
“が7個連続してあらイつれるノくターンは、1バイト
のデータが9F3“。
The above frame synchronization code has a modulated code of V″0
0 is a pattern of 7 consecutive “0” like this
For a turn in which 7 consecutive occurrences of "" occur, 1 byte of data is 9F3".

ゝ133“、’B3“(16進)のいずれかの時に発生
しうることが表2に示す2−7変伊テーブルよシわかる
。このように0“が7個連続してあらイつれる符号の接
尾飴は必ず「・・・100000001000Jであり
、符号からデータへ復調していく時の境界が20“が7
個連続するパターンを検知することにより判別できる。
It can be seen from the 2-7 variable table shown in Table 2 that this can occur when either '133'' or 'B3'' (hexadecimal). In this way, the suffix of a code with 7 consecutive 0's is always ``...100000001000J, and the boundary when demodulating from code to data is 20'' is 7.
Discrimination can be made by detecting consecutive patterns.

すなわち、初号lll′rビ「、の区切り目を再同期ζ
せられるようになっている。記録データの2−7変n1
においては、2ビツト、3ビツト、4ビツトの可変÷I
Jのビット列を釣上化していき、フレーム1i−lJJ
、lJ コートが133 “もしくは″ B3“である
場合を比べると、33“である仄、には、10“が7侶
1連続するパターンが2回連続して発生することがあり
、同ル1コードの検知を“0“が7個連続するパターン
の検知をもって行うとすると、1バイトの同Jl’Jj
コードの途「1コで同jllIコード検知を1゛うう可
能性がある。したが−ノて1バイトのフレーム1.1J
ハJJコードは衣2に示す2−7コード変j奥系の中で
は、′B3“が湿量。なものとなっている。この&i果
、フレーム同期コード″B3“k:フレームごと!Iこ
付IJ1.l fることによシ、符チ)・ρM、 It
、′T(r(ビットシフトがあったとしても、フレーム
回、゛υJコードによる〕1/−ムのi1J同Julが
行えるようになっている。
In other words, resynchronize the delimiter of the first issue
It is now possible to do so. Recorded data 2-7 change n1
In this case, 2-bit, 3-bit, 4-bit variable ÷I
By converting the bit string of J, frame 1i-lJJ
, lJ When comparing the cases where the coat is 133" or "B3", when the coat is 33", a pattern of 7 consecutive 10"s may occur twice in a row, and the same pattern If the code is detected by detecting a pattern of 7 consecutive 0's, then 1 byte of the same Jl'Jj
In the middle of the code, there is a possibility that the same jllI code will be detected in one code.
In the 2-7 code variation shown in Figure 2, 'B3' is the humidity level. As a result of this &i, the frame synchronization code 'B3'k: Every frame!I Kotsu IJ1.l
, 'T(r) (Even if there is a bit shift, it is possible to perform i1J same Jul of frame times, ゛υJ code) 1/-m.

前記第1図に示すモータ2は後述する速黒−制御4+部
17によって回転速度が1jlii jf14fされる
ホールモータで411′(成ζす1.ている0上記モー
タ2の胛」3には、第6図に示すように、信−リ発生用
マーク4Mが一定間シ′うで設けられている同動4が固
定されていて、この円板4のマーク4 M ’z発光ダ
イオードと受光素子とからなる検出T:F; 7によシ
ラ′1.学的に検出するようになっている。1fC,上
記ディスクlの下方には前記剤−1〜′−・仁1こマー
ク11を光学的に検出する発光ダイオードと受光λξ子
とからl、1′る検出器8が設けられている。上記検出
器7の出力つt!ll受九素子の出力は増幅TIts 
9f升し°CCセフタカランク1のクロックパルス入力
端に供帖され、このセフタカランク10のリセット入力
端には上記イρ・出??¥8の出力つま9受光素子の出
力が増幅’JSii 77を介して供給される。
The motor 2 shown in FIG. 1 is a Hall motor whose rotational speed is increased to 1jliijf14f by a speed control section 17, which will be described later. As shown in FIG. 6, a synchronizer 4 on which a signal generation mark 4M is provided for a certain period of time is fixed, and the mark 4M'z light emitting diode and light receiving element Detection T:F; A detector 8 is provided which is connected to a light-emitting diode and a light-receiving λξ element.The output of the detector 7 is amplified.
The 9f square is supplied to the clock pulse input terminal of the CC safety rank 1, and the above-mentioned ρ/output is applied to the reset input terminal of the safety rank 10. ? The output of the 9 light receiving elements is supplied via the amplifier 'JSii 77.

また、上記光ディスクツの下方には、情報の配合で、角
化°と行うための光学ヘッド12が光ディスクJの半径
方向に移Wlf+可能に設けられている。この光学・\
ラドはたとえば半尋体レーザ光振器、コリメーティング
レンズ、ビームスプリッタ、λ/4波長板、対物レンズ
、および受光器などから構成される周知のものである。
Further, an optical head 12 for performing angulation according to the combination of information is provided below the optical disc J so as to be movable in the radial direction of the optical disc J. This optics
The RAD is a well-known device that includes, for example, a semicircular laser beam oscillator, a collimating lens, a beam splitter, a λ/4 wavelength plate, an objective lens, and a light receiver.

上記光学ヘッドJ2の出力は2値化回路13に供Kjさ
れ、この2値化回路13で2値化された信号は復製回路
14で復調されて制御回路16に供給される。
The output of the optical head J2 is supplied to a binarization circuit 13 Kj, and the signal binarized by the binarization circuit 13 is demodulated by a reproduction circuit 14 and supplied to a control circuit 16.

寸だ、復調回路14は2値化回路13からの信(すを2
−7変換コードの逆変長を行うことによりデータの0工
調を行うものであシ、たとえば第7図に示すように再生
信号を記憶するシフトレジスタ41.シフトレジスタ4
1の出力によシ刊同期パターンを検知する再同期パター
ン検知回路42、再同期パターン検知回路42の出力と
フレーム同期コード検知マスクとのアンドをとるアンド
回路43、アンド回路43の出力によりシフトレジスタ
41の出力で切出す同号切出回路44、この符号切出口
路44の出力をアンド回路43の出力に応じてマーク変
換コードの逆変換によシ復調するデータ復調、フレーム
也同期回路45によって構成されている。すなわち、復
調同号が“0“を連続して7個含む再同期パターンを第
8図に示すように再同期パターン検知回路42で検知す
ることにより、その回路42は再同期バクーン検知信号
を発生する。この再同期パターン検知信号は第9図に示
すように前フレームのフレーム同ルJコード位置検知タ
イミングより一定時間[l!j陥を??=て発生される
フレーム同ルjコード検知マスクとのアンドがアンド回
路43でとられ、アンドが成立したタイミングで同号解
読の区切シ位随のす1同期させる。ま念、フレーム同期
コード検知マスクは通常1ビツトであるが、フレーム同
期が取れずにデータの再切出しを行う場合、第10図に
示すように、■同期パターン検知信号が本来発生される
べきビット位置をはさんで前後に3ビットずつの幅をも
たせるようになっている。この工うな幅をフレーム同期
コード上く知マスクにもたせることによシ、データ復調
時にビットシフトが生じて復調されていても、それが前
&33ビツト内のシフトならばそのシフトを修正するこ
とができる。これは再同期パターン検知がフレーム同期
イ^月のバイトの区切シを示すタイミングであシ、フレ
ーム同期コードを前後のデータとはさんで符号化しても
、nrτ後の3ビツト以内には正規の再同期パターンを
除いて、このようなパターンを含まないためである0し
たかつて、フレームデータごとにフレーム同期コードを
付加することによシ、データの復調時に符号解が〕の区
切り位置のずれもしくは復調データの+3ビツト以内の
シフトが発生してもフレーム同期が行えるものである。
The demodulation circuit 14 receives the signal from the binarization circuit 13.
The zero adjustment of the data is performed by inversely changing the length of the -7 conversion code.For example, as shown in FIG. 7, a shift register 41. shift register 4
1, a resynchronization pattern detection circuit 42 that detects a synchronization pattern, an AND circuit 43 that takes an AND between the output of the resynchronization pattern detection circuit 42 and a frame synchronization code detection mask, and a shift register based on the output of the AND circuit 43. 41, and a data demodulation and frame synchronization circuit 45 that demodulates the output of the code cutout path 44 by inversely converting the mark conversion code according to the output of the AND circuit 43. It is configured. That is, when the resynchronization pattern detection circuit 42 detects a resynchronization pattern in which the demodulated synchronization code includes seven consecutive "0s" as shown in FIG. 8, the circuit 42 generates a resynchronization Bakun detection signal. do. As shown in FIG. 9, this resynchronization pattern detection signal is transmitted for a certain period of time [l!] from the frame same J code position detection timing of the previous frame. j? ? An AND circuit 43 performs an AND with the frame same J code detection mask generated by =, and at the timing when the AND is established, the same code decoding delimiter positions are synchronized. By the way, the frame synchronization code detection mask is normally 1 bit, but if frame synchronization is not achieved and the data is re-extracted, as shown in Figure 10, ■ The bit where the synchronization pattern detection signal should originally be generated is It is designed to have a width of 3 bits before and after the position. By providing this extra width to the mask on the frame synchronization code, even if a bit shift occurs during data demodulation and is demodulated, if it is a shift within the previous &33 bits, the shift can be corrected. can. This is the timing when the resynchronization pattern detection indicates the byte delimiter of the frame synchronization month. Even if the frame synchronization code is encoded between the preceding and succeeding data, within 3 bits after nrτ, the normal This is because such patterns are not included except for resynchronization patterns.In the past, by adding a frame synchronization code to each frame data, it is possible to avoid shifts in the delimiter position or Frame synchronization can be achieved even if the demodulated data is shifted within +3 bits.

舊た制御回路15は外部装置つま夛ホストコンピュータ
(図示しない)からの11号に応じて装置全体を制御す
るものである。上記制御回路J6はたとえば記録あるφ
は再生を行うプロ゛ンク番封が供給されたとき、記憶回
路J6に記憶されている変換テーブルに応じてアクセス
するトラック番号、開始セクタ番号′fr算出するとと
もに、速度情報が得られるものであるO上記記憶回路1
6には第11図に示すように、256トラツクごとの光
ディスク1の速度情報と、この速度における1ブロツク
のセクタ数と、上記速度に分ける256トラツク内の最
初のプロ゛ンクの番号とそのブロックの開始セクタとが
対応した変換テーブルが記憶されているものである。
The control circuit 15 controls the entire apparatus in response to signals 11 from an external device or a host computer (not shown). For example, the control circuit J6 has a record of φ
When the block number for reproduction is supplied, the track number to be accessed and the starting sector number 'fr are calculated according to the conversion table stored in the memory circuit J6, and speed information is obtained. OThe above memory circuit 1
6, as shown in FIG. 11, the speed information of the optical disk 1 for each 256 track, the number of sectors in one block at this speed, the number of the first block in the 256 tracks divided into the above speeds, and its block. A conversion table is stored that corresponds to the start sector.

上記制御回路15がたとえばブロック番号「10」がホ
ストコンピュータから供給されたとき、記憶回路16の
記憶内容によシそのブロック番号がθ〜255トラック
の間で、そのトラック内における最初のブロックのブロ
ック番号が「0」で開始セクタが100」で、1ブロツ
クのセクタP、[40Jが得られ、これに応じてブロッ
ク番号「10」のトラック数、セクタ数を算出する。す
なわち、「((目的のブロック番号−最初のブロック番
号)×セクタ数+開始セクタ)÷256 +8初のブロ
ックのトラック[1により得られる商がトラックダシで
余りがセクタ数となり、この場合、トラック「1」開始
セクタ「l 44Jが算出される。
For example, when the control circuit 15 is supplied with block number "10" from the host computer, the block number is between θ and 255 tracks depending on the storage contents of the memory circuit 16, and the first block in the track is When the number is "0" and the starting sector is "100", one block of sectors P, [40J] is obtained, and the number of tracks and sectors of the block number "10" are calculated accordingly. In other words, "((target block number - first block number) x number of sectors + starting sector) ÷ 256 + 8 tracks of the first block [The quotient obtained by 1 is the track dash and the remainder is the number of sectors; in this case, the track "1" starting sector "l 44J" is calculated.

上記制御回路16は上記アクセス時に1!lられる速度
情報に応じて速度制御部17を制御することによシ、前
記光学ヘッド12に対する光ディスク1のトラックが紳
速一定となるように、モータ2を回転せしめるものであ
る0また、上記制御回路15は、トラック番号を算出し
たとき、そのトラック監号をスケール価に変換し、この
スケール価と図示しない位置杉−吊器の出力により検出
される位動′とが一致するまでリニアモータドライバノ
8を′#動制岬するようになっている。このリニアモー
タドライバ18は、制御回路J5の匍J蒔によシリニア
モータ(!)構19で光学・\ツト”12を移動せしめ
、光学ヘッド12のビーム九が)31定のトラックを照
射せしめるようになっている。上記リニアモータ機構1
9は、光等ヘッド12を元ディスク1上におりる外径方
向に移卯1させるものである。甘た、制歯1回路J5は
上記アクセス助に目的のトラックに光学・\ラド12が
対応したとべ、開始セクタと前i辷セクタカウンタJO
のカウント飴が一致したときに、光学ヘソF12の記録
、再生動作を開始せしめるものである。
The control circuit 16 is set to 1 at the time of the access! The motor 2 is rotated so that the optical disk 1 tracks with respect to the optical head 12 at a constant speed by controlling the speed control unit 17 according to the speed information provided. When the track number is calculated, the circuit 15 converts the track number into a scale number, and operates the linear motor driver until this scale number matches the position ' detected by the output of a position hanger (not shown). No. 8 is set to be a cape. This linear motor driver 18 moves the optical head 12 with a linear motor (!) structure 19 according to the control circuit J5, so that the beam 9 of the optical head 12 illuminates 31 fixed tracks. The above linear motor mechanism 1
Reference numeral 9 moves the optical head 12 in the outer radial direction above the original disk 1. In addition, the tooth control 1 circuit J5 corresponds to the target track with the optical/rad 12, and the start sector and previous sector counter JO.
When the count candy matches, recording and reproducing operations of the optical navel F12 are started.

省、ンヒ、上記制御回路15はホストコンピュータから
の記録データを変1ih[回路20で変調してレーザド
ライバ21に供給する。このレーザドライバ2)は供給
される変調信号に応じて光学ヘッド12内の半導体レー
ザ(図示しない)を駆動することにより、情報の記録を
行うものである。
The control circuit 15 modulates recording data from the host computer in a circuit 20 and supplies the modulated data to a laser driver 21. This laser driver 2) records information by driving a semiconductor laser (not shown) in the optical head 12 in accordance with a supplied modulation signal.

さらに、上記制御回路15はタイマ22、タイマ23を
月」りてヘッダフレームの検矢口を行うことによシ、欠
陥ブロックの検知を行い、欠陥ブロックの検知結果を記
憶回路ノロに記憶せしめ、欠陥ブロックの検知終了時、
欠陥ブロック管理tA報記録エリアJdに記憶せしめる
ものである。また、上記制御回路15けブロックごとの
ヘッダ7レームの検知数をヘッダカウンタ24にカウン
トせしめるものである。上目12タイマ22祉ブロツク
とブロックのブロックヘッダからブロックヘッダまでの
Y)少時1111分作動するものでアシ、タイマ23は
各ブロックごとのブロックヘッダの読取時間を規定して
いるものである。
Further, the control circuit 15 detects a defective block by checking the header frame by turning on the timer 22 and the timer 23, and stores the detection result of the defective block in the storage circuit slot. At the end of block detection,
This is stored in the defective block management tA report recording area Jd. Further, the header counter 24 is caused to count the number of seven header frames detected in each of the 15 blocks of the control circuit. The timer 22 operates for 1111 minutes from block header to block header, and the timer 23 defines the reading time of the block header for each block.

次に、このような構成において動作を説明する。まず、
光ディスク1の製造時、光ディスクlを元ディスク装置
へ設定する。そして、図示しないホストコンピュータか
らブロックヘッダを記録するブロック番号が制御回路1
5に供給されたとする。すると、制御回路15は記憶回
路16の変換テーブルを用いて目的とするブロックのト
ラックと開始セクタと速度情報とを算出する。すなわち
、制御1路15はt換テープ/I/内の目的のブロック
番号か含まれるトラックの範囲と連層情報とを11断じ
、そのトラックの範囲データに応じて[((目的のブロ
ック番号−最初のブロック番号)Xセクタ数+開始セク
タ)÷256+最4)Jのブロックのトラック番号」の
演算を行い、この演算結果によシ目的のブロックのトラ
ック番号と開始セクタとが算出される。これによシ、1
hllI1141回路15は上記速度情報に応じて速度
制御部17をI制御する。すると、速度制御器17はモ
ータ2を駆動することによシ、上記トラックに対応づ−
る回転速度で光ディスク1を回転せしめる01だ、上記
トラック番J&:r 1− h −1i11fllll
l白+路s s k?J−F】I−ラ゛ツク番有をスケ
ール値に変換し、このスケール値と図示しない位置検出
器の出力により検出される位置とが一致するまでリニア
モータドライバJ8を駆動することによ勺、光学ヘッド
12を移動せしめる0ついで、制御回路15はセクタカ
ウンタ10のカウント値と上記開始セクタとが一致した
際、レーザドライバ21をjlK動して前述したプリヘ
ッダとしてプリアンプルデータと8つのヘッダフレーム
′t−記録せしめる。以仔、他のブロックに対するプリ
ヘッダも上述したように光デイスク1上に記録される。
Next, the operation in such a configuration will be explained. first,
When manufacturing the optical disc 1, the optical disc 1 is set to the original disc device. Then, the block number for recording the block header from the host computer (not shown) is determined by the control circuit 1.
Suppose that it is supplied to 5. Then, the control circuit 15 uses the conversion table in the storage circuit 16 to calculate the track, start sector, and speed information of the target block. In other words, the control path 15 separates the range of the track containing the target block number in the t-transformed tape /I/ and the continuous layer information, and selects [((target block number) according to the track range data. - First block number) X number of sectors + start sector) ÷ 256 + last 4) Track number of block J" is calculated, and the track number and start sector of the target block are calculated from the result of this calculation. . For this, 1
The hllI1141 circuit 15 performs I-control on the speed control section 17 according to the speed information. Then, the speed controller 17 drives the motor 2 to correspond to the truck.
It is 01 that rotates the optical disc 1 at a rotational speed of
l white + road s s k? By converting the I-Lock number into a scale value and driving the linear motor driver J8 until this scale value matches the position detected by the output of a position detector (not shown). Then, when the count value of the sector counter 10 and the start sector match, the control circuit 15 moves the laser driver 21 to generate the preamble data and eight header frames as the preheader described above. 't-Record. In addition, preheaders for other blocks are also recorded on the optical disc 1 as described above.

このようにして、光ディスク1の全面に対してつま#)
30万ブロツクにプリヘッダが記録される。この光ディ
スクlがユーザに出荷される。
In this way, pinch the entire surface of the optical disc 1.
A preheader is recorded in 300,000 blocks. This optical disc l is shipped to a user.

このような状態において、各ブロックに記録したプリヘ
ッダが誤シなく再生でらるか−141i1↑し、正しく
再生できないプリヘッダを有するブロックを欠陥ブロッ
クと判定し、この判定結果を光ディスクJの欠陥ブロッ
ク管層情報記録エリア1dに茜己憶する@すなわち、ま
ずホストコンビユータ(図示しない)は制御回路15K
ll、1ブロツクへのアクセスを指示する。すると、制
御回路16は配係1回路16の変換テーブルを用いて第
1ブロツクのトラックとff11Mセクタと速度情報と
を算出する。これにより、制御回路15は上記速度情報
に応じて速度制御1部17を制御する。すると、速度制
御部17はモータ2を駆動することによシ、上記トラッ
クに対応する回転速度で光ディスク1を回転せしめる。
In such a state, check whether the pre-header recorded in each block can be reproduced without errors, and determine that the block with the pre-header that cannot be reproduced correctly is a defective block. The layer information recording area 1d is recorded by Akane. In other words, the host computer (not shown) first records the control circuit 15K.
ll, instructs access to 1 block. Then, the control circuit 16 uses the conversion table of the assignment 1 circuit 16 to calculate the track, ff11M sector, and speed information of the first block. Thereby, the control circuit 15 controls the speed control 1 section 17 according to the speed information. Then, the speed control section 17 drives the motor 2 to rotate the optical disc 1 at a rotation speed corresponding to the track.

また、上記トラック番号によシ制到回路J5はそのトラ
ック番号をスケール値に変換し、このスケール値と図示
しない位tif[=吊器の出力により検出される位置と
が一致するまでリニアモータドライバ18をlLA¥i
JJすることによシ、光学ヘッドJ2を移動せしめる。
In addition, the track number arrival control circuit J5 converts the track number into a scale value, and the linear motor driver until this scale value matches the position detected by the output of the hoist (tif) (not shown). 18 to lLA¥i
By performing JJ, the optical head J2 is moved.

ついで、制御回路16はセフタカランク100カウント
値と上記開始セクタとが一致した際、レーザドライバ2
1を駆動して光学ヘッド12によシ九ディスクl上を再
生せしめる。これによシ、元ディスク1上の第1ブロツ
クのブロックヘッダにおけるプリヘッダ内のヘッダ7レ
ームが断取れたか否か検知する。つ′iル、ヘッダ7レ
ーム同期コードに続けて再生された8バイトずつの逆位
相のヘッダアドレスデータと正位相のヘッダアドレス7
’−タとを1ビツトずつ排他的1lffIl理和で比較
することによシ、その排他的論理和の演算結果がすべて
「1」となったとき、ヘッダ7レームが正しく読取れた
と判断し、その演算結果が1つでもrOJとなったと無
、ヘッダフレームが正しくないと判1.Irシている。
Next, the control circuit 16 controls the laser driver 2 when the seftaka rank 100 count value matches the start sector.
1 to cause the optical head 12 to reproduce the information on the 9th disc l. With this, it is detected whether or not the header 7 frame in the pre-header in the block header of the first block on the original disk 1 has been cut off. Then, header 7 frame synchronization code is followed by 8 bytes of opposite-phase header address data and positive-phase header address 7.
' - data bit by bit by exclusive 1lffIl logical sum, and when the results of the exclusive logical sum are all ``1'', it is determined that the header 7 frame has been read correctly, If even one of the calculation results is rOJ, there is no judgment, and if the header frame is incorrect, it is judged as 1. There is an Ir.

これによシ第1ブロックに対するヘッダフレームの検知
時、所定時間経過しても検知されない場合、制御回路1
5は光ディスクJが不良品と判定し、オペレータにその
旨を報知し、処理を終了する。
As a result, when detecting a header frame for the first block, if the header frame is not detected even after a predetermined period of time has elapsed, the control circuit 1
Step 5 determines that the optical disc J is defective, notifies the operator to that effect, and ends the process.

また、第1のブロックに対するヘッダフレームの検知時
、ヘッダフレームが正しく読取れた際、制御回路15は
タイマ22、タイマ23を作動ゼしめる。つりで、制御
回路15はへラダカウンタ23をカウントアツプし、つ
づけて光ディスクJの再生(11号によシ他のへラダフ
レームが正しく読取れた際、また上記ヘッダカウンタ2
4をカウントアツプする。このようにして、タイマ23
がタイムアツプした際、制御回路J5はへラダカウンタ
24のカウント内容が「4」以下の場合、第1ブロツク
が欠陥ブロックと判断し、そのブロックナンバを記憶回
路16に記憶する0また、ヘッダカウンタ24のカウン
ト内容が「5」以上の場合、制御回路J6は第1ブロツ
クが正しいフロックであると判定し、第2ブロツクへの
アクセスを判断する。これによシ、制御回路15は@2
ブロックに対する速度情報に応じて速度制御部17を訓
御し、対応する回転速度で光ディスク1を回転せし2め
る。
Further, when the header frame for the first block is detected and the header frame is correctly read, the control circuit 15 activates the timers 22 and 23. Then, the control circuit 15 counts up the header counter 23, and continues to play back the optical disk J (when another header frame is correctly read according to No. 11, the header counter 23 is counted up again).
Count up 4. In this way, timer 23
When the time-up occurs, the control circuit J5 determines that the first block is a defective block if the count content of the header counter 24 is "4" or less, and stores the block number in the memory circuit 16. If the count is 5 or more, the control circuit J6 determines that the first block is the correct block and determines whether to access the second block. Accordingly, the control circuit 15 is @2
The speed controller 17 is controlled according to the speed information for the block, and the optical disk 1 is rotated at the corresponding rotation speed.

そして、タイマ22が終了する前、あるいはタイマ22
が終了した時、第2ブロツクに対するヘッダフレームを
検知した際、制御回路15はタイマ22、タイマ23を
作動せしめる。ついで、制御回路15はへラダカウンタ
24をカウントアツプし、つづけて光ティスフ1の再生
信号により他のヘッダフレームが正しく読取れた際、ま
たへラダカウンタ24をカウントアツプする。このよう
にして、タイマ23が終了した隊制御回路15はへラダ
カウンタ24のカウント内容が「4」以下の場合、第2
ブロツクが欠陥ブロックと判断し、そのブロックナンバ
を記憶回路16に記憶する。また、ヘッダカウンタ24
のカウント内容が「5」以上の場合、制御回路16は第
2ブロツクが正【2いブロックであると判定し、第3ブ
ロツクへのアクセスを判断する◎これにより、制御回路
16は第3ブロツクに対する速度情報に応じて速度制御
部17を制御し、対応する回転速度で光ディスク1を回
転せしめる。また、叱3ブロックのトラック後月によシ
、制御回路15はそのトラック番号をスケール値に変換
し、このスケール値と図示しない位置検出器の出力によ
漫検出さ1する位置とが一致するまでリニアモータドラ
イバ18をm動することによシ、光学ヘッド12を移動
せしめる0ついで、タイマ1の終了チェックに戻るO また、上記第2ブロツクのヘッダ検知時に、タイマ22
が終了したにもかかわらず、ヘッダフレームが検知さ゛
れなかった際、第2ブロツクが欠陥ブロックと判断し、
そのブロックナンバを記憶回路16に記憶する。ついで
、制御回路15は第3ブロツクへのアクセスを判断し、
第3ブロツクに対する速度情報に応じて速度制御部J7
を制御し、対応する回転速度で光ディスク1を回転せし
める。また、第3ブロツクのトラック番号により、制御
回路15はそのトラック番号?スケール値に変換し、こ
のスケール値と図示しない位fl吊器の出力によシ検出
される位Ijとが一致するまでリニアモータドライバ1
8をJLμ(動することにより、光学ヘッド12を移動
せしめる。ついで、制御回路15はタイマ22−2作動
した後、タイマ22の終了チェックに戻る。
Then, before the timer 22 expires, or the timer 22
When the header frame for the second block is detected, the control circuit 15 activates the timer 22 and the timer 23. Next, the control circuit 15 counts up the header counter 24, and then when another header frame is correctly read by the reproduction signal of the optical disk 1, it counts up the header counter 24 again. In this way, when the timer 23 has expired, the corps control circuit 15 is activated to the second
The block is determined to be a defective block, and its block number is stored in the storage circuit 16. In addition, the header counter 24
If the count content is "5" or more, the control circuit 16 determines that the second block is a correct block and determines whether to access the third block. The speed controller 17 is controlled according to the speed information for the optical disc 1 to rotate the optical disc 1 at the corresponding rotation speed. Also, after the third block has been tracked, the control circuit 15 converts the track number into a scale value, and this scale value matches the position detected by the output of a position detector (not shown). The optical head 12 is moved by moving the linear motor driver 18 up to m. Then, the process returns to checking the end of timer 1. Also, when the header of the second block is detected, the timer 2
When the header frame is not detected even though the block is completed, the second block is determined to be a defective block, and
The block number is stored in the storage circuit 16. Next, the control circuit 15 determines access to the third block,
Speed control section J7 according to the speed information for the third block.
is controlled to rotate the optical disc 1 at a corresponding rotation speed. Also, depending on the track number of the third block, the control circuit 15 determines the track number? The linear motor driver 1 is converted into a scale value, and the linear motor driver 1
8 to JLμ (by moving the optical head 12. Then, after the timer 22-2 is activated, the control circuit 15 returns to checking whether the timer 22 is finished.

以後、各ブロックごとに上述したようにヘッダフレーム
の検知を行い、最終ブロックまで終了した隊、制御回路
15は欠陥ブロックの記録を判断し、リニアモータドラ
イバ18を駆動することによシ、光学ヘッド12を欠陥
ブロック記録エリア1eにアクセスせしめる。ついて、
制御回路16は記憶回路J6の欠陥ブロックデータを読
出し、このデータに応じて欠陥ブロックのアドレスと欠
陥ブロックの連続する個数を霞、出する。さらに、制御
回路15はその算出したデータに応じてレーザドライバ
2)を駆動することによりそれらを記録せしめる。これ
によシ、光デイスク1上の欠陥ブロック管理情報記録エ
リア1dに前述した表1に示すような欠陥ブロックアド
レスと欠陥ブロックが連続する個数とが記録される。上
記動作の要部は第12図(a) I (b)に示すフロ
ーチャートで説明されるようになっている。
Thereafter, the header frame is detected for each block as described above, and when the final block is reached, the control circuit 15 determines whether a defective block has been recorded and drives the linear motor driver 18 to detect the optical head. 12 to access the defective block recording area 1e. about,
The control circuit 16 reads the defective block data from the memory circuit J6, and outputs the address of the defective block and the number of consecutive defective blocks according to this data. Furthermore, the control circuit 15 records the calculated data by driving the laser driver 2) according to the calculated data. As a result, the defective block address and the number of consecutive defective blocks as shown in Table 1 described above are recorded in the defective block management information recording area 1d on the optical disk 1. The main part of the above operation is explained in the flowcharts shown in FIGS. 12(a) and 12(b).

したがって、ユーザが上記元ディスク1を画像情報記録
検索装置(図示しない)に設定した際に、制御用の70
ツピーデイスク(図示しない)光ディスク1の欠陥ブロ
ック管理情報記録エリアJdの欠陥ブロックデータを記
憶しておく0これによシ、光ディスク1へのデータの記
録時、その欠陥ブロックデータを参4に欠陥ブロック以
外にデータを記録するようにすれば、欠陥ブロックにデ
ータが記録されるのを防止することがてきる。
Therefore, when the user sets the source disc 1 to an image information recording and retrieval device (not shown), the control 70
The defective block data in the defective block management information recording area Jd of the optical disk 1 (not shown) is stored. This allows the defective block data to be used as a defective block when recording data on the optical disk 1. By recording data in areas other than the defective blocks, it is possible to prevent data from being recorded in defective blocks.

次に、データの記録について説明する。まず、上述した
ディスク1を元ディスク装置へ設定する。そして、図示
し7,1′いホストコンピュータから記録データと記録
アドレス(ブロック番号)とが制御部N15に供給され
る。すると、制御部fX!f11sはδ1シ憶回路16
の変換テーブルを用いて目的とするブロックのトラック
と開始セクタと速度fh−ルとを斜出する。すなわち、
制御回路15は変換テーブル内の目的のブロック部上が
含まれトラックの範囲と速度情報とを−fII障jし、
そのトラックの範囲データに応じて「((目的のフロッ
ク番月−最初のブロック番号)Xセクタ数+開始セクタ
)÷256 +最初のブロックのトラック番号」の演算
を行い、この演算結果によ6日的のプロ゛ンクのトラッ
ク番号と開始セクタとが算出される。これによシ、制御
回路15は上記速度情報に応じて速度制御部17を制御
する。すると、速度制御部17はモータ2を駆動するこ
とによシ、上記トラックに対応する回転迷展で九ディス
ク1を回転せしめる。また、上記トラック番号によシ、
制御回路15はそのトラック番号をスケール値に変換し
、このスケール値と図示しない位R検出器の出力によシ
検出される位置とが一致するまでリニアモータドライバ
18を駆動することによシ、光学ヘットJ2を移&’J
ゼしめる。ついで、制御回路15はセクタカウント10
のカウント値と上記開始セクタとか一致した際、レーザ
ドライバ2ノを駆動して2バイトのスズライスギャップ
につづけて、追加記録ヘッダ(追加記録アドレスデータ
)として4つのヘッダフレームを記録せしめ、その記録
につづいて記録データにつまシ152のデータフレーム
を記録せしめる0すなわち、フ゛リヘ゛ンダの8フレー
ム目が19バイト目となったとき、そのプリヘッダの終
了位置から2バイト(スズライスギャップ)後から18
バイトのダミーデータ(ゝ′00“)を記録せしめる。
Next, data recording will be explained. First, the above-mentioned disk 1 is set to the original disk device. Then, the recording data and the recording address (block number) are supplied to the control unit N15 from the host computer 7,1' shown in the figure. Then, the control unit fX! f11s is the δ1 memory circuit 16
The track, start sector, and speed fh-rule of the target block are obtained using the conversion table. That is,
The control circuit 15 converts the range and speed information of the track included on the target block portion in the conversion table, and
According to the range data of that track, perform the calculation of "((target block number - first block number) The track number and starting sector of the daily block are calculated. Accordingly, the control circuit 15 controls the speed control section 17 according to the speed information. Then, the speed control section 17 drives the motor 2 to rotate the nine disks 1 in a rotational heave corresponding to the track. Also, according to the track number above,
The control circuit 15 converts the track number into a scale value, and drives the linear motor driver 18 until this scale value matches the position detected by the output of the R detector (not shown). Move the optical head J2 &'J
Tighten. Then, the control circuit 15 sets the sector count to 10.
When the count value matches the above start sector, the laser driver 2 is driven to record four header frames as an additional recording header (additional recording address data) following the 2-byte tin slice gap, and the recording is completed. Then, when the 8th frame of the file header becomes the 19th byte, the 18th byte from 2 bytes (tin slice gap) after the end position of the preheader is recorded.
Byte dummy data ('00'') is recorded.

つづい″[4つのへツタフレーム(39バイトずつンを
記録上しめる。ついで、1バイトのフレーム同ル11コ
ード、38バイトの固定長データからなるデータフレー
ムを1527レーム記録せしめる。すなわち、it’l
l 御回路16は4にバイトの記侭データに4ンタリー
ブ、ECC付加回路3〕でインクリープとFCCを付加
し、5776バイトのエンコーデッドデータに変換し、
このデータもフレーム切出回路32で38バイトずつの
フレームにし、このフレームにフレーム同ル」コード細
首回路33で1バイトのフレーム1i5j Nlコード
Yr伯加し、39バイトごとのフレームデータを152
フレ一ム分出力する。この出力は変MJA4回路20を
介してレーザドライバ21に供給さルる。これにより、
レーザドライバ21は供給されるデータに応じて光学ヘ
ッド12内の半導体レーザ(図示しない)を駆動するこ
とによシ、光デイスク1上の上記追加記録ヘッダにつづ
りて記録さ′iする。
Continuing ``[Four frames (39 bytes each) are recorded.Next, 1527 frames of data frames consisting of 11 codes per 1-byte frame and 38-byte fixed length data are recorded.In other words, it'l
l The control circuit 16 adds increment and FCC to the 4-byte recorded data by interleaving 4 bytes, ECC addition circuit 3], converts it to 5776-byte encoded data,
This data is also made into frames of 38 bytes each by the frame extraction circuit 32, and a 1-byte frame 1i5j Nl code Yr is added to this frame by the frame same code neck circuit 33, and the frame data of each 39 bytes is divided into 152 byte frames.
Output one frame. This output is supplied to a laser driver 21 via a variable MJA4 circuit 20. This results in
The laser driver 21 records data on the additional recording header on the optical disk 1 by driving a semiconductor laser (not shown) in the optical head 12 in accordance with the supplied data.

また、他のデータも同様に所定のブロックに記録される
Further, other data is similarly recorded in predetermined blocks.

次に、データの角化について説町する。まず、上述した
ディスク1を元ディスク装置へ設定する。そして、図示
しないホストコンピュータから角生ブロック番号が制御
−(路J5に供給される。すると、制御回路15は記t
は回肘;16の変換テーブルを用いて目的とするブロッ
クのトラックと開始セクタと速度情報とを算出する。ナ
なイつち、制御回路15は変換テーブル内の目的のブロ
ック番号が含まれるトラックのiii’i IUIと速
に情報とを判断し、そのトラックの釘゛・、囲データに
応じて「((目的のブロック徒号−最初のブロック番号
)×セクタ数十開始セクタ)÷256+最初のブロック
のトラック査b」の演pを行い、この演算結果によシ目
的のブロックのトラック番号と開始セクタとが算出され
る。これによシ、lll1lr4回路15は上記速度缶
軸に応じて速度制御部17を制御する。すると、速度制
御部J7はモータ2を駆動することによシ、上記トラッ
クに対応する回転通糺でかニディスク1tl−回転せし
める。−した、上記トラック格号によシ、制御回路15
はそのトラックを号をスクール値Ic変換し、このスケ
ール値と図示しない位置検田器の出力により検出される
位L:とが一致するまでリニアモーフドライバJ8を駆
動することによp1光学ヘッドλ2を移動せしめる。つ
いで、制御回路16はセフタカランク10のカラントイ
山と上d己島ンセクタとが−1文した1ミ、レーザドラ
イバ21を駆動し工光ディスクJ上の読取pを開始する
。これにより、診取った信号は2値化回路13て2値化
されて復Wj回路14に供紹芒れる。この復調回路14
は供給される2値化伯刀(イ:j4:i)を2−7笈挾
コードの逆変換を杓って割@回%15に出力する。これ
により、制御回路16はヘッダフレーム同ル」コードに
続けて再生された8バイト丁つの逆位相のヘッダアドレ
スデータと正位相のヘッダアドレスデータとを1ビツト
ずつ排他的論理和で比戦することによル、その排他的論
理和の演算結果がすべてrlJで、しかもそのヘッダフ
レームのフレーム番号がl’−1〜12」の場合、ヘッ
ダフレームが正しく読取れたと判断する。この場合、解
読されるヘッダ7レームが1つの場合あるいは複数の場
合であってもよい。ついで、制御回路15はそのアドレ
スデータと再生するブロックのアドレスデータが一致す
るか否かチェックし、一致する揚台、そのヘッダフレー
ムのブロックヘッダにつつけて記録されているデータの
再生を行わせる。
Next, I will explain about the keratinization of data. First, the above-mentioned disk 1 is set to the original disk device. Then, the corner raw block number is supplied to the control path J5 from the host computer (not shown).Then, the control circuit 15
The track, start sector, and speed information of the target block are calculated using the 16 conversion tables. In the meantime, the control circuit 15 quickly determines the IUI and information of the track containing the target block number in the conversion table, and selects "(") according to the data of the track. (Target block number - first block number) × tens of sectors (starting sector) ÷ 256 + first block track check b), and use this calculation result to calculate the track number and start sector of the target block. is calculated. Accordingly, the ll1lr4 circuit 15 controls the speed control section 17 according to the speed can axis. Then, the speed control section J7 drives the motor 2 to rotate the two disks 1tl through the rotation corresponding to the track. - The control circuit 15 according to the above track case number.
converts the track number to a school value Ic, and drives the linear morph driver J8 until this scale value and the position L detected by the output of a position detector (not shown) match. to move. Next, the control circuit 16 drives the laser driver 21 to start reading data on the optical disc J when the Karantoi mountain and the upper d'arm sector of the Seftaka rank 10 are -1. As a result, the detected signal is binarized by the binarization circuit 13 and provided to the output Wj circuit 14. This demodulation circuit 14
converts the supplied binary code (i:j4:i) into a 2-7 code and outputs it as %15. As a result, the control circuit 16 compares the 8-byte header address data of the opposite phase and the header address data of the positive phase reproduced following the header frame same code bit by bit by exclusive OR. If all the exclusive OR calculation results are rlJ and the frame number of the header frame is 1'-1 to 12, it is determined that the header frame has been read correctly. In this case, the number of header 7 frames to be decoded may be one or more. Next, the control circuit 15 checks whether the address data and the address data of the block to be reproduced match or not, and causes the matching platform to reproduce the data recorded next to the block header of the header frame.

ついで読取った信号も2値化回路J3で2値化されて復
調−II4SJ4に供給される。すると供給される2値
化信号(復調信号)をシフトレジスタ4ノ金介して再開
ルjパターン検知回路42および符号切出回路44に供
給これる。これによシ、再同期パターン検知回路42は
7ビツト連続して10“が供給されたとき再同期パター
ン検知何月をアンド回路43に串力する。このとき、前
フレームによる(P初の7レームデータの場合はヘッダ
7レームの同期タイミングに基づいた)フレーム同期コ
ード検知マスク信号が供給されてりれは、アンド回路4
3が成立し、アンドlPJ路43からのタイミングイ「
号が符号切出回路I4およびデータ復調、フレーム再同
期回路45に供給される。これにより、符号切出回路4
4けアンド回路43からのタイミング信号によシフトレ
ジスタ41からの復IP1石号を切出し、データ貌し、
フレーム再開ル:回路45もタイミング信号によ)デー
タの復調、フレームの再同期を行う0このようにして、
152のフレームデータを順次復ツ・:せしめ、制御回
路15に供給する〇 また、上記フレーム同期パターン検知信号とフレーム同
期コード検知マスクとが一針、せず、タイミング@号が
出力でれなかった場合、フレーム同期コード検知マスク
t^IJ述したように7ビツトに広け7!度上記動作f
繰シ返すようになっている。これによシ、ビットシフト
が生じていても再鮎己取りが確実に行えるものである0
また、他のブロックのデータも上記同様に再生されるよ
うになっている。
Then, the read signal is also binarized by the binarization circuit J3 and supplied to the demodulator-II4SJ4. Then, the supplied binary signal (demodulated signal) is supplied to the restart loop pattern detection circuit 42 and code extraction circuit 44 via the shift register 4 metal. Accordingly, the resynchronization pattern detection circuit 42 inputs the resynchronization pattern detection month to the AND circuit 43 when 7 bits of 10" are continuously supplied. At this time, based on the previous frame (P first 7 In the case of frame data, a frame synchronization code detection mask signal (based on the synchronization timing of the header 7 frame) is supplied, then the AND circuit 4
3 is established, and the timing from ANDlPJ path 43 is
The signal is supplied to a code extraction circuit I4 and a data demodulation and frame resynchronization circuit 45. As a result, the code extraction circuit 4
A timing signal from the 4-digit AND circuit 43 is used to cut out the IP1 stone number from the shift register 41 and convert it into data.
Frame resynchronization: The circuit 45 also performs data demodulation (based on timing signals) and frame resynchronization. In this way,
152 frame data are sequentially restored and supplied to the control circuit 15. Also, the frame synchronization pattern detection signal and the frame synchronization code detection mask do not make a single stitch, and the timing @ signal cannot be output. In this case, the frame synchronization code detection mask t^IJ is widened to 7 bits as described above. The above operation f
It has become repetitive. This ensures that even if a bit shift occurs, re-picking can be done.
Furthermore, data in other blocks are also reproduced in the same manner as described above.

なお、前記実施例では記録n:体として光ディスクを用
いたが、これに限らず磁気テープある−は70ツビーデ
イスクなとであっても良い。
In the above embodiment, an optical disk is used as the recording medium, but the present invention is not limited to this, and a magnetic tape such as a 70-bit disk may also be used.

〔発明の効果〕〔Effect of the invention〕

以上詳述したようにこの発りJによれば、データの記録
が正確に行えるデータ記録方法を提供できる。
As described in detail above, according to this starting point J, it is possible to provide a data recording method in which data can be recorded accurately.

【図面の簡単な説明】[Brief explanation of drawings]

図面はこの発明の一実施例を説明する九めのもので、第
1図は光デイスク装置、の概略構成図、第2図および#
g3図は光ディスクの構成を示す平面図、第4図はブロ
ックのフォーマット例を示す図、第5図は制御回路の要
部の構成を示す図、第6図は九ディスクと検出器との関
係を説明するための図、第7図は移訓回路の要部の構成
を示す図、銅8図は再同期パターン検出信号を説明する
ための図、第9図および駆10図はフレーム同期コード
位tt t*知傷信号フレーム同期コード検知マスクと
の関係を示す図、第11囚は変換データの記憶例を示す
図、第12図は欠陥ブロック記法を説明するためのフロ
ーチャートである。 ノ・・・元ディスク(評「1録媒体、12・・・光学ヘ
ッド、13・・・2値化回路、14・・・変ひ1回路、
15・・・制御回路、17・・・速度制御部、)8・・
・リニアモータドライバ、19・・・リニアモータ#!
構、2Q0.−、変i;3回路、2ノ・・・レーザドラ
イバ、3ノ・・・インタリーブ、FCC付加回路、32
・・・フレーム切出回路、33・・・フレーム同期コー
ド付加回路、4ノ・・・シフトレジスタ、42・・・再
ド1期パターン槍知回路、43・・・アンド回路、44
・・・符号切出回路、45・・・データ病訓、フレーム
再同期回路。 出願人代理人 弁理士 鈴 江 武 彦第1図 第2図 第3図 □ m4図 (a) 努 第5図 第6図 第7図 第8図 A屓り月バターシ 0100 0000 01000第
9図 第10図 第12図 (a) 第12図 特許庁長官 庁杉和夫 殿 1.事件の表示 特願昭58−213514 号 3、補正をする渚 事件との関係 特許出願人 (307)東京芝浦電気株式会社 4、代理人 6、補正の対象 明細書全文 7、補正の内容 明細書の浄書(内容に変更なし)
The drawings are the ninth to explain one embodiment of the present invention, and FIG. 1 is a schematic configuration diagram of an optical disk device, and FIG.
Figure g3 is a plan view showing the configuration of the optical disc, Figure 4 is a diagram showing an example of the block format, Figure 5 is a diagram showing the configuration of the main parts of the control circuit, and Figure 6 is the relationship between the nine discs and the detector. Figure 7 is a diagram showing the configuration of the main part of the transfer circuit, Figure 8 is a diagram to explain the resynchronization pattern detection signal, Figures 9 and 10 are frame synchronization codes. 11 is a diagram showing a storage example of converted data, and FIG. 12 is a flowchart for explaining defective block notation. No...Original disk (review: 1 recording medium, 12...optical head, 13...binarization circuit, 14...1 variable circuit,
15...Control circuit, 17...Speed control section,)8...
・Linear motor driver, 19...Linear motor #!
Structure, 2Q0. -, change i; 3 circuits, 2 no.. laser driver, 3 no.. interleave, FCC addition circuit, 32
. . . Frame extraction circuit, 33 . . . Frame synchronization code addition circuit, 4 No. . . Shift register, 42 .
. . . code extraction circuit, 45 . . . data diagnosis, frame resynchronization circuit. Applicant's representative Patent attorney Takehiko Suzue Figure 1 Figure 2 Figure 3 □ Figure m4 (a) Tsutomu Figure 5 Figure 6 Figure 7 Figure 8 Figure 10 Figure 12 (a) Figure 12 Commissioner of the Patent Office Kazuo Sugi 1. Indication of the case Patent application No. 58-213514 No. 3, Relationship with the Nagisa case to be amended Patent applicant (307) Tokyo Shibaura Electric Co., Ltd. 4, Agent 6, Full text of the specification to be amended 7, Description of the contents of the amendment engraving (no changes in content)

Claims (4)

【特許請求の範囲】[Claims] (1) 記@奴体上のトラックをブロックに区切り、そ
れぞれのブロックにブリフォーマットブロックデータを
あらかじめ記録したものに対して、データの記録を杓う
ものにおいて、データの記録貼、前記プリフォーマット
フロックデータにつづいて一定間隔のスプライスキャツ
ノをは尊んでフ〜リフォーマットフロックデータと同一
データを含む追加記録ブロックデータを記録し、このj
PPI3記録ブロックデータに引徴つづいて記録データ
全#I−+録するようにし、たことf%徴とするデータ
記録方法。
(1) For those who divide the tracks on the record into blocks and pre-record the pre-format block data in each block, in the case of data recording, the data recording paste and the pre-format block data are pre-recorded in each block. Following the data, additional recording block data containing the same data as the formatted block data is recorded with respect to splice blocks at regular intervals, and this j
A data recording method in which all of the recording data #I-+ is recorded following the PPI3 recording block data, and the data is recorded as f%.
(2)前記追加記録ブロックデータは1il−のアト1
/スヂータ全名む複V個のフ1/−ムよシ構成孕わ、そ
れぞれのフレームに同ル1コードを有・していることを
特徴とする特許請求のNuIIII第1頌記載のデータ
記録方法。
(2) The additional recording block data is at 1 of 1il-
The data record according to the first ode of NuIII of the patent claim, characterized in that it consists of a plurality of V frames 1/-, each of which has the same number of frames, and each frame has the same code. Method.
(3) 前記ブリフォーマットブロックデータと追加記
録ブロックデータ内でのフ1/−ム同Xll IIJJ
隔が一定になり、各フレームに配列J1序を示すデータ
を含んでいることを特徴とする特許請求の崩)回部2項
記載のデータ計i録方法。
(3) Frame 1/- in the above format block data and additional recording block data
2. A data recording method according to claim 2, characterized in that the intervals are constant and each frame contains data indicating the order of the array J1.
(4) @l記追加記録ブロックデータのスプライスキ
ャップ山稜にはデータブロック再生の位相引込みにfi
l・用をれるダミーデータを記録することを特徴とする
特許請求の範囲餌・、1小記載のデータ記録方法0
(4) At the ridge of the splice cap of additional recording block data, there is a fi for phase pull-in during data block playback.
1. A data recording method according to claim 1, characterized in that dummy data that is used is recorded.
JP21351483A 1983-11-14 1983-11-14 Recording system of data Pending JPS60106072A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21351483A JPS60106072A (en) 1983-11-14 1983-11-14 Recording system of data

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21351483A JPS60106072A (en) 1983-11-14 1983-11-14 Recording system of data

Publications (1)

Publication Number Publication Date
JPS60106072A true JPS60106072A (en) 1985-06-11

Family

ID=16640446

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21351483A Pending JPS60106072A (en) 1983-11-14 1983-11-14 Recording system of data

Country Status (1)

Country Link
JP (1) JPS60106072A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5589995A (en) * 1988-11-02 1996-12-31 Hitachi, Ltd. Header information of information signal recording and reproducing method and apparatus therefor

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5589995A (en) * 1988-11-02 1996-12-31 Hitachi, Ltd. Header information of information signal recording and reproducing method and apparatus therefor
US5956193A (en) * 1988-11-02 1999-09-21 Hitachi, Ltd. Information signal recording and playback method and apparatus therefor
US6424477B1 (en) 1988-11-02 2002-07-23 Hitachi, Ltd. Information signal recording and playback method and apparatus therefor
US6657831B2 (en) 1988-11-02 2003-12-02 Hitachi, Ltd. Information signal recording and playback method and apparatus therefor
US7019927B2 (en) 1988-11-02 2006-03-28 Hitachi, Ltd. Information signal recording and playback method and apparatus therefor

Similar Documents

Publication Publication Date Title
US4734901A (en) Recording and reproducing apparatus
US5187699A (en) Method and apparatus for successively recording two EFM-modulated signals enabling detection of boundary condition for transitioning between signals
AU613292B2 (en) Method of and apparatus for recording an information signal
US4999825A (en) Recording/reading apparatus for inscribable record carrier and its manufacture
CN1963926B (en) Disk record medium and its manufacture method
JP3778452B2 (en) Information recording system and recording apparatus and record carrier used in the information recording system
US6298033B1 (en) Recording/reproducing optical disk with constant product of rotation number and number of sector areas and recording/reproducing apparatus using same
JPH03116583A (en) Optical disk device
JPH04355218A (en) Rewritable disk and disk device
US5517477A (en) Data recording method and data reproducing apparatus
EP0368585A2 (en) Disk-shaped recording medium and apparatus for recording and/or reproducing data thereon
JPH0237006B2 (en)
EP0674314B1 (en) A data recording medium, an optical disk and an optical disk apparatus
JP2995331B2 (en) Method and apparatus for continuously recording EFM modulated signal
EP0635829B1 (en) Data recording apparatus
JPH0634303B2 (en) Optical disk recorder
JP2856072B2 (en) Information recording method, information reproducing method and information reproducing apparatus
US6747942B1 (en) Optical disk, and method apparatus for recording/reproducing data thereon wherein areas of the disk employ different formats
JPS60106072A (en) Recording system of data
JPS6069865A (en) Disc device
JP2615564B2 (en) Data recording method
MXPA02010656A (en) Recording/reproducing device.
JPS60111372A (en) Recording system
JPH09231699A (en) Optical disk and drive device therefor
JPH03116588A (en) Optical disk device