[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPS644307Y2 - - Google Patents

Info

Publication number
JPS644307Y2
JPS644307Y2 JP18517383U JP18517383U JPS644307Y2 JP S644307 Y2 JPS644307 Y2 JP S644307Y2 JP 18517383 U JP18517383 U JP 18517383U JP 18517383 U JP18517383 U JP 18517383U JP S644307 Y2 JPS644307 Y2 JP S644307Y2
Authority
JP
Japan
Prior art keywords
voltage
circuit
control circuit
switching
capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP18517383U
Other languages
Japanese (ja)
Other versions
JPS6093492U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP18517383U priority Critical patent/JPS6093492U/en
Publication of JPS6093492U publication Critical patent/JPS6093492U/en
Application granted granted Critical
Publication of JPS644307Y2 publication Critical patent/JPS644307Y2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

【考案の詳細な説明】 産業上の利用分野 本考案はスイツチング電源の制御回路に関する
ものである。
[Detailed Description of the Invention] Industrial Application Field The present invention relates to a control circuit for a switching power supply.

従来技術 第1図はスイツチング電源の制御回路について
公知の基本的な構成を示す回路図である。このよ
うな制御回路の構成作用につき簡単に説明する
と、交流電源1から供給される電力を整流器2で
整流し、コンデンサ3で平滑してFET等のスイ
ツチング素子4と直列に接続したスイツチングト
ランス5の1次コイル51に供給する。スイツチ
ング素子4はパルス幅制御回路82で発生するゲ
ートドライブ用のパルス信号により、オン・オフ
を繰り返す。スイツチング素子4のオン・オフに
よりスイツチングトランス5の2次コイル52に
発生したパルス電流は、ダイオード61,62と
リアクトル63とコンデンサ64とにより構成さ
れる整流フイルタ回路6により平滑されて負荷7
に供給される。81は負荷7への印加電圧を一定
化するための定電圧制御回路であり、また80
は、負荷7の短絡や過負荷からスイツチング電源
を保護するよう、電流検出抵抗83を用いて成る
電流制限回路である。85は電流制限回路80の
制御用電源である。前記パルス幅制御回路82
は、定電圧制御回路81及び電流制限回路80の
各出力信号に応じて、パルス信号のパルス幅が制
御され、これにより負荷7に供給する電圧、電流
が制御される。尚抵抗101、コンデンサ10
2、ダイオード103で構成される回路は、スイ
ツチングトランス5の励磁エネルギー処理回路で
ある。ここで抵抗91、ツエナーダイオード92
は前記パルス幅制御回路82へ電圧を供給するた
めの回路であつて、ツエナーダイオード92で得
られる定電圧がパルス幅制御回路82に供給され
るが、このような回路ではコンデンサ3の電圧に
比較してツエナーダイオード92の電圧が低く、
このため抵抗91における消費電力が大きい欠点
を有する。
Prior Art FIG. 1 is a circuit diagram showing a known basic configuration of a control circuit for a switching power supply. To briefly explain the configuration and operation of such a control circuit, a switching transformer 5 is constructed in which power supplied from an AC power supply 1 is rectified by a rectifier 2, smoothed by a capacitor 3, and connected in series with a switching element 4 such as an FET. is supplied to the primary coil 51 of. The switching element 4 is repeatedly turned on and off by a gate drive pulse signal generated by a pulse width control circuit 82. The pulse current generated in the secondary coil 52 of the switching transformer 5 by turning on and off the switching element 4 is smoothed by the rectifying filter circuit 6 composed of diodes 61 and 62, a reactor 63, and a capacitor 64, and then passed to the load 7.
supplied to 81 is a constant voltage control circuit for keeping the voltage applied to the load 7 constant;
is a current limiting circuit that uses a current detection resistor 83 to protect the switching power supply from short circuits and overloads of the load 7. 85 is a control power source for the current limiting circuit 80. The pulse width control circuit 82
The pulse width of the pulse signal is controlled according to each output signal of the constant voltage control circuit 81 and the current limiting circuit 80, and thereby the voltage and current supplied to the load 7 are controlled. In addition, resistor 101, capacitor 10
2. The circuit composed of the diode 103 is an excitation energy processing circuit for the switching transformer 5. Here, resistor 91 and Zener diode 92
is a circuit for supplying voltage to the pulse width control circuit 82, and a constant voltage obtained by the Zener diode 92 is supplied to the pulse width control circuit 82, but in such a circuit, the voltage of the capacitor 3 is Then, the voltage of Zener diode 92 is low,
For this reason, the resistor 91 has a disadvantage in that it consumes a large amount of power.

このような欠点を解消する回路として次のよう
なものが知られている。第2図は特開昭55−
53182号公報、特開昭57−183268号公報に開示さ
れている回路である。この回路の構成、作用につ
き簡単に述べると、第2図中90はパルス幅制御
回路82に始動時に動作電圧を供給するための定
電圧回路、53はスイツチングトランス5に設け
られた3次コイル、9は整流回路である。始動時
には整流器2、コンデンサ3より抵抗96を介し
て得られたツエナーダイオード92の電圧を、抵
抗95を介してトランジスタ93のベース電圧と
して供給してトランジスタ93をオン状態とし、
これによりコンデンサ3の電圧を抵抗91及びト
ランジスタ93のコレクタ・エミツタ間の内部イ
ンピーダンスで降圧してパルス幅制御回路82に
供給する。そしてパルス幅制御回路82がパルス
信号を発生してスイツチング素子4が動作を開始
すると、3次コイル53に電圧が発生し、この電
圧がダイオード97で整流されコンデンサ98で
平滑されてパルス幅制御回路82に供給される。
コンデンサ98の電圧が上昇するとコンデンサ9
8よりダイオード94、抵抗95を介してツエナ
ーダイオード92に流れ、これによりトランジス
タ93はオフ状態となり、パルス幅制御回路82
には3次コイル53よりの電力のみが供給される
ことになる。この例では整流フイルタ回路6の構
成がコンデンサインプツト型であるから、負荷7
の電圧を定電圧制御すればコンデンサ98の電圧
も略定電圧となり、パルス幅制御回路82には安
定した電圧が供給できる。ところでコンデンサイ
ンプツト型の整流フイルタ回路6は容量の大きい
スイツチング電源には経済的ではなく、容量の大
きいスイツチング電源を用いる場合には、第1図
に示すようにダイオード61,62及びリアクタ
ンス63、並びにコンデンサ64で構成される回
路(フオワードコンバータと呼ばれている)や、
スイツチング素子を複数個有するブリツジ構成回
路(図示せず)が有利であることが知られてい
る。しかしながらそのような整流フイルタ回路を
用いると、負荷7の電圧とコンデンサ98の電圧
とは比例関係が無くなり、このため負荷7の電圧
を一定制御してもコンデンサ3の電圧変化や負荷
7の大きさによつてコンデンサ98の電圧は大き
く変化し、この結果パルス幅制御回路82に安定
した動作電圧を供給することが困難になる。
The following circuits are known as circuits that overcome these drawbacks. Figure 2 is JP-A-55-
This circuit is disclosed in Japanese Patent Laid-Open No. 53182 and Japanese Patent Application Laid-Open No. 183268/1983. To briefly describe the configuration and operation of this circuit, in FIG. , 9 is a rectifier circuit. At startup, the voltage of the Zener diode 92 obtained from the rectifier 2 and the capacitor 3 via the resistor 96 is supplied as the base voltage of the transistor 93 via the resistor 95 to turn on the transistor 93.
As a result, the voltage of the capacitor 3 is reduced by the resistor 91 and the internal impedance between the collector and emitter of the transistor 93, and is supplied to the pulse width control circuit 82. When the pulse width control circuit 82 generates a pulse signal and the switching element 4 starts operating, a voltage is generated in the tertiary coil 53, this voltage is rectified by the diode 97 and smoothed by the capacitor 98, and then the pulse width control circuit 82.
When the voltage of capacitor 98 increases, capacitor 9
8 to the Zener diode 92 via the diode 94 and the resistor 95, the transistor 93 is turned off, and the pulse width control circuit 82
Only the power from the tertiary coil 53 is supplied to the tertiary coil 53. In this example, the configuration of the rectifier filter circuit 6 is a capacitor input type, so the load 7
If the voltage of the capacitor 98 is controlled at a constant voltage, the voltage of the capacitor 98 becomes a substantially constant voltage, and a stable voltage can be supplied to the pulse width control circuit 82. By the way, the capacitor input type rectifier filter circuit 6 is not economical for a switching power supply with a large capacity, and when a switching power supply with a large capacity is used, diodes 61, 62, reactance 63, and A circuit consisting of a capacitor 64 (called a forward converter),
Bridge configuration circuits (not shown) having a plurality of switching elements are known to be advantageous. However, when such a rectifying filter circuit is used, there is no proportional relationship between the voltage of the load 7 and the voltage of the capacitor 98, so even if the voltage of the load 7 is controlled to a constant value, the voltage of the capacitor 3 and the size of the load 7 will change. As a result, the voltage of the capacitor 98 changes greatly, and as a result, it becomes difficult to supply a stable operating voltage to the pulse width control circuit 82.

考案の目的 本考案はこのような事情のもとになされたもの
であり、パルス幅制御回路82に常に安定した動
作電圧を供給することのでき、しかも経済的にも
有利なスイツチング電源の制御回路を提供しよう
とするものである。
Purpose of the invention The present invention was made under these circumstances, and is an economically advantageous switching power supply control circuit that can always supply a stable operating voltage to the pulse width control circuit 82. This is what we are trying to provide.

考案の概要 本考案の特徴とするところは、整流回路9の出
力端とツエナーダイオード92のカソードとの間
に、平滑用コンデンサ98の電圧安定化用のダイ
オードを設けて、コンデンサ98の電圧を、ツエ
ナーダイオード92及び前記ダイオードの電圧の
和に制限し、更に整流回路9の整流器の出力側に
コンデンサ98の充電電流のピーク値を抑制する
ための抵抗を設けた点にある。
Summary of the invention The feature of the invention is that a diode for stabilizing the voltage of the smoothing capacitor 98 is provided between the output end of the rectifier circuit 9 and the cathode of the Zener diode 92, and the voltage of the capacitor 98 is The voltage is limited to the sum of the Zener diode 92 and the voltage of the diode, and a resistor is further provided on the output side of the rectifier of the rectifier circuit 9 to suppress the peak value of the charging current of the capacitor 98.

実施例 以下図面により本考案の実施例につき説明す
る。
Embodiments Examples of the present invention will be described below with reference to the drawings.

第3図は本考案の一実施例を示す回路図であ
り、第2図と同符号のものは同一部分若しくは相
当部分を示す。この実施例の要部につき説明する
と、20は第1の整流回路であつて、この整流回
路20とパルス幅制御回路82との間に、当該パ
ルス幅制御回路82に始動時に動作電圧を供給す
るための定電圧回路90が設けられ、この定電圧
回路90は、抵抗96及びツエナーダイオード9
2の直列回路と、抵抗96及びツエナーダイオー
ド92のカソードの接続点にベースが接続される
と共にエミツタが電源ライン10Aを介してパル
ス幅制御回路82に接続された始動用のNPNト
ランジスタ93とより成る。スイツチングトラン
ス5の3次コイル53は整流器としてダイオード
97及び抵抗99を介してライン10Aに接続さ
れ、またライン10A及びアースライン10Bの
間には、ダイオード97と共に第2の整流回路9
を構成する平滑用コンデンサ98が設けられてい
る。前記抵抗99は、コンデンサ98の充電電流
のピーク値を抑制するためのものである。コンデ
ンサ98及び抵抗99の接続点とツエナーダイオ
ード92のカソードとの間には、ツエナーダイオ
ード92のカソードにカソードが接続されるよ
う、コンデンサ98の電圧安定化用のダイオード
94が設けられている。
FIG. 3 is a circuit diagram showing an embodiment of the present invention, and the same reference numerals as in FIG. 2 indicate the same or equivalent parts. To explain the main part of this embodiment, 20 is a first rectifier circuit, and between this rectifier circuit 20 and a pulse width control circuit 82, an operating voltage is supplied to the pulse width control circuit 82 at the time of starting. A constant voltage circuit 90 is provided, and this constant voltage circuit 90 includes a resistor 96 and a Zener diode 9.
2 in series, and a starting NPN transistor 93 whose base is connected to the connection point of the resistor 96 and the cathode of the Zener diode 92, and whose emitter is connected to the pulse width control circuit 82 via the power supply line 10A. . The tertiary coil 53 of the switching transformer 5 is connected as a rectifier to the line 10A via a diode 97 and a resistor 99, and a second rectifier circuit 9 is connected together with the diode 97 between the line 10A and the ground line 10B.
A smoothing capacitor 98 is provided. The resistor 99 is for suppressing the peak value of the charging current of the capacitor 98. A diode 94 for stabilizing the voltage of the capacitor 98 is provided between the connection point of the capacitor 98 and the resistor 99 and the cathode of the Zener diode 92 so that its cathode is connected to the cathode of the Zener diode 92.

このような構成の実施例の動作につき説明する
と、交流電源1から供給される電圧を整流器2で
整流し、コンデンサ3で平滑して直流電圧とし、
この直流電圧を一次コイル51及びスイツチング
素子4に印加する。一方この直流電圧を抵抗96
により分圧し、ツエナーダイオード92にて得ら
れた電圧をトランジスタ93のベース・エミツタ
間に印加する。始動時には3次コイル53には電
圧が発生していないのでトランジスタ93はオン
状態となり、コンデンサ3の電圧をトランジスタ
93のコレクタ・エミツタ間の内部インピーダン
スで降圧してパルス幅制御回路82に供給する。
これによりパルス幅制御回路82がゲートドライ
ブ用のパルス信号を発生するとスイツチング素子
4がオン・オフ動作をし、3次コイル53に電圧
が発生する。この電圧がダイオード97で整流さ
れ抵抗99で降圧され、コンデンサ98で平滑さ
れる。こうしてコンデンサ98の電圧が上昇する
が、定常運転になつた後のコンデンサ98の電圧
がツエナーダイオード92の電圧を越えるように
設定することにより、トランジスタ93はオフ状
態となつてパルス幅制御回路82にはコンデンサ
98で平滑された電圧が供給される。そしてダイ
オード94が設けられているのでコンデンサ98
の電圧が上昇した場合当該ダイオード94を介し
てコンデンサ98よりの電流がツエナーダイオー
ド92に流れる。これによりパルス幅制御回路8
2にはツエナーダイオード92の電圧とダイオー
ド94の順方向ドロツプ電圧との和に等しい電圧
が供給される。一方スイツチングトランス5の2
次コイル52に発生したパルス電流は整流回路6
により整流平滑されて負荷7に供給される。そし
て定電圧制御回路81及び電流制限回路80の各
出力信号に応じてパルス幅制御回路82よりのパ
ルス信号のパルス幅が制御され、負荷7に供給す
る電圧、電流が制御される。
To explain the operation of the embodiment with such a configuration, the voltage supplied from the AC power supply 1 is rectified by the rectifier 2, smoothed by the capacitor 3 to become a DC voltage,
This DC voltage is applied to the primary coil 51 and the switching element 4. On the other hand, this DC voltage is connected to the resistor 96
The voltage obtained by the Zener diode 92 is applied between the base and emitter of the transistor 93. Since no voltage is generated in the tertiary coil 53 at the time of starting, the transistor 93 is turned on, and the voltage of the capacitor 3 is stepped down by the internal impedance between the collector and emitter of the transistor 93 and is supplied to the pulse width control circuit 82.
As a result, when the pulse width control circuit 82 generates a pulse signal for gate drive, the switching element 4 performs an on/off operation, and a voltage is generated in the tertiary coil 53. This voltage is rectified by a diode 97, stepped down by a resistor 99, and smoothed by a capacitor 98. In this way, the voltage of the capacitor 98 increases, but by setting the voltage of the capacitor 98 after steady operation to exceed the voltage of the Zener diode 92, the transistor 93 is turned off and the pulse width control circuit 82 is turned off. is supplied with a voltage smoothed by a capacitor 98. Since the diode 94 is provided, the capacitor 98
When the voltage increases, current from the capacitor 98 flows to the Zener diode 92 via the diode 94. As a result, the pulse width control circuit 8
2 is supplied with a voltage equal to the sum of the voltage of Zener diode 92 and the forward drop voltage of diode 94. On the other hand, switching transformer 5-2
The pulse current generated in the next coil 52 is transferred to the rectifier circuit 6.
The rectified and smoothed signal is supplied to the load 7. Then, the pulse width of the pulse signal from the pulse width control circuit 82 is controlled according to each output signal of the constant voltage control circuit 81 and the current limiting circuit 80, and the voltage and current supplied to the load 7 are controlled.

実験結果 第4図は、第2図に示す従来の回路と第3図に
示す本考案の回路とについて、コンデンサ3の電
圧変化に対してコンデンサ98の電圧がどのよう
に変化するかを調べた実験結果を示すものであ
り、縦軸にコンデンサ98の電圧を、横軸にコン
デンサ3の電圧を夫々とつたものである。同図に
て実線Aは従来の回路に係る特性を示し、点線B
は本考案の回路に係る特性を示すものである。こ
の結果から本考案では従来のものに比べ、コンデ
ンサ3の電圧変化に対してコンデンサ3の電圧が
安定化しており、パルス幅制御回路82の動作電
圧が安定していることがわかる。
Experimental Results Fig. 4 shows how the voltage of capacitor 98 changes with respect to the voltage change of capacitor 3 for the conventional circuit shown in Fig. 2 and the circuit of the present invention shown in Fig. 3. This shows experimental results, with the voltage of capacitor 98 plotted on the vertical axis and the voltage of capacitor 3 plotted on the horizontal axis. In the same figure, the solid line A indicates the characteristics related to the conventional circuit, and the dotted line B
shows the characteristics of the circuit of the present invention. From these results, it can be seen that in the present invention, the voltage of the capacitor 3 is stabilized against changes in the voltage of the capacitor 3, and the operating voltage of the pulse width control circuit 82 is stabilized, compared to the conventional one.

また第1図に示す従来の回路と第4図に示す本
考案の回路とについて、電力の消費を比較してみ
ると、例えばコンデンサ3の電圧が150V、パル
ス幅制御回路82の動作電圧が15Vのとき、第1
図の回路では、ツエナーダイオード92の電流が
零とすると、抵抗91にて150−15=135(V)に
相当する電力が消費されるのに対し、第4図の回
路では、3次コイル53の発生電圧を低くするこ
とが可能であるから例えばコンデンサ98の電圧
が15Vになるように3次コイルを選定すれば、電
力損失はダイオード97及び抵抗99のドロツプ
電圧に対応する損失と3次コイル53の発生電圧
に対応する損失となり、第1図の回路における電
力損失に対して相当小さくなる。
Furthermore, when comparing the power consumption of the conventional circuit shown in FIG. 1 and the circuit of the present invention shown in FIG. When , the first
In the circuit shown in the figure, if the current in the Zener diode 92 is zero, power equivalent to 150-15 = 135 (V) is consumed in the resistor 91, whereas in the circuit shown in FIG. For example, if the tertiary coil is selected so that the voltage of the capacitor 98 is 15V, the power loss will be the loss corresponding to the drop voltage of the diode 97 and the resistor 99, and the tertiary coil. The loss corresponds to the generated voltage of 53, which is considerably smaller than the power loss in the circuit of FIG.

考案の効果 本考案によれば、第2の整流回路9の出力端と
定電圧回路90を構成するツエナーダイオード9
2との間に、コンデンサ98の電圧安定化用のダ
イオード94を設け、コンデンサ98の電圧が上
昇したときにここよりの電流をダイオード94を
介してツエナーダイオード92に流すようにして
いるため、コンデンサ98の電圧はツエナーダイ
オード92の電圧及びダイオード94の順方向ド
ロツプ電圧の和に制限されるので、第5図の結果
からも明らかなようにパルス幅制御回路82に安
定した動作電圧を供給できる。しかも整流回路9
の出力端と、整流器としてのダイオード97との
間には、コンデンサ98の充電電流のピーク値を
抑制するための抵抗99を設けているため、パル
ス幅制御回路82に過剰な電圧が供給されること
がない。また先に述べた如く電力損失も小さいの
で経済的にも有利である。
Effects of the invention According to the invention, the Zener diode 9 constituting the output terminal of the second rectifier circuit 9 and the constant voltage circuit 90
A diode 94 for voltage stabilization of the capacitor 98 is provided between the capacitor 2 and the capacitor 98, and when the voltage of the capacitor 98 rises, the current from here flows through the diode 94 to the Zener diode 92. Since the voltage at 98 is limited to the sum of the voltage at Zener diode 92 and the forward drop voltage at diode 94, a stable operating voltage can be supplied to pulse width control circuit 82, as is clear from the results shown in FIG. Moreover, the rectifier circuit 9
Since a resistor 99 is provided between the output terminal of the circuit and the diode 97 as a rectifier to suppress the peak value of the charging current of the capacitor 98, an excessive voltage is supplied to the pulse width control circuit 82. Never. Furthermore, as mentioned earlier, the power loss is small, so it is economically advantageous.

以上において定常運転時におけるコンデンサ9
8の電圧がツエナーダイオード92の電圧よりも
若干低くなるように予め抵抗99や3次コイル5
3の巻数を選んでおけば、トランジスタ93より
の電流とコンデンサ98よりの電流とを加えた電
流がパルス幅制御回路82に供給されることにな
る。このようにすれば定電圧回路90及び整流回
路9が並列運転されることになり、始動から定常
運転に至る間に制御電源の切換えモードが入らな
いので、パルス幅制御回路82は切換えモード時
の電圧変動による影響を受けることがないという
利点が得られる。
In the above, capacitor 9 during steady operation
The resistor 99 and the tertiary coil 5 are connected in advance so that the voltage of the Zener diode 92 is slightly lower than the voltage of the Zener diode 92.
If the number of turns is 3, the sum of the current from the transistor 93 and the current from the capacitor 98 will be supplied to the pulse width control circuit 82. In this way, the constant voltage circuit 90 and the rectifier circuit 9 will be operated in parallel, and the switching mode of the control power source will not be entered between startup and steady operation, so the pulse width control circuit 82 will be operated in parallel. The advantage is that it is not affected by voltage fluctuations.

【図面の簡単な説明】[Brief explanation of drawings]

第1図及び第2図は各々スイツチング電源の制
御回路を示す回路図、第3図は本考案の一実施例
に係るスイツチング電源の制御回路を示す回路
図、第4図は、パルス幅制御回路の動作電圧の変
化を、従来のものと本考案のものとについて比較
した結果を示すグラフである。 20……第1の整流回路、4……スイツチング
素子、5……スイツチングコイル、6……整流フ
イルタ回路、7……負荷、81……定電圧制御回
路、82……パルス幅制御回路、9……第2の整
流回路、90……定電圧回路、92……ツエナー
ダイオード、93……始動用トランジスタ、97
……整流器としてのダイオード、98……平滑用
コンデンサ、99……抵抗、94……平滑用コン
デンサの電圧安定化用のダイオード、10A……
電源ライン。
1 and 2 are circuit diagrams each showing a control circuit of a switching power supply, FIG. 3 is a circuit diagram showing a control circuit of a switching power supply according to an embodiment of the present invention, and FIG. 4 is a circuit diagram showing a control circuit of a switching power supply according to an embodiment of the present invention. 3 is a graph showing the results of comparing changes in operating voltage between a conventional device and a device according to the present invention. 20... First rectifier circuit, 4... Switching element, 5... Switching coil, 6... Rectifier filter circuit, 7... Load, 81... Constant voltage control circuit, 82... Pulse width control circuit, 9... Second rectifier circuit, 90... Constant voltage circuit, 92... Zener diode, 93... Starting transistor, 97
... Diode as a rectifier, 98 ... Smoothing capacitor, 99 ... Resistor, 94 ... Diode for voltage stabilization of smoothing capacitor, 10A ...
power line.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 交流電圧を第1の整流回路にて整流平滑した直
流電圧をスイツチングトランス及びスイツチング
素子の直列回路に供給し、スイツチング素子のス
イツチングにより発生するスイツチングトランス
の2次側の電圧を整流平滑して負荷に供給し、負
荷電圧に対応して、パルス幅制御回路により発生
するスイツチング素子のゲートドライブ用のパル
ス信号を制御するスイツチング電源の制御回路に
おいて、前記第1の整流回路とパルス幅制御回路
の電源ラインとの間に、始動用トランジスタ及び
これにベース電流を供給するためのツエナーダイ
オードを備えた定電圧回路を設け、前記スイツチ
ングトランスに3次コイルを設けると共に、この
3次コイルを、整流器及び平滑用コンデンサより
成る第2の整流回路を介して前記電源ラインに接
続し、前記整流器の出力側には平滑用コンデンサ
の充電電流のピーク値を抑制するための抵抗を設
け、前記第2の整流回路の出力端と前記ツエナー
ダイオードのカソードとの間には、当該整流回路
の出力端にアノードが接続されるよう、平滑用コ
ンデンサの電圧安定化用のダイオードを設けて成
り、始動時には始動用トランジスタをオンさせて
第1の整流回路よりの直流電圧をパルス幅制御回
路に動作電圧として供給し、スイツチング素子が
スイツチング動作を開始した後は、第2の整流回
路よりの電圧をパルス幅制御回路に動作電圧とし
て供給すると共に、平滑用コンデンサの電圧を前
記ツエナーダイオード及び前記ダイオードの電圧
の和に制限することを特徴とするスイツチング電
源の制御回路。
A DC voltage obtained by rectifying and smoothing an AC voltage in a first rectifier circuit is supplied to a series circuit of a switching transformer and a switching element, and a voltage on the secondary side of the switching transformer generated by switching of the switching element is rectified and smoothed. In a control circuit for a switching power supply that is supplied to a load and controls a pulse signal for gate drive of a switching element generated by a pulse width control circuit in response to a load voltage, the first rectifier circuit and the pulse width control circuit A constant voltage circuit including a starting transistor and a Zener diode for supplying a base current to the starting transistor is provided between the power supply line, a tertiary coil is provided in the switching transformer, and the tertiary coil is connected to a rectifier. and a smoothing capacitor, the second rectifying circuit is connected to the power supply line, and a resistor is provided on the output side of the rectifier to suppress the peak value of the charging current of the smoothing capacitor. A diode for stabilizing the voltage of the smoothing capacitor is provided between the output end of the rectifier circuit and the cathode of the Zener diode so that the anode is connected to the output end of the rectifier circuit. After the transistor is turned on and the DC voltage from the first rectifier circuit is supplied to the pulse width control circuit as an operating voltage, and the switching element starts the switching operation, the voltage from the second rectifier circuit is supplied to the pulse width control circuit. 1. A control circuit for a switching power supply, characterized in that the voltage of a smoothing capacitor is supplied as an operating voltage to the Zener diode and the sum of the voltages of the diode.
JP18517383U 1983-11-30 1983-11-30 Switching power supply control circuit Granted JPS6093492U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18517383U JPS6093492U (en) 1983-11-30 1983-11-30 Switching power supply control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18517383U JPS6093492U (en) 1983-11-30 1983-11-30 Switching power supply control circuit

Publications (2)

Publication Number Publication Date
JPS6093492U JPS6093492U (en) 1985-06-26
JPS644307Y2 true JPS644307Y2 (en) 1989-02-03

Family

ID=30400307

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18517383U Granted JPS6093492U (en) 1983-11-30 1983-11-30 Switching power supply control circuit

Country Status (1)

Country Link
JP (1) JPS6093492U (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0619322Y2 (en) * 1987-05-13 1994-05-18 ティーディーケイ株式会社 Switching power supply
JP7051632B2 (en) 2018-07-30 2022-04-11 浜松ホトニクス株式会社 Sample support, sample ionization method, and mass spectrometry method

Also Published As

Publication number Publication date
JPS6093492U (en) 1985-06-26

Similar Documents

Publication Publication Date Title
JP3492882B2 (en) Switching power supply
JPS644307Y2 (en)
JP3141675B2 (en) Switching power supply
JPH11122920A (en) Switching power unit
JP3267730B2 (en) Automatic voltage switching power supply circuit
JPH0150187B2 (en)
JPH08126313A (en) Switching power source
JPS6219104Y2 (en)
JPH0223106Y2 (en)
JPH0315423B2 (en)
JPH0727835Y2 (en) Switching power supply circuit
JPH10337017A (en) Switching power supply
JPS60139171A (en) Starting circuit
JP2736159B2 (en) Switching power supply
JPS6230464Y2 (en)
JPH0756632Y2 (en) Self-excited DC-DC converter
JPH08126316A (en) Auxiliary power source circuit
JPH03851Y2 (en)
JPS591418Y2 (en) Switching type power supply circuit
JPH08280172A (en) Dummy load circuit for switching power unit
JP4318372B2 (en) Switching power supply
JPS6022693Y2 (en) horizontal output device
JPH0135580B2 (en)
JPH0747995Y2 (en) Self-excited DC-DC converter
JPS5812602B2 (en) switching regulator