JPS5952483A - Main storage device - Google Patents
Main storage deviceInfo
- Publication number
- JPS5952483A JPS5952483A JP57161847A JP16184782A JPS5952483A JP S5952483 A JPS5952483 A JP S5952483A JP 57161847 A JP57161847 A JP 57161847A JP 16184782 A JP16184782 A JP 16184782A JP S5952483 A JPS5952483 A JP S5952483A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- card
- address
- signal
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000009958 sewing Methods 0.000 claims 1
- 230000004044 response Effects 0.000 abstract 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 6
- 230000004913 activation Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Description
【発明の詳細な説明】
(1)発明の技術分野
・□・本発明は主記憶装置、特にメモリ・アレイ・カー
ドに搭載されるメモリ素子の容1,1増大に容易に対処
できるようにした主記憶装置に関するものである。[Detailed Description of the Invention] (1) Technical field of the invention □ The present invention makes it possible to easily cope with the 1.1 increase in the capacity of memory elements mounted on main storage devices, especially memory array cards. It relates to main storage.
(2)技術の背景と問題点
データ処理システムに用いC)れる1ミ記憶装置は、一
般に、いわゆるメモリチップ等のいくつかのメモリ素子
を搭載したメモリ・アレイ・カードとその制御のための
コントロール・カードとによって構成されている。従来
、メモリ・アレイ・カードに搭載されるメモリ素子は、
その容IBが予め固定的に定められ、主記憶装置は、あ
る特定容清のメモリ素子によってのみ構成可能であった
ウ一方、最近のLSI技術の急速な発展により、メモリ
素子の容11」が急速に増大してきている。しかしなが
ら、従来の主記憶装置f”tは、上記の如く、特定容f
、fのメモリ素子だけをサポートできるように設計され
でいるため、メモリ素子の容111増大に対処するため
には、その都度主記憶装置の設計をし直さなければなら
ないという問題があった。(2) Technical Background and ProblemsC) 1M storage devices used in data processing systems are generally memory array cards equipped with several memory elements such as so-called memory chips, and controls for controlling them.・It is composed of cards. Conventionally, the memory elements mounted on memory array cards are
Its capacity IB was fixedly determined in advance, and the main memory device could only be composed of memory elements of a specific capacity.However, with the recent rapid development of LSI technology, the capacity of memory elements has increased. It is rapidly increasing. However, as mentioned above, the conventional main memory device f"t has a specific capacity f"t.
.
(3) 発明の目的と構成
本発明は一]二記問題点の解決を図り、同一種類のコン
トロール・カードでそれぞれ搭載するメモリ素子古川、
の異なる複数種類のメモリ・アレイ・カードを制υ11
できるようにし、メモリ素子容縫の増大に刻して、単に
メモリ・アレイ・カードを差し換えるだけで、対処可能
とすることを目的としている。ぞのため1本発明の主記
憶装置は、メーです素子群を搭載する複数枚のメモリ・
アレイ・カードと、該メモリ・アレイ・カードを制御す
る複数枚ノコントロール・カードとから構成される主記
憶装置において、上記メモリ・プレイ・カードに、当該
メモリ・アレイ・カードが搭載する」二記メモリ素子の
タイプを上記コントロール・カードに通知せしめる容量
認識信号の発生回路を設けるトトモに、上記コントロー
ル・カードに、外部9装置から供給されるアドレス信号
および上記メモリ・アレイ・カードから供給□される容
量認識信号に基づいて、上記メモリ・アレイ・カードに
搭載されているメモリ素子・に適合したメモリ・アドレ
スを生成するアドレス制御回路を設けたことを特徴とし
でいる。以下図面を参照しつつ1丈施例に従って説明す
る。(3) Object and structure of the invention The present invention aims to solve the problems mentioned in (1) and (2) above, and provides a memory element Furukawa, which is mounted on each control card of the same type.
Controls multiple types of memory array cards with different types υ11
The purpose is to make it possible to cope with the increase in memory element capacity by simply replacing the memory array card. Therefore, the main memory device of the present invention is composed of a plurality of memory devices each equipped with a memory element group.
In a main storage device consisting of an array card and a plurality of control cards that control the memory array card, the memory array card is mounted on the memory play card. Totomo is provided with a circuit for generating a capacity recognition signal that notifies the control card of the type of memory element, and the control card is provided with an address signal supplied from an external device and an address signal supplied from the memory array card. The present invention is characterized by providing an address control circuit that generates a memory address suitable for the memory element mounted on the memory array card based on the capacity recognition signal. A one-length embodiment will be described below with reference to the drawings.
(4)発明の実施例
J−1図は本発明の一実施例概略構成、A−2図は本発
明の詳細な説明するためのアドレス割当ての例1月13
図は′A12図に対応したメモリ素子の構成例、E−4
図はアドレス制611回路の例、;)i’5図は容量認
識信号発生回路の例を示す。(4) Embodiment of the invention Figure J-1 shows a schematic configuration of an embodiment of the invention, and Figure A-2 shows an example of address assignment for explaining the invention in detail.January 13
The figure is an example of the configuration of a memory element corresponding to figure 'A12, E-4.
The figure shows an example of an addressing system 611 circuit; ;)i'5 shows an example of a capacitance recognition signal generating circuit.
図中、1はコントロール・カード、2はメモリ・アレイ
・カード、3は容量認識信号発生回路。In the figure, 1 is a control card, 2 is a memory array card, and 3 is a capacity recognition signal generation circuit.
4はアドレス制御回路を表わす。4 represents an address control circuit.
主記憶装置は、複数枚のコン) Hl−ル・カード1と
複数枚のメモリ・アレイ・カー ド2とから構成されて
いる。コントロール・カード1は、中央処理装置(cp
u)やチャネル制御装置(CIIC)等の外部装置〆t
からのインタフェース信号100により、メモリ・アレ
イ・カード2に対するコントロール信号、アドレス、書
込みデータ等の入力信号101を制御し、またメモリ・
アレイ・カード2からの読出しデータ103を外部装置
に送出する制Ml+を行う。コントロール・カード1に
外部装置から供給されるアドレスには、メモリ素子容量
の増大を予測し、あらかじめ余裕をもったアドレス・ビ
ットが割当てられる。The main storage device is composed of a plurality of controller cards 1 and a plurality of memory array cards 2. Control card 1 is a central processing unit (CP).
External devices such as u) and channel control equipment (CIIC)
An interface signal 100 from the memory array card 2 controls input signals 101 such as control signals, addresses, and write data to the memory array card 2.
Control Ml+ is performed to send read data 103 from array card 2 to an external device. Addresses supplied to the control card 1 from an external device are assigned address bits with a margin in advance in anticipation of an increase in memory element capacity.
メモリ・プレイ・カード2には1例えば16KWとか6
4KWとかいった任意の容1tをもつメモリ素子が搭載
可能となっており、異なる容量のメモリ素子を搭載した
どのメモリ・アレイ・カード2に対しても、以下に説明
するように、1種類のコントロール・カード1によって
制御可能となっている。メモリ・アレイ・カード2には
、それぞれ容量認識信号発生回路3が付加され、容量認
識信号発生回路3は、当該メモリ・アレイ・カード2に
搭載されたメモリ素子の数および容量等に関する情報信
号である容量認識信号102を発生して、コントー−ル
・カード1のアドレス制御回路4に送出する。Memory play card 2 has 1 for example 16KW or 6
It is possible to mount a memory element with an arbitrary capacity of 1 ton, such as 4KW, and one type of memory element can be mounted on any memory array card 2 equipped with memory elements of different capacities, as explained below. It can be controlled by control card 1. A capacity recognition signal generation circuit 3 is added to each memory array card 2, and the capacity recognition signal generation circuit 3 generates information signals regarding the number and capacity of memory elements mounted on the memory array card 2. A certain capacity recognition signal 102 is generated and sent to the address control circuit 4 of the control card 1.
アドレス制御回路4は、外部装置から供給されるアト1
/ス信号を」1記容1)認Af(t!信号]02に基づ
いて変換し、メモリ素子の種類に1.Hlじて、メモリ
・アレイ・カード2に合うメモリ・アドレスを生成して
、送出する。The address control circuit 4 has an address 1 supplied from an external device.
Converts the /S signal based on the 1) acknowledgment Af (t! signal) 02, and generates a memory address suitable for the memory array card 2 according to the type of memory element. , send.
次に、以下の3種類のメモリ構成の場合を例にとり、具
体的に説明する。Next, the following three types of memory configurations will be specifically explained.
′A11のタイプは、メモリ・アし・イ・カード2に搭
載されるメモリ素子の容Iケが1個で16KWの場合で
ある。以下、TYPEIという、:、i−2のタイプは
、16KWのメモリ素子をドツト・オアによって接続し
、64KWとした場合である。以下。Type 'A11 is a case where the capacity of one memory element mounted on the memory card 2 is 16KW. Hereinafter, the type i-2, referred to as TYPEI, is a case in which 16KW memory elements are connected by dot-OR to obtain 64KW. below.
’I’ Y I) E 2という、N−3のタイプは、
素子1個で64KWの場合である。以下、’rYl’E
3という。'I' Y I) E 2, the N-3 type, is
This is a case of 64KW with one element. Below, 'rYl'E
It's called 3.
本発明によれば、このようにタイプの異なるメモリ・ア
レイ・カード2を同じコントロール・カード1によって
制御可能である。According to the present invention, memory array cards 2 of different types can be controlled by the same control card 1 in this way.
一ト記TYPEIからT Y l) E 3のメモリ・
アレイ・カード2におけるアドレスは1例えば牙2図図
示の如く割当てられ、使用される。T Y )) E
1の場合には、16ビツトで与えられるアドレスのうち
、アドレス・ビット02〜15の14ビツトで16x(
wのアドレスが示され、アドレス・ピッ)00,01は
未使用とされて無視される。TYPF2の場合には、ア
ドレス・ビット02〜15の14ビツトによって、各メ
モリ素子内における16KWのアドレスを示し、アドレ
ス・ビット00゜01はデコードして、4個のメモリ素
子のうちの1つの選択信号に対応するようにされる。’
l’ Y PE3の場合には、アドレス・ビットOO〜
15の16ビツト全部で64KWのアドレスを示す。From TYPEI to TY l) E 3 memory
Addresses on array card 2 are assigned and used as shown in FIG. T Y )) E
In the case of 1, of the address given by 16 bits, 14 bits of address bits 02 to 15 are used as 16x(
The address of w is shown, and address bits 00, 01 are considered unused and ignored. For TYPF2, 14 bits of address bits 02-15 indicate the 16KW address within each memory element, and address bit 00°01 is decoded to select one of the four memory elements. made to respond to signals. '
l'Y For PE3, address bits OO~
A total of 15 16 bits indicates an address of 64KW.
NF3図は各タイプ別のメモリ・アレイ・カード2にお
けるメモリ素子の構成例を示している。図中、符号5は
16KWのメモリ素子、6は64KWのメモリ素子を表
わしている。DINは書込みデータ、DOUTは読出し
データ、ADDRESSはアドレス信号、CSO〜C3
3は選択信号を表わしている。特にT Y l) E
2の場合には、1)IN。Diagram NF3 shows an example of the configuration of memory elements in the memory array card 2 of each type. In the figure, numeral 5 represents a 16KW memory element, and 6 represents a 64KW memory element. DIN is write data, DOUT is read data, ADDRESS is address signal, CSO~C3
3 represents a selection signal. Especially T Y l) E
In case 2, 1) IN.
A D D RE S Sは、ドツト・オアにより、各
メモリ素子に共通に供給され、DOUTもドツト・オ゛
7により接続されている。アクセス時には9選択信号C
3O−C83のうちの1つだけが1P゛となるようにさ
れ、1つのメモリ素r・が選択される。ADDRES is commonly supplied to each memory element by a dot OR, and DOUT is also connected by a dot OR. 9 selection signal C when accessing
Only one of 3O-C83 is made to be 1P', and one memory element r. is selected.
′A’ 4 図ハ、コントロール・カード1におけるア
ドレス制御回路4の回路例を示している。'A' 4 Figure C shows an example of the address control circuit 4 in the control card 1.
アドレス制御回路には、N12図で説明したアドレス・
ビットOOの信号110とアドレス・ビット01の信号
111と、メモリ・アレイ・カードから供給される容量
認識信号A・112と容(i)認!1ifll (f+
号#3・122と、タイミング信号であるメモリ起動信
号124とが入力される。本実施例においては、3種の
メモリ・アレイ・カードを認識して区別するために、2
ビツトの容量認識信号A・[tが用いられ、A15図を
用いて後述する如<、′rY l) E ]については
、信号A−112がII Q 11.信号13・122
が“l゛ゝとなるようにされ、’l’YPE2について
は、信号A・112および信号I3・122の両方が1
P゛となるようにされ、 ’I’Y I’ E 3につ
いては、信号A・112および信号13・122の両方
が10″となるようにされる。The address control circuit includes the address and
Signal 110 of bit OO, signal 111 of address bit 01, and capacity recognition signal A 112 supplied from the memory array card. 1ifll (f+
No. #3 122 and a memory activation signal 124 which is a timing signal are input. In this embodiment, in order to recognize and distinguish three types of memory array cards, two
The bit capacity recognition signal A·[t is used, and the signal A-112 is II Q11. Signal 13/122
is made to be "l", and for 'l'YPE2, both signal A 112 and signal I3 122 are 1.
For 'I'Y I' E 3, both signal A.112 and signal 13.122 are made to be 10''.
’l” Y P E 1の場合、信号A・] 12 =
’0” 、信号11・122=’1″が、当該コン)
・ロール・カードが制?11i1するメモリ・プレイ・
カー ドから入力されるため、ゲート11およびゲート
13の出力 □114および出力116は、Tとなり、
ゲート □14の出力117は常に“1°1となる。一
方、ゲー1.15〜17の出力118〜120は、常に
101゛となり、ゲート29〜31の出力132〜13
4は、常時“0゛となる。従って、外部装置から′A−
i図図示信号100の1つとして入力されるメーでり4
・4動信号124は、常に出力端子131にだけ出力さ
れることになり1選択信号C8Oとしてメモリ・アレイ
・カード2に供給される。'l'' Y P E In case of 1, signal A・] 12 =
'0', signal 11/122='1'' is the corresponding controller)
・Is the roll card the rule? 11i1 memory play
Since the input is from the card, the outputs □114 and 116 of gates 11 and 13 become T,
Output 117 of gate □14 always becomes "1°1. On the other hand, outputs 118-120 of gates 1.15-17 always become 101°, and outputs 132-13 of gates 29-31
4 is always "0". Therefore, 'A-
Mail 4 input as one of the i-illustration signals 100
- The 4-motion signal 124 is always output only to the output terminal 131 and is supplied to the memory array card 2 as the 1 selection signal C8O.
TYI’ E 2(7)場合ニハ、 (IA −112
= ’l”。TYI' E 2(7) case Niha, (IA -112
= 'l'.
信号13A= ’1”が、メモリ・アレイ・カードから
入力されるIこめ、°アドレス・ビット00の信号11
0とアドレス・ビットO]の信号illとによって。Signal 13A = '1' is input from the memory array card, address bit 00 signal 11
0 and address bit O] by the signal ill.
デコード回路を形成するゲー)14〜17の出力117
〜120のうちの1本だけが1111となることになる
。ゲート18の出力121は11″であるため、出力1
19および出力】20の信号は、ゲート20.22,2
4.25を経てゲー ト30およびゲート31にぞれぞ
れ入力される。、従って。Output 117 of game) 14 to 17 forming the decoding circuit
Only one of ~120 will be 1111. Since the output 121 of the gate 18 is 11'', the output 1
19 and output] 20 are connected to gates 20, 22, 2
4.25 and are input to gates 30 and 31, respectively. , therefore.
メモリ、起1[ij3信号124は、デコード回路の出
力11.7,118,119.120に、1す、出力端
子・131〜134のいずれか1つにだけ出力され。The memory 1[ij3 signal 124 is outputted to outputs 11.7, 118, 119.120 of the decoding circuit, and only to one of the output terminals 131 to 134.
A=3図に示−t−TYPF、2t7)IGKWメモ!
j素子5の1つを選択する。A=3 shown in figure-t-TYPF, 2t7) IGKW memo!
One of the j elements 5 is selected.
i’ Y P I!: 3の場合には、信号A・1 ]
2 = ’O”。i' Y P I! : In case of 3, signal A・1]
2 = 'O'.
fN 号[3・122 = ’0” ト’j ッで!=
; ’) + T Y P Elの場合と同様に、出力
端子131にだけチップセレクトの選択信号C8Oが出
力される。一方、出力12′3がginとなるため、ア
ドレス・ビット()0の信号110とアドレス・ビット
01の信号111とは、マルチプレックス回路を形成す
るゲート20〜25を経て、ゲート30およびゲート3
1にそれぞれ入力され、出力端子133,134に出力
される。この出力は、第3図に示す64i<wメモリ素
子6に対するアドレスの上位2ビツトとして使用される
。fN issue [3・122 = '0'To'j!=
;') + T Y P As in the case of El, the chip select selection signal C8O is output only to the output terminal 131. On the other hand, since output 12'3 becomes gin, signal 110 of address bit ()0 and signal 111 of address bit 01 pass through gates 20 to 25 forming a multiplex circuit to gate 30 and gate 3.
1 and output to output terminals 133 and 134, respectively. This output is used as the upper two bits of the address for the 64i<w memory element 6 shown in FIG.
′A15図は上記各タイプ別の容ht認識信号発生回路
3の例を示している。メモリ・アレイ・カード2に搭載
されるメモリ素子の種類に応じて9図示の如<、GNl
)に接続するかまたζ」抵抗Rを介して電源Vccに接
続し、それぞれ’ 0 ”レベルまたは′1゛レベルの
容量4認識信号112.122を容易に生成することが
できる。Figure 'A15 shows an example of the ht recognition signal generation circuit 3 for each of the above types. Depending on the type of memory element mounted on the memory array card 2, the
) or via the ζ'' resistor R to the power supply Vcc, it is possible to easily generate the capacitor 4 recognition signals 112 and 122 at the ``0'' level or the ``1'' level, respectively.
以上、メモリ構成のタイプが3種角の場合について説明
したが9本発明はこれに限られるわけではなく、容量認
識信号のビット数を増やすことによって、同様に、もっ
と多くのタイプのサポートが可能であることは言うまで
もない。Although the case where the memory configuration type is three types has been described above, the present invention is not limited to this, and by increasing the number of bits of the capacity recognition signal, it is possible to support many more types. Needless to say, it is.
(5) 発明の詳細
な説明した如く9本発明によれば、コントロール・カー
ドの内部の回路を変更することなく。(5) As described in the detailed description of the invention, according to the present invention, the internal circuitry of the control card is not changed.
タイプの異なるメモリ・ア1/イ・カードに対するメモ
リ・アドレスを制御することが可能になり。It becomes possible to control memory addresses for different types of memory cards.
新しいメモリ素子の新規サポートや容量の増大したメモ
リ素子を利用したメモリ増設に容易に対処することが可
能となる。 ′It becomes possible to easily handle new support for new memory elements and memory expansion using memory elements with increased capacity. ′
4−1図は本発明の一実施例概略構成、′A・2図は本
発明の詳細な説明するためのアドレス割当ての例、A1
3図はメ・2図に対応したメモリ素子の構成例、第4図
はアドレス制御回路の例、315図は容計認識信号発生
回路の例を示す。
図中、1はコントロール・カード、2はメモリ・アレイ
・カード、3は容破認識信号発生回路。
4はアドレス制御回路、5および6はメモリ素子。
102.112.122は容量認識信号を表わす。
特許出願人富士通株式会社
代理人弁理士 森 ロ1 寛(外1名)辛1図
□
才2図
、、 才3図
(TYPE? )
(TYPE2)
賢罷珪=Figure 4-1 is a schematic configuration of one embodiment of the present invention, Figures ``A and 2 are examples of address assignment for detailed explanation of the present invention, A1
3 shows an example of the configuration of a memory element corresponding to FIG. 2, FIG. 4 shows an example of an address control circuit, and FIG. 315 shows an example of a volume recognition signal generation circuit. In the figure, 1 is a control card, 2 is a memory array card, and 3 is a damage recognition signal generation circuit. 4 is an address control circuit, and 5 and 6 are memory elements. 102.112.122 represents a capacity recognition signal. Patent applicant Fujitsu Ltd. Representative patent attorney Mori Ro1 Hiroshi (1 other person) Shin 1 figure □ Sai 2 figure,, Sai 3 figure (TYPE?) (TYPE 2) Kenki =
Claims (1)
イ・カードと、該メモリ・アレイ・カードを制御する複
数枚のコントロール・カードとから構成される主記憶装
置において、上記メモリ・アレイ・カードに、当該メモ
リ・アレイ・カードが搭載する」二記メモリ素子のタイ
プを上記コントロール・カードに通知せしめる容量°認
識信号の発生回路を設けるとともに、上記コントロール
・カードに。 外部の装置から供給されるアドレス信号および上−記メ
モリ・アレイ・カードから供給される□容縫認識信号に
基づいて、上記メモリ・アレイ・カードに搭載されてい
るメモリ素子に適合したメモリ・アドレスを生成するア
ドレス制御回路を設けたことを特徴とする主記憶装置。[Claims] A plurality of memory devices comprising a group of memory elements (1/1)
In a main storage device consisting of a memory card and a plurality of control cards that control the memory array card, A circuit for generating a capacitance recognition signal for notifying the control card of the type of memory element is provided, and the control card is provided with a circuit for generating a capacitance recognition signal. A memory address suitable for the memory element mounted on the memory array card is determined based on an address signal supplied from an external device and a sewing recognition signal supplied from the memory array card. 1. A main memory device comprising an address control circuit that generates an address.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57161847A JPS5952483A (en) | 1982-09-17 | 1982-09-17 | Main storage device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57161847A JPS5952483A (en) | 1982-09-17 | 1982-09-17 | Main storage device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5952483A true JPS5952483A (en) | 1984-03-27 |
Family
ID=15743067
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP57161847A Pending JPS5952483A (en) | 1982-09-17 | 1982-09-17 | Main storage device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5952483A (en) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60211555A (en) * | 1984-04-04 | 1985-10-23 | Ascii Corp | Memory interface circuit |
JPS62280945A (en) * | 1986-05-30 | 1987-12-05 | Fujitsu Ltd | Memory system |
EP0744748A2 (en) * | 1995-05-15 | 1996-11-27 | Silicon Graphics, Inc. | High memory capacity DIMM with data and state memory |
US5686730A (en) * | 1995-05-15 | 1997-11-11 | Silicon Graphics, Inc. | Dimm pair with data memory and state memory |
-
1982
- 1982-09-17 JP JP57161847A patent/JPS5952483A/en active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60211555A (en) * | 1984-04-04 | 1985-10-23 | Ascii Corp | Memory interface circuit |
JPS62280945A (en) * | 1986-05-30 | 1987-12-05 | Fujitsu Ltd | Memory system |
EP0744748A2 (en) * | 1995-05-15 | 1996-11-27 | Silicon Graphics, Inc. | High memory capacity DIMM with data and state memory |
US5686730A (en) * | 1995-05-15 | 1997-11-11 | Silicon Graphics, Inc. | Dimm pair with data memory and state memory |
US5790447A (en) * | 1995-05-15 | 1998-08-04 | Silicon Graphics, Inc. | High-memory capacity DIMM with data and state memory |
US6049476A (en) * | 1995-05-15 | 2000-04-11 | Silicon Graphics, Inc. | High memory capacity DIMM with data and state memory |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7020739B2 (en) | Memory controller, flash memory system having memory controller and method for controlling flash memory device | |
KR910000589B1 (en) | Memory system providing a continuous address space | |
US5590071A (en) | Method and apparatus for emulating a high capacity DRAM | |
US20190129625A1 (en) | Memory card and host device thereof | |
US7024514B2 (en) | Memory controller, flash memory system employing memory controller and method for controlling flash memory device | |
KR100661419B1 (en) | Non-volatile semiconductor memory device and semiconductor disk apparatus | |
US6842393B2 (en) | Method for selecting one or a bank of memory devices | |
KR100295046B1 (en) | Semiconductor memory device in which a synchronous memory device in merged with a logic device | |
WO2010043032A1 (en) | A composite memory having a bridging device for connecting discrete memory devices to a system | |
US5313603A (en) | Arrangement of controlling memory access requests to grouped memory banks | |
US6470417B1 (en) | Emulation of next generation DRAM technology | |
US5373467A (en) | Solid state memory device capable of providing data signals on 2N data lines or N data lines | |
JPS5952483A (en) | Main storage device | |
JP2001266579A (en) | Non-volatile semiconductor memory device and semiconductor disk device | |
JPH08315100A (en) | Ic memory card | |
KR100237565B1 (en) | Semiconductor memory device | |
JP2002196977A (en) | Memory controller, flash memory system with memory controller, and control method for flash memory | |
JP4230886B2 (en) | Multi-chip packaged memory system | |
JP2687679B2 (en) | Program development equipment | |
JP2654590B2 (en) | Semiconductor integrated circuit device | |
KR850000710B1 (en) | Memory bank system | |
JP2531822B2 (en) | Instruction read-ahead device | |
JPH09120680A (en) | Semiconductor memory device with increased integration degree | |
JPH0352160B2 (en) | ||
JPS6019257A (en) | Control circuit for memory multiplex mode |