[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPS5932028Y2 - Tape recorder muting circuit - Google Patents

Tape recorder muting circuit

Info

Publication number
JPS5932028Y2
JPS5932028Y2 JP12074178U JP12074178U JPS5932028Y2 JP S5932028 Y2 JPS5932028 Y2 JP S5932028Y2 JP 12074178 U JP12074178 U JP 12074178U JP 12074178 U JP12074178 U JP 12074178U JP S5932028 Y2 JPS5932028 Y2 JP S5932028Y2
Authority
JP
Japan
Prior art keywords
muting
charging
power switch
diode
discharging circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP12074178U
Other languages
Japanese (ja)
Other versions
JPS5536495U (en
Inventor
明 野沢
Original Assignee
三洋電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三洋電機株式会社 filed Critical 三洋電機株式会社
Priority to JP12074178U priority Critical patent/JPS5932028Y2/en
Publication of JPS5536495U publication Critical patent/JPS5536495U/ja
Application granted granted Critical
Publication of JPS5932028Y2 publication Critical patent/JPS5932028Y2/en
Expired legal-status Critical Current

Links

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Description

【考案の詳細な説明】 本考案はテープレコーダーにおいて電源投入時の雑音の
発生を抑(ろミューティング回路に関するものである。
[Detailed Description of the Invention] The present invention relates to a muting circuit for suppressing the generation of noise when power is turned on in a tape recorder.

特に本考案は再生用操作釦を予め操作しておきタイマー
により電源スィッチが閉成すると再生状態となるように
構成されたテープレコーダーに適用して好適なものであ
る。
In particular, the present invention is suitable for application to a tape recorder configured to enter the playback state when the playback operation button is operated in advance and the power switch is closed by a timer.

以下図面に示す本考案ミューティング回路の実施例につ
いて説明する。
Embodiments of the muting circuit of the present invention shown in the drawings will be described below.

1は再生ヘッドで、該再生ヘッド1からの再生信号は信
号伝送路の増幅器2,3を通じて出力端子4vC導かれ
る。
Reference numeral 1 denotes a reproducing head, and a reproduced signal from the reproducing head 1 is guided to an output terminal 4vC through amplifiers 2 and 3 of a signal transmission path.

斯る増幅器2.3及びテープを駆動するためのモーター
5へは電源スィッチ6を通じて直流電源子Bが供給され
ろ。
A DC power source B is supplied through a power switch 6 to the amplifier 2.3 and the motor 5 for driving the tape.

1は前記増幅器2,3の信号伝送路と接地間にコレクタ
・エミッタが接続されたミューティング用トランジスタ
テ、該トランジスタγのベースには抵抗8 、1びコン
デンサ10から戒ろ充放電回路11が接続されている。
1 is a muting transistor whose collector and emitter are connected between the signal transmission paths of the amplifiers 2 and 3 and the ground; a resistor 8 is connected to the base of the transistor γ; It is connected.

前記充放電回路11は抵抗12及びダイオード13を通
じて直流電源+Bが供給されろ。
The charge/discharge circuit 11 is supplied with DC power +B through a resistor 12 and a diode 13.

14は前記ダイオード13のアノードと抵抗12の接続
点と接地間に接続されろと共に再生用操作釦(図示せず
)が操作された時に閉成するミューティングである。
A muting element 14 is connected between the anode of the diode 13, the connection point of the resistor 12, and the ground, and is closed when a reproduction operation button (not shown) is operated.

15は前記ダイオード130カソードと充放電回路11
の接続点と電源スイツチ6間に接続された電解コンデン
サである。
15 is the cathode of the diode 130 and the charging/discharging circuit 11
This is an electrolytic capacitor connected between the connection point of the power switch 6 and the power switch 6.

本考案回路は上述のように構成されたもので、以下その
動作を説明する。
The circuit of the present invention is constructed as described above, and its operation will be explained below.

テープレコーダーが停止状態にある時ミューティングス
イッチ14は開放されている。
When the tape recorder is in a stopped state, the muting switch 14 is open.

この状態で電源スィッチ6を閉成するとその瞬間電解コ
ンデンサ15に充it流が流れろと共に抵抗12及びり
゛イオード13を通じて充放電回路11のコンデンサ1
0が充電され、ミューティング用トランジスタγはオン
状態となる。
When the power switch 6 is closed in this state, a charging current flows to the electrolytic capacitor 15 at that moment, and the capacitor 1 of the charging/discharging circuit 11 flows through the resistor 12 and the diode 13.
0 is charged, and the muting transistor γ is turned on.

従ってこの停止時には信号伝送路は接地された状態にあ
る。
Therefore, at this stop, the signal transmission path is in a grounded state.

そして再生用操作釦を操作してテープレコーダーを再生
状態に切換りろと、ミューティングスイッチ14は閉成
されてダイオード13はアノード側が接地されることと
なるので、コンデンサ10に充電された電荷は抵抗9を
通じて除々に放電されトランジスタ7のベース電位が低
下し、ミューティング効果はしだいに無くなる。
Then, when the user operates the playback operation button to switch the tape recorder to the playback state, the muting switch 14 is closed and the anode side of the diode 13 is grounded, so the electric charge stored in the capacitor 10 is It is gradually discharged through the resistor 9, the base potential of the transistor 7 decreases, and the muting effect gradually disappears.

次に電源スィッチ6を閉成する前に再生用操作釦を操作
して□ニーティングスイッチ14を閉成した状態、即ち
タイマースタンバイ状態で、電源スィッチ6がタイマー
動作によって閉成されると、その瞬間に電解コンデンサ
15に充it流が流れり゛イオード130カソード側は
+Bt位近くなり、充放電回路11のコンデンサIOK
充電が行なわれ、ミューティング用トランジスタγのベ
ース電位が上昇し、該トランジスタTはオン状態となる
Next, before closing the power switch 6, operate the playback operation button to close the □neating switch 14, that is, in the timer standby state, and when the power switch 6 is closed by the timer operation, the Instantly, a charging current flows into the electrolytic capacitor 15, and the cathode side of the diode 130 becomes close to +Bt, and the capacitor IOK of the charging/discharging circuit 11
Charging is performed, the base potential of the muting transistor γ rises, and the transistor T is turned on.

従って電源スィッチ6が閉成されろと同時に信号伝送路
を接地することが出来るので、電源投入時におけろ雑音
を抑えることが出来る。
Therefore, since the signal transmission path can be grounded at the same time as the power switch 6 is closed, noise can be suppressed even when the power is turned on.

そして電解コンデンサ150次電が完了すると、それま
でコンデンサ10に充電された電荷は抵抗8.9を通じ
て放電され、トランジスタIのペース電位はしだいに低
下しミューティング効果が無くなり、再生信号は出力端
子4に導かれる。
When the electrolytic capacitor 150 is completed, the electric charge that has been charged in the capacitor 10 until then is discharged through the resistor 8.9, the pace potential of the transistor I gradually decreases, the muting effect disappears, and the reproduction signal is transferred to the output terminal 4. guided by.

本考案ミューティング回路は上述したように、電源スィ
ッチを閉成した時電解コンデンサの充を電流を利用して
ミューティング用トランジスタをオン状態とし瞬時信号
伝送路にミューティングをかけるように構成したもので
あるから、先ず再生用操作釦を予め操作しておき、次い
でタイマーにより電源スィッチが閉成すると再生状態と
なる形式のチープレコーグ−の電源投入時の雑音を抑え
ろことが出来実用的である。
As described above, the muting circuit of the present invention is configured so that when the power switch is closed, current is used to charge the electrolytic capacitor, turn on the muting transistor, and apply muting to the instantaneous signal transmission path. Therefore, it is practical to be able to suppress the noise when the power is turned on for a cheap recorder in which the playback operation button is operated in advance and then the power switch is closed by a timer to enter the playback state.

【図面の簡単な説明】[Brief explanation of the drawing]

図は本考案のミューティング回路図である。 2.3・・・増幅器、6・・・電源スイッチ、1・・・
ミューティング用トランジスタ、11・・・充放電回路
、12・−・抵抗、13・・・ダイオード、14・・・
ミューティングスイッチ、15・・・電解コンデンサ。
The figure is a muting circuit diagram of the present invention. 2.3...Amplifier, 6...Power switch, 1...
Muting transistor, 11... Charge/discharge circuit, 12... Resistor, 13... Diode, 14...
Muting switch, 15...electrolytic capacitor.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 信号伝送路と接地間にコレクタ・エミッタが接続された
ミューティング用トランジスタと、該ミューティング用
トランジスタのベースに接続された充放電回路と、該充
放電回路に抵抗及びダイオードを通じて直流電源を供給
する主電源スイッチと、前記夕゛イオードのアノードと
抵抗の接続点と接地間に接続されろと共に再生用操作釦
が操作された時に閉成するミューティングスイッチと、
前記ダイオードのカソードと充放電回路の接続点と電源
スイツチ間に接続された電解コンデンサとより成り、而
して前記電源スィッチを閉成した時前記電解コンデンサ
に流れろ充電電流により充放電回路を通じて前記ミュー
ティング用トランジスタを瞬時オン状態にすることを特
徴としたテープレコーダのミューティング回路。
A muting transistor whose collector and emitter are connected between a signal transmission path and ground, a charging/discharging circuit connected to the base of the muting transistor, and a DC power supply being supplied to the charging/discharging circuit through a resistor and a diode. a main power switch, a muting switch connected between the connection point between the anode of the diode and the resistor and ground, and closed when the playback operation button is operated;
It consists of an electrolytic capacitor connected between the cathode of the diode, the connection point of the charging/discharging circuit, and the power switch, and when the power switch is closed, the charging current flows through the electrolytic capacitor and charges the mucus through the charging/discharging circuit. A tape recorder muting circuit that instantly turns on a muting transistor.
JP12074178U 1978-08-31 1978-08-31 Tape recorder muting circuit Expired JPS5932028Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12074178U JPS5932028Y2 (en) 1978-08-31 1978-08-31 Tape recorder muting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12074178U JPS5932028Y2 (en) 1978-08-31 1978-08-31 Tape recorder muting circuit

Publications (2)

Publication Number Publication Date
JPS5536495U JPS5536495U (en) 1980-03-08
JPS5932028Y2 true JPS5932028Y2 (en) 1984-09-08

Family

ID=29077237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12074178U Expired JPS5932028Y2 (en) 1978-08-31 1978-08-31 Tape recorder muting circuit

Country Status (1)

Country Link
JP (1) JPS5932028Y2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5945717U (en) * 1982-09-16 1984-03-27 パイオニア株式会社 noise reduction device

Also Published As

Publication number Publication date
JPS5536495U (en) 1980-03-08

Similar Documents

Publication Publication Date Title
JPS6017066Y2 (en) tape recorder
JPS5932028Y2 (en) Tape recorder muting circuit
JPS5939293Y2 (en) 8 track tape travel control circuit
JPH021731Y2 (en)
JPS6017046Y2 (en) Tape recorder muting circuit
JPS6334339Y2 (en)
JPH0222819Y2 (en)
JP2809391B2 (en) Constant current / constant voltage charger
JPS5819697Y2 (en) power circuit
JPS5834573Y2 (en) Muting circuit
JPS5850490Y2 (en) tape recorder
JPS634293Y2 (en)
JPS5819716Y2 (en) automatic stop circuit
JPS604306Y2 (en) Tape recorder muting circuit
JPS5921597Y2 (en) Microphone talk switch device
JPS584326Y2 (en) transient killer circuit
JPH0134409B2 (en)
JPS6023817Y2 (en) Automatic recording level adjustment device
JPS606892Y2 (en) Tape recorder muting circuit
JPS609967Y2 (en) Tape recorder muting circuit
JPS5912772Y2 (en) Tape recorder control circuit
JPS5853686Y2 (en) Tape recorder muting circuit
JPS624893Y2 (en)
JPS5931046Y2 (en) Muting circuit
JPS6354245U (en)