JPS5856523A - Phase shifter - Google Patents
Phase shifterInfo
- Publication number
- JPS5856523A JPS5856523A JP15398081A JP15398081A JPS5856523A JP S5856523 A JPS5856523 A JP S5856523A JP 15398081 A JP15398081 A JP 15398081A JP 15398081 A JP15398081 A JP 15398081A JP S5856523 A JPS5856523 A JP S5856523A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- transistor
- point
- phase shifter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H11/00—Networks using active elements
- H03H11/02—Multiple-port networks
- H03H11/16—Networks for phase shifting
- H03H11/20—Two-port phase shifters providing an adjustable phase shift
Landscapes
- Networks Using Active Elements (AREA)
Abstract
Description
【発明の詳細な説明】
この発明は、制御電圧によって信号波形を移相すること
ができる移相ghK関するものである。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a phase shifting ghK capable of phase shifting a signal waveform by a control voltage.
従来の移相器は通常CRの時定数回路を利用し、その充
放電電流を制御することによって移相量t11!Iして
いた。Conventional phase shifters usually utilize a CR time constant circuit and control the charging/discharging current to adjust the phase shift amount t11! I was doing it.
例えば、第1図はエミッタ結合盤の移相器を示すもので
、この回路はトランジスタQ、、Q、のエミッタなタイ
ミングコンデンサCで結合し、その放電電流をトランジ
スタQ1−Q倉で制御するものである。以下、この回路
の動作を簡単に説明する。For example, Figure 1 shows a phase shifter in an emitter-coupled circuit, in which the emitters of transistors Q, Q, are coupled by a timing capacitor C, and the discharge current is controlled by transistors Q1-Q. It is. The operation of this circuit will be briefly explained below.
第2図に示すように入力電圧としてV、なる波形の信号
をトランジスタQl−Q!のベース関に供給すると、重
。の時点でトランジスタQ1がオン。As shown in FIG. 2, the input voltage is V, and a signal with a waveform of transistor Ql-Q! When feeding the base of Seki, it is heavy. At the point in time, transistor Q1 is turned on.
トランジスタQ、がオフとなる。このときトランジスタ
Q4=Qsはオン、トランジスタQs−Qyはオフとな
って(・るとする。(Qs = Qs −Qaは常時オ
ン)タイミングコンデンサCの端子電圧であるC点の電
位V、は、
V、=2Vo 3VB(Qa、Qa−Qs)”(1)
となる。(但し、■、1はトランジスタ。4eQ@慶Q
9のペース・1172間電圧)
一方、B点の電圧V、はトランジスタQ+1’介してd
V= I の傾斜で降下しているが、トランdi
C
ジス、りQ、のベース電圧y 、lは、V1′= v。Transistor Q is turned off. At this time, transistor Q4 = Qs is on, transistor Qs - Qy is off (. (Qs = Qs - Qa is always on), and the potential V at point C, which is the terminal voltage of timing capacitor C, is V, = 2Vo 3VB (Qa, Qa-Qs)” (1)
becomes. (However, ■, 1 is a transistor. 4eQ @ KeiQ
On the other hand, the voltage V at point B is d via the transistor Q+1'
It is descending with an inclination of V = I, but the tran di
The base voltage y, l of C and Q is V1'=v.
2 V*m (Qs −Qa )となっているので、
B点の電圧V、が
v、=v、’−v□(Qs)
= V、 −a V、。2 V*m (Qs - Qa), so
The voltage V at point B is v, = v,'-v□(Qs) = V, -a V,.
となる時点1.でトランジスタQ、がオン和なり回路が
反転する。すなわち、このときはトランジスタQi−Q
yがオンになり、トランジスタQ4#Q11がオフとな
る。この時点でB点の電圧は、第(11式と同じ
Vm=2Vo 3Vmm(Qsp Qiy Qs)K
上昇し、0点の電圧vcもこの電圧に上列する。The point in time when 1. Then, the transistor Q becomes on-sum and the circuit is inverted. That is, at this time, transistor Qi-Q
y is turned on and transistors Q4#Q11 are turned off. At this point, the voltage at point B is as follows (same as equation 11: Vm=2Vo 3Vmm(Qsp Qiy Qs)K
The voltage VC at the 0 point rises, and the voltage VC at the 0 point also ranks above this voltage.
時点t、で入力電圧の波形vAが反転すると、トランジ
スタQ、がオフ、トランジスタQtがオンになり、その
ため0点の電圧veがトランジスタQ!l介してdV=
I の傾斜で下降する。When the waveform vA of the input voltage is inverted at time t, transistor Q is turned off and transistor Qt is turned on, so that the voltage ve at point 0 changes to transistor Q! dV=
Descend at a slope of I.
dt C
前述したと同様に、)ランジスタQ4のベース電圧y、
/は
VC’= VO−2VB(Q?p Qsンとなって(
゛るので、0点の電圧VCがVc = Vc’ Lm
(Q4 )= VO−3V□
となる時点t、で、再びこの回路は反転し、以稜同様な
動作を続番する0
1−たがって、この回路は入力電圧の波形V、をτだけ
移相した出力の波形V、 Y得ることができるものであ
る。移相■τは τ= 2CV となるの工
で電流源IY副制御ると移相1τを変化させることがで
きる。dt C As before,) base voltage y of transistor Q4,
/ becomes VC'= VO-2VB (Q?p Qsn (
Therefore, the voltage VC at the 0 point is Vc = Vc' Lm
At time t, when (Q4) = VO-3V□, this circuit is inverted again and the same operation continues. Therefore, this circuit shifts the input voltage waveform V by τ. It is possible to obtain matched output waveforms V and Y. The phase shift ■τ is τ=2CV, and the phase shift 1τ can be changed by sub-controlling the current source IY.
しかしながら、この回路は、タイミングコンデンサCが
必要なためIC化に適したものとは(・えなし・。However, this circuit is not suitable for IC implementation because it requires a timing capacitor C.
この発明は、が〜る点にかんがみてなされたもので、移
相回路の全てをトランジスタ、及び若干の抵抗によって
形成L、IC化に好適な移相器!提供するものである。This invention was made in view of the above points.The entire phase shift circuit is formed from transistors and some resistors.A phase shifter suitable for IC implementation! This is what we provide.
以下、この発明の移相器について説明する。The phase shifter of the present invention will be explained below.
第3図はこの発明の冥施例を示すもので、トランジスタ
T、、T、はエミッタ結合された差動増幀器!形成し、
トランジスタT、のコレクタ0点からトランジスタT、
のイー12点にトランジスタT、l ダイオードDIj
02を介して正帰還路を設けること妬よって、シュミッ
ト回路1を構成している。FIG. 3 shows a practical example of this invention, where the transistors T, , T, are emitter-coupled differential amplifiers! form,
From the collector 0 point of transistor T,
Transistors T, l and diode DIj are placed at the 12 points of E.
The Schmitt circuit 1 is constructed by providing a positive feedback path via the 02.
トランジスタ14〜1゛)は制御端子■。によって制御
される電流分配IDI ii!2Y構成し、トランジス
タTs、Toは差動増幅器を形成して出力波形を成形す
る出力回路31構成して℃・る。なお、4,5゜6は定
電流源、Tは定電圧源を示す。Transistors 14-1゛) are control terminals■. Current distribution controlled by IDI ii! The output circuit 31 is configured such that the transistors Ts and To form a differential amplifier and shape the output waveform. Note that 4,5°6 indicates a constant current source, and T indicates a constant voltage source.
つづ(・て、この回路の動作たついて説明する。Next, I will explain the operation of this circuit.
定電流源4の電流値’&2Iとし、制御端子vcの電圧
を変化すると、トランジスタT、、T、’YffれるA
点の電流、及びトランジスタT6 、 Tl ’k I
XれるB、a、0点の電流は、
2xI : (1−x)I:(1−x)Iの割合で変化
する。(但し、0fx−<1)今、電源電圧k Mac
とし、入力端子v1 の電圧も。が充分に低し・場合、
すなわちトランジスタT。When the current value of the constant current source 4 is '&2I and the voltage of the control terminal vc is changed, the transistors T, , T, 'Yff are A
the current at the point, and the transistor T6, Tl'k I
The current at point B, a, and 0 that flows through X changes at a ratio of 2xI: (1-x)I: (1-x)I. (However, 0fx-<1) Now, the power supply voltage k Mac
And also the voltage of input terminal v1. If is low enough,
That is, the transistor T.
がオフ+71がオンとなっているときのこの回路の各部
の電圧を横側してみる。Let's take a look at the voltages at various parts of this circuit when +71 is off and on.
トランジスタT、のコレクタ電圧VDはトランジスタT
1がオフとなっているのでB点の電流(1−x ) I
Rで電圧降下を生じ、
V*=Vcc (1x) I”R(T+=オフ)とな
る。The collector voltage VD of the transistor T is
1 is off, the current at point B (1-x) I
A voltage drop occurs at R, and V*=Vcc (1x) I”R (T+=off).
トランジスタT、のコレクタ電圧V、はトランジスタT
、がオンとなっているのでA点、0点の電流2xI、(
1−x)Iで電圧降下が生じ、VW = vcc
(I X H−几−2xIR(Tg=オン)となる。The collector voltage V of transistor T is
, is on, so the current at point A and point 0 is 2xI, (
1-x) A voltage drop occurs at I, and VW = vcc
(IXH-几-2xIR(Tg=ON).
トランジスタT、のベースW4圧である■2は、vnか
らトランジスタT、のVll# ダイオードD、、D
。■2, which is the base W4 voltage of transistor T, is from vn to Vll# of transistor T, diode D,, D
.
の順方向電圧VDを減じたものになり、V’F ” V
ec(I X )IRav、、 (Tl ”オン)
となる。(但し、VD二v1、とする)つぎに、入力端
子Vl の電圧e1mが上列し、トランジスタT、のベ
ース電圧が、トランジスタTtのベース電圧vFより高
くなると、この回路は正帰還回路となっているので、−
瞬のうちにトランジスタT、がオン、トランジスタT、
がオフに反転する。The forward voltage VD is reduced, and V'F ” V
ec(IX)IRav,, (Tl ”on)
becomes. (However, it is assumed that VD2v1) Next, when the voltage e1m of the input terminal Vl rises and the base voltage of the transistor T becomes higher than the base voltage vF of the transistor Tt, this circuit becomes a positive feedback circuit. Since -
In an instant, transistor T, turns on, transistor T,
is flipped off.
このときの各部の電圧を前述したときと同VK検討して
ろると、
vD”vee (1xH・R2xlR(T1=オン
)VB = Vee (l x ) I R(T
l =オフ)V、=Vc、−(1−x)IR−2xIR
−3V、。Considering the voltage of each part at this time as VK as described above, vD"vee (1xH・R2xlR (T1=on) VB = Vee (l x ) I R(T
l=off)V,=Vc,-(1-x)IR-2xIR
-3V,.
(T、=オフ) に変化することが分かる。(T, = off) It can be seen that there is a change in
上述した説明から、このシュミット回路2が動作するス
レッショルドレベルの上限、及び下限の電圧は、
Vll= vcc(1x ) I R3Vsl= Vv
(Tt =オン)VL=Vcc (1+x)IR
−3VB=Vt’Tt”オフ〉ということができる。From the above explanation, the upper and lower threshold voltages at which this Schmitt circuit 2 operates are as follows: Vll= vcc (1x) I R3Vsl= Vv
(Tt = ON) VL = Vcc (1+x)IR
-3VB=Vt'Tt''off>.
いま、入力端子vI の電圧e1mの直流平均値な”V
cc 3V’B IR
なるように設定しておけば、vDcはxK依存しなし・
一定の値になる。Now, the DC average value of the voltage e1m at the input terminal vI is “V”.
If you set it so that cc 3V'B IR, vDc will not depend on xK.
It becomes a constant value.
そこで、このV工を用いてスレッショルドレベルの上限
、及び下限な表わすと、
y、 = VDc+ x I R
Vt、 = Vec x I R
となる。Therefore, when the upper and lower limits of the threshold level are expressed using this V-factor, they become: y, = VDc+ x I R Vt, = Vec x I R.
上式は、1s4図(a) K示すように電流分配回路2
の制御端子vcへ加える電圧によって、A点、8点、C
点の電流分配率Xを変え、スレッショルドレベルVll
、 VLが直流平均値vl、eVC対し上下に対称的
に変化できることな示している。The above formula is the current distribution circuit 2 as shown in Figure (a) K.
Point A, point 8, point C depending on the voltage applied to the control terminal VC of
By changing the current distribution ratio X at the point, the threshold level Vll
, it is shown that VL can change symmetrically above and below with respect to the DC average value vl, eVC.
そこで、第4図tblに示すように入力端子Viに、電
圧elaとして2 IR(Vp−、) +7) 正弦波
又ハE角波を入力すると、シュミット回j81のD−E
間からはスレッショルドレベルがv□mVL、WC1&
定1−であるときはP、なる波形が出力され、VMt
e vL!に設定しであるときはP、なる波形が出力と
して得られる。この出力波形P1及びP、は入力した電
圧elnに対しθ1及びθ、で示す位相おくれな持った
ものになる。Therefore, as shown in FIG.
The threshold level is v□mVL, WC1&
When the constant is 1-, a waveform of P is output, and VMt
e vL! When set to , a waveform of P is obtained as an output. The output waveforms P1 and P have a phase lag indicated by θ1 and θ with respect to the input voltage eln.
したがって、第4図tblの波形図から制御端子■6の
制御電圧を変え、スレッショルドレベルV璽−VLをコ
ントロールすれば、約09〜90°範囲で移相量l変化
させることができることが分かる。Therefore, it can be seen from the waveform diagram of FIG. 4 tbl that by changing the control voltage of the control terminal 6 and controlling the threshold level V-VL, it is possible to change the phase shift amount l in the range of about 09 to 90 degrees.
特に、入力電圧が三角波の場合は、移相量と制御端子V
cの電圧は完全に比例関係圧することができる。In particular, when the input voltage is a triangular wave, the amount of phase shift and the control terminal V
The voltage at c can be completely proportional to the voltage.
出力電圧の振幅はVe V*=±2xIRになり電流
分配率Xに関係するが、波形整形用の出力回路3によっ
て、出力端子下。Kは移相量θに関係なく一定の振幅値
をもつ矩形波出力!得ることができる。The amplitude of the output voltage is VeV*=±2xIR, which is related to the current distribution ratio X, and is controlled by the output circuit 3 for waveform shaping. K is a rectangular wave output with a constant amplitude value regardless of the phase shift amount θ! Obtainable.
入力端子Viの電圧eIIIのバイアス電圧となる前記
した直流平均値vDcは3個の゛トランジスタのペース
・エミッタ間電圧3 V、、 v含んでいるので、バイ
アス電源として3個のPN接合な利用すると、移相器と
入力する電圧elaとの間の温度補償を行うことができ
る。The above-mentioned DC average value vDc, which is the bias voltage of the voltage eIII of the input terminal Vi, includes the pace-emitter voltage of 3 V, . , temperature compensation can be performed between the phase shifter and the input voltage ela.
以上詳述したように、この発明の移相器はタイlフグコ
ンデンサ類を使用して(・ないので、IC化する点で好
適な回路になる。又、例えばセラミックフィルタ、位相
検出器などと共に1チツプでPLL発振IC回路を構成
することができるという利点l有する。As described in detail above, the phase shifter of the present invention does not use tie-back capacitors, so it becomes a suitable circuit in terms of integration into an IC. It has the advantage that a PLL oscillation IC circuit can be constructed with one chip.
第1図は従来の移相器を示す回路図、第2図は第1図の
動作波形図、83図はこの発明の移相器l示す回路図、
第4図ta+、 (blはW、3図の動作説明図である
。
図中、1はシュミット回路、2は電流分配回路、3は出
力回路を示す。
第1図
第2図
−7−
第3図FIG. 1 is a circuit diagram showing a conventional phase shifter, FIG. 2 is an operating waveform diagram of FIG. 1, and FIG. 83 is a circuit diagram showing a phase shifter of the present invention.
Fig. 4 ta+, (bl is W, is an explanatory diagram of the operation of Fig. 3. In the figure, 1 is a Schmitt circuit, 2 is a current distribution circuit, and 3 is an output circuit. Fig. 1 Fig. 2-7- Figure 3
Claims (1)
ト回路と、前記シュミット回路の上限。 及び下限スレッショルドレベルな相反的に変化させるこ
とができる制御回路、を設けたことv41H&とする移
相器。Claims: A Schmitt circuit having upper and lower threshold levels and an upper limit of the Schmitt circuit. and a control circuit capable of reciprocally changing the lower limit threshold level.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15398081A JPS5856523A (en) | 1981-09-30 | 1981-09-30 | Phase shifter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15398081A JPS5856523A (en) | 1981-09-30 | 1981-09-30 | Phase shifter |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5856523A true JPS5856523A (en) | 1983-04-04 |
Family
ID=15574275
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15398081A Pending JPS5856523A (en) | 1981-09-30 | 1981-09-30 | Phase shifter |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5856523A (en) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4806888A (en) * | 1986-04-14 | 1989-02-21 | Harris Corp. | Monolithic vector modulator/complex weight using all-pass network |
US5317276A (en) * | 1992-08-11 | 1994-05-31 | Mitsubishi Denki Kabushiki Kaisha | Phase shifter |
-
1981
- 1981-09-30 JP JP15398081A patent/JPS5856523A/en active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4806888A (en) * | 1986-04-14 | 1989-02-21 | Harris Corp. | Monolithic vector modulator/complex weight using all-pass network |
US5317276A (en) * | 1992-08-11 | 1994-05-31 | Mitsubishi Denki Kabushiki Kaisha | Phase shifter |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6963235B2 (en) | Delay locked loop circuit with duty cycle correction function | |
US4876519A (en) | High frequency ECL voltage controlled ring oscillator | |
JPH0529886A (en) | Output circuit | |
JPH0289422A (en) | Voltage controlled oscillating circuit | |
JPS639409B2 (en) | ||
US3742384A (en) | Variable frequency oscillator | |
JPS63302620A (en) | Output circuit | |
JPS5856523A (en) | Phase shifter | |
JPH03143113A (en) | Circuit device for ringer oscillator | |
US4013903A (en) | High speed switching circuit which reduces effect of minor carrier storage and prevents undesired oscillation | |
JPH0258806B2 (en) | ||
JPH0621776A (en) | Voltage control type oscillation circuit | |
US4182963A (en) | Pulse shaping circuit | |
JP2603627B2 (en) | High frequency magnetic therapy device using ring oscillator with variable oscillation frequency | |
JPS6019842B2 (en) | Amplitude limited oscillation circuit | |
JPH07249965A (en) | Clock oscillation circuit and gate circuit to be used for the oscillation circuit | |
JPH0338772B2 (en) | ||
US4926133A (en) | FM demodulator having a frequency independent delay circuit | |
JPH01149520A (en) | Semiconductor integrated circuit device | |
JPS59117817A (en) | Oscillating circuit | |
JPS61224514A (en) | Astable multivibrator | |
JPS6125241B2 (en) | ||
JPH0438591Y2 (en) | ||
JPH09121143A (en) | Temperature compensated variable frequency oscillator | |
JPH03186014A (en) | Threshold voltage generator for emitter coupled logic circuit |