JPS58101586A - Convergence correction circuit - Google Patents
Convergence correction circuitInfo
- Publication number
- JPS58101586A JPS58101586A JP20139581A JP20139581A JPS58101586A JP S58101586 A JPS58101586 A JP S58101586A JP 20139581 A JP20139581 A JP 20139581A JP 20139581 A JP20139581 A JP 20139581A JP S58101586 A JPS58101586 A JP S58101586A
- Authority
- JP
- Japan
- Prior art keywords
- correction
- data
- memory
- circuit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/12—Picture reproducers
- H04N9/16—Picture reproducers using cathode ray tubes
- H04N9/28—Arrangements for convergence or focusing
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
Abstract
Description
【発明の詳細な説明】
本発明はカラーテレビ受像機の;ンバーゼンス補正回路
に関し、特にデジタルメ49を用い【画面全体にわたっ
て高精度のコンバーゼンス補正を行うと共に、調整が容
易で、さらに構成の簡単な回路を提供するものである。DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a convergence correction circuit for a color television receiver, and particularly to a convergence correction circuit that uses a digital method 49 to perform highly accurate convergence correction over the entire screen, is easy to adjust, and has a simple configuration. It provides a circuit.
例えば高品位テレビと呼ばれる大形テレビ受像機の場合
、;ンパーゼンヌ精度は画面の大きさに対して0.1%
以内に合せる必要がある。For example, in the case of a large TV receiver called a high-definition TV, the impurity accuracy is 0.1% relative to the screen size.
It is necessary to match within
ところが上述のような大形の受像機の場合、例えば偏向
;イルの巻付けを均一に行うことは困難で、磁界分布は
iii面の左右上下で対称にならず、ばらついてしまり
。However, in the case of a large-sized receiver such as the one described above, it is difficult, for example, to wind the deflection coil uniformly, and the magnetic field distribution is not symmetrical on the left, right, top, and bottom of the iii plane, but varies.
このため従来の水平周期、−直周期のパラボラ及び鋸歯
状波形を用いたコンバーゼンス補正を行っても、 11
1w全体の;ンパーゼンスを合せることはできない。Therefore, even if convergence correction using conventional horizontal period, -direct period parabola, and sawtooth waveforms is performed, 11
It is not possible to match the weight of the entire 1w.
そこで画面を複数に分割し、それぞれの分割における;
ンパーゼンス補正量をメモリに記憶し、電子ビームの走
査に応じてメモリを読み出してコンバーゼンス補正手段
に供給し、画面全体のコンパーゼンス補正を行うことが
提案された。Therefore, the screen is divided into multiple parts, and in each division:
It has been proposed that the amount of convergence correction is stored in a memory, read out from the memory in response to electron beam scanning, and supplied to a convergence correction means to perform convergence correction for the entire screen.
しかしながらこの場合に、コンバーゼンスの精度を高め
るためには分割の数が多い方がよい、ところが分割の数
を多くすると、それぞれの分割の:1yパーゼンヌを調
整し【記憶を行うための調整の数が増加し、例えば製造
ライ/における調整工程が多く必要になって好ましくな
い。However, in this case, in order to increase the accuracy of convergence, it is better to have a large number of divisions. However, when the number of divisions is increased, the :1y parsenne of each division is adjusted [the number of adjustments for memorization is reduced]. For example, many adjustment steps in the production line are required, which is undesirable.
これに対し【分割より少ない所定の代宍調整点を設定し
て、この点のフンパーにンスを調整し、この調整データ
から他の分割の調整量を演算により求めてメモりの記憶
を行5ことが提案されているが、従来のこの種の装置で
は演算のための回路が複雑であったり、演算による予調
であるために必ずしも精確な補正が行われるわけではな
かった。On the other hand, [set a predetermined substitute adjustment point smaller than the division, adjust the damper at this point, calculate the adjustment amount for other divisions from this adjustment data, and store the memory in row 5. However, in conventional devices of this kind, the circuit for calculation is complicated, and the pre-adjustment is performed by calculation, so that accurate correction is not necessarily performed.
本発明はとのよ5な点にかんがみ、簡単な構成で、容易
に精確なコンパ−ダンス補正量の記憶が行えると共に、
さらに分割間の垂直補間を容易に行えるようにしたもの
である。以下に図面を参照しながら本発明の一実施例に
ついて説明しよう。In view of the above five points, the present invention has a simple configuration, allows for easy and accurate storage of comperance correction amounts, and
Furthermore, vertical interpolation between divisions can be easily performed. An embodiment of the present invention will be described below with reference to the drawings.
第11Oにおいて、アンテナ(1)からの信号がチェー
す(2)、映像中間周波回路(3)を通じて映健検波關
路(4)K供給され、検波された映**号がスイッチ(
5)に供給される。このスイッチ(5)からの信号が映
像出力回路(6)を通じて受像管(7)に供給される。At the 11th O, the signal from the antenna (1) is chased (2), is supplied to the video detection signal link (4)K through the video intermediate frequency circuit (3), and the detected video signal is sent to the switch (
5). A signal from this switch (5) is supplied to a picture tube (7) through a video output circuit (6).
またスイッチ(5)からの信号が同期分離回路(8)K
供給され、分離された水平垂直の同期信号がそれぞれ出
力回路(9) 、aQを通じて偏向コイルQυに供給さ
れゐ。In addition, the signal from the switch (5) is transmitted to the synchronous separation circuit (8) K.
The supplied and separated horizontal and vertical synchronizing signals are supplied to the deflection coil Qυ through the output circuit (9) and aQ, respectively.
さらに水平−直の同期信号を形成する同期発振器nから
の信号がクロスハツチの映**号の形成回路0に供給さ
れて例えば縦横lsづつのクロスハツチの映像信号が形
成される。この映像信号が合成囲路Iを通じてスイッチ
(5)に供給される。Further, a signal from a synchronous oscillator n that forms a horizontal-vertical synchronizing signal is supplied to a crosshatch video signal forming circuit 0, thereby forming a crosshatch video signal of, for example, ls in the vertical and horizontal directions. This video signal is supplied to the switch (5) through the synthesis circuit I.
また発振器a湯からの同期信号がカーソル発生回路(ハ
)に供給されると共に、!イク冑プ四セッサーαeから
の所望のアドレスが発生回路α!19に供給される。こ
の発生回路a!9からの信号が合成囲路a4に供給され
て1例えば第2図に示すように所望のクロス部分が変化
されて強調される。Also, the synchronization signal from the oscillator a is supplied to the cursor generation circuit (c), and! The desired address from the output circuit αe is the generation circuit α! 19. This generation circuit a! The signal from 9 is applied to a synthesis circuit a4 to modify and emphasize the desired cross section 1, as shown in FIG. 2, for example.
さらにプーセツナーaeからの任意のデータ信号がレジ
スタIA7)を通じてマルチプレクサa8に供給される
。またカーソル発生園路四からの上述の所望のクロス部
分の走査期間に対応する信号がマルチプレタす鵠に供給
され【この11I関にレジスタaηからの信号が取り出
される。二〇gI4#がDA変換回路拳−1四−パスフ
ィルタ(2)、アンプQDを通じてプンパーゼンス補正
用=イk(2)に供給される。Furthermore, any data signals from the Pousetsner ae are supplied to the multiplexer a8 via the register IA7). Further, a signal corresponding to the above-mentioned scanning period of the desired cross portion from the cursor generation path 4 is supplied to the multiplexer, and the signal from the register aη is taken out at this point 11I. 20gI4# is supplied to the pumperence correction signal Ik(2) through the DA conversion circuit 14-pass filter (2) and the amplifier QD.
さらにキーボード(2)からの信号がプーセツナー(I
IIK供給されて上述のレジスタ収ηに供給されるデー
タ信号が変更される。これによってコンバーゼンスの補
正量が調整され、正しいフンパー(ンス補正量が測定さ
れる。Furthermore, the signal from the keyboard (2) is
The data signal supplied to IIK and supplied to the above-mentioned register storage η is modified. This adjusts the convergence correction amount and measures the correct humperance correction amount.
さらにプロセラt −aQのデータ信号がメモす(2)
のデータ入力端子に供給され、グーセツナー輪からカー
ソル発生器(ハ)に供給されるアドレスがメモす(財)
の書き込みアドレス端子に供給されると共K。Furthermore, the data signal of processor t-aQ is memorized (2)
The address supplied to the data input terminal of
When supplied to the write address terminal of K.
プロ竜ツナ−aSからの書き込み読み出しの制御信号が
メモV(ハ)の制御端子に供給される。A write/read control signal from the Proryu Tuna-aS is supplied to the control terminal of the memo V (c).
また同期分離回路(8)からの水平垂直の同期信号がア
ドレス形成回路(ハ)K供給されて、水平−直の走査位
置に対応するアドレスが形成される。二のアドレスがメ
モリ(2)の読み出しアドレス端子に供給される。In addition, horizontal and vertical synchronization signals from the synchronization separation circuit (8) are supplied to an address forming circuit (c) K to form addresses corresponding to horizontal and vertical scanning positions. The second address is applied to the read address terminal of the memory (2).
そし【メモり(2)から読み出され・たデータ信号が喬
直補関u路(至)を通じ【マルチプレクサ輪に供給され
る。Then, the data signal read from the memory (2) is supplied to the multiplexer ring through the direct supplementary link (to).
この装置において、スイッチ(5)を図示の合成回路a
4儒に切換えると、受愉管(7)の画面には、例えば第
3図に示すよさに画面を縦横に16勢分したクロスハツ
チの画像が表示される。In this device, the switch (5) is connected to the synthetic circuit a shown in the figure.
When switching to 4-Confucian mode, the screen of the joy tube (7) displays, for example, a crosshatch image that divides the screen into 16 groups vertically and horizontally as shown in FIG.
またキーが−ド■は例えば第4図のように構成される。Further, the key ``-'' is configured as shown in FIG. 4, for example.
ここで自動(AUTO)の操作釦6M)が押されると、
第3図で破線で囲った2iケ所のクロス部分が代表調整
点として選定され、まず左上隅の破線で囲ったクロス部
分が第2図のように表示される。If the automatic (AUTO) operation button 6M) is pressed here,
The 2i cross portions surrounded by broken lines in FIG. 3 are selected as representative adjustment points, and the cross portion surrounded by broken lines in the upper left corner is displayed first as shown in FIG.
この状態でR/Bの操作釦(2)あるいはR/Gの操作
釦(至)が押されると、それぞれ赤と青あるいは赤と縁
の;ンパーゼンス補正篭−ドとされる。さらに上下の操
作釦Wぶあるいは左右の操作釦−1(ロ)が押されるこ
とにより、赤と青あるいは赤と緑の=/パーゼンス補正
量が所定量づつ増減される。そL″c:lンバーゼンス
補正が完了した時点において終了(END )の操作釦
(至)が押されると、このと鯉のコンバー−に’yス補
正量のデータがメモ■化記憶される。In this state, when the R/B operation button (2) or the R/G operation button (To) is pressed, the red and blue or red and edge color are respectively set as the red and blue or red and edged intensity correction screens. Further, by pressing the upper and lower operation buttons W or the left and right operation buttons -1 (B), the red and blue or red and green =/parsence correction amount is increased or decreased by a predetermined amount. When the end (END) operation button is pressed at the time when the L''c:1 invergence correction is completed, the data of the y-space correction amount is stored as a memo in the converter.
さらに操作釦(至)の操作によって次の代表調整点のア
ドレスが出力される。このようにして2sケ所の代表1
111I1点のコンバーゼンスが補正され、その各点の
補正量のデータがメ彎すHK記憶される。Further, by operating the operation button (To), the address of the next representative adjustment point is output. In this way, representative 1 of 2s places
111I The convergence at one point is corrected, and the data of the amount of correction at each point is stored in the memory.
これらの記憶されたデータから残りの231のクロス部
分の補正量が演算にて求められる。ここで演算の方法と
しては、例えば第511示すように任意の代表調整点で
11”になり、両隣の代1IIIl整点で”0’ Kな
る2次あるいは4次等の補間式が111−にツサー翰内
に設定され、この補間式による数値が加算されて間の2
点の補正量が算出される。The correction amounts for the remaining 231 cross portions are calculated from these stored data. Here, as a method of calculation, for example, as shown in No. 511, a quadratic or quartic interpolation formula that becomes 11'' at any representative adjustment point and 0' K at the adjacent 1IIIl adjustment point becomes 111-. It is set in the Tsusa Kan, and the numerical value according to this interpolation formula is added to the 2 in between.
A point correction amount is calculated.
この演算が水平及び垂直に行われて残りの231のクロ
ス部分の補正量が算出される。なお第3図00.1,1
59目の行及び列のデータは、それぞれ2.3あるいは
13.14番目の行及び列のデータから直線近似等によ
り算出される。This calculation is performed horizontally and vertically to calculate the correction amounts for the remaining 231 cross sections. In addition, Fig. 3 00.1, 1
The data in the 59th row and column are calculated from the data in the 2.3rd or 13.14th row and column, respectively, by linear approximation or the like.
これらのデータがメ毫り■に記憶される。These data are stored in the mail.
さらkこれらのデーIがメモリ(財)から読み出されて
コンパーメンスの補正が行われる。そしてこの状態で2
ンパーゼンス補正が不良のクロス部分に対して、手動に
よる調整が行われる。すなわち菖4図におい【手動(M
ANUAL )の操作釦部υが押されると、装置は手動
毫−ドにされる。ここで上下の操作釦部、卿あるいは左
右の操作釦−1(ハ)が押されることKより上述のプー
セッナー舖から出力されるアドレ、スが垂直、水平方向
に1づつ増減される。これによって調整されるりE1ス
部分が上下、左右に移動され・、所望のりUス部分につ
いて操作釦0ト1に【コンバーゼンスの補正が行われる
。Furthermore, these data I are read out from the memory and the compliance is corrected. And in this state 2
Manual adjustment is performed for cross portions with poor intensity correction. In other words, in the irises 4 figure [Manual (M
When the operating button υ of ANUAL) is pressed, the device is put into manual mode. When the upper and lower operation buttons, 1 or 1 (c) are pressed, the address output from the above-mentioned pusher is increased or decreased by 1 in the vertical and horizontal directions. As a result, the adjusted E1 section is moved up and down, left and right, and the convergence correction is performed using the operation buttons 0 and 1 for the desired E1 section.
これkより所望部分くおける1ンパーゼンスの補正量の
訂正が行われる。A correction amount of 1 percent is made at a desired portion below this k.
さらにメ篭り(至)kおける記憶は、oiI目(最上)
の行には測定された点の数値が記憶され、以下の各行に
は垂直方向の差分り数値が記憶される。このような記憶
が行われることにより、垂直補間回路(至)は次のよう
に構成される。Furthermore, the memory that can be placed in the middle of the day is the oiIth (the best)
The numeric value of the measured point is stored in the row, and the vertical difference value is stored in each of the following rows. By performing such storage, the vertical interpolation circuit (to) is configured as follows.
l1euvAにおいて、メ篭す94には垂直方向(り及
び水平方向(h)のアドレスが供給されて、上述の記憶
されたデータが順次読み出される。このメモリ(財)か
らのデータ信号が割算回路−に供給されて隣接するクロ
ス部分間の水平走査−の数で割算される。ここでこの水
平走査線の数を例えば16とすれば、割算はデータを下
位に4ビツトシフトすることで実行できる。さらにシフ
トされたデータ信号が加算回路−を通じ′c1水平期間
CHlケ所)分のデータを記憶するレジスターに供給さ
れると共に、上述の水平方向のアドレスの供給されるタ
イ擢ングによりレジスターが駆動されて、供給されたデ
ータ信号が順次転送される。このレジスタ(至)から取
り出された信号がラッチ回路(財)で順次ラッチされる
。このラッチされた信号がマルチプレクサ軸に供給され
ると共に加算回路−に供給される。In l1euvA, addresses in the vertical direction (ri) and horizontal direction (h) are supplied to the memory 94, and the above-mentioned stored data is sequentially read out.The data signal from this memory is sent to the divider circuit. - and is divided by the number of horizontal scans between adjacent cross sections.If this number of horizontal scan lines is, for example, 16, then the division is performed by shifting the data down 4 bits. Furthermore, the shifted data signal is supplied through the adder circuit to a register that stores data for the horizontal period CH1, and the register is driven by the above-mentioned horizontal address input tie selection. The supplied data signals are sequentially transferred. The signals taken out from this register are sequentially latched by a latch circuit. This latched signal is supplied to the multiplexer shaft and also to the adder circuit.
そし【この回路におい【、第7図人に示すよ5な一直プ
フンキングに対し【、割算(シフト)回路−には第7図
Bに示すようなりリア信号及び第7WACに示すような
割算(シフト)の中止信号が供給される。すなわち割算
回路6鰺は垂直期間の後半の有効画面外でクリアされる
と共に、プランヤング期間内のシフトの中止された所定
の1水平期間KOIIの行のデータ(真の数値)が取り
出される。ここでデータ信号は例えば8ビツトで構成さ
れ、また割算回路6υは小数点以下が4ビツト、小数点
以上が8ビツトの計12ビットで構成される。[In this circuit], in contrast to the 5 straight shift circuit as shown in Figure 7, the division (shift) circuit has a rear signal as shown in Figure 7B and a division as shown in the 7th WAC. (shift) abort signal is provided. That is, the division circuit 6 is cleared outside the effective screen in the latter half of the vertical period, and the data (true numerical value) of the row of one predetermined horizontal period KOII in which the shift within the planning period is stopped is taken out. Here, the data signal is composed of, for example, 8 bits, and the division circuit 6υ is composed of 4 bits below the decimal point and 8 bits above the decimal point, a total of 12 bits.
従ってシフト中止期間は小数点以上の8ピツ)K信号が
出力され、小数点以下の4ビツトは全て0にされると共
に、シフト期間は小数点以上の下位4ビツト及び/JS
数点以下の4ビツトに信号が出力され、上位4ビツトで
正負の符号が出力される、。Therefore, during the shift stop period, the K signal (8 bits above the decimal point) is output, and the 4 bits below the decimal point are all set to 0, and during the shift period, the 4 bits below the decimal point and the /JS
A signal is output to the 4 bits below a few points, and a positive or negative sign is output to the upper 4 bits.
さらに加算H路輪も小数点以下が4ビツト、小数点以上
が8ビツトの計12ビットで構成される。Furthermore, the addition H road wheel is composed of 4 bits below the decimal point and 8 bits above the decimal point, a total of 12 bits.
ここで上述の割算回路61)からの信号とレジスタ關で
1水平期間遅延された信号が加算される。従って0香目
の行において“、例えばAOのデータが供給されると、
割算回路f1υからはA・が出力され、次に1番目の行
において(At−AO)が供給されると、A1−A魯
割算回路61)からは、16 が出力され、加算回路
−の出力は、
A1−A・
”” 16
になる。この加算が16回行われると、加算回路も3の
出力はAt Kなり、順次各水平走査線のデータが直線
補間で取り出される。さらに1s11目以下の水平走査
線では、tsII目のデータの八が加算され続けること
により、直線近似による外挿が自動的に行われる。Here, the signal from the above-mentioned divider circuit 61) and the signal delayed by one horizontal period in relation to the register are added. Therefore, in the 0th line, for example, if data of AO is supplied,
The division circuit f1υ outputs A. Then, when (At-AO) is supplied in the first row, the A1-A division circuit 61) outputs 16, and the addition circuit - The output of is A1-A・””16. When this addition is performed 16 times, the output of adder circuit 3 becomes AtK, and the data of each horizontal scanning line is sequentially extracted by linear interpolation. Furthermore, in the horizontal scanning lines from 1s11th onwards, extrapolation by linear approximation is automatically performed by continuing to add 8 of the tsIIth data.
そし【ラッチ回路(ロ)に第7WADK示すようなりリ
ア信号が供給されることにより、ラッチ回路−から−1
例えば第7図Eに示すような信号が出力される。このよ
5にして重置補間が行われる。Then, by supplying the rear signal as shown in the 7th WADK to the latch circuit (b), the latch circuit - to -1
For example, a signal as shown in FIG. 7E is output. In step 5, superposition interpolation is performed.
なお水平補間はローパスフィルタ(2)にて行われる。Note that horizontal interpolation is performed by a low-pass filter (2).
こ5してコンバーゼンスの補正力を行われるわけである
が、本発明によれば25ケ所の代IIIMl整点と、さ
らに不良の点のみの調整を行えばよいので、調整が極め
て容易になると共に、不良点に対して個個に調整を行う
ことができるようにしたので、全ての点に対して極めて
精確な調整な行うことができる。This is how the convergence correction force is performed.According to the present invention, it is only necessary to adjust the 25 substitute IIIM1 points and further adjust only the defective points, making the adjustment extremely easy and Since it is possible to individually adjust defective points, extremely accurate adjustments can be made to all points.
さらに上述のように、メモリの記憶な喬直方向の差分デ
ータとしたことにより、垂直補間回路を加算回路で構成
することができ、回路構成を極めて簡単にすることかで
鎗る。Further, as described above, by using the difference data in the vertical direction stored in the memory, the vertical interpolation circuit can be constructed from an adding circuit, which greatly simplifies the circuit construction.
なお通常のコンバーゼンス補正はメモリ(2)より右側
の回路のみで行われる。そこで発振器04〜レジスタa
1及びキーボード(ハ)の破線で囲まれた回路を任意の
ボートを介して分離可能とし、調整時のみボートにこれ
らの回路を挿込んで調整を行うようにしてもよい。Note that normal convergence correction is performed only in the circuit on the right side of the memory (2). Therefore, oscillator 04 ~ register a
1 and the circuit surrounded by the broken line of the keyboard (c) may be separated via an arbitrary boat, and these circuits may be inserted into the boat only at the time of adjustment to perform adjustment.
また上述の画面の分割の数及び代表調整点の数は上述の
数値に限られない。ただし、代表調整点の数は水平、垂
直方向共に奇数とし、それぞれ中心線を含む対称形に配
置した方が、演算等を有利に行える。Further, the number of screen divisions and the number of representative adjustment points described above are not limited to the above numerical values. However, calculations and the like can be more advantageously performed if the number of representative adjustment points is odd in both the horizontal and vertical directions and arranged symmetrically with respect to the center line.
さらにクロス部分間の水平走査線の数も上述の16に限
られないが、この場合も走査線の数を2゜KL?おくこ
とにより、割算をnビットのシフトで実行することがで
きるようKなる3゜Further, the number of horizontal scanning lines between the cross sections is not limited to 16 as described above, but in this case as well, the number of scanning lines is 2°KL? By setting K to 3°, division can be performed by shifting n bits.
第1図は本発明の一例の構成図、第2図輪第5図はその
説明のための図、第6WAは本発明に適用される垂直補
間回路の一例の構成図、第7図はその説明のための図で
ある。
aeはマイクロプロセッサ−1(2)はメモリ、(至)
は垂直補間回路である。FIG. 1 is a block diagram of an example of the present invention, FIG. 5 is a diagram for explaining the same, FIG. It is a figure for explanation. ae is microprocessor - 1 (2) is memory, (to)
is a vertical interpolator.
Claims (1)
る;ンパーインス補正量をメモリに記憶し、電子ビーム
の走査に応じて上記メ毫すを絖み出してコンバーゼンス
補正手段に供給し1画面量体のコンバーゼンス補正を行
うよ5Kしたツンパーインス補正閏路において、上記分
割の数より少い代表調整点を設け、これらの;ンパーゼ
ンスを調整し、これらの調整データに基づいて演算を行
つ【上記分割の数のデータを算出して上記メ篭りに記憶
させる手段と、これらの算出データによって補正が完了
しない分割についてさらに調整を行って上記メ篭りの記
憶を訂正させる手段とを設けると共に、上記メ49の記
憶内容は、最上位の行には上記データを直接記憶させ、
以下の各行には行間の差分データを記憶させ、垂直方向
の直a葡関を行うようKしたコンバーゼンス補正回路。[Claims] A convergence correction means that divides the display surface of the picture tube into a plurality of parts, stores the amount of intensification correction in each division in a memory, and calculates the above-mentioned image in accordance with the scanning of the electron beam. In the 5K Zumperins correction tunnel that supplies convergence correction for one screen mass, set fewer representative adjustment points than the number of divisions above, adjust the convergence of these points, and calculate based on these adjustment data. (a means for calculating data on the number of divisions and storing it in the memory; and a means for correcting the memory of the memory by further adjusting the divisions for which correction has not been completed using these calculated data); In addition, the memory contents of the above-mentioned message 49 are such that the above-mentioned data is directly stored in the top row;
A convergence correction circuit that stores difference data between rows in each of the following rows and performs vertical correction.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20139581A JPS58101586A (en) | 1981-12-14 | 1981-12-14 | Convergence correction circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20139581A JPS58101586A (en) | 1981-12-14 | 1981-12-14 | Convergence correction circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58101586A true JPS58101586A (en) | 1983-06-16 |
Family
ID=16440375
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP20139581A Pending JPS58101586A (en) | 1981-12-14 | 1981-12-14 | Convergence correction circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58101586A (en) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6163179A (en) * | 1984-09-04 | 1986-04-01 | Matsushita Electric Ind Co Ltd | Digital convergence device |
JPS61151481U (en) * | 1985-03-11 | 1986-09-19 | ||
JPS6211394A (en) * | 1985-07-09 | 1987-01-20 | Matsushita Electric Ind Co Ltd | Digital convergence device |
US4816908A (en) * | 1985-03-15 | 1989-03-28 | Societe Electronique De La Region Pays De Loire | Color video projector with a convergence adjustment device which imposes an automatic sequence of multi-zone convergence adjustment steps |
EP0689363A3 (en) * | 1994-06-22 | 1997-05-28 | Toshiba Kk | Digital convergence apparatus |
-
1981
- 1981-12-14 JP JP20139581A patent/JPS58101586A/en active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6163179A (en) * | 1984-09-04 | 1986-04-01 | Matsushita Electric Ind Co Ltd | Digital convergence device |
JPS61151481U (en) * | 1985-03-11 | 1986-09-19 | ||
JPH0434629Y2 (en) * | 1985-03-11 | 1992-08-18 | ||
US4816908A (en) * | 1985-03-15 | 1989-03-28 | Societe Electronique De La Region Pays De Loire | Color video projector with a convergence adjustment device which imposes an automatic sequence of multi-zone convergence adjustment steps |
JPS6211394A (en) * | 1985-07-09 | 1987-01-20 | Matsushita Electric Ind Co Ltd | Digital convergence device |
EP0689363A3 (en) * | 1994-06-22 | 1997-05-28 | Toshiba Kk | Digital convergence apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3356209B2 (en) | Centralized control system for multiple vertical formats | |
US5398083A (en) | Convergence correction apparatus for use in a color display | |
JPS6178294A (en) | Correcting device for digital convergence | |
JPH089405A (en) | Digital convergence device | |
JPH07184223A (en) | Digital convergence device | |
JPH11355695A (en) | Video signal processor | |
JPS6033791A (en) | Digital convergence correcting device | |
JPS58101586A (en) | Convergence correction circuit | |
JP2622951B2 (en) | Vertical beam landing position error correction device | |
US6753856B1 (en) | System and method for dynamic correction of display characteristics | |
US6437522B1 (en) | Method for controlling digital dynamic convergence and system thereof | |
JP2564002B2 (en) | Digital convergence correction device | |
JPS58153479A (en) | Digital convergence device | |
JPH0434629Y2 (en) | ||
JP2895131B2 (en) | Automatic convergence correction device | |
JPH0468688A (en) | Digital convergence correction device | |
JP2924541B2 (en) | Video signal processing circuit | |
EP0817505A2 (en) | Digital convergence system | |
JPS60237789A (en) | Convergence correcting device | |
JPH03274890A (en) | Digital convergence correcting device | |
JPS60237790A (en) | Convergence correcting device | |
JPS6169290A (en) | Color deviation correcting circuit | |
JPH07184222A (en) | Convergence correction system and display device using it | |
JPS63283296A (en) | Display marker for digital convergence | |
JPH0759091B2 (en) | Digital convergence device |