[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPH03223894A - Image processing circuit - Google Patents

Image processing circuit

Info

Publication number
JPH03223894A
JPH03223894A JP2020080A JP2008090A JPH03223894A JP H03223894 A JPH03223894 A JP H03223894A JP 2020080 A JP2020080 A JP 2020080A JP 2008090 A JP2008090 A JP 2008090A JP H03223894 A JPH03223894 A JP H03223894A
Authority
JP
Japan
Prior art keywords
aliasing
data
circuit
display
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2020080A
Other languages
Japanese (ja)
Inventor
Yoichiro Kurihara
栗原 洋一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP2020080A priority Critical patent/JPH03223894A/en
Publication of JPH03223894A publication Critical patent/JPH03223894A/en
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

PURPOSE:To enable anti-aliasing processing in real time by detecting color discontinuous points horizontally and vertically and changing the display color of right and left or upper and lower picture elements of the detected discontinuous points to an intermediate level. CONSTITUTION:An anti-aliasing circuit 4 uses a flip-flop as, for example, a one-picture element delay element (delay circuit) 4b and a register 3 as a delay element (delay circuit) 4d for one horizontal display period, and comparators 4a and 4c, and an arithmetic circuit 4e are added to perform data processing. The horizontal border of data C1 is detected and the vertical border of image data C2 is detected, so that the data are converted into other data C3 and C4. Thus, the anti-aliasing processing can be performed in real time.

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明は、画像処理回路に係わり、特に表示器の表示品
質を向上するための改善を行った画像処理回路に関する
ものである。
DETAILED DESCRIPTION OF THE INVENTION <Industrial Application Field> The present invention relates to an image processing circuit, and particularly to an image processing circuit that has been improved to improve the display quality of a display device.

〈従来の技術〉 従来周知のこの種の技術として、ラスタースキャン型デ
イスプレィにおいて斜線を表示した場合に生じるジャダ
(ビット・マツプのような量しかされた媒体に斜めの線
を各場合に生じるギザギザ)に対して、このジャダを滑
かにするために、アンチ・エイリアシング処理が有効で
あることが知られている。このアンチ・エイリアシング
処理の一例としては、ビット・プレーンに対するライト
・イネーブルを選択的に禁止することによって行う技術
があり、この技術は市販製品として、例えば、A D 
M (Advanced Micro Devices
)社製のAmQ5c60というICとなって広く用いら
れている。
<Prior Art> A conventionally well-known technique of this kind is to reduce the amount of jaggedness that occurs when diagonal lines are displayed on a raster scan type display (the jagged appearance that occurs when diagonal lines are displayed on a medium such as a bit map). However, anti-aliasing processing is known to be effective in smoothing out this judder. An example of this anti-aliasing processing is a technique that is performed by selectively disabling write enable for bit planes, and this technique is available as a commercially available product, such as A.D.
M (Advanced Micro Devices
) AmQ5c60 IC is widely used.

〈発明が解決しようとする課題〉 ところがこの従来周知のアンチ・エイリアシング処理に
あっては、演算に多大な時間を要するのでアビオニクス
等のダイナミックな画像表示をする場合には、実行時間
の制約等の面から採用することかて゛きない、という問
題点があった。
<Problems to be Solved by the Invention> However, this conventionally well-known anti-aliasing processing requires a large amount of time for calculation, so when displaying dynamic images such as in avionics, it is difficult to perform the processing due to constraints such as execution time. The problem was that it was impossible to hire from the outside.

本発明は、従来の技術の育するこのような問題点に鑑み
てなされたものであり、その目的とするところは、少な
いハードウェアからなる簡単な回路構成でリアルタイム
にアンチ・エイリアシング処理かできてダイナミックな
画像表示をすることかできる画像処理回路を提供するも
のである。
The present invention has been made in view of the problems encountered in the conventional technology, and its purpose is to perform anti-aliasing processing in real time with a simple circuit configuration consisting of a small amount of hardware. The present invention provides an image processing circuit that can display dynamic images.

〈課題を解決するための手段〉 ト記目的を達成するために、本発明は、グラフインクコ
ントローラ、フレームメモリ及びシフトレジスタを用い
て送られてくる画像信号をアンチ・エイリアシング処理
してデイスプレィ上に所定の画はを表示する画像処理回
路において、前記アンチ・エイリアシング処理をするア
ンチ・エイリアシング回路を、入力した画像信号を、時
間的に1画素分遅延したデータと元のデータを比較して
水平方向の表示色の不連続点を検出し、又1水平表示期
間遅延したデータと元のデータを比較して垂直方向の表
示色の不連続点を検出し、これ等検出した不連続点の左
右又は上下の画素の表示色を中間レベルに変更すること
により前記アンチ・エイリアシング処理を行うように構
成したことを特徴とするものである。
<Means for Solving the Problems> In order to achieve the above object, the present invention performs anti-aliasing processing on an image signal sent using a graph ink controller, a frame memory and a shift register, and displays the image signal on a display. In an image processing circuit that displays a predetermined image, the anti-aliasing circuit that performs the anti-aliasing process compares the input image signal with data delayed by one pixel in time and the original data in the horizontal direction. Detect discontinuous points in display color, and compare the data delayed by one horizontal display period with the original data to detect discontinuous points in display color in the vertical direction. The present invention is characterized in that the anti-aliasing process is performed by changing the display color of the upper and lower pixels to an intermediate level.

く作用〉 画@信号(表示データ)に関して、時間的に1画素分遅
延したデータと元のデータを比較することによって、水
平方向の表示色(輝度)の不連続点を検出したり、1水
平表示期間遅延したデータと元のデータを比較すること
によって垂直方向の表示色(11度)の不連続点を検出
ししたりすることによって、これ等検出した不連続点の
左右又は上下の画素の輝度を中間レベルに変更すること
によりアンチ・エイリアシング処理を行うためのアンチ
・エイリアシング回路の構成要素として、例えば、1画
素の遅延要素(遅延回路)としてフリラグフロッグ(以
下rFFJと略称する)を使用し、l水平表示期間の遅
延要素(遅延回路)としてはレジスタを用い、これ等に
比較器や演算器を加えた構成としてデータ処理を行わせ
るようにする。
Regarding the image @signal (display data), by comparing the data delayed by one pixel in time with the original data, it is possible to detect discontinuous points in the display color (brightness) in the horizontal direction, By comparing the data delayed by the display period with the original data and detecting discontinuous points in the display color (11 degrees) in the vertical direction, the pixels to the left and right or above and below the detected discontinuous points can be detected. As a component of an anti-aliasing circuit for performing anti-aliasing processing by changing the brightness to an intermediate level, for example, a free-lag frog (hereinafter abbreviated as rFFJ) is used as a delay element (delay circuit) for one pixel. However, a register is used as a delay element (delay circuit) for one horizontal display period, and a comparator and an arithmetic unit are added to the register to perform data processing.

〈実施例〉 実施例について図面を参照して説明する。<Example> Examples will be described with reference to the drawings.

第1図は本発明の画像処理回路の具体的実施例を示すプ
ロ・ツク系統図である。
FIG. 1 is a program system diagram showing a specific embodiment of the image processing circuit of the present invention.

第1図において、1はグラフツクコントロ〜う、2はフ
レームメモリ、3はシフトレジスタ、4は下記する構成
からなるアンチ・エイリアジン7回路、5は通常のグラ
フィックシステムで用いられる回路要素であるルックア
ップテーブルである。
In Fig. 1, 1 is a graphics control, 2 is a frame memory, 3 is a shift register, 4 is an anti-aliasing 7 circuit consisting of the following configuration, and 5 is a look which is a circuit element used in a normal graphics system. It's an up table.

前記アンチ・エイリアシング回路4は、例えば、グラフ
ィックコントローラ1.フレームメモリ2による画像信
号をシフトレジスタを介して画像信号りしnビー、 ト
の画像データであり、同時表示色2nとなる(ここでは
n=4とする)]として導かれた時に(尚以上の回路構
成は周知なので以下説明を省略)、この画像信号りか一
方の入力として導かれて他方の入力として4ビツト固定
データ(特定の画像データ)C1が導かれる比較器4a
、比較器4aからの比較出力(1ビツト) M +が導
かれて1画素分の遅延を行い遅延出力(1ビツト)N1
2を出す例えばFFを用いた遅延回路(図中のIDはl
ドツトを表わす)4tl、前記信号りか一方の入力とし
て導かれ他方の入力として4ビツト固定データ(特定の
画像データ)C2が導かれる比較器4C1比較器4Cか
らの比較出力(1ビツト)M3が導かれて1水平表示期
間の遅延を行い遅延出力(1ビツト)M4を出す例えば
シフトレジスタを用いて構成される遅延回路(図中IH
は1水平掃査期間を表わし、この時の意味は遅延回路の
段数を丁度IHになるように構成した場合として示す)
4d、信号り、比較出力M+、遅延出力M2 。
The anti-aliasing circuit 4 includes, for example, the graphics controller 1. When the image signal from the frame memory 2 is transferred through the shift register, the image signal is n be, g image data, and the simultaneous display color is 2n (in this case, n = 4)]. (The circuit configuration is well known, so the explanation will be omitted below.) A comparator 4a receives this image signal as one input and receives 4-bit fixed data (specific image data) C1 as the other input.
, the comparison output (1 bit) M+ from the comparator 4a is guided and delayed by one pixel, resulting in a delayed output (1 bit) N1.
For example, a delay circuit using FF that outputs 2 (ID in the diagram is l)
(representing a dot) 4tl, a comparator 4C1 which has the aforementioned signal as one input and 4-bit fixed data (specific image data) C2 as the other input, and a comparison output (1 bit) M3 from the comparator 4C. For example, a delay circuit configured using a shift register (IH in the figure) delays one horizontal display period and outputs a delayed output (1 bit) M4.
represents one horizontal scanning period, and the meaning at this time is shown when the number of stages of the delay circuit is configured to be exactly IH)
4d, signal output, comparison output M+, delay output M2.

比較出力M3及び遅延出力M4を入力して所定の演算を
して画像データ(4ビツト)Doをルックアップテーブ
ル5に出力する演算器4e、から成る構成でデータ処理
を行わせる。
Data processing is performed by a computing unit 4e which inputs the comparison output M3 and the delayed output M4, performs a predetermined operation, and outputs image data (4 bits) Do to the look-up table 5.

第2図は第1図の説明に供する図である。FIG. 2 is a diagram for explaining FIG. 1.

このように構成することにより、例えば第2図に示す、
ような機能と第3図に示すような機能とを有する。即ち
、第2図は、画像信号の内のある特定の画像データC1
の水平方向の境界を検出してその部分を他の画像データ
(ハーフトーン部分。
With this configuration, for example, as shown in FIG.
It has the following functions and the functions shown in FIG. That is, FIG. 2 shows a certain image data C1 of the image signal.
Detects the horizontal boundaries of the image and transfers that part to other image data (halftone part).

これを03とする)に変換する機能の場合を示す。This is assumed to be 03).

又、第3図は、ある特定の画像データC2の垂直方向の
境界を検出してその部分を他の画像データ(ハーフトー
ン部分、これを04とする)に変換する機能の場合を示
す。
Further, FIG. 3 shows the case of a function that detects a vertical boundary of certain image data C2 and converts that part into other image data (a halftone part, which is designated as 04).

第3図乃至第6図は第1図及び第2図の説明に供する図
である。
FIGS. 3 to 6 are diagrams for explaining FIGS. 1 and 2. FIG.

以下第1図乃至第6図を用いて本発明の使用例及びその
動作について説明する。
Examples of use of the present invention and its operation will be described below with reference to FIGS. 1 to 6.

例えば、背景が黒の画面に白い線分を表示する場合につ
いて考える。
For example, consider the case where a white line segment is displayed on a screen with a black background.

今、アンチ・エイリアシング回F!@4の出力である画
像データD0が特定の画像データCo、C。
Now, anti-aliasing episode F! Image data D0 which is the output of @4 is specific image data Co, C.

C2の時はルックアップテーブル5の出力は°゛白パと
し、DoがC3の時はルックアップテーブル5の出力は
“灰色′°になるとする。そしてC8〜C3の3種類の
白を次ぎのように使い分けるものとする。即ち、 (イ)アンチ・エイリアシング処理を必要としない白色
部分は“Co”で描画し、 (ロ)水平方向のアンチ・エイリアシングを行う部分1
例えば傾きが45°未溝の線分は“C1で描画(第2図
のように一部灰色“C3”に変換して表示)し、 (ハ)垂直方向のアンチ・エイリアシングを行う線分は
“C2”で描画する。
When Do is C2, the output of the lookup table 5 is "white", and when Do is C3, the output of the lookup table 5 is "gray".Then, the three types of white, C8 to C3, are (a) White parts that do not require anti-aliasing processing are drawn with “Co,” and (b) Parts 1 where horizontal anti-aliasing is applied.
For example, a line segment with an ungrooved slope of 45° is drawn with "C1" (partially converted to gray "C3" and displayed as shown in Figure 2), and (c) a line segment for which vertical anti-aliasing is applied is drawn with "C1". Draw with “C2”.

この様な場合において、比較器4aはシフトレジスタ3
から信号(画像データ)Dを入力した時に、Dが特定の
画像データC4と一致した場合にはその比較出力M1は
“H″となり、この比較出力M、が演算器4eに導かれ
ると共に1ドツトの遅延回路4bに導かれて遅延処理さ
れて信号M2として演算器4eに導かれることとなる。
In such a case, the comparator 4a is connected to the shift register 3.
When a signal (image data) D is input from , if D matches the specific image data C4, the comparison output M1 becomes "H", and this comparison output M is led to the arithmetic unit 4e and one dot is output. The signal M2 is guided to the delay circuit 4b, subjected to delay processing, and then guided to the arithmetic unit 4e as a signal M2.

又、比較器4Cは信号りが特定の画像データC2と一致
した場合にはその比較出力M3は“H”となり、この比
較出力M3が演算器4eに導かれると共に1ドツトの遅
延回路4dに導かれて遅延処理されて信号M3として演
算器4eに導かれることとなる。この時に例えば演算器
4eを第4図に示すように、M、〜M2が入力するエク
スクル−シブオア4e2.4e3とこのエクスクル−シ
ブオア4e4.4e2の出力が接続するアンドゲート4
e3とこのアンドゲート4e3の出力がSEL端子に導
かれてA端子に信号りが導かれB端子に信号C3が導か
れた1 (A)or2 (B)セレクタ4e、とから成
る構成とした時に、この演算器4eにおいては、 の論理演算が行われることとなる。従って、M1〜M2
又はM、〜M4の時のみ出力DO=C3とし、池の場合
はDをそのまま出力する。
Further, when the signal of the comparator 4C matches the specific image data C2, its comparison output M3 becomes "H", and this comparison output M3 is led to the arithmetic unit 4e and also to the one-dot delay circuit 4d. The signal M3 is then delayed and guided to the arithmetic unit 4e as a signal M3. At this time, for example, as shown in FIG. 4, the arithmetic unit 4e is connected to an AND gate 4 to which an exclusive OR 4e2.4e3 inputted by M, .
e3 and a 1 (A) or 2 (B) selector 4e in which the output of the AND gate 4e3 is guided to the SEL terminal, the signal is guided to the A terminal, and the signal C3 is guided to the B terminal. , in this arithmetic unit 4e, the following logical operations are performed. Therefore, M1-M2
Alternatively, the output DO is set to C3 only when M, to M4, and D is output as is in the case of a pond.

第5図に水平方向についての各信号関係の実際例のタイ
ムチャートを示す。
FIG. 5 shows a time chart of an actual example of each signal relationship in the horizontal direction.

第1図、第2図及び第5図において、画像ブタDの内容
は、C1及び関係の無いデータCXから成る。そして比
較出力M、は信号りがC4の時だけ“H”となり、遅延
出力M2はM、を右にシフトした形となる。従って、M
l へM2のとき、即ち、Dの内容がCx −+C、及
び(:、 、 −+ CXとなる箇所のみDoの内容が
Cコに変化する。従って第2図(B)のようになる、第
2図(A)はM。
In FIGS. 1, 2, and 5, the contents of image pig D consist of C1 and unrelated data CX. The comparison output M becomes "H" only when the signal is C4, and the delayed output M2 is obtained by shifting M to the right. Therefore, M
At the time of M2 to l, that is, the content of Do changes to C only where the content of D becomes Cx -+C and (:, , -+ CX. Therefore, as shown in Figure 2 (B), Figure 2 (A) is M.

=M2の場合を表わす。= M2.

第6図に垂直方向についての各信号関係の実際例のタイ
ムチャートを示す。
FIG. 6 shows a time chart of an actual example of each signal relationship in the vertical direction.

第1図、第3図及び第6図において、比較出力M、が遅
延回路4dを通過するとIH遅れたM4となるから、第
3図の表示で第5番目と第6番目の水平掃査タイミング
は夫々第6図(A)、(B)のようになる、第6図(A
)では画像データは1つ前の第4水平掃査データと同じ
なのでM3とM4は同じ信号になり、結果的に出力デー
タD0は入力した信号りとまったく同じデータが出力さ
れることとなり、結果的に第3図(A)の表示となる。
In Figures 1, 3, and 6, when the comparison output M passes through the delay circuit 4d, it becomes M4 delayed by IH, so the fifth and sixth horizontal scanning timings are displayed in Figure 3. are as shown in Figures 6(A) and (B), respectively.
), the image data is the same as the previous fourth horizontal scanning data, so M3 and M4 are the same signal, and as a result, the output data D0 is exactly the same as the input signal, and the result is The display shown in FIG. 3(A) will be obtained.

一方第6図(B)ではM3とM4に差異が生ヒ、前記し
たと同様に相違部分の画像データはC2に変更されて出
力データD0となり、結果的に第3図(B)の表示とな
る。
On the other hand, in Fig. 6(B), there is a difference between M3 and M4, and as mentioned above, the image data of the different part is changed to C2 and becomes output data D0, resulting in the display as shown in Fig. 3(B). Become.

〈発明の効果〉 本発明は、以上説明したように、表示データに関して、
時間的に1画素分遅延したデータと元のデータを比較す
ることによって水平方向の表示色(輝度)の不連続点を
検出し、又1水平表示期間遅延したデータと元のデータ
を比較することによって垂直方向の表示色(!1度)の
不3M!続点を検出し、これ等検出した不連続点の左右
又は上下の画素の輝度を中間レベルに変更することによ
りアンチ・エイリアシング処理を行う構成とされている
ので、そのアンチ・エイリアシング処理は精密なもので
はないが、簡単な回路で、リアルタイム処理(処理時間
がほぼゼロ)ができる、という効果を奏する。
<Effects of the Invention> As explained above, the present invention has the following advantages regarding display data:
Detect discontinuities in horizontal display color (luminance) by comparing data delayed by one pixel in time with the original data, and also compare data delayed by one horizontal display period with the original data. The vertical display color (!1 degree) is not 3M! The anti-aliasing process is performed by detecting continuous points and changing the brightness of the pixels on the left and right or above and below the detected discontinuous points to an intermediate level, so the anti-aliasing process requires precision. Although it is not a big deal, it has the effect of being able to perform real-time processing (processing time is almost zero) with a simple circuit.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の画像処理回路の具体的実施例を示すブ
ロック系統図、第2図は第1図の説明に供する図、第3
図乃至第6図は第1図及び第2図の説明に供する図であ
る。 1・・・グラフツクコントローラ、2・・・フレームメ
モリ、3・・・シフトレジスタ、4・・・アンチ・エイ
リアシング回路、5・・・ルックアップテーブル。
FIG. 1 is a block system diagram showing a specific embodiment of the image processing circuit of the present invention, FIG. 2 is a diagram for explaining FIG. 1, and FIG.
6 to 6 are diagrams for explaining FIG. 1 and FIG. 2. DESCRIPTION OF SYMBOLS 1...Graphics controller, 2...Frame memory, 3...Shift register, 4...Anti-aliasing circuit, 5...Lookup table.

Claims (1)

【特許請求の範囲】[Claims] グラフイックコントローラ、フレームメモリ及びシフト
レジスタを用いて送られてくる画像信号をアンチ・エイ
リアシング処理してディスプレイ上に所定の画像を表示
する画像処理回路において、前記アンチ・エイリアシン
グ処理をするアンチ・エイリアシング回路を、入力した
画像信号を、時間的に1画素分遅延したデータと元のデ
ータを比較して水平方向の表示色の不連続点を検出し、
又1水平表示期間遅延したデータと元のデータを比較し
て垂直方向の表示色の不連続点を検出し、これ等検出し
た不連続点の左右又は上下の画素の表示色を中間レベル
に変更することにより前記アンチ・エイリアシング処理
を行うように構成したことを特徴とする画像処理回路。
In an image processing circuit that performs anti-aliasing processing on an image signal sent using a graphic controller, a frame memory, and a shift register to display a predetermined image on a display, an anti-aliasing circuit that performs the anti-aliasing processing is provided. , Compare the input image signal with data delayed by one pixel in time and the original data to detect discontinuous points in the display color in the horizontal direction,
In addition, the data delayed by one horizontal display period is compared with the original data to detect discontinuous points in the display color in the vertical direction, and the display color of pixels to the left and right or above and below the detected discontinuous points is changed to an intermediate level. An image processing circuit configured to perform the anti-aliasing processing by performing the anti-aliasing process.
JP2020080A 1990-01-30 1990-01-30 Image processing circuit Pending JPH03223894A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020080A JPH03223894A (en) 1990-01-30 1990-01-30 Image processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2020080A JPH03223894A (en) 1990-01-30 1990-01-30 Image processing circuit

Publications (1)

Publication Number Publication Date
JPH03223894A true JPH03223894A (en) 1991-10-02

Family

ID=12017122

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020080A Pending JPH03223894A (en) 1990-01-30 1990-01-30 Image processing circuit

Country Status (1)

Country Link
JP (1) JPH03223894A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5761392A (en) * 1995-06-06 1998-06-02 Apple Computer, Inc. Process of making two adjacent uniformly colored objects appear with a diminished gap in between
US5801791A (en) * 1991-02-16 1998-09-01 Semiconductor Energy Laboratory Co., Ltd. Method for displaying an image having a maximal brightness
US6771238B1 (en) 1998-04-23 2004-08-03 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5801791A (en) * 1991-02-16 1998-09-01 Semiconductor Energy Laboratory Co., Ltd. Method for displaying an image having a maximal brightness
US5825434A (en) * 1991-02-16 1998-10-20 Semiconductor Energy Laboratory Co., Ltd. Method and circuitry for providing a clear profile of image data displayed in an electro-optic device
US6483551B1 (en) 1991-02-16 2002-11-19 Semiconductor Energy Laboratory Co., Ltd. Method for displaying an image having a maximal brightness
US7190409B2 (en) 1991-02-16 2007-03-13 Semiconductor Energy Laboratory Co., Ltd. Method for displaying an image having a maximal brightness
US5761392A (en) * 1995-06-06 1998-06-02 Apple Computer, Inc. Process of making two adjacent uniformly colored objects appear with a diminished gap in between
US6771238B1 (en) 1998-04-23 2004-08-03 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device

Similar Documents

Publication Publication Date Title
KR101138852B1 (en) Smart clipper for mobile displays
JPH08202318A (en) Display control method and its display system for display device having storability
JPH01113789A (en) Half-tone display device
JPH01321578A (en) Picture display system
JPS62175792A (en) Background brightness/color display control system
JPH03223894A (en) Image processing circuit
JPH0816133A (en) Device and method for detecting changed line
JPH08185145A (en) Liquid crystal display device
JPH05108026A (en) Multilevel display device
JPH03267885A (en) Video special effect processing system
JPH10149431A (en) Picture processing method
JPS5893096A (en) Image display
JP3252359B2 (en) Image processing device
JPH08248935A (en) Picture display device
JPH07274086A (en) Display controller
JPH021898A (en) Image processing device
JPH0256677B2 (en)
JPS60203989A (en) Raster scan graphic display unit
JPH01173124A (en) Picture display method
JPH089249A (en) Special effect device
JPH0348788A (en) Radar display device
JPH0318895A (en) Display
JPH1078772A (en) High picture quality screen display device
JPH04101190A (en) Output device for gray line
JPH06311490A (en) Processor for letter box type wide television signal