JPH0262593U - - Google Patents
Info
- Publication number
- JPH0262593U JPH0262593U JP14248688U JP14248688U JPH0262593U JP H0262593 U JPH0262593 U JP H0262593U JP 14248688 U JP14248688 U JP 14248688U JP 14248688 U JP14248688 U JP 14248688U JP H0262593 U JPH0262593 U JP H0262593U
- Authority
- JP
- Japan
- Prior art keywords
- analog
- video signal
- analog video
- personal computer
- signals
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015572 biosynthetic process Effects 0.000 claims description 9
- 238000003786 synthesis reaction Methods 0.000 claims description 9
- 238000006243 chemical reaction Methods 0.000 claims description 3
- 239000002131 composite material Substances 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 1
Description
第1図はこの考案のアナログ映像信号合成回路
の一実施例を示す回路構成図、第2図乃至第4図
は第1図に示した回路を使用したシステム構成図
、第5図はアナログ映像信号合成回路の他の実施
例を示す回路構成図である。
図中符号、R1〜R19は抵抗、C1〜C4は
コンデンサ、Q1〜Q3はトランジスタ、1はパ
ーソナルコンピユータ、2はモノクロ表示装置、
3はアナログ映像信号合成回路、4は変換アダプ
タ、5は同期信号合成回路、6はデイスプレイ回
路、11,12は増幅回路である。
Figure 1 is a circuit configuration diagram showing an embodiment of the analog video signal synthesis circuit of this invention, Figures 2 to 4 are system configuration diagrams using the circuit shown in Figure 1, and Figure 5 is an analog video signal synthesis circuit diagram. FIG. 7 is a circuit configuration diagram showing another example of the signal synthesis circuit. In the figure, R1 to R19 are resistors, C1 to C4 are capacitors, Q1 to Q3 are transistors, 1 is a personal computer, 2 is a monochrome display device,
3 is an analog video signal synthesis circuit, 4 is a conversion adapter, 5 is a synchronization signal synthesis circuit, 6 is a display circuit, and 11 and 12 are amplifier circuits.
Claims (1)
R,G,B映像信号に重み付けをし、それら重み
付けされた信号を一つのアナログ映像信号に合成
することを特徴とするアナログ映像信号合成回路
。 2 パーソナルコンピユータの出力するアナログ
R,G,B映像信号に重み付けをし、それら重み
付けされた信号を一つのアナログ映像信号に合成
するアナログ映像信号合成回路を内蔵し、パーソ
ナルコンピユータの出力するアナログR,G,B
映像信号を、一つのアナログ映像信号に合成して
再生表示することを特徴とするモノクロ表示装置
。 3 パーソナルコンピユータの出力するアナログ
R,G,B映像信号に重み付けをし、それら重み
付けされた信号を一つのアナログ映像信号に合成
するアナログ映像信号合成回路を内蔵し、パーソ
ナルコンピユータの出力するアナログR,G,B
映像信号を一つのアナログ映像信号に合成してモ
ノクロ表示装置用のアナログ映像信号に変換する
ことを特徴とする変換アダプタ。 4 パーソナルコンピユータに出力するアナログ
R,G,B映像信号に重み付けをし、それら重み
付けされた信号を一つのアナログ映像信号に合成
するアナログ映像信号合成回路を内蔵し、パーソ
ナルコンピユータの出力するアナログR,G,B
映像信号と、水平同期信号と垂直同期信号とを合
成してモノクロ表示装置用のコンポジツトビデオ
信号に変換することを特徴とする変換アダプタ。[Claims for Utility Model Registration] 1. Analog video signal synthesis characterized by weighting analog R, G, and B video signals output from a personal computer and combining these weighted signals into one analog video signal. circuit. 2. Built-in analog video signal synthesis circuit that weights the analog R, G, and B video signals output from the personal computer and synthesizes these weighted signals into one analog video signal, and the analog R, G, and B video signals output from the personal computer. G,B
A monochrome display device characterized by combining video signals into one analog video signal and reproducing and displaying it. 3 It has a built-in analog video signal synthesis circuit that weights the analog R, G, and B video signals output from the personal computer and synthesizes the weighted signals into one analog video signal. G,B
A conversion adapter that combines video signals into one analog video signal and converts it into an analog video signal for a monochrome display device. 4. Built-in analog video signal synthesis circuit that weights the analog R, G, and B video signals output to the personal computer and synthesizes the weighted signals into one analog video signal. G,B
A conversion adapter that combines a video signal, a horizontal synchronization signal, and a vertical synchronization signal and converts it into a composite video signal for a monochrome display device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14248688U JPH0262593U (en) | 1988-10-31 | 1988-10-31 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14248688U JPH0262593U (en) | 1988-10-31 | 1988-10-31 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0262593U true JPH0262593U (en) | 1990-05-10 |
Family
ID=31408486
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14248688U Pending JPH0262593U (en) | 1988-10-31 | 1988-10-31 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0262593U (en) |
-
1988
- 1988-10-31 JP JP14248688U patent/JPH0262593U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0262593U (en) | ||
JPH0375694U (en) | ||
JPH044486U (en) | ||
JPH0415071U (en) | ||
JPH01179673U (en) | ||
JPH0628845Y2 (en) | Telephone with built-in voice converter | |
JPH0393999U (en) | ||
JPS6454415U (en) | ||
JPS6027566U (en) | Video signal selection device | |
JPS62194306U (en) | ||
JPH02130180U (en) | ||
JPH03113538U (en) | ||
JPS5963797U (en) | Status data processing device | |
JPH02134780U (en) | ||
JPH01107307U (en) | ||
JPS6173200U (en) | ||
JPH0410484U (en) | ||
JPS63106275U (en) | ||
JPS63106475U (en) | ||
JPS63100002U (en) | ||
JPH0386674U (en) | ||
JPH0253669U (en) | ||
JPH029825U (en) | ||
JPS59149780U (en) | test signal generator | |
JPH0214159U (en) |