JPH0247739A - Control system for main storage device - Google Patents
Control system for main storage deviceInfo
- Publication number
- JPH0247739A JPH0247739A JP63198359A JP19835988A JPH0247739A JP H0247739 A JPH0247739 A JP H0247739A JP 63198359 A JP63198359 A JP 63198359A JP 19835988 A JP19835988 A JP 19835988A JP H0247739 A JPH0247739 A JP H0247739A
- Authority
- JP
- Japan
- Prior art keywords
- request
- information
- buffer
- address
- storage device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000872 buffer Substances 0.000 claims abstract description 97
- 238000000034 method Methods 0.000 claims description 10
- 238000001514 detection method Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 239000003795 chemical substances by application Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は亀子計算機システムにおける主記憶装置の制
御方式に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] This invention relates to a control method for a main storage device in a Kameko computer system.
第2図は電子計算機システムにおける従来の主記憶装置
の制御回路のブロック図を示すものである。FIG. 2 shows a block diagram of a conventional main memory control circuit in an electronic computer system.
lは主記憶装置Bに与えるアドレス、データ、Read
又はWr i te等の制御情報が乗るスプリント形式
のパスライン、2はパスライン1の中のアドレス情報、
3はデータ情報、4は主記憶装置Bに対する読み出しR
または書き込みW情報、5は自身の主記憶装置Bへの要
求かを判定するアドレス判定回路、6はその判定結果情
報、7は判定結果情報6に従い各種情報2.3.4を蓄
えるFIFO構造のリクエストバッファ、8はリクエス
トバッファ7からの要求に従い主記憶装置Bを制御する
メモリコントローラである。パスライン1にはcpuA
が接続され、cpuAはこの制御回路を介して主記憶装
置Bを各種の要求情報を発してアクセスする。アドレス
判定回路5には主記憶装置B内のアドレス範囲が予め登
録されている。l is the address given to main memory B, data, Read
Or a sprint-style pass line on which control information such as Write is carried, 2 is address information in pass line 1,
3 is data information, 4 is read R for main memory B
or write W information, 5 is an address judgment circuit that judges whether it is a request to its own main storage device B, 6 is the judgment result information, and 7 is a FIFO structure that stores various information 2.3.4 according to the judgment result information 6. A request buffer 8 is a memory controller that controls the main storage device B according to requests from the request buffer 7. Pass line 1 has cpuA
is connected, and CPU A accesses main memory B through this control circuit by issuing various request information. The address range within the main memory device B is registered in the address determination circuit 5 in advance.
次に動作について説明する。パスライン1に伝わる情報
の要求(R/W)が自分自身の主記憶装置Bが受は付け
るアドレスか否かをアドレス判定回路5により判定する
。リクエストバッファ7はその判定結果情報6を受けと
り、判定結果が真のときパスライン1からの各種情報2
,3.4をそれぞれ取り込む。リクエストバッファ7は
数段のバッファをもちFIFO構造を成し、内部バッフ
ァが一杯になるまで各種情報2,3.4をとり込む。リ
クエストバッファ7内が一杯になるとパスライン1に一
杯であるという情rAfを伝える。各種情報の要求(R
/W)を発行するcpuAは、その情報rを受信後以後
、リクエストバッファ7に空きができるまで、以後の全
ての要求(R/W)を発行しないようにする。一方リク
エストバッファ7は要求(R/W)が−担取り込まれる
と、自己のバッファ内に格納して行く。このとき書き込
み要求Wの場合は、書き込むデータもバッファ内に格納
するため、リクエストバッファ7は早目に一杯になり、
情報fが出力される。Next, the operation will be explained. The address determination circuit 5 determines whether the information request (R/W) transmitted to the path line 1 is an address accepted by its own main storage device B. The request buffer 7 receives the judgment result information 6, and when the judgment result is true, it sends various information 2 from the path line 1.
, 3.4 respectively. The request buffer 7 has several stages of buffers and has a FIFO structure, and takes in various pieces of information 2, 3, and 4 until the internal buffer is full. When the request buffer 7 becomes full, information rAf that the request buffer 7 is full is transmitted to the path line 1. Request for various information (R
/W) After receiving the information r, cpuA that issues the request (R/W) does not issue any subsequent requests (R/W) until there is space in the request buffer 7. On the other hand, when the request buffer 7 receives a request (R/W), it stores it in its own buffer. At this time, in the case of write request W, the data to be written is also stored in the buffer, so the request buffer 7 becomes full quickly.
Information f is output.
次にリクエストバッファ7は最も古い要求(R/W)か
ら順番に、取り込んである各種情報2.3.4をメモリ
コントロール回路8へ発行する。リクエストバッファ7
はメモリコントロール回路8の処理の完了を待ち、メモ
リコントロール回路8の処理が完了次第、次の要求(R
/W)をメモリコントロール回路8に対して発行する。Next, the request buffer 7 issues the loaded various information 2.3.4 to the memory control circuit 8 in order from the oldest request (R/W). request buffer 7
waits for the processing of the memory control circuit 8 to be completed, and as soon as the processing of the memory control circuit 8 is completed, the next request (R
/W) is issued to the memory control circuit 8.
メモリコントロール回路8はリクエストバッファ7から
の要求内容(読み出し要求R1あるいは書き込み要求W
)に従い、主記憶装置Bヘアドレス情報2に対する読み
出しR1或いは書き込みW動作を行う。上記処理はリク
エストバッファ7が空になるまで、つまり主記憶装置B
に対する要求(R/W)がな(なるまで繰り返される。The memory control circuit 8 receives request contents (read request R1 or write request W) from the request buffer 7.
), the read R1 or write W operation for the address information 2 to the main memory device B is performed. The above process continues until the request buffer 7 is empty, that is, the main memory B
This process is repeated until there are no requests (R/W) for the data.
従来の主記憶装置の制御回路は、以上のように構成され
ているので、書き込み要求Wが多数あると、リクエスト
バッファ7がすぐに満杯になり、cpuAに対して要求
(R/W)の発行停止情報fが出力される傾度が多くな
る。従って、cpuAが主記憶装置Bからデータを読み
出そうにも長く待たされてしまうという欠点があった。The conventional main memory control circuit is configured as described above, so when there are many write requests W, the request buffer 7 quickly becomes full and requests (R/W) are not issued to the CPUA. The tendency for the stop information f to be output increases. Therefore, there is a drawback that even when CPUA attempts to read data from main memory B, it is forced to wait for a long time.
この発明は、上記問題点を解消するためになされたもの
で、主記憶装置に対する読み出し要求Rが、先にある書
き込み要求Wに関与されることなく、該読み出し要求R
をできるだけ高速に受は付けられるようにし、要求元の
cpu側へのデータ転送を高速化した主記憶装置の制御
方式を得ることを目的とする。This invention was made in order to solve the above-mentioned problem, and the read request R to the main storage device is not related to the previous write request W, and the read request R is
It is an object of the present invention to provide a control method for a main memory device that allows data to be accepted as quickly as possible and speeds up data transfer to a requesting CPU side.
この発明においては、中央演算処理装置Aから主記憶装
置Bに対して指定アドレス2.2′を含む読み出しR及
び書き込みW要求情報4をもってアクセスする主記憶装
置の制御方式において、要求情報4を受付は順に一次記
憶する第1のバッファ7を設け、この第1のバッファ7
から受付は順に出力される要求情報4のうち書き込みW
要求情報4のみを受付は順に一次記憶する第2のバッフ
ァ11を設け、第1のバッファ7から出力される要求1
179H4のアドレス2と第2のバッファ11から出力
される書き込みW要求情報4のアドレス2′とが一致し
た場合、該書き込みW要求情報4を優先して主記憶装置
Bに送出させ、それ以外の場合は常に第1のバッファ7
から出力される読み出しR要求情報4を優先して主記憶
装置Bに送出させるようにした。In this invention, request information 4 is accepted in a main memory control method in which central processing unit A accesses main memory B with read R and write W request information 4 including designated addresses 2 and 2'. is provided with a first buffer 7 for temporary storage in order, and this first buffer 7
The reception starts with the write W of the request information 4 that is output in order.
A second buffer 11 is provided which temporarily stores only the request information 4 in order, and requests 1 output from the first buffer 7 are provided.
If the address 2 of 179H4 matches the address 2' of the write W request information 4 output from the second buffer 11, the write W request information 4 is sent to the main storage device B with priority, and the other always the first buffer 7
The read R request information 4 outputted from the main storage device B is given priority and sent to the main storage device B.
〔作用5
この発明に係る主記憶装置の制御方式では、第1のバッ
ファ7から出力される要求のうち、書き込みW要求情報
4を分離して第2のバッファ11に一時取り込み、第1
のバッファ7から読み出しR要求4を優先して取り出し
主記憶装置Bをアクセスする。読み出しR要求がなくな
った時点で、第2バフフア11から書き込みW要求情報
4を取り出し、主記憶装置Bに書き込むようにした。読
み出しR要求情報のアドレス2と、書き込みW要求情報
のアドレス2′とが等しいときは、書き込みW要求を優
先して、主記憶Bに最新データを書き込んだ後で、該デ
ータを読み出すようにした。[Operation 5] In the control method of the main memory device according to the present invention, the write W request information 4 is separated from the requests output from the first buffer 7 and is temporarily fetched into the second buffer 11.
The main storage device B is accessed by taking out the read R request 4 from the buffer 7 with priority. When there are no more read R requests, the write W request information 4 is taken out from the second buffer 11 and written to the main storage device B. When address 2 of read R request information and address 2' of write W request information are equal, priority is given to the write W request, and after writing the latest data to main memory B, the data is read. .
以下、本発明を第1図を参照して説明する。第1図は計
算機システムにおける本発明の構成を示す図であり、同
図において、1は主記憶装置Bに与えるアドレス、デー
タ、Read又はWrite等の制御情報が乗るスプリ
ット形式のパスライン、2はパスライン1の中のアドレ
ス情報、3はデータ情報、4は主記憶装置Bに対する制
御命令の読み出しRまたは書き込みW情報、5は自身の
主記憶装置Bへの要求かを判定するアドレス判定回路、
6はその判定結果情報、7は判定結果情報6に従い各種
情報2,3.4を蓄える第1のバッファのリクエストバ
ッファ、8は各種の要求に従い主記憶装置Bを制御する
メモリコントローラである。パスライン1には中央演算
処理装置のcpuAが接続され、cpuAはこの制御回
路を介して主記憶装置Bを各種の要求情報を発してアク
セスし、アドレス判定回路5には主記憶装置B内のアド
レス範囲が予め登録されている。9はリクエストバッフ
ァ7に蓄えられる制御情報4から書き込み要求Wを検出
する回路、10はその検出情報である。The present invention will be explained below with reference to FIG. FIG. 1 is a diagram showing the configuration of the present invention in a computer system. In the figure, 1 is a split-type pass line on which control information such as addresses, data, and Read or Write to be given to main storage device B is carried; address information in the path line 1; 3 is data information; 4 is read R or write W information of a control command to the main memory B; 5 is an address determination circuit that determines whether the request is to its own main memory B;
Reference numeral 6 designates the determination result information, 7 designates a request buffer of a first buffer that stores various information 2, 3, and 4 according to the determination result information 6, and 8 designates a memory controller that controls the main storage device B in accordance with various requests. A central processing unit CPUA is connected to the path line 1, and the CPUA accesses the main memory B by issuing various request information via this control circuit. Address ranges are registered in advance. 9 is a circuit for detecting a write request W from the control information 4 stored in the request buffer 7, and 10 is the detection information.
11は検出情報に従い、各種情報2,3.4を取り込む
第2バツフアのストアバッファである。Reference numeral 11 denotes a second store buffer that takes in various pieces of information 2, 3, and 4 according to the detected information.
12はリクエストバッファ7からの読み出し要求Rとス
トアバッファ11からの書き込み要求Wの優先を指定制
御する要求優先度判定回路であり、その時に優先された
要求R又はWをメモリコントロール8へ出力する。又2
′はストアバッファ11内に蓄えられた書き込み要求W
のアドレス情報を示す。メモリコントロール回路8は要
求優先度判定回路12からの要求に従い主記憶へのアド
レス2に対する読み出しあるいは書き込み動作を行う。Reference numeral 12 denotes a request priority determination circuit that specifies and controls the priority of the read request R from the request buffer 7 and the write request W from the store buffer 11, and outputs the request R or W given priority at that time to the memory control 8. Also 2
' is the write request W stored in the store buffer 11
address information. The memory control circuit 8 performs a read or write operation for address 2 in the main memory in accordance with a request from the request priority determination circuit 12.
15はリクエストバッファ7からの要求情報4について
のアドレス2とストアバッファ11からの要求情報4に
ついてのアドレス2′とを比較し、その一致、不一致を
検出する一致判定部である。Reference numeral 15 denotes a match determining unit that compares address 2 for request information 4 from request buffer 7 and address 2' for request information 4 from store buffer 11, and detects whether they match or do not match.
次に動作について説明する。Next, the operation will be explained.
パスライン1にcpuAから伝わる各種の要求(R/W
)が自分自身の主記憶装置Bが受は付けるアドレスか否
かをアドレス判定回路5により判定する。リクエストバ
ッファ7はその判定結果情報6を受は取り判定結果が真
のときパスライン1からの各種情報2.3.4を取り込
む。リクエストバッファ7は数段のFIFO構造のバッ
ファがら成り、バッファが一杯になるまで各種情報2゜
3.4を取り込むことができる。リクエストバッファ7
が一杯になるとパスライン1に対して一杯であるという
情報fを伝える。要求を発行するCpuAは、その情報
fを受信後、以後リクエストバッファ7に空きが出来る
まで全ての要求を発行しないようにする。一方リクエス
トバッファ7は要求(R/W)が−担取り込まれると、
自己のバッファ内に格納して行く。このとき書き込み要
求Wの場合は、書き込むデータもバッファ内に格納する
ため、リクエストバッファ7は早目に一杯になり、情報
fが出力される。Various requests (R/W) transmitted from cpuA to pass line 1
) is an address accepted by its own main storage device B by the address determination circuit 5. The request buffer 7 receives the judgment result information 6 and takes in various information 2.3.4 from the pass line 1 when the judgment result is true. The request buffer 7 consists of several stages of FIFO-structured buffers, and can take in various types of information 2.3.4 until the buffer is full. request buffer 7
When it becomes full, it transmits information f that it is full to pass line 1. After receiving the information f, CPUA that issues the request refrains from issuing any requests until there is space in the request buffer 7. On the other hand, when the request (R/W) is received in the request buffer 7,
Store it in your own buffer. At this time, in the case of a write request W, the data to be written is also stored in the buffer, so the request buffer 7 quickly becomes full and information f is output.
次にリクエストバッファ7は最も古い要求(R/W)か
ら順番に、取り込んである各種情報2.3.4を出力す
る。検出回路9はその中の制御情報4から書き込み要求
Wを検出する。ストアバッファ11はその検出情報10
を受けとり、検出情報が真のときリクエストバッファ7
からのアドレス2、データ3及び書き込み要求W4を分
離して取り込む。Next, the request buffer 7 outputs the various kinds of information 2.3.4 taken in in order from the oldest request (R/W). The detection circuit 9 detects the write request W from the control information 4 therein. The store buffer 11 has its detection information 10
is received, and when the detection information is true, the request buffer 7
Address 2, data 3, and write request W4 are separated and fetched.
ストアバッファ11は数十段のF I l” O構造の
バッファから成り、バッファが一杯になるまで、これら
アドレス2、データ3及び書き込み要求W4を取り込む
ことができる。ストアバッファ11がすでに取り込んだ
要求で一杯のときは、リクエストバッファ7に対して一
杯であるという情報gを伝える。The store buffer 11 consists of several dozen stages of buffers with an FI l"O structure, and can take in these addresses 2, data 3, and write requests W4 until the buffer is full. Requests that the store buffer 11 has already taken in When the request buffer 7 is full, information g indicating that it is full is transmitted to the request buffer 7.
リクエストバッファ7はこの情報gを受信した後は、出
力順番にある各種情報のうち書き込み要求W情報につい
ては出力を停止し、次の要求が読み出し要求R情報であ
れば優先度判定回路12に直接出力する。After receiving this information g, the request buffer 7 stops outputting the write request W information among the various information in the output order, and if the next request is the read request R information, it outputs the information directly to the priority determination circuit 12. Output.
要求優先度判定回路12は、リクエストバッファ7から
(る読み出し要求Rとストアバフファ■1からくる書き
込み要求Wとを比較判別し、優先制御を行ない読み出し
要求Rを書き込み要求Wよりも優先させてメモリコント
ロール回路8へ発行する。これにより、リクエストバッ
ファ7からの読み出し要求Rにより主記憶装置Bから指
定アドレスのデータが読み出され、パスライン1に転送
される。従って、リクエストバッファ7には読み出し要
求情11iRが出力された分の空きが発生し、パスライ
ン1からの次の要求(R/W)を受は付けることができ
る。The request priority determination circuit 12 compares and determines the read request R from the request buffer 7 and the write request W coming from the store buffer 1, performs priority control, and prioritizes the read request R over the write request W to perform memory control. As a result, the data at the specified address is read from the main memory B by the read request R from the request buffer 7 and transferred to the pass line 1. Therefore, the request buffer 7 contains the read request information. An empty space corresponding to the output of 11iR is generated, and the next request (R/W) from pass line 1 can be accepted.
但しストアバッファ11に蓄えられる書き込み要求Wア
ドレス2′と、リクエストバッファ7からの読み出し要
求Rのアドレス2が同一のとき、−致判定部15はその
一致を検出し、−数情報りを要求優先度判定回路12へ
伝える。この場合は、リクエストバッファ7からの読み
出し要求Rとストアバッファ11からの書き込み要求W
の優先度が要求優先度判定回路12により反転され、書
き込み要求Wが優先されてメモリコントロール回路8へ
発行される。これは最新のデータ情報を主記憶装置Bに
格納しておかないと、旧世代のデータ情報を読み出して
しまうので、それを防止するためである。However, when the write request W address 2' stored in the store buffer 11 and the address 2 of the read request R from the request buffer 7 are the same, the -match determination unit 15 detects the match and gives priority to requests with -number information. The information is transmitted to the degree determination circuit 12. In this case, there is a read request R from the request buffer 7 and a write request W from the store buffer 11.
The priority of the write request W is inverted by the request priority determination circuit 12, and the write request W is issued to the memory control circuit 8 with priority. This is to prevent old generation data information from being read if the latest data information is not stored in the main storage device B.
リクエストバッファ7およびストアバッファ11はメモ
リコントロール回路8の処理の完了を待ち主記憶装置B
へのアクセス処理が完了次第、次の夫々の要求を優先度
判定回路12に対して発行する。The request buffer 7 and the store buffer 11 wait for the completion of processing by the memory control circuit 8 in the main storage device B.
Upon completion of the access process, the following requests are issued to the priority determination circuit 12.
上記処理はリクエストバッファ7およびストアバッフ1
11両方の内部バッファが空になるまで、つまり自分自
身の主記憶装置Bに対する要求がなくなるまで繰り返さ
れる。The above process uses request buffer 7 and store buffer 1.
11 is repeated until both internal buffers are empty, that is, until there is no longer a request for its own main memory B.
以上説明してきたように、この発明によれば、要求情報
を受付は順に一次記憶する第1のパ・ノファを設け、こ
の第1のバッファから受付は順に出力される要求情報の
うち書き込み要求情報のみを受付は順に一次記憶する第
2のバッファを設け、第1のバッファから出力される要
求情報のアドレスと第2のバッファから出力される書き
込み要求情報のアドレスとが一致した場合、該書き込み
要求情報を優先して主記憶装置に送出させ、それ以外の
場合は常に第1のバッファから出力される読み出し要求
情報を優先して主記憶装置に送出させるようにしたので
、読み出し要求が書き込み要求にあまり関与されないた
め、cpuで必要なデータを高速に転送することができ
る。これにより計算機システム全体の能率が向上する。As described above, according to the present invention, there is provided a first buffer that temporarily stores request information in order, and from this first buffer, reception is performed in order to receive write request information among the request information output. A second buffer is provided that temporarily stores only the request information in order, and if the address of the request information output from the first buffer matches the address of the write request information output from the second buffer, the write request is The information is given priority and sent to the main memory, and in other cases, the read request information that is always output from the first buffer is given priority and sent to the main memory, so that a read request becomes a write request. Since the CPU is not involved much, the necessary data can be transferred at high speed. This improves the efficiency of the entire computer system.
第1図は本発明の実施例を示す構成図、第2図は従来の
構成図である。
■・・・パスライン、2,2・・・アドレス、3・・・
データ、4・・・制御命令、5・・・アドレス判定部、
6・・・結果情報、7・・・リクエストバッファ、8・
・・メモリコントロール回路、9・・・検出回路、10
・・・検出情報、11・・・ストアバッファ、12・・
・要求優先度判定回路、15・・・一致判定部、f、
g・・−杯情報、h・・・−数情報。
代理人 大 岩 増 雄(ばか2名)第2図
1、事件の表示
特願昭
63 198359号
2、発明の名称
3、補正をする者
5C1゛三夏電機株式会社
:″′:′:景者枝 ぞ
丑 補正の対象
発明の詳細な説明の潤。
6 補正の内容
(I+明細書第11頁第20行目「8へ発行される。」
の後に以下の文を挿入する。
「−数情報りはストアバッファ11には書き込み要求W
アドレス2′とリクエストバッファ7からの読み出し要
求Rアドレス2と一致するストアバッファ11にある書
き込み要求W情報以前にスト7バツフア11に蓄えられ
る書き込み要求Wをすへてメモリコントロール回路8へ
発行するまで要すiE4モクご!!I ス巨百呂各 −
二 ・、征丑÷−姦許 −ミぶ上FIG. 1 is a block diagram showing an embodiment of the present invention, and FIG. 2 is a conventional block diagram. ■...Pass line, 2,2...Address, 3...
Data, 4... Control command, 5... Address determination section,
6...Result information, 7...Request buffer, 8.
...Memory control circuit, 9...Detection circuit, 10
...Detection information, 11...Store buffer, 12...
-Request priority determination circuit, 15...matching determination unit, f;
g...-cup information, h...-number information. Agent Masuo Oiwa (2 idiots) Figure 2 1, Indication of the case Patent Application No. 198359 1983 2, Title of the invention 3, Person making the amendment 5C1 Sanka Denki Co., Ltd.: ″′:′: Kei A detailed explanation of the subject invention of the amendment. 6. Contents of the amendment (I + Specification, page 11, line 20, "Issued to 8.")
Insert the following statement after . ``-Number information is write request W to store buffer 11.
Address 2' and read request R from request buffer 7 Write request W information in store buffer 11 that matches address 2 Until the write request W stored in store buffer 11 before is issued to memory control circuit 8 I need iE4 Mokugo! ! I Sugomoro each −
2. Seiyu ÷ - Adultery - Mibuue
Claims (1)
を含む読み出し及び書き込み要求情報をもってアクセス
する主記憶装置の制御方式において、 前記要求情報を受付け順に一次記憶する第1のバッファ
を設け、この第1のバッファから受付け順に出力される
要求情報のうち前記書き込み要求情報のみを受付け順に
一次記憶する第2のバッファを設け、前記第1のバッフ
ァから出力される前記要求情報のアドレスと前記第2の
バッファから出力される書き込み要求情報のアドレスと
が一致した場合、該書き込み要求情報を優先して前記主
記憶装置に送出させ、それ以外の場合は常に前記第1の
バッファから出力される前記読み出し要求情報を優先し
て主記憶装置に送出させるようにしたことを特徴とする
主記憶装置の制御方式。[Scope of Claims] A control method for a main storage device in which a central processing unit accesses the main storage device using read and write request information including a designated address, comprising: a first buffer that temporarily stores the request information in the order in which it is received; A second buffer is provided that temporarily stores only the write request information in the order of reception among the request information output from the first buffer in the order of reception, and an address of the request information output from the first buffer is provided. If the address of the write request information outputted from the second buffer matches, the write request information is sent to the main storage device with priority; otherwise, the write request information is always output from the first buffer. A control method for a main storage device, characterized in that the read request information sent to the main storage device is sent to the main storage device with priority.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63198359A JPH0247739A (en) | 1988-08-09 | 1988-08-09 | Control system for main storage device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63198359A JPH0247739A (en) | 1988-08-09 | 1988-08-09 | Control system for main storage device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0247739A true JPH0247739A (en) | 1990-02-16 |
Family
ID=16389799
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP63198359A Pending JPH0247739A (en) | 1988-08-09 | 1988-08-09 | Control system for main storage device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0247739A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62221725A (en) * | 1986-03-24 | 1987-09-29 | Oki Electric Ind Co Ltd | Digital signal processor |
-
1988
- 1988-08-09 JP JP63198359A patent/JPH0247739A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62221725A (en) * | 1986-03-24 | 1987-09-29 | Oki Electric Ind Co Ltd | Digital signal processor |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6078983A (en) | Multiprocessor system having distinct data bus and address bus arbiters | |
US6772237B2 (en) | Host controller interface descriptor fetching unit | |
JPH08263424A (en) | Computer system | |
KR950033837A (en) | Computer Systems and Information Transfer Methods | |
KR930016879A (en) | Multiprocessor system running exclusive access to shared memory | |
JP2561261B2 (en) | Buffer storage access method | |
JPH11194995A (en) | Microprocessor with built-in dram and data transfer method therefor | |
JPH0247739A (en) | Control system for main storage device | |
JP2723970B2 (en) | Data transfer control device | |
JPS61165170A (en) | Bus controlling system | |
US7089387B2 (en) | Methods and apparatus for maintaining coherency in a multi-processor system | |
JPH0750466B2 (en) | Parallel computer cache memory control system | |
JPH0235541A (en) | Control system for main storage device | |
JPH10307788A (en) | Bus bridge | |
JPH0589027A (en) | Write buffer provided with monitoring function | |
JPH0664552B2 (en) | Information processing device invalidation processing method | |
JPH10293718A (en) | Buffer controller | |
JPH0715666B2 (en) | Virtual memory system | |
JPH06309228A (en) | Data processor | |
JPS6055454A (en) | Data transfer control system | |
JPH0944459A (en) | Network device | |
JPH0315963A (en) | Data transfer equipment | |
JPH05334182A (en) | Data transfer system | |
JPH01189748A (en) | Input/output control processor | |
JPS62224846A (en) | Memory controller |