JPH02309668A - Semiconductor memory device - Google Patents
Semiconductor memory deviceInfo
- Publication number
- JPH02309668A JPH02309668A JP1130763A JP13076389A JPH02309668A JP H02309668 A JPH02309668 A JP H02309668A JP 1130763 A JP1130763 A JP 1130763A JP 13076389 A JP13076389 A JP 13076389A JP H02309668 A JPH02309668 A JP H02309668A
- Authority
- JP
- Japan
- Prior art keywords
- charge storage
- parts
- cell plate
- source
- charge accumulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 23
- 239000000758 substrate Substances 0.000 claims abstract description 14
- 239000004020 conductor Substances 0.000 claims description 6
- 230000015654 memory Effects 0.000 abstract description 21
- 238000009825 accumulation Methods 0.000 abstract description 9
- 238000000034 method Methods 0.000 abstract 3
- 239000003990 capacitor Substances 0.000 description 3
- 238000002955 isolation Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
Landscapes
- Semiconductor Memories (AREA)
Abstract
Description
【発明の詳細な説明】 産業上の利用分野 本発明は半導体メモリ装置に関するものである。[Detailed description of the invention] Industrial applications The present invention relates to a semiconductor memory device.
従来の技術
最近、半導体メモリ装置の高密度化が進み、特にダイナ
ミック・ランダムアクセス・メモリ(DRAM)の高集
積化、高密度化については目覚ましいものがある。この
ような半導体メモリ装置の発展は、そのチップサイズの
半分以上を占めるメモリセル構造によるところが大きい
。従来の半導体メモリ装置を第3図および第4図に基づ
き説明する。第3図および第4図において、31は半導
・体基板で、その表面部には、信号読書き時のスイッチ
用MOS型トランジスタを構成するソース部32、ビッ
ト線としての導電体33が接続されるドレイン部34、
ワード線としてのゲート電極35が形成され、上記ソー
ス部32の上方には、メモリセルとしての電荷蓄積部3
6およびセルプレート電極37が形成されている。なお
、38はゲート酸化膜、39はメモリ用キャパシタを構
成するための絶縁膜、40はセル間分離用絶縁膜、41
は導電体33とドレイン部34とを接続するコンタクト
窓、42は電荷蓄積部36とソース部32とを接続する
コンタクト窓である。2. Description of the Related Art Recently, the density of semiconductor memory devices has increased, and in particular, the integration and density of dynamic random access memories (DRAMs) have been remarkable. The development of semiconductor memory devices is largely due to the memory cell structure, which occupies more than half of the chip size. A conventional semiconductor memory device will be explained with reference to FIGS. 3 and 4. In FIGS. 3 and 4, 31 is a semiconductor/body substrate, to the surface of which are connected a source part 32 that constitutes a MOS type transistor for switching when reading and writing signals, and a conductor 33 as a bit line. drain section 34,
A gate electrode 35 as a word line is formed, and a charge storage section 3 as a memory cell is formed above the source section 32.
6 and a cell plate electrode 37 are formed. In addition, 38 is a gate oxide film, 39 is an insulating film for forming a memory capacitor, 40 is an insulating film for cell isolation, and 41 is an insulating film for forming a memory capacitor.
42 is a contact window that connects the conductor 33 and the drain portion 34, and 42 is a contact window that connects the charge storage portion 36 and the source portion 32.
上記の構成は、いわゆるスタック型メモリである。この
メモリセルは、ワード線を構成するゲート電極35の論
理電圧を”H”にすることにより、ビット線からの情報
すなわち信号を、ドレイン部34およびソース部32を
通して電荷蓄積部36に蓄積して書き込んだり、また電
荷蓄積部36に蓄積された信号をソース部32およびド
レイン部34からビット線に読み出しすようにされてい
る。The above configuration is a so-called stacked memory. This memory cell stores information or signals from the bit line in the charge storage section 36 through the drain section 34 and source section 32 by setting the logic voltage of the gate electrode 35 constituting the word line to "H". A signal stored in the charge storage section 36 is written into the charge storage section 36 and read out from the source section 32 and the drain section 34 to the bit line.
発明が解決しようとする課題
ところで、上記構成によると、メモリ用の電荷蓄積部3
6が半導体基板31の上方にしか形成されないため、高
密度化のためにメモリセルの面積を小さくすると、メモ
リセルの容量が小さくなり、信号読出し時に誤動作を起
こし易く、シたがって読出しの高速化が困難になるとい
う問題があった。Problem to be Solved by the Invention By the way, according to the above configuration, the charge storage section 3 for memory
6 is formed only above the semiconductor substrate 31, so if the area of the memory cell is made smaller for higher density, the capacity of the memory cell will be smaller, making it more likely to cause malfunctions during signal readout, thus increasing the readout speed. The problem was that it became difficult.
そこで、本発明は上記課題を解消し得る半導体メモリ装
置を提供することを目的とする。Therefore, an object of the present invention is to provide a semiconductor memory device that can solve the above problems.
課題を解決するための手段
上記課題を解決するため、本発明の半導体メモリ装置は
、半導体基板の表面部に、信号読書き時のスイッヂ用M
OS型トランジスタを構成するソース部、ビット線とし
ての導電体が接続されるドレイン部およびワード線とし
てのゲート電極を形成し、かつ上記ソース部の一部を第
1の電荷蓄積部にするとともに、この第1の電荷蓄積部
の上方に第1の電荷蓄積部に接続された第2の電荷蓄積
部を形成し、上記第1の電荷蓄積部であるソース部の上
方に第1のセルプレート電極を形成し、上記第2の電荷
蓄積部の上方に第2のセルプレート電極を形成したもの
である。Means for Solving the Problems In order to solve the above problems, the semiconductor memory device of the present invention has an M for switching when reading and writing signals on the surface of the semiconductor substrate.
Forming a source part constituting an OS type transistor, a drain part to which a conductor as a bit line is connected, and a gate electrode as a word line, and making a part of the source part a first charge storage part, A second charge storage section connected to the first charge storage section is formed above the first charge storage section, and a first cell plate electrode is formed above the source section which is the first charge storage section. , and a second cell plate electrode is formed above the second charge storage section.
作用
上記構成によると、半導体基板の表面部および半導体基
板の上方部に、メモリ用の第1および第2電荷蓄積部を
形成したので、メモリセルの面積を増やすこと無く、メ
モリセルの容量を大きくすることができる。According to the above structure, the first and second charge storage parts for memory are formed on the surface of the semiconductor substrate and the upper part of the semiconductor substrate, so the capacity of the memory cell can be increased without increasing the area of the memory cell. can do.
実施例
以下、本発明の一実施例を第1図および第2図に基づき
説明する。EXAMPLE An example of the present invention will be described below with reference to FIGS. 1 and 2.
1は一導電型の半導体基板で、その表面部には信号読書
き時のスイッチ用MOS型トランジスタを構成するソー
ス部2、ビット線としての導電体3が接続されたドレイ
ン部4およびワード線としてのゲート電極5が形成され
ている。なお、上記ソース部2およびドレイン部4は半
導体基板1とは一反対の導電型にされている。そして、
上記ソース部2の一部が第1の電荷蓄積部6にされると
ともに、この第1の電荷蓄積部6の上方には、第1の電
荷蓄積部6に接続された第2の電荷蓄積部7が形成され
ている。また、上記第1の電荷蓄積部6であるソース部
2の上方、すなわち第1の電荷蓄積部6と第2の電荷蓄
積部7との間には、第1のセルプレート電極8が形成さ
れるとともに、上記第2の電荷蓄積部7の上方には第2
のセルプレート電極9が形成されている。Reference numeral 1 denotes a semiconductor substrate of one conductivity type, and its surface portion includes a source portion 2 constituting a MOS type transistor for switching when reading and writing signals, a drain portion 4 to which a conductor 3 as a bit line is connected, and a word line as a word line. A gate electrode 5 is formed. Note that the source section 2 and drain section 4 are of the opposite conductivity type to that of the semiconductor substrate 1. and,
A part of the source section 2 is made into a first charge storage section 6, and above the first charge storage section 6 is a second charge storage section connected to the first charge storage section 6. 7 is formed. Further, a first cell plate electrode 8 is formed above the source portion 2 which is the first charge storage portion 6, that is, between the first charge storage portion 6 and the second charge storage portion 7. At the same time, a second charge storage section 7 is provided above the second charge storage section 7.
A cell plate electrode 9 is formed.
なお、上記ゲート電極5はゲート酸化膜10内に配置さ
れ、また第1の電荷蓄積部6と第1のセルプレート電極
8との間、第1のセルプレート電極8と第2の電荷蓄積
部7との間および第2の電荷蓄積部7と第2のセルプレ
ート電極9との間には、それぞれメモリ用キャパシタを
構成する第1゜第2および第3の絶縁膜11,12.1
3が形成されている。また、上記第1のセルプレート電
極8は両型荷蓄積部6,7間に配置されているため、両
型荷蓄積部6,7に対して作用する。さらに、14はセ
ル間分離用絶縁膜、15はビット線としての導電体3と
ドレイン部4とを接続するコンタクト窓、16は第1お
よび第2電荷蓄積部6,7とソース部2とを接続するコ
ンタクト窓である。Note that the gate electrode 5 is disposed within the gate oxide film 10, and between the first charge storage section 6 and the first cell plate electrode 8, and between the first cell plate electrode 8 and the second charge storage section. 7 and between the second charge storage section 7 and the second cell plate electrode 9, there are first, second and third insulating films 11, 12.1, respectively, constituting a memory capacitor.
3 is formed. Further, since the first cell plate electrode 8 is disposed between the two types of load accumulation parts 6 and 7, it acts on both types of load accumulation parts 6 and 7. Furthermore, 14 is an insulating film for cell isolation, 15 is a contact window that connects the conductor 3 as a bit line and the drain part 4, and 16 is a contact window that connects the first and second charge storage parts 6, 7 and the source part 2. This is a contact window for connection.
上記構成において、ワード線を構成するゲート電極5の
論理電圧を”H”にすることにより、ビット線からの情
報すなわち信号を、ドレイン部4およびソース部2を通
して第1および第2電荷蓄積部6,7に蓄積して書き込
んだり、また第1および第2電荷蓄積部6,7に蓄積さ
れた信号をソース部2およびドレイン部4からビット線
に読み出すことができる。In the above configuration, by setting the logic voltage of the gate electrode 5 constituting the word line to "H", information or signals from the bit line are passed through the drain section 4 and the source section 2 to the first and second charge storage sections 6. , 7, and the signals accumulated in the first and second charge storage sections 6, 7 can be read out from the source section 2 and drain section 4 to the bit line.
このように、メモリ用の第1および第2電荷蓄積部6.
7が半導体基板1の表面部および半導体基板1の上方部
に形成されているため、メモリセルの面積を増やすこと
無く、メモリセルの容量を大きくすることができる。In this way, the first and second charge storage portions 6.
7 is formed on the surface portion of the semiconductor substrate 1 and the upper portion of the semiconductor substrate 1, the capacity of the memory cell can be increased without increasing the area of the memory cell.
発明の効果
以上のように本発明の構成によると、半導体基板の表面
部および半導体基板の上方部に、メモリ用の第1および
第2電荷蓄積部を形成したので、メモリセルの面積を増
やすこと無く、メモリセルの容量を大きくすることがで
き、したがって安定した状態で読出し動作の高速化を図
ることができる。Effects of the Invention As described above, according to the structure of the present invention, since the first and second charge storage parts for memory are formed on the surface part of the semiconductor substrate and the upper part of the semiconductor substrate, it is possible to increase the area of the memory cell. Therefore, the capacity of the memory cell can be increased, and the read operation can be performed at high speed in a stable state.
第1図は本発明の半導体メモリ装置の一実施例の要部平
面図、第2図は第1図のI−I断面図、第3図は従来例
の要部平面図、第4図は第3図の■−■断面図である。
1・・・・半導体基板、2・・・・ソース部、4・・・
・ドレイン部、5・・・・ゲート電極、6・・・・第1
の電荷蓄積部、7・・・・第2の電荷蓄積部、8・・・
・第1のセルプレート電極、9・・・・第2のセルプレ
ート電極。
第3図
11」FIG. 1 is a plan view of a main part of an embodiment of a semiconductor memory device of the present invention, FIG. 2 is a sectional view taken along the line II in FIG. 1, FIG. 3 is a plan view of a main part of a conventional example, and FIG. It is a sectional view taken along the line ■-■ in FIG. 3. 1... Semiconductor substrate, 2... Source part, 4...
・Drain part, 5...gate electrode, 6...first
charge storage section, 7... second charge storage section, 8...
- First cell plate electrode, 9... second cell plate electrode. Figure 3 11”
Claims (1)
MOS型トランジスタを構成するソース部、ビット線と
しての導電体が接続されるドレイン部およびワード線と
してのゲート電極を形成し、かつ上記ソース部の一部を
第1の電荷蓄積部にするとともに、この第1の電荷蓄積
部の上方に第1の電荷蓄積部に接続された第2の電荷蓄
積部を形成し、上記第1の電荷蓄積部であるソース部の
上方に第1のセルプレート電極を形成し、上記第2の電
荷蓄積部の上方に第2のセルプレート電極を形成した半
導体メモリ装置。1. A source part constituting a MOS type transistor for switching when reading and writing signals, a drain part to which a conductor as a bit line is connected, and a gate electrode as a word line are formed on the surface part of the semiconductor substrate, and the above-mentioned A part of the source part is used as a first charge storage part, and a second charge storage part connected to the first charge storage part is formed above the first charge storage part, and the second charge storage part is connected to the first charge storage part. A semiconductor memory device in which a first cell plate electrode is formed above a source portion which is a charge storage portion, and a second cell plate electrode is formed above the second charge storage portion.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1130763A JP2904216B2 (en) | 1989-05-24 | 1989-05-24 | Semiconductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1130763A JP2904216B2 (en) | 1989-05-24 | 1989-05-24 | Semiconductor memory device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH02309668A true JPH02309668A (en) | 1990-12-25 |
JP2904216B2 JP2904216B2 (en) | 1999-06-14 |
Family
ID=15042077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1130763A Expired - Fee Related JP2904216B2 (en) | 1989-05-24 | 1989-05-24 | Semiconductor memory device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2904216B2 (en) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59175153A (en) * | 1983-03-23 | 1984-10-03 | Nec Corp | Semiconductor integrated circuit |
JPS63148A (en) * | 1986-06-19 | 1988-01-05 | Mitsubishi Electric Corp | Semiconductor device |
-
1989
- 1989-05-24 JP JP1130763A patent/JP2904216B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59175153A (en) * | 1983-03-23 | 1984-10-03 | Nec Corp | Semiconductor integrated circuit |
JPS63148A (en) * | 1986-06-19 | 1988-01-05 | Mitsubishi Electric Corp | Semiconductor device |
Also Published As
Publication number | Publication date |
---|---|
JP2904216B2 (en) | 1999-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2929430B2 (en) | DRAM without capacitor and method of manufacturing the same | |
US4476547A (en) | DRAM with interleaved folded bit lines | |
JP3397499B2 (en) | Semiconductor storage device | |
US5949705A (en) | DRAM cell, DRAM and method for fabricating the same | |
US4747078A (en) | Semiconductor memory device | |
JP2004119937A (en) | Semiconductor memory device | |
US5500815A (en) | Semiconductor memory | |
JPH02309668A (en) | Semiconductor memory device | |
JPH02309667A (en) | Semiconductor memory device | |
JPH02309671A (en) | Semiconductor memory device | |
JP2503689B2 (en) | Semiconductor memory device | |
JPS62169475A (en) | Semiconductor memory device | |
JPH03230564A (en) | Semiconductor memory device | |
JPS63209158A (en) | One-transistor type dynamic memory cell | |
JPS63209159A (en) | One-transistor type dynamic memory cell | |
JPH05326873A (en) | Semiconductor memory device | |
JPS6097664A (en) | Semiconductor memory | |
JPH02309670A (en) | Semiconductor memory device | |
JPH0319281A (en) | Semiconductor memory device | |
KR100335612B1 (en) | Ferroelectric random access memory | |
JPH02206165A (en) | Semiconductor memory device | |
JP3556383B2 (en) | Semiconductor storage device | |
JPH02246154A (en) | Semiconductor memory device | |
JPH02206164A (en) | Semiconductor memory device | |
JPS62273764A (en) | Semiconductor memory |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |