JPH0152774B2 - - Google Patents
Info
- Publication number
- JPH0152774B2 JPH0152774B2 JP54170375A JP17037579A JPH0152774B2 JP H0152774 B2 JPH0152774 B2 JP H0152774B2 JP 54170375 A JP54170375 A JP 54170375A JP 17037579 A JP17037579 A JP 17037579A JP H0152774 B2 JPH0152774 B2 JP H0152774B2
- Authority
- JP
- Japan
- Prior art keywords
- control unit
- processing unit
- communication
- line
- central processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 238000004891 communication Methods 0.000 claims description 58
- 238000012545 processing Methods 0.000 claims description 47
- 238000003745 diagnosis Methods 0.000 claims description 25
- 230000005540 biological transmission Effects 0.000 claims description 19
- 230000005856 abnormality Effects 0.000 claims description 18
- 238000002405 diagnostic procedure Methods 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 7
- 230000000903 blocking effect Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000004044 response Effects 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000002360 preparation method Methods 0.000 description 1
Landscapes
- Maintenance And Management Of Digital Transmission (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Computer And Data Communications (AREA)
Description
【発明の詳細な説明】
〔概 要〕
データ通信システムにおいて障害診断を行うに
あたり回線動作異常を検出した場合に、中央処理
装置がコマンドレジスタに第1の診断モード命令
をセツトすることにより、割込みが処理部に通知
され、処理部は第1の診断モード命令に基づき該
当する通信回線制御部において送受信折返し通路
を形成させ、次いで通信制御部から所定の診断デ
ータを送信して前記折返し通路を経由して受信す
ることにより通信回線制御部の障害診断を行い、
該診断によつて障害が検知されないときは、前記
処理部から中央処理装置に通知し、中央処理装置
が第2の診断モード命令をコマンドレジスタにセ
ツトすることにより、処理部は通信回線制御部の
送受信折返し通路を復旧解除させ、次いで通信制
御部から所定の診断データを端末装置と送受信す
ることにより通信回線制御部より後位の回線及び
端末装置の障害診断を行うことについて記述され
ている。[Detailed Description of the Invention] [Summary] When an abnormality in line operation is detected when diagnosing a fault in a data communication system, the central processing unit sets the first diagnostic mode instruction in the command register, thereby preventing an interrupt. The processing unit is notified, and the processing unit causes the corresponding communication line control unit to form a transmission/reception return path based on the first diagnosis mode command, and then transmits predetermined diagnostic data from the communication control unit to pass through the return path. Diagnose the failure of the communication line control unit by receiving the
If no fault is detected by the diagnosis, the processing section notifies the central processing unit, and the central processing unit sets the second diagnosis mode command in the command register, so that the processing section controls the communication line control section. This document describes how to perform failure diagnosis of the line and terminal device downstream from the communication line control section by restoring the transmission/reception return path and then transmitting and receiving predetermined diagnostic data from the communication control section to and from the terminal device.
本発明はデータ処理システムの診断方式に関す
る。本発明による診断方式はデータ通信システム
における障害診断用に用いられる。
The present invention relates to a diagnostic method for data processing systems. The diagnostic method according to the present invention is used for diagnosing faults in data communication systems.
中央処理装置(CPU)、内部及び外部メモリ等
の計算機システムと通信制御ユニツト(CMC)、
通信回線制御ユニツト(LA)等の通信制御装置
とをセンタ側に設け、各端末装置(I/O)とこ
の通信制御装置とを通信回線を介して複続してな
るデータ通信システム(データ処理システム)に
おいて、各回線毎に設けられるLA、回線、ある
いはその回線に接続される端末装置に動作異常が
生じた場合、従来はオペレータが手動によりLA
及び回線の閉塞スイツチを操作して折返し回路の
形成及び通常状態への復帰を行つて障害診断を行
つていた。しかしながら、このようにオペレータ
が介在する操作は、操作誤りを起し易く、これが
システム全体のダウンの要因となる恐れがある。
また、障害診断に要する時間も長くなるという問
題があつた。
Computer systems such as the central processing unit (CPU), internal and external memory, and communication control unit (CMC),
A data communication system (data processing In the past, when an abnormality occurred in the LA provided for each line, the line, or the terminal equipment connected to that line, the operator manually
Fault diagnosis was then performed by operating the line blocking switch to form a return circuit and return to the normal state. However, such operations that require operator intervention are likely to cause operational errors, which may cause the entire system to go down.
Additionally, there is a problem in that the time required for fault diagnosis becomes longer.
本発明の目的は従来技術の上述の如き問題点に
かんがみ、オペレータの介在を必要とすることな
く適切に障害診断を行うことができ、障害診断時
間を短縮することができる方式を提供することに
ある。 SUMMARY OF THE INVENTION In view of the above-mentioned problems of the prior art, an object of the present invention is to provide a method that can appropriately diagnose a fault without requiring operator intervention and shorten the time required for fault diagnosis. be.
本発明においては、中央処理装置と、該中央処
理装置に接続される通信制御部と、該通信制御部
にバスを介して接続された各回線対応の通信回線
制御部と、回線を介して各通信回線制御部に接続
される端末装置とを用い、回線異常に対して当該
異常を生じた回線対応に送受信の折返し通路を形
成して診断するデータ処理システムの診断方式で
あつて、該通信制御部に設けられた、処理部と、
該中央処理装置から送出される診断モード命令を
受付けるコマンドレジスタと、前記診断モード命
令の受付で起動され割込み原因を前記処理部に通
知するエンコーダとを用い、回線動作異常を検出
した場合に、前記中央処理装置が前記コマンドレ
ジスタに第1の診断モード命令をセツトすること
により、割込みが前記処理部に通知され、前記処
理部は該第1の診断モード命令に基づき該当する
通信回線制御部において送受信折返し通路を形成
させ、次いで前記通信制御部から所定の診断デー
タを送信して前記折返し通路を経由して受信する
ことにより該通信回線制御部の障害診断を行い、
該診断によつて障害が検知されないときは、前記
処理部から前記中央処理装置に通知し、前記中央
処理装置が第2の診断モード命令を前記コマンド
レジスタにセツトすることにより、前記処理部は
前記通信回線制御部の前記送受信折返し通路を復
旧解除させ、次いで前記通信制御部から所定の診
断データを端末装置と送受信することにより該通
信回線制御部より後位の回線及び端末装置の障害
診断を行うことを特徴とするデータ処理システム
の診断方式が提供される。
In the present invention, a central processing unit, a communication control unit connected to the central processing unit, a communication line control unit corresponding to each line connected to the communication control unit via a bus, and a communication line control unit corresponding to each line connected to the communication control unit via a bus. A diagnostic method for a data processing system that uses a terminal device connected to a communication line control unit to diagnose a line abnormality by forming a return path for transmission and reception corresponding to the line in which the abnormality has occurred, the communication control unit A processing section provided in the section;
Using a command register that receives a diagnostic mode command sent from the central processing unit, and an encoder that is activated upon reception of the diagnostic mode command and notifies the processing unit of the cause of the interrupt, when an abnormality in line operation is detected, the By setting the first diagnostic mode command in the command register by the central processing unit, an interrupt is notified to the processing unit, and the processing unit performs transmission/reception in the corresponding communication line control unit based on the first diagnostic mode command. diagnosing a fault in the communication line control unit by forming a return path, and then transmitting predetermined diagnostic data from the communication control unit and receiving it via the return path;
If no failure is detected by the diagnosis, the processing unit notifies the central processing unit, and the central processing unit sets a second diagnosis mode command in the command register, so that the processing unit The transmission/reception loop path of the communication line control unit is restored and then the communication control unit transmits/receives predetermined diagnostic data to/from the terminal device, thereby diagnosing a fault in the line and terminal device downstream from the communication line control unit. A diagnostic method for a data processing system is provided.
以下図面を用いて本発明を詳細に説明する。 The present invention will be explained in detail below using the drawings.
第1図は本発明の一実施例のデータ処理システ
ムの全体の概略図である。同図において、10は
中央処理装置(CPU)、12はメインメモリ、1
4は通信制御ユニツト(CMC)をそれぞれ示し
ている。CMC14及び図示しないその他のチヤ
ネルはバス16を介してCPU10及びメモリ1
2に接続されている。CMC14にはバス18を
介して各回線対応の通信回線制御ユニツト(回線
アダプタ、LA)20−0,20−1,…,20
−nが接続されており、その先には各通信回線2
2−0,22−1,…,22−nを介して端末装
置(I/O)24−0,24−1,…,24−m
が接続されている。 FIG. 1 is an overall schematic diagram of a data processing system according to an embodiment of the present invention. In the figure, 10 is a central processing unit (CPU), 12 is a main memory, and 1 is a central processing unit (CPU).
4 indicates a communication control unit (CMC). CMC 14 and other channels not shown are connected to CPU 10 and memory 1 via bus 16.
Connected to 2. Communication line control units (line adapters, LA) 20-0, 20-1, ..., 20 corresponding to each line are connected to the CMC 14 via a bus 18.
-n is connected, and beyond that each communication line 2
Terminal devices (I/O) 24-0, 24-1, ..., 24-m via 2-0, 22-1, ..., 22-n
is connected.
第2図は第1図に示すCMC14の一部のブロ
ツクである。同図において、16,18はそれぞ
れ第1図に示したCPU側バス、LA側バスであ
り、26はCMC14の処理内容に関する指示命
令をCPU10から直接書込むことのできるコマ
ンドレジスタ、28はCMC14制御用のマイク
ロプロセツサ(MPU)、30はMPU28のプロ
グラムの格納されるプログラム領域、送受信バツ
フア領域、診断モードフラグ等の格納されるテー
ブル領域等を有するランダムアクセスメモリ
(RAM)、32はMPU28の割込み制御用エン
コーダ、34は直接メモリアクセス(DMA)を
行うためRAM30内の送信バツフア及び受信バ
ツフアの先頭アドレス及びその送信バツフアレン
グスを格納しておくメモリ、36はLA20−0
乃至20−nのアドレスデコーダをそれぞれ示す
ている。 FIG. 2 is a block diagram of a part of the CMC 14 shown in FIG. In the figure, 16 and 18 are the CPU side bus and LA side bus respectively shown in FIG. 30 is a random access memory (RAM) having a program area for storing the program of the MPU 28, a transmission/reception buffer area, a table area for storing diagnostic mode flags, etc., 32 is an interrupt for the MPU 28 A control encoder, 34 is a memory that stores the start addresses of the transmitting buffer and receiving buffer and the transmitting buffer length in the RAM 30 for direct memory access (DMA), and 36 is a LA20-0
Address decoders 20-n through 20-n are shown, respectively.
第3図は第1図に示すLAの一部のブロツク図
である。同図において、18は前述のLA側バス
であり、38はハイレベル伝送制御手順
(HDLC)用のLSI素子である。このHDLC・LSI
素子38の回線側出力には、折り返し制御(閉塞
制御)用のスイツチ回路40が設けられており、
このスイツチ回路40は、HDLC・LSI素子38
のDTR端子が論理「1」出力となるとスイツチ
40a及び40bを開成し、スイツチ40c及び
40dを閉成して両方向共折り返しモードとす
る。逆にDTR端子が論理「0」出力となるとス
イツチ40a及び40bを閉成し、スイツチ40
c及び40dを開成して通常の通信モード(スル
ーモード)となる。第3図において、さらに42
は、このLAのアドレスがアクセスされたことを
検知するアドレスコンペア回路である。 FIG. 3 is a block diagram of a part of the LA shown in FIG. 1. In the figure, 18 is the aforementioned LA side bus, and 38 is an LSI element for high-level transmission control procedure (HDLC). This HDLC・LSI
A switch circuit 40 for return control (blocking control) is provided at the line side output of the element 38.
This switch circuit 40 includes an HDLC/LSI element 38
When the DTR terminal becomes a logical "1" output, switches 40a and 40b are opened, and switches 40c and 40d are closed, setting the loopback mode in both directions. Conversely, when the DTR terminal becomes a logic "0" output, switches 40a and 40b are closed, and switch 40
c and 40d are opened to enter normal communication mode (through mode). In Figure 3, 42
is an address compare circuit that detects that the address of this LA has been accessed.
次に本実施例の動作を説明する。特定の回線も
しくはそのLAあるいはその端末装置に動作異常
が生じたと認識した場合、CPU10はCMC14
のコマンドレジスタ26に第1の診断モードパタ
ーンを書き込む。このパターンは回線を閉塞して
診断を行うためのループテスト(LTST)モード
を表わすパターンであり、その中には異常のある
と思われるLA(以下、LA20−0であるとする)
の番号が含まれている。コマンドレジスタ26の
最終アドレスまで書込みがなされると、このレジ
スタ26がフルになつた旨を表すビツト26aが立
ち、割込み制御用エンコーダ32が付勢されて
MPU28に割込み要求がなされる。MPU28
は、これによりエンコーダ32をアクセスしてそ
の割込み原因を知り、コマンドレジスタ26内の
情報を取り込み、そのパターンを解析する。これ
によつてLTSTモードであることを知るとMPU
28は、RAM30のテーブル領域内の所定位置
にあるLA20−0用のビツト30aに診断モード
であることを表わすフラグを立てる。さらに
MPU28はアドレスデコーダ36及びアドレス
コンペア回路42を介して対応するLA20−0
を選択し、そのHDLC・LSI素子38のチツプセ
レクト(CS)端子をオンにすると共にその
HDLC・LSI素子38内のレジスタの特定のビツ
ト38aにLTSTモードであることを表わすフラグ
を立てる。これによりHDLC・LSI素子38は端
子DTRが論理「1」出力となり、スイツチ回路
40が前述の如く動作して折り返し通路が形成さ
れる。さらにまた、MPU28はRAM30の送
信バツフア30b内にLTST用のHDLCの診断デ
ータを形成してその先頭アドレスとバツフア長と
をメモリ34に書き込むと共に受信バツフア30
cを用意してその先頭アドレスをメモリ34に書
き込む。次いでDMA起動がかかり、CMC14と
LA20−0との間でDMA転送要求(REQ)及
びその肯定応答(ACK)等の所定にやりとりが
行われた後、送信バツフア30b内の診断データ
がDMAによつて送信されスイツチ回路40で折
り返されて再びDMAによつて受信されて受信バ
ツフア30cの格納される。その後、MPU28
は送信バツフア30bの内容と受信バツフア30
cの内容とを比較し、スイツチ回路40までの回
路に障害があるか否かを判別する。以上のLTST
モードで異常がないことをMPU28が認識する
とMPU28からCPU10へ異常なしの通知を行
ない、これを受けたCPU10は第2の診断モー
ドパターンをコマンドレジスタ26に書き込む。
このパターンは回線の閉塞を解除して通常の通り
のスルーモードで診断を行うためのトランスフア
ーテスト(TTST)モードを表わすパターンで
ある。このTTSTモードにおけるCMC14の動
作はLTSTモードの場合とほぼ同様であるが、
LA20−0のHDLC・LSI素子38の特定ビツ
ト38aにフラグを立てないこと及び送信バツフア
30bに形成するHDLCの診断データの内容が
LTSTモードの場合と違う点が異なつている。こ
のため、TTSTモードにおいてはHDLC・LSI素
子38のDTR端子は論理「0」となりスイツチ
回路40が復旧して折り返し通路は形成されずス
ルーとなる。従つて送信バツフア30b内の診断
データはDMAによりLA20−0を介して回線
22−0に送り出され端末装置でそのまま折り返
されるかあるいは手順に基いた何らかの応答が戻
されるかさもなくば何の応答も戻らない。従つて
DMAによる送受信が行われた後受信バツフア3
0cの内容をMPU28が調べることにより、ス
イツチ回路40より後位の回線、端末装置に障害
があるか否かが判別できることになる。 Next, the operation of this embodiment will be explained. When the CPU 10 recognizes that an abnormality has occurred in a specific line, its LA, or its terminal device, the CPU 10
The first diagnostic mode pattern is written into the command register 26 of the controller. This pattern represents the loop test (LTST) mode for diagnosing the line by blocking the line, and one of the LAs that seems to have an abnormality (hereinafter referred to as LA20-0)
Contains the number. When the final address of the command register 26 is written, bit 26a is set indicating that this register 26 is full, and the interrupt control encoder 32 is activated.
An interrupt request is made to the MPU 28. MPU28
This accesses the encoder 32, learns the cause of the interrupt, takes in the information in the command register 26, and analyzes the pattern. This allows the MPU to know that it is in LTST mode.
28 sets a flag in the bit 30a for LA 20-0 at a predetermined position in the table area of the RAM 30 to indicate that the LA 20-0 is in the diagnostic mode. moreover
The MPU 28 connects the corresponding LA 20-0 via an address decoder 36 and an address compare circuit 42.
, turn on the chip select (CS) terminal of that HDLC/LSI element 38, and
A flag indicating the LTST mode is set in a specific bit 38a of a register in the HDLC/LSI element 38. As a result, the terminal DTR of the HDLC/LSI element 38 becomes a logical "1" output, and the switch circuit 40 operates as described above to form a return path. Furthermore, the MPU 28 forms the HDLC diagnostic data for LTST in the transmission buffer 30b of the RAM 30, writes its start address and buffer length to the memory 34, and writes the data to the reception buffer 30.
c is prepared and its start address is written into the memory 34. Next, DMA startup takes place, and CMC14 and
After predetermined exchanges such as a DMA transfer request (REQ) and its acknowledgment (ACK) are performed with the LA 20-0, the diagnostic data in the transmission buffer 30b is transmitted by DMA and returned by the switch circuit 40. The signal is then received again by the DMA and stored in the reception buffer 30c. After that, MPU28
are the contents of the sending buffer 30b and the receiving buffer 30.
It is determined whether or not there is a fault in the circuit up to the switch circuit 40. LTST of more than
When the MPU 28 recognizes that there is no abnormality in the mode, the MPU 28 notifies the CPU 10 that there is no abnormality, and the CPU 10 receives this and writes the second diagnostic mode pattern into the command register 26.
This pattern represents the transfer test (TTST) mode for unblocking the line and performing diagnosis in the normal through mode. The operation of CMC14 in this TTST mode is almost the same as in LTST mode, but
The specific bit 38a of the HDLC/LSI element 38 of the LA 20-0 is not flagged, and the content of the HDLC diagnostic data formed in the transmission buffer 30b is
The difference is that it is different from the case of LTST mode. Therefore, in the TTST mode, the DTR terminal of the HDLC/LSI element 38 becomes logic "0", the switch circuit 40 is restored, and a return path is not formed and becomes a through path. Therefore, the diagnostic data in the transmission buffer 30b is sent to the line 22-0 via the LA 20-0 by DMA, and is either returned as is at the terminal device, or some response based on the procedure is returned, or else no response is made. Dont return. Accordingly
Receive buffer 3 after DMA transmission/reception
By examining the contents of 0c by the MPU 28, it is possible to determine whether or not there is a failure in the line or terminal device downstream from the switch circuit 40.
第1図装置における障害自動診断の一つの具体
例をフローチヤート図にあらわしてみると例えば
第4図にようである。また第4図のフローチヤー
トにおいて用いられる診断モード指示形成に例が
第5図a,bに示される。 A specific example of automatic failure diagnosis in the apparatus shown in FIG. 1 is shown in a flowchart as shown in FIG. 4, for example. An example of forming a diagnostic mode instruction used in the flowchart of FIG. 4 is also shown in FIGS. 5a and 5b.
第4図において、まず通常データの送信準備が
行われ、すべて送信されたか否かの判別が行われ
る。すべて送信されていなければ通常データの送
信を通信制御部へ依頼し、送信異常が検出された
か否かの判別が行われる。送信異常が検出される
と通信制御部へ、例えば第5図aの指示形式によ
り、診断モードを指示する。次いで診断異常が検
出されたか否かの判別が行われ、イエスであれば
通信制御部の異常処理部への分岐が行われ、ノウ
であれば通信制御部からの折り返しデータのチエ
ツクが行われる。この通信制御部からの折り返し
データのチエツクが行われたのち、正常受信であ
るか否かの判別が行われ、ノウであれば通信制御
部の異常処理部への分岐が行われ、イエスであれ
ば端末装置へ、例えば第5図bの指示形式によ
り、診断モードを指示し、端末装置からの折り返
しデータのチエツクが行われる。 In FIG. 4, preparations for transmitting normal data are first made, and it is determined whether all data has been transmitted. If all data has not been transmitted, a request is made to the communication control unit to transmit normal data, and a determination is made as to whether or not a transmission abnormality has been detected. When a transmission abnormality is detected, a diagnosis mode is instructed to the communication control section, for example, using the instruction format shown in FIG. 5a. Next, it is determined whether or not a diagnostic abnormality has been detected. If YES, the communication control section branches to the abnormality processing section, and if YES, the return data from the communication control section is checked. After checking the returned data from the communication control unit, it is determined whether the reception is normal or not. If it is a yes, a branch is made to the abnormality processing unit of the communication control unit. For example, the diagnosis mode is instructed to the terminal device using the instruction format shown in FIG. 5B, and the return data from the terminal device is checked.
この端末装置からの折り返しデータのチエツク
が行われたのち、正常受信であるか否かの判別が
行われ、ノウであれば端末装置の異常処理部への
分岐が行われ、イエスであれば端末装置および通
信制御部への通常モード復帰指示が行われる。 After checking the return data from the terminal device, it is determined whether the reception is normal or not. If it is YES, a branch is made to the error processing section of the terminal device, and if YES, the terminal device An instruction to return to normal mode is given to the device and the communication control unit.
〔発明の効果〕
本発明においては、回線動作異常を検出した場
合に、前記中央処理装置から前記通信制御部に対
して、第1の診断モード命令を送出することによ
り該当する通信回線制御部において送受信折返し
通路を形成せしめ、次いで前記通信制御部から所
定の診断データを送受信することにより該通信回
線制御部の障害診断を行い、これによつて、障害
が検知されない場合は、前記中央処理装置から第
2の診断モード命令を前記通信制御部に送出する
ことにより前記通信回線制御部の前記送受信折返
し通路を復旧解除せしめ、次いで前記通信制御部
から所定の診断データを送受信することにより該
通信回線制御部より後位の回線及び端末装置の障
害診断が行われ、障害診断にオペレータが介在す
る必要がない。従つて、オペレータによる誤操作
の生じるおそれがなく、これによるシステムダウ
ン及び障害が発生することがない。また、プログ
ラムによつてオンラインで自動障害診断が行われ
るので障害診断時時間を短縮することができる。[Effects of the Invention] In the present invention, when an abnormality in line operation is detected, the central processing unit sends a first diagnosis mode command to the communication control unit, so that the corresponding communication line control unit A transmission/reception loop path is formed, and then predetermined diagnostic data is sent and received from the communication control unit to diagnose a failure in the communication line control unit.If no failure is detected, the central processing unit A second diagnostic mode command is sent to the communication control section to release the transmission/reception loop path of the communication line control section, and then predetermined diagnostic data is sent and received from the communication control section to control the communication line. Fault diagnosis is performed for lines and terminal devices downstream from the main unit, and there is no need for an operator to intervene in fault diagnosis. Therefore, there is no risk of an operator's erroneous operation, and no system down or failure will occur due to this. Furthermore, since fault diagnosis is automatically performed online by the program, the time required for fault diagnosis can be shortened.
第1図は本発明の一実施例の全体の概略図、第
2図、第3図はいずれも第1図の一部の詳細ブロ
ツク図、第4図は障害自動診断の一具体例のフロ
ーチヤート図、第5図a,bは診断モード指示形
式の例を示す図である。
10……中央処理装置、12……メインメモ
リ、14……通信制御ユニツト、16,18……
バス、20−0乃至20−n……通信回線制御ユ
ニツト、22−0乃至22−n……通信回線、2
4−0乃至24−m……端末装置、26……コマ
ンドレジスタ、28……マイクロプロセツサ、3
0……ランダムアクセスメモリ、32……割込み
制御用エンコーダ、38……HDLC用LSI素子、
40……スイツチ回路。
Fig. 1 is an overall schematic diagram of an embodiment of the present invention, Figs. 2 and 3 are detailed block diagrams of a part of Fig. 1, and Fig. 4 is a flowchart of a specific example of automatic fault diagnosis. The chart diagrams in FIGS. 5a and 5b are diagrams showing examples of diagnosis mode instruction formats. 10...Central processing unit, 12...Main memory, 14...Communication control unit, 16, 18...
Bus, 20-0 to 20-n...Communication line control unit, 22-0 to 22-n...Communication line, 2
4-0 to 24-m...Terminal device, 26...Command register, 28...Microprocessor, 3
0...Random access memory, 32...Interrupt control encoder, 38...HDLC LSI element,
40...Switch circuit.
Claims (1)
る通信制御部と、該通信制御部にバスを介して接
続された各回線対応の通信回線制御部と、回線を
介して各通信回線制御部に接続される端末装置と
を用い、回線異常に対して当該異常を生じた回線
対応に送受信の折返し通路を形成して診断するデ
ータ処理システムの診断方式であつて、 該通信制御部に設けられた、処理部と、該中央
処理装置から送出される診断モード命令を受付け
るコマンドレジスタと、前記診断モード命令の受
付で起動され割込み原因を前記処理部に通知する
エンコーダとを用い、 回線動作異常を検出した場合に、前記中央処理
装置が前記コマンドレジスタに第1の診断モード
命令をセツトすることにより、割込みが前記処理
部に通知され、前記処理部は該第1の診断モード
命令に基づき該当する通信回線制御部において送
受信折返し通路を形成させ、次いで前記通信制御
部から所定の診断データを送信して前記折返し通
路を経由して受信することにより該通信回線制御
部の障害診断を行い、 該診断によつて障害が検知されないときは、前
記処理部から前記中央処理装置に通知し、前記中
央処理装置が第2の診断モード命令を前記コマン
ドレジスタにセツトすることにより、前記処理部
は前記通信回線制御部の前記送受信折返し通路を
復旧解除させ、次いで前記通信制御部から所定の
診断データを端末装置と送受信することにより該
通信回線制御部より後位の回線及び端末装置の障
害診断を行う、 ことを特徴とするデータ処理システムの診断方
式。[Claims] 1. A central processing unit, a communication control unit connected to the central processing unit, a communication line control unit corresponding to each line connected to the communication control unit via a bus, and a communication control unit connected to the communication control unit via a bus. A data processing system diagnostic method for diagnosing a line abnormality by forming a return path for transmission and reception corresponding to the line where the abnormality has occurred, using a terminal device connected to each communication line control unit, A communication control unit includes a processing unit, a command register that receives a diagnostic mode command sent from the central processing unit, and an encoder that is activated upon reception of the diagnostic mode command and notifies the processing unit of the cause of the interrupt. When a line operation abnormality is detected, the central processing unit sets a first diagnostic mode command in the command register, thereby notifying the processing unit of an interrupt, and the processing unit performs the first diagnosis. A transmission/reception return path is formed in the corresponding communication line control unit based on the mode command, and predetermined diagnostic data is then transmitted from the communication control unit and received via the return path, thereby preventing the failure of the communication line control unit. Diagnosis is performed, and when no failure is detected by the diagnosis, the processing unit notifies the central processing unit, and the central processing unit sets a second diagnosis mode command in the command register, thereby causing the The processing unit releases the transmission/reception return path of the communication line control unit, and then transmits and receives predetermined diagnostic data from the communication control unit to and from the terminal device, thereby controlling the line and terminal device downstream from the communication line control unit. A diagnostic method for a data processing system characterized by performing fault diagnosis.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17037579A JPS5694427A (en) | 1979-12-28 | 1979-12-28 | Diagnostic system of data processing system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP17037579A JPS5694427A (en) | 1979-12-28 | 1979-12-28 | Diagnostic system of data processing system |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS5694427A JPS5694427A (en) | 1981-07-30 |
JPH0152774B2 true JPH0152774B2 (en) | 1989-11-10 |
Family
ID=15903764
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17037579A Granted JPS5694427A (en) | 1979-12-28 | 1979-12-28 | Diagnostic system of data processing system |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5694427A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102026925B1 (en) * | 2019-04-23 | 2019-09-30 | 윤성도 | Breathable sanitary panties |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62224851A (en) * | 1986-03-26 | 1987-10-02 | Hitachi Ltd | Interface device |
JPH0827738B2 (en) * | 1986-08-15 | 1996-03-21 | 株式会社日立製作所 | Online test method |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53138606A (en) * | 1977-05-10 | 1978-12-04 | Nec Corp | Remote control system |
-
1979
- 1979-12-28 JP JP17037579A patent/JPS5694427A/en active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS53138606A (en) * | 1977-05-10 | 1978-12-04 | Nec Corp | Remote control system |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102026925B1 (en) * | 2019-04-23 | 2019-09-30 | 윤성도 | Breathable sanitary panties |
Also Published As
Publication number | Publication date |
---|---|
JPS5694427A (en) | 1981-07-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4400775A (en) | Shared system for shared information at main memory level in computer complex | |
WO1983001135A1 (en) | Multiprocessor computer system | |
JP2996440B2 (en) | Diagnosis method of data processing system | |
JPH024932B2 (en) | ||
JPS6043767A (en) | Interface circuit | |
US4242749A (en) | Operating system for a data transmission system | |
JPH0152774B2 (en) | ||
JPS634209B2 (en) | ||
JP3127941B2 (en) | Redundant device | |
JP2626127B2 (en) | Backup route test method | |
JP3012402B2 (en) | Information processing system | |
JPS6126706B2 (en) | ||
JPH02173852A (en) | Bus diagnostic device | |
JPS6315625B2 (en) | ||
JPH0756520Y2 (en) | Failure signal response signal generator | |
JPS59221131A (en) | Data transmission station | |
JPH10333729A (en) | Numerical controller | |
JPH08194651A (en) | Bus fault processing system | |
JPS61273044A (en) | Data transmitter | |
JPH08123773A (en) | Inter-processor communication equipment | |
JPS5820058B2 (en) | Data advance reading method | |
JPS6123263A (en) | Test system | |
JPH0238279A (en) | Data transmission control device | |
JPS59144933A (en) | Data channel | |
JPH0398140A (en) | Parallel bus system |