[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPH0845297A - Icカードのパラレル/シリアル変換回路 - Google Patents

Icカードのパラレル/シリアル変換回路

Info

Publication number
JPH0845297A
JPH0845297A JP6177774A JP17777494A JPH0845297A JP H0845297 A JPH0845297 A JP H0845297A JP 6177774 A JP6177774 A JP 6177774A JP 17777494 A JP17777494 A JP 17777494A JP H0845297 A JPH0845297 A JP H0845297A
Authority
JP
Japan
Prior art keywords
signal
data
address
shift register
command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6177774A
Other languages
English (en)
Inventor
Yuzo Ishihara
裕三 石原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP6177774A priority Critical patent/JPH0845297A/ja
Publication of JPH0845297A publication Critical patent/JPH0845297A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Shift Register Type Memory (AREA)

Abstract

(57)【要約】 (修正有) 【目的】 パラレル入力データの読み込み、書き込みに
小容量でシリアル入出力インタフェースを持つ安価でピ
ン数の少ないシリアルメモリの使用。 【構成】 リードコマンド或いはライトコマンド、種々
のクロックを出力するコントローラ5と、ライトデータ
をシリアル変換するデータ用シフトレジスタ1と、アド
レス信号をシリアル変換するアドレス用シフトレジスタ
2と、リードコマンド或いはライトコマンドをシリアル
変換するコマンド用シフトレジスタ3と、コントローラ
からのセレクト信号に対応した各信号を出力するセレク
タ8と、セレクタの信号でアドレスのデータをシリアル
変換し、ライトデータを決定されたアドレスにライトす
るシリアルメモリ6と、シリアルメモリからのアドレス
のデータをパラレル変換するパラレル変換用シフトレジ
スタ7と、パラレル変換用シフトレジスタがパラレル変
換したデータをデータバスに出力するデータバッファ4
とで構成される。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は、ICカード、特にカ
ード属性情報を有するPCMCIA(ピーシメモリカー
ド インタナショナル アソシエーション)の規格に対
応するICカードのシリアルメモリとのパラレル/シリ
アル変換回路に関するものである。
【0002】
【従来の技術】一般に、従来のICカードのカード属性
情報用メモリは、8ビットパラレルデータ入出力を有す
るE2 PROMで構成されていた。
【0003】
【発明が解決しようとする課題】しかしながら、上記従
来のICカードのカード属性情報用メモリとして用いら
れるパラレル入出力を有するE2 PROMは、ピン数が
大きく、基板実装面積が大きい欠点があり、また、カー
ド属性情報は256バイトであるが、一般にパラレル入
出力を有するE2 PROMはそれよりメモリ容量が大き
く割高になる問題点があった。
【0004】
【課題を解決するための手段】この発明に係るICカー
ドのパラレル/シリアル変換回路は、リード信号、ライ
ト信号、チップセレクト信号、クロック信号が入力さ
れ、これらの信号がアクティブになった時にリードコマ
ンド或いはライトコマンド、種々のクロックを出力する
コントローラと、データバスと接続され、データバスか
ら転送されてきたライトデータをシリアル変換して出力
するデータ用シフトレジスタと、アドレス信号をシリア
ル変換して出力するアドレス用シフトレジスタと、リー
ドコマンド或いはライトコマンドをシリアル変換して出
力するコマンド用シフトレジスタと、これらシリアル変
換されたライトデータ、アドレス信号、リードコマンド
或いはライトコマンドがそれぞれ入力され、コントロー
ラからのセレクト信号によってそれに対応した各信号を
出力するセレクタと、セレクタが出力する信号がリード
コマンドのときはリードモードとなり、セレクタが次に
出力する信号がアドレス信号のときはアドレスが決定さ
れ、さらにそれから決定されたアドレスのデータをシリ
アル変換して出力し、セレクタが出力する信号がライト
コマンドのときはライトモードとなり、セレクタが次に
出力する信号がアドレス信号のときはアドレスが決定さ
れ、さらにセレクタが出力するライトデータがさきに決
定されたアドレスにライトされるシリアルメモリと、シ
リアルメモリから出力されたアドレスのデータをパラレ
ル変換して出力するパラレル変換用シフトレジスタと、
パラレル変換用シフトレジスタが出力するパラレル変換
したデータをデータ信号としてデータバスに出力するデ
ータバッファとを備えてなるものである。
【0005】また、上記データ用シフトレジスタの出力
を上記アドレス用シフトレジスタに入力させ、上記アド
レス用シフトレジスタの出力をコマンド用シフトレジス
タに入力させるように接続し、コマンド用シフトレジス
タからリードコマンド或いはライトコマンド、アドレス
信号及びライトデータの順にそれぞれ上記シリアルメモ
リに入力させるように構成することもできる。さらに、
上記データ用シフトレジスタの出力を上記アドレス用シ
フトレジスタに入力させ、上記アドレス用シフトレジス
タの出力をコマンド用シフトレジスタに入力させるよう
に接続し、上記データ用シフトレジスタと上記パラレル
変換用シフトレジスタとを一体に組み合わせてなるデー
タシリアル変換用兼パラレル変換用シフトレジスタとし
た構成とすることもできる。
【0006】
【作用】この発明においては、リード信号、ライト信
号、チップセレクト信号、クロック信号が入力され、こ
れらの信号がアクティブになった時にリードコマンド或
いはライトコマンド、種々のクロックを出力するコント
ローラと、ライトデータをシリアル変換して出力するデ
ータ用シフトレジスタと、アドレス信号をシリアル変換
して出力するアドレス用シフトレジスタと、リードコマ
ンド或いはライトコマンドをシリアル変換して出力する
コマンド用シフトレジスタと、コントローラからのセレ
クト信号によってそれに対応した各信号を出力するセレ
クタと、セレクタが出力する信号に応じてアドレスのデ
ータをシリアル変換して出力し、ライトデータを決定さ
れたアドレスにライトするシリアルメモリと、シリアル
メモリから出力されたアドレスのデータをパラレル変換
して出力するパラレル変換用シフトレジスタと、パラレ
ル変換用シフトレジスタが出力するパラレル変換したデ
ータをデータ信号としてデータバスに出力するデータバ
ッファとを備えるから、外部からパラレル入力されるデ
ータの読み込み、書き込みに大容量でパラレル入出力イ
ンタフェースを持つピン数の多いメモリを使用する代わ
りに、小容量でシリアル入出力インタフェースを持つ安
価でピン数の少ないシリアルメモリを使用することがで
きる。
【0007】また、上記データ用シフトレジスタの出力
を上記アドレス用シフトレジスタに入力させ、上記アド
レス用シフトレジスタの出力をコマンド用シフトレジス
タに入力させるように接続し、コマンド用シフトレジス
タからリードコマンド或いはライトコマンド、アドレス
信号及びライトデータの順にそれぞれ上記シリアルメモ
リに入力させるように構成することにより、セレクタを
使用する必要がなくなり、コントローラの制御も容易に
なってコントローラの回路が小型で安価にできる。
【0008】さらに、上記データ用シフトレジスタの出
力を上記アドレス用シフトレジスタに入力させ、上記ア
ドレス用シフトレジスタの出力をコマンド用シフトレジ
スタに入力させるように接続し、上記データ用シフトレ
ジスタと上記パラレル変換用シフトレジスタとを一体に
組み合わせてなるデータシリアル変換用兼パラレル変換
用シフトレジスタとした構成とすることにより、これら
シフトレジスタの数が少なくなり、シフトレジスタ全体
として小型で安価となる。
【0009】
【実施例】
(第1の実施例) (構成)図1はこの発明の第1の実施例を示すブロック
図である。データバスD7〜0はデータ用シフトレジス
タ1のパラレル入力PI7〜0及びデータバッファ4の
出力に接続され、パラレル変換用シフトレジスタ7のパ
ラレル出力PQ7〜0はデータバッファ4の入力側に接
続される。アドレスバスA7〜0はシフトレジスタ2の
パラレル入力PI7〜0に接続され、RD−N信号はコ
ントローラ5のリード入力端子RD及びデータバッファ
4のコントロール端子に入力され、WR−N信号はコン
トローラ5のライト入力端子WRに入され、CS−N信
号はコントローラ5のチップセレクト入力端子CSに入
力され、CLK信号はコントローラ5のクロック入力C
LKに入力される。
【0010】コントローラ5のコマンド信号COM3〜
0はコマンド用シフトレジスタ3のパラレル入力PI7
〜0に入力され、コントローラ5のパラレル/シリアル
切替信号であるP/S信号はデータ用シフトレジスタ
1、アドレス用シフトレジスタ2、コマンド用シフトレ
ジスタ3のパラレル/シリアル切替入力P/Sにそれぞ
れ入力され、コントローラ5のSCLK信号はパラレル
変換用シフトレジスタ7及びシリアルメモリ6のクロッ
ク入力CLKにそれぞれ入力される。データ用シフトレ
ジスタ1のシリアル出力SQはセレクタ8の入力SDA
に接続され、アドレス用シフトレジスタ2のシリアル出
力SQはセレクタ8の入力SDBに接続され、コマンド
用シフトレジスタ3のシリアル出力SQはセレクタ8の
入力SDCに接続され、シリアルメモリ6のシリアル出
力DQはパラレル変換用シフトレジスタ7のシリアル入
力SIに接続されている。コントローラ5のCLKA信
号はデータ用シフトレジスタ1のクロック入力CLKに
入力され、コントローラ5のCLKB信号はアドレス用
シフトレジスタ2のクロック入力CLKに入力され、コ
ントローラ5のCLKC信号はコマンド用シフトレジス
タ3のクロック入力CLKにに入力され、コントローラ
5のSELA、SELB、SELC信号はセレクタ8の
セレクト入力SA、SB、SCにそれぞれ入力される。
セレクタ8の出力Yはシリアルメモリ6のシリアル入力
DIに接続されている。
【0011】(動作)図2は第1の実施例のリードサイ
クル時のタイムチャートである。アドレス信号A7〜
0、チップセレクト信号CS−N、リード信号RD−N
がアクティブになると、コントローラ5はコマンド用シ
フトレジスタ3にリードコマンド信号COM3〜0を出
力すると同時にパラレル変換用データ用シフトレジスタ
7にSCLKクロックを、コマンド用シフトレジスタ3
にCLKCクロックを、アドレス用シフトレジスタ2に
CLKBクロックをそれぞれ出力する。このとき、アド
レス用シフトレジスタ2,コマンド用シフトレジスタ3
に入力されているP/S信号はHighレベルなので、
CLKB、CLKCクロックによりシフトレジスタ2,
3のパラレル入力PI0〜7からアドレス信号A7〜
0、コマンド信号COM3〜0がそれぞれロードされ
る。ロードされた後、P/S信号はLowになり、シフ
トレジスタ2,3はシフトモードになる。
【0012】次に、コマンド用シフトレジスタ3はそれ
に入力されているCLKCクロック(2〜4)でコマン
ド信号COM3〜0のリードコマンドをシリアル変換し
てセレクタ8のSDCに出力する。セレクタ8ではコマ
ンド5からのセレクト信号SELCにより、シリアル変
換されたリードコマンドをシリアルメモリ6のDIに出
力する。そのリードコマンドはコントローラ5からのS
CLKクロック(2〜5)によりシリアルメモリ6に取
り込まれ、シリアルメモリ6はリードモードになる。次
に、アドレス用シフトレジスタ2に入力されたアドレス
信号A7〜0はコントローラ5からのCLKBクロック
(6〜12)でシリアル変換されてセレクタ8のSDB
に出力される。セレクタ8ではコマンド5からのセレク
ト信号SELBにより、シリアル変換されたアドレス信
号をシリアルメモリ6のDIに出力する。そのアドレス
信号はコントローラ5からのSCLKクロック(6〜1
3)により、シリアルメモリ6に取り込まれアドレスが
決定される。
【0013】次に、シリアルメモリ6は決定されたアド
レスのデータをSCLKクロック(13〜20)に従っ
てシリアル出力DQからパラレル変換用シフトレジスタ
7に出力する。このアドレスのデータをパラレル変換用
シフトレジスタ7がコントローラ5からのSCLKクロ
ック(14〜21)で取り込み、パラレルデータに変換
してデータバッファ4に出力する。このデータをRD−
N信号により開けられているデータバッファ4がデータ
信号D7〜0としてデータバスに出力する。その後、P
/S信号はSCLKクロック(21)でHighにさ
れ、アドレス用シフトレジスタ2とコマンド用シフトレ
ジスタ3はパラレル入力モードに戻る。データ信号D7
〜0が読み取られた後、アドレス信号A7〜0、チップ
セレクト信号CS−N、リード信号RD−Nがインアク
ティブになると、データバス上のデータ信号D7〜0は
ハイインピーダンスに戻り、リードサイクルを終了す
る。
【0014】図3は第1の実施例のライトサイクル時の
タイムチャートである。アドレス信号A7〜0、チップ
セレクト信号CS−N、ライト信号WR−Nがアクティ
ブになると、コントローラ5はライトコマンド信号CO
M3〜0を出力すると同時にパラレル変換用データ用シ
フトレジスタ7にSCLKクロックを、データ用シフト
レジスタ1にCLKAクロックを、アドレス用シフトレ
ジスタ2にCLKBクロックを、コマンド用シフトレジ
スタ3にCLKCクロックをそれぞれ出力する。このと
き、シフトレジスタ1〜3のP/S信号はHighレベ
ルなので、CLKA、CLKB、CLKCクロックによ
りシフトレジスタ1〜3のパラレル入力からデータ信号
D7〜0、アドレス信号A7〜0、ライトコマンド信号
COM3〜0がそれぞれロードされる。ロードされた
後、P/S信号はLowになりシフトレジスタ1〜3は
シフトモードになる。
【0015】次に、コマンド用シフトレジスタ3はそれ
に入力されたライトコマンド信号COM3〜0はCLK
Cクロック(2〜4)でシリアル変換されてセレクタ8
のSDCに出力する。セレクタ8ではコントロール5か
らのセレクト信号SELCにより、シリアル変換された
ライトコマンドをシリアルメモリ6のDIに出力する。
そのライトコマンドはSCLKクロック(2〜5)によ
り、シリアルメモリ6に取り込まれ、シリアルメモリ6
はライトモードになる。次に、アドレス用シフトレジス
タ2に入力されたアドレス信号A7〜0はCLKBのク
ロック(6〜12)でシリアル変換されてセレクタ8の
SDBに出力される。セレクタ8ではコントロール5か
らのセレクト信号SELBにより、シリアル変換された
アドレス信号をシリアルメモリ6のDIに出力する。そ
のアドレス信号はSCLKクロック(6〜13)によ
り、シリアルメモリ6に取り込まれアドレスが決定され
る。
【0016】次に、データ用シフトレジスタ1に入力さ
れたライトデータD7〜0はCLKAクロック(14〜
20)でシリアル変換されてセレクタ8のSDCに出力
される。セレクタ8ではコントロール5からのセレクト
信号SELCにより、シリアル変換されたライトデータ
をシリアルメモリ6のDIに出力する。そのライトデー
タはSCLKクロック(14〜21)によりシリアルメ
モリ6に取り込まれ、さきほど決定したアドレスにライ
トされる。その後、P/S信号はSCLKクロック(2
1)でHighにされ、シフトレジスタ1〜3はパラレ
ル入力モードに戻る。アドレス信号A7〜0、チップセ
レクト信号CS−N、ライト信号WR−Nがインアクテ
ィブになると、ライトサイクルを終了する。
【0017】(効果)以上のように第1の実施例によれ
ば、リードコマンド或いはライトコマンド、種々のクロ
ックを出力するコントローラ5と、ライトデータをシリ
アル変換して出力するデータ用シフトレジスタ1と、ア
ドレス信号をシリアル変換して出力するアドレス用シフ
トレジスタ2と、リードコマンド或いはライトコマンド
をシリアル変換して出力するコマンド用シフトレジスタ
3と、コントローラ5からのセレクト信号によってそれ
に対応した各信号を出力するセレクタ8と、アドレスの
データをパラレルに変換して出力するパラレル変換用シ
フトレジスタ7と、パラレル変換したデータをデータ信
号としてデータバスに出力するデータバッファ4とを備
えるから、外部からパラレル入力されるデータの読み込
み、書き込みに大容量でパラレル入出力インタフェース
を持つピン数の多いメモリを使用する代わりに、小容量
でシリアル入出力インタフェースを持つ安価でピン数の
少ないシリアルメモリ6を使用することができるように
なるため、回路装置を小型で安価にできる効果が得られ
る。
【0018】(第2の実施例) (構成)図4はこの発明の第2の実施例を示すブロック
図である。この実施例は、第1の実施例のセレクタ8が
取り除かれたもので、データ用シフトレジスタ1のシリ
アル出力SQはアドレス用シフトレジスタ2のシリアル
入力SIに接続され、アドレス用シフトレジスタ2のシ
リアル出力SQはシフトレジスタ3のシリアル入力SI
に接続され、コマンド用シフトレジスタ3のシリアル出
力SQはシリアルメモリ6のシリアル入力SIに接続さ
れ、シフトレジスタ1、2、3、7及びシリアルメモリ
6のクロック入力CLKにはコントローラ5のSCLK
信号がそれぞれ入力されるように接続されている。な
お、他の構成は実施例1と同様である。
【0019】(動作)図5は第2の実施例のリードサイ
クル時のタイムチャートである。第1の実施例と同様
に、アドレス用シフトレジスタ2,コマンド用シフトレ
ジスタ3に入力されたアドレス信号A7〜0、リードコ
マンド信号COM3〜0はSCLKクロック(1)でそ
れぞれシリアル変換されて出力される。そして、アドレ
ス用シフトレジスタ2のシリアル出力SQがコマンド用
シフトレジスタ3のシリアル入力SIに接続されている
ため、リードコマンドがシリアルメモリ6のDIにシリ
アル出力された後、続いてアドレス信号A7〜0がシリ
アルメモリ6のDIにシリアル出力される。あとは第1
の実施例と同様に、シリアルメモリ6から出力されたリ
ードデータはデータ用シフトレジスタ7でパラレルデー
タに変換され、データバッファ4より出力されてリード
サイクルを終了する。
【0020】図6は第2の実施例のライトサイクル時の
タイムチャートである。第1の実施例と同様に、パラレ
ル変換用シフトレジスタ1、アドレス用シフトレジスタ
2,コマンド用シフトレジスタ3に入力されたデータ信
号D7〜0、アドレス信号A7〜0、ライトコマンド信
号COM3〜0はSCLKクロック(1)でそれぞれシ
リアル変換されて出力される。そして、データ用シフト
レジスタ1のシリアル出力SQがアドレス用シフトレジ
スタ2のシリアル入力SIに接続されているため、ライ
トコマンドがシリアルメモリ6のDIにシリアル出力さ
れた後、続いてアドレス信号A7〜0がシリアルメモリ
6のDIにシリアル出力され、さらにデータ信号D7〜
0がシリアル出力される。あとは第1の実施例と同様に
シリアルメモリ6にデータがライトされライトサイクル
を終了する。
【0021】(効果)以上のように第2の実施例によれ
ば、第1の実施例と同様の効果が得られると同時に、デ
ータ用シフトレジスタ1の出力をアドレス用シフトレジ
スタ2に入力させ、アドレス用シフトレジスタ2の出力
をコマンド用シフトレジスタ3に入力させるように接続
し、コマンド用シフトレジスタ3からリードコマンド或
いはライトコマンド、アドレス信号及びライトデータの
順にシリアルメモリ6に入力させるように構成されてい
るため、セレクタ8を使用する必要が無くコントローラ
5の制御が容易になってコントローラ5の回路が小型で
安価にでき、回路装置をより一層小型で安価にできる効
果が得られる。
【0022】(第3の実施例) (構成)図7はこの発明の第3の実施例を示すブロック
図である。この実施例は、第2の実施例のパラレル変換
用シフトレジスタ7とデータ用シフトレジスタ1をパラ
レル変換用兼データ用シフトレジスタ1で共通化できる
ようにしたもので、パラレル変換用兼データ用シフトレ
ジスタ1のパラレル出力PQ7〜0はデータバッファ4
の入力に接続され、シリアルメモリ6のシリアル出力D
Qはパラレル変換用兼データ用シフトレジスタ1のシリ
アル入力SIに接続される。なお、他の構成は実施例2
と同様である。
【0023】(動作)図5は第3の実施例のリードサイ
クル時のタイムチャートである。第2の実施例と同様に
動作し、シリアルメモリ6より出力されたリードデータ
は、パラレル変換用兼データ用シフトレジスタ1におい
てSCLKクロック(14〜21)でパラレル変換され
る。あとは同様にデータバッファ4より出力されてリー
ドサイクルを終了する。図6は第3の実施例のライトサ
イクル時のタイムチャートで、第2の実施例と同様に動
作し、SCLKクロック(1)でシフトレジスタ1〜3
に入力されたデータ信号D7〜0、アドレス信号A7〜
0、コマンド信号COM3〜0がSCLKクロック
(1)でシリアル変換され、シリアルメモリ6にライト
されライトサイクルを終了する。
【0024】(効果)以上のように第3の実施例によれ
ば、第2実施例と同様の効果が得られると同時に、さら
に、データ用シフトレジスタ1とパラレル変換用シフト
レジスタ7とを一体に組み合わせてなるデータシリアル
変換用兼パラレル変換用シフトレジスタ1とした構成と
することにより、これらシフトレジスタの数が少なくな
り、シフトレジスタの回路が小型で安価となるため、回
路装置をさらにより一層小型で安価にできる効果が得ら
れる。
【0025】(利用形態)第1〜3の実施例では、IC
カードのカード属性情報メモリに適用した例を説明した
が、シリアルメモリに限らず、コマンド、アドレス付き
シリアルデータ転送通信にも適用可能である。第1〜3
の実施例ではシフトレジスタを用いて説明したが、シリ
アル/パラレル変換回路を用いることもできる。また、
シフトレジスタにパラレル/シリアル変換モード切替信
号とロード/シフト共通クロックタイプのシフトレジス
タを使用したが、ロードクロック、シフトクロックの分
かれた2クロックタイプのシフトレジスタも同様に用い
ることができる。
【0026】
【発明の効果】この発明は以上説明したように、リード
信号、ライト信号、チップセレクト信号、クロック信号
が入力され、これらの信号がアクティブになった時にリ
ードコマンド或いはライトコマンド、種々のクロックを
出力するコントローラと、ライトデータをシリアル変換
して出力するデータ用シフトレジスタと、アドレス信号
をシリアル変換して出力するアドレス用シフトレジスタ
と、リードコマンド或いはライトコマンドをシリアル変
換して出力するコマンド用シフトレジスタと、コントロ
ーラからのセレクト信号によってそれに対応した各信号
を出力するセレクタと、セレクタが出力する信号に応じ
てアドレスのデータをシリアル変換して出力し、ライト
データを決定されたアドレスにライトするシリアルメモ
リと、シリアルメモリから出力されたアドレスのデータ
をパラレル変換して出力するパラレル変換用シフトレジ
スタと、パラレル変換用シフトレジスタが出力するパラ
レル変換したデータをデータ信号としてデータバスに出
力するデータバッファとを備えるから、外部からパラレ
ル入力されるデータの読み込み、書き込みに大容量でパ
ラレル入出力インタフェースを持つピン数の多いメモリ
を使用する代わりに、小容量でシリアル入出力インタフ
ェースを持つ安価でピン数の少ないシリアルメモリ使用
することができ、回路装置を小型で安価に製作できると
いう効果が得られる。
【0027】また、上記データ用シフトレジスタの出力
を上記アドレス用シフトレジスタに入力させ、上記アド
レス用シフトレジスタの出力をコマンド用シフトレジス
タに入力させるように接続し、コマンド用シフトレジス
タからリードコマンド或いはライトコマンド、アドレス
信号及びライトデータの順にそれぞれ上記シリアルメモ
リに入力させるように構成することにより、セレクタを
使用する必要がなくなり、コントローラの制御も容易に
なってコントローラの回路が小型で安価にでき、回路装
置をより一層小型で安価に製作できるという効果が得ら
れる。
【0028】さらに、上記データ用シフトレジスタの出
力を上記アドレス用シフトレジスタに入力させ、上記ア
ドレス用シフトレジスタの出力をコマンド用シフトレジ
スタに入力させるように接続し、上記データ用シフトレ
ジスタと上記パラレル変換用シフトレジスタとを一体に
組み合わせてなるデータシリアル変換用兼パラレル変換
用シフトレジスタとした構成とすることにより、これら
シフトレジスタの数が少なくなり、シフトレジスタ全体
として小型で安価となり、回路装置をさらにより一層小
型で安価に製作できるという効果が得られる。
【図面の簡単な説明】
【図1】この発明の第1の実施例を示すブロック図であ
る。
【図2】第1の実施例のリードサイクル時のタイムチャ
ートである。
【図3】第1の実施例のライトサイクル時のタイムチャ
ートである。
【図4】この発明の第2実施例を示すブロック図であ
る。
【図5】第2、第3の実施例のリードサイクル時のタイ
ムチャートである。
【図6】第2、第3の実施例のライトサイクル時のタイ
ムチャートである。
【図7】この発明の第3実施例を示すブロック図であ
る。
【符号の説明】
1 データ用シフトレジスタ 2 アドレス用シフトレジスタ 3 コマンド用シフトレジスタ 4 データバッファ 5 コントローラ 6 シリアルメモリ 7 パラレル変換用シフトレジスタ 8 セレクタ

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 リード信号、ライト信号、チップセレク
    ト信号、クロック信号が入力され、これらの信号がアク
    ティブになった時にリードコマンド或いはライトコマン
    ド、SCLKクロック、CLKCクロック、CLKBク
    ロック、CLKAクロックを出力するコントローラと、 データバスと接続され、コントローラからCLKAクロ
    ックとパラレル/シリアル切替信号が入力されたとき
    に、データバスから転送されてきたライトデータをシリ
    アル変換して出力するデータ用シフトレジスタと、 アドレス信号が入力され、コントローラからCLKBク
    ロックとパラレル/シリアル切替信号が入力されたとき
    に、アドレス信号をシリアル変換して出力するアドレス
    用シフトレジスタと、 コントローラからCLKCクロックとパラレル/シリア
    ル切替信号とリードコマンド或いはライトコマンドが入
    力されたときに、リードコマンド或いはライトコマンド
    をシリアル変換して出力するコマンド用シフトレジスタ
    と、 データ用シフトレジスタからのライトデータ、アドレス
    用シフトレジスタからのアドレス信号、コマンド用シフ
    トレジスタからのリードコマンド或いはライトコマンド
    がそれぞれ入力され、コントローラからのこれらの信号
    にそれぞれ対応するセレクト信号により、そのセレクト
    信号に対応した各信号を出力するセレクタと、 コントローラからのSCLKクロックが入力され、セレ
    クタから出力された信号がリードコマンドのときはリー
    ドモードとなり、セレクタから次に出力された信号がア
    ドレス信号のときはアドレスが決定され、さらにそれか
    ら決定されたアドレスのデータをシリアル変換して出力
    し、セレクタから出力された信号がライトコマンドのと
    きはライトモードとなり、セレクタから次に出力された
    信号がアドレス信号のときはアドレスが決定され、さら
    にセレクタから出力されたライトデータがさきに決定さ
    れたアドレスにライトされるシリアルメモリと、 シリアルメモリから出力されたアドレスのデータをコン
    トローラからのSCLKクロックでパラレル変換して出
    力するパラレル変換用シフトレジスタと、 パラレル変換用シフトレジスタが出力するパラレル変換
    したデータをリード信号に基づいてデータ信号としてデ
    ータバスに出力するデータバッファとを、 備えてなることを特徴とするICカードのパラレル/シ
    リアル変換回路。
  2. 【請求項2】 リード信号、ライト信号、チップセレク
    ト信号、クロック信号が入力され、これらの信号がアク
    ティブになった時にリードコマンド或いはライトコマン
    ド、SCLKクロック、CLKCクロック、CLKBク
    ロック、CLKAクロックを出力するコントローラと、 データバスと接続され、コントローラからのCLKAク
    ロックとパラレル/シリアル切替信号が入力されたとき
    にデータバスから転送されてきたライトデータをシリア
    ル変換して出力するデータ用シフトレジスタと、 アドレス信号が入力され、コントローラからCLKBク
    ロックとパラレル/シリアル切替信号が入力されたとき
    に、アドレス信号をシリアル変換し、データ用シフトレ
    ジスタと接続されてアドレス信号を出力した後にシリア
    ル変換したライトデータを出力するアドレス用シフトレ
    ジスタと、 コントローラからのCLKCクロックとパラレル/シリ
    アル切替信号とリードコマンド或いはライトコマンドが
    入力されたときに、リードコマンド或いはライトコマン
    ドをシリアル変換し、アドレス用シフトレジスタと接続
    されてリードコマンド或いはライトコマンドを出力した
    後にアドレス信号を出力し、そのアドレス信号を出力し
    た後にシリアル変換したライトデータを出力するコマン
    ド用シフトレジスタと、 コマンド用シフトレジスタと接続され、リードコマンド
    或いはライトコマンド、アドレス信号及びライトデータ
    の順にそれぞれ入力され、コントローラからSCLKク
    ロックに基づいて入力された信号がリードコマンドのと
    きはリードモードとなり、次に入力された信号がアドレ
    ス信号のときはアドレスが決定され、さらにそれから決
    定されたアドレスのデータをシリアル変換して出力し、
    入力された信号がライトコマンドのときはライトモード
    となり、次に出力された信号がアドレス信号のときはア
    ドレスが決定され、さらに入力されたライトデータはさ
    きに決定されたアドレスにライトされるシリアルメモリ
    と、 シリアルメモリから出力されたアドレスのデータをコン
    トローラからのSCLKクロックでパラレルデータに変
    換して出力するパラレル変換用シフトレジスタと、 パラレル変換用シフトレジスタが出力するパラレル変換
    したデータをリード信号に基づいてデータ信号としてデ
    ータバスに出力するデータバッファとを、 備えてなることを特徴とするICカードのパラレル/シ
    リアル変換回路。
  3. 【請求項3】 リード信号、ライト信号、チップセレク
    ト信号、クロック信号が入力され、これらの信号がアク
    ティブになった時にリードコマンド或いはライトコマン
    ド、SCLKクロック、CLKCクロック、CLKBク
    ロック、CLKAクロックを出力するコントローラと、 アドレス信号が入力され、コントローラからCLKBク
    ロックとパラレル/シリアル切替信号が入力されたとき
    に、アドレス信号をシリアル変換して出力するアドレス
    用シフトレジスタと、 コントローラからCLKCクロックとパラレル/シリア
    ル切替信号とリードコマンド或いはライトコマンドが入
    力されたときに、リードコマンド或いはライトコマンド
    をシリアル変換し、アドレス用シフトレジスタと接続さ
    れてリードコマンド或いはライトコマンドを出力した後
    にアドレス信号を出力するコマンド用シフトレジスタ
    と、 コマンド用シフトレジスタと接続され、リードコマンド
    或いはライトコマンド、アドレス信号、ライトデータの
    順にそれぞれ入力され、入力された信号がリードコマン
    ドのときはリードモードとなり、次に入力された信号が
    アドレス信号のときはアドレスが決定され、さらにそれ
    から決定されたアドレスのデータをシリアル変換して出
    力し、入力された信号がライトコマンドのときはライト
    モードとなり、次に入力された信号がアドレス信号のと
    きはアドレスが決定され、さらに入力されたライトデー
    タのときはさきに決定されたアドレスにライトされるシ
    リアルメモリと、 データバスと接続され、コントローラからCLKAクロ
    ックとパラレル/シリアル切替信号が入力されたとき
    に、データバスから転送されてきたライトデータをシリ
    アル変換し、そのライトデータをアドレス用シフトレジ
    スタとコマンド用シフトレジスタを介して上記リードコ
    マンド或いはライトコマンド及びアドレス信号がシリア
    ルメモリに入力された後にシリアルメモリに入力すると
    共に、コントローラからSCLKクロックが入力され、
    シリアルメモリから出力されたアドレスのデータをパラ
    レルデータに変換して出力するデータシリアル変換用兼
    パラレル変換用シフトレジスタと、 データ用兼パラレル変換用シフトレジスタが出力するパ
    ラレル変換したデータをリード信号に基づいてデータ信
    号としてデータバスに出力するデータバッファとを、 備えてなることを特徴とするICカードのパラレル/シ
    リアル変換回路。
JP6177774A 1994-07-29 1994-07-29 Icカードのパラレル/シリアル変換回路 Pending JPH0845297A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6177774A JPH0845297A (ja) 1994-07-29 1994-07-29 Icカードのパラレル/シリアル変換回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6177774A JPH0845297A (ja) 1994-07-29 1994-07-29 Icカードのパラレル/シリアル変換回路

Publications (1)

Publication Number Publication Date
JPH0845297A true JPH0845297A (ja) 1996-02-16

Family

ID=16036886

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6177774A Pending JPH0845297A (ja) 1994-07-29 1994-07-29 Icカードのパラレル/シリアル変換回路

Country Status (1)

Country Link
JP (1) JPH0845297A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0878685A1 (de) * 1997-04-18 1998-11-18 Rheinmetall W & M GmbH Waffenanlage

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0878685A1 (de) * 1997-04-18 1998-11-18 Rheinmetall W & M GmbH Waffenanlage

Similar Documents

Publication Publication Date Title
US9490014B2 (en) Method and system for accessing a flash memory device
TWI543185B (zh) 具有輸出控制之記憶體及其系統
KR100915554B1 (ko) 반도체기억장치
US20070216553A1 (en) Memory device
US20120170395A1 (en) Data Flow Control in Multiple Independent Port
KR100295046B1 (ko) 개선된싱크로너스디램과로직이하나의칩에병합된반도체장치
JPH10506495A (ja) メモリ拡張ロジックを有する同期sram
US6301182B1 (en) Semiconductor memory device
CN110827891B (zh) 信号转换单元、存储器以及应用于存储器的驱动方法
JPH0845297A (ja) Icカードのパラレル/シリアル変換回路
JPH02177190A (ja) メモリ装置
CN100472654C (zh) 半导体存储器件及其操作方法
JPH04172588A (ja) Icカード
JP3176144B2 (ja) 同期型スタチックメモリ
US7461184B2 (en) Integrated circuit device having two or more input ports and system for the device
JP2000207889A (ja) シリアルメモリ
US6757752B2 (en) Micro controller development system
JPH10247387A (ja) クロック同期型の半導体メモリ
JPH1166864A (ja) 半導体記憶装置およびその設計方法
KR100189553B1 (ko) 정보저장장치와 컴퓨터 시스템간에 데이타를 인터페이싱하기위한회로
JPH04149655A (ja) メモリカード試験システム
JPH086848A (ja) メモリ制御用回路およびメモリカード
JPS63153787A (ja) 双方向性半導体装置
JPH02276090A (ja) 半導体メモリ集積回路
JPH0667769A (ja) シングルチップマイクロコンピュータ