JPH0737249A - Optical disk recording and reproducing device - Google Patents
Optical disk recording and reproducing deviceInfo
- Publication number
- JPH0737249A JPH0737249A JP18294993A JP18294993A JPH0737249A JP H0737249 A JPH0737249 A JP H0737249A JP 18294993 A JP18294993 A JP 18294993A JP 18294993 A JP18294993 A JP 18294993A JP H0737249 A JPH0737249 A JP H0737249A
- Authority
- JP
- Japan
- Prior art keywords
- data
- circuit
- recording
- sector
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
- Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)
- Optical Recording Or Reproduction (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は光ディスク記録再生装置
に係り、特に、ZCAV方式で記録する光ディスクの記
録再生装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an optical disk recording / reproducing apparatus, and more particularly to an optical disk recording / reproducing apparatus for recording in the ZCAV system.
【0002】[0002]
【従来の技術】図7は、従来のCAV(Constan
t Angular Velocity)方式の光磁気
ディスク記録再生装置の構成図を示す。インタフェース
回路36は、例えば、一般的なSCSI(Small
Computer System Interfac
e)インタフェースであり、装置外部から入来する様々
な指令に対して所定の処理命令を装置内の各部に送出す
る。再生信号処理回路37は、ピックアップ33から読
み出された高周波信号から、アドレスデータ、読み出し
データを再生する。2. Description of the Related Art FIG. 7 shows a conventional CAV (Constan).
FIG. 1 shows a configuration diagram of a magneto-optical disk recording / reproducing apparatus of a t Angular Velocity) system. The interface circuit 36 is, for example, a general SCSI (Small).
Computer System Interfac
e) An interface, which sends a predetermined processing command to each unit in the device in response to various commands coming from outside the device. The reproduction signal processing circuit 37 reproduces address data and read data from the high frequency signal read from the pickup 33.
【0003】記録用回路は、セクタマーク検出回路4
2、データ送出タイミング信号であるゲート信号を生成
する記録用セクタ長カウンタ43とゲート作成回路4
4、エラーコレクションコードを生成するECC(Er
ror CorrectionCode)回路46、同
期用データと書き込みデータを選択する選択回路47、
変調回路48、レーザダイオードを駆動するALPC
(Automatic Laser Power Co
ntrol)回路49を有する。また、ALPC回路4
9の有効,無効を切り換えるためのスイッチ回路45を
有する。The recording circuit is a sector mark detection circuit 4
2. A recording sector length counter 43 for generating a gate signal which is a data transmission timing signal and a gate forming circuit 4
4. ECC (Er to generate error collection code
error correction code) circuit 46, a selection circuit 47 for selecting synchronization data and write data,
Modulation circuit 48, ALPC driving laser diode
(Automatic Laser Power Co
control circuit 49. Also, the ALPC circuit 4
It has a switch circuit 45 for switching 9 valid / invalid.
【0004】記録用回路は、ピックアップ33のレーザ
ダイオード(LD)41を制御して、装置外部よりイン
タフェース回路36を介して供給された書き込みデータ
を、光磁気ディスク31のセクタ中のデータ部に記録す
る。The recording circuit controls the laser diode (LD) 41 of the pickup 33 to record the write data supplied from the outside of the device through the interface circuit 36 in the data section in the sector of the magneto-optical disk 31. To do.
【0005】図8は、光磁気ディスクのセクタフォーマ
ットの概略説明図を示し、図9は、セクタ中の各部の機
能の説明図を示す。FIG. 8 is a schematic explanatory diagram of the sector format of the magneto-optical disk, and FIG. 9 is an explanatory diagram of the function of each part in the sector.
【0006】プリフォーマット領域の先頭には、セクタ
マークSMがあり、セクタマークSMの後には、アドレ
スマークAM1〜AM3がある。夫々のアドレスマーク
AM1〜AM3に続いて、3つのアドレス部ID1〜I
D3がある。A sector mark SM is provided at the head of the pre-formatted area, and address marks AM1 to AM3 are provided after the sector mark SM. Following the respective address marks AM1 to AM3, three address parts ID1 to I
There is D3.
【0007】また、プリフォーマット領域には、PLL
回路のロック用のデータパターンである、VFO1〜V
FO3が、記録されている。In the preformat area, the PLL is
VFO1 to V, which are data patterns for locking the circuit
FO3 is recorded.
【0008】プリフォーマット領域の後には、フラグ
部、ユーザのデータが記録されるデータ部、及びバッフ
ァ部がある。After the preformatted area, there are a flag portion, a data portion in which user data is recorded, and a buffer portion.
【0009】次に、データの書き込みに関して説明す
る。従来の光磁気ディスク記録再生装置では、プリフォ
ーマット領域を認識してセクタマークを検出した後、記
録用の基準クロックをカウントして、データ部に書き込
むタイミングを求めて、データ部に書き込みデータの記
録を行っている。Next, writing of data will be described. In the conventional magneto-optical disk recording / reproducing apparatus, after recognizing the preformatted area and detecting the sector mark, the reference clock for recording is counted, the timing of writing to the data section is determined, and the write data is recorded to the data section. It is carried out.
【0010】インタフェース回路36には、外部から、
論理的書き込み命令と共に、記録する書き込みデータが
入来する。インタフェース回路36は、記録用データバ
ッファを持ち、入来する書き込みデータを一時格納す
る。The interface circuit 36 is externally connected to
The write data to be recorded comes in along with the logical write command. The interface circuit 36 has a data buffer for recording and temporarily stores incoming write data.
【0011】インタフェース回路36は、この書き込み
命令に含まれている論理アドレスデータを、ディスク3
1上の物理アドレスデータ(目的アドレスデータ)に変
換して、ピックアップ制御系のサーボ回路35に、目的
アドレスまでのシーク命令を送出する。The interface circuit 36 transfers the logical address data included in the write command to the disk 3
1 is converted into physical address data (target address data), and a seek command up to the target address is sent to the servo circuit 35 of the pickup control system.
【0012】サーボ回路35は、スピンドルモータ32
によりディスク31を駆動するとともに、シーク命令に
従って、ピックアップモータ34によりピックアップ3
3を目的アドレスまで移動させる。The servo circuit 35 includes a spindle motor 32.
Drive the disc 31 by the pickup motor 34, and according to the seek command, the pickup motor 34 picks up the disc 3
Move 3 to the destination address.
【0013】セクタマーク検出回路42は、セクタ先頭
のセクタマークを検出して、セクタマークの終了時点で
セクタマーク検出パルスを出力する。再生信号処理回路
37は、供給されたセクタマーク検出パルスを用いて、
ピックアップ33から供給される読み出し信号から物理
アドレスデータを再生して、インタフェース回路36に
供給する。The sector mark detection circuit 42 detects the sector mark at the beginning of the sector and outputs a sector mark detection pulse at the end of the sector mark. The reproduction signal processing circuit 37 uses the supplied sector mark detection pulse to
The physical address data is reproduced from the read signal supplied from the pickup 33 and supplied to the interface circuit 36.
【0014】インタフェース回路36は、目的アドレス
の一つ手前のセクタのアドレスデータが再生信号処理回
路37から供給されると、目的アドレスのセクタへのデ
ータの記録を有効にするために、書き込み命令を、記録
用セクタ長カウンタ43に供給する。また、書き込みデ
ータを、後述するECC回路46に供給する。When the address signal of the sector immediately before the target address is supplied from the reproduction signal processing circuit 37, the interface circuit 36 issues a write command in order to enable the recording of the data in the sector of the target address. , To the recording sector length counter 43. Further, the write data is supplied to the ECC circuit 46 described later.
【0015】記録用セクタ長カウンタ43は、書き込み
命令がインタフェース回路36から供給されると有効と
なり、セクタマーク検出回路42から供給されたセクタ
マーク検出パルスで起動して、記録用の基準クロックを
カウントする。記録用セクタ長カウンタ43は、このカ
ウント値が、セクタマーク位置からデータ記録開始位置
までのデータ長に対応するカウント値に達した時点で、
ゲート作成タイミングパルスを生成して、ゲート作成回
路44に供給する。The recording sector length counter 43 becomes valid when a write command is supplied from the interface circuit 36, is activated by the sector mark detection pulse supplied from the sector mark detection circuit 42, and counts the reference clock for recording. To do. The recording sector length counter 43, when the count value reaches the count value corresponding to the data length from the sector mark position to the data recording start position,
A gate creation timing pulse is generated and supplied to the gate creation circuit 44.
【0016】このゲート作成タイミングパルスは、書き
込みデータ、VFO4,SYNC,RESYNC等の同
期用データ、夫々に対応して生成される。The gate creation timing pulse is generated in correspondence with write data and synchronization data such as VFO4, SYNC, and RESYNC.
【0017】ゲート作成回路44は、記録用セクタ長カ
ウンタ43から供給される、夫々のゲート作成タイミン
グパルスに同期して、記録するデータの時間長に略一致
したゲート信号を生成する。このゲート信号のタイミン
グが、ECC回路46からのデータの送出タイミングを
決定する。ゲート信号は、ECC回路46及び変調回路
48に供給される。The gate forming circuit 44 synchronizes with each gate forming timing pulse supplied from the recording sector length counter 43, and generates a gate signal which substantially matches the time length of the data to be recorded. The timing of this gate signal determines the timing of data transmission from the ECC circuit 46. The gate signal is supplied to the ECC circuit 46 and the modulation circuit 48.
【0018】ECC回路46は、1セクタ毎にインタフ
ェース回路36から書き込みデータを供給されて、予
め、この書き込みデータにエラー訂正コードを付加する
ECC処理を施し、内蔵するバッファに格納している。The ECC circuit 46 is supplied with write data from the interface circuit 36 for each sector, performs an ECC process for adding an error correction code to the write data in advance, and stores it in a built-in buffer.
【0019】ECC回路46は、ゲート作成回路44か
らゲート信号が供給されると、ゲート信号に同期して、
内蔵バッファに格納したECC処理済の書き込みデータ
を、選択回路47に送出する。When the gate signal is supplied from the gate forming circuit 44, the ECC circuit 46 synchronizes with the gate signal,
The ECC-processed write data stored in the built-in buffer is sent to the selection circuit 47.
【0020】選択回路47は、選択信号に従って、書き
込みデータと同期用データを選択し、選択した信号を変
調回路48に供給する。データ部の書き込みデータを記
録するタイミングでは、選択信号により、ECC回路4
6からの書き込みデータが選択される。また、VFO
4,SYNC,RESYNC等の同期用データを記録す
るタイミングでは、同期用データが選択される。The selection circuit 47 selects the write data and the synchronization data according to the selection signal and supplies the selected signal to the modulation circuit 48. At the timing of recording the write data of the data section, the ECC circuit 4 is selected by the selection signal.
The write data from 6 is selected. Also, VFO
4, the synchronization data is selected at the timing of recording the synchronization data such as SYNC and RESYNC.
【0021】変調回路48は、ゲート信号に同期して、
選択回路47から供給されたデータに2−7変調処理を
施し、ALPC回路49に送出する。The modulation circuit 48 synchronizes with the gate signal,
The data supplied from the selection circuit 47 is subjected to 2-7 modulation processing and sent to the ALPC circuit 49.
【0022】スイッチ回路45は、目的アドレスに一致
したアドレスデータを再生信号処理回路37から供給さ
れるとONとなり、ゲート信号をALPC回路49に供
給する。ALPC回路49は、スイッチ回路45からゲ
ート信号を供給されている間、記録に関する動作が有効
となる。The switch circuit 45 is turned on when the address data matching the target address is supplied from the reproduction signal processing circuit 37, and supplies the gate signal to the ALPC circuit 49. While the ALPC circuit 49 is supplied with the gate signal from the switch circuit 45, the operation related to recording is effective.
【0023】ALPC回路49は、変調回路48から供
給されるデータに対応したLD駆動電流を生成して、ピ
ックアップ33のLD41に供給する。なお、ALPC
回路49は、インタフェース回路36から供給される、
ディスク半径方向の位置に対応したゲイン制御命令に基
づき、LD41の出力を最適とするようにLD駆動電流
を変化させる。The ALPC circuit 49 generates an LD drive current corresponding to the data supplied from the modulation circuit 48 and supplies it to the LD 41 of the pickup 33. In addition, ALPC
The circuit 49 is supplied from the interface circuit 36,
Based on the gain control command corresponding to the position in the disk radial direction, the LD drive current is changed so as to optimize the output of the LD 41.
【0024】LD41は、ALPC回路49からLD駆
動電流を供給されて、レーザ光をディスク31に照射
し、書き込みデータと同期用データをディスク31の目
的アドレスのセクタに記録する。The LD 41 is supplied with an LD drive current from the ALPC circuit 49, irradiates the disk 31 with a laser beam, and records the write data and the synchronization data in the sector of the target address of the disk 31.
【0025】上記のALPC回路49は、波形成形、及
び、電圧−電流変換等のアナログ処理を行う回路にて構
成されている。このため、ALPC回路49では、変調
回路48から供給される入力信号と、出力信号であるL
D駆動電流との間に、記録用基準クロックの周波数に依
存しない一定量の遅延時間を生じる。The ALPC circuit 49 is composed of a circuit that performs analog processing such as waveform shaping and voltage-current conversion. Therefore, in the ALPC circuit 49, the input signal supplied from the modulation circuit 48 and the output signal L
A certain amount of delay time is generated between the D drive current and the frequency of the recording reference clock.
【0026】このため、前記の記録用セクタ長カウンタ
43では、ALPC回路49での遅延時間を補正するた
め、ゲート作成タイミングパルスの生成タイミングをA
LPC回路49での遅延時間分だけ早くしている。従っ
て、ECC回路46,変調回路48に供給されるゲート
信号のタイミングも、ALPC回路49での遅延時間分
だけ早くなっている。Therefore, in the recording sector length counter 43, in order to correct the delay time in the ALPC circuit 49, the generation timing of the gate creation timing pulse is set to A.
The delay time in the LPC circuit 49 is advanced. Therefore, the timing of the gate signal supplied to the ECC circuit 46 and the modulation circuit 48 is also advanced by the delay time in the ALPC circuit 49.
【0027】これにより、ALPC回路49での遅延時
間が補正されて、セクタ中の正しい記録位置にデータが
記録される。As a result, the delay time in the ALPC circuit 49 is corrected and the data is recorded at the correct recording position in the sector.
【0028】[0028]
【発明が解決しようとする課題】従来のCAV方式の光
磁気ディスク装置では、ディスク内外周で、時間軸上で
の記録密度が一定であるため、基準クロックの周波数
(即ち、記録周波数)は一定である。このため、ALP
C回路49での遅延時間に相当する基準クロックの一定
数分だけ、ゲート作成タイミングパルスの発生タイミン
グを早くすることで、セクタ中の正しい位置にデータを
記録することができる。In the conventional magneto-optical disk device of the CAV system, the recording density on the time axis is constant at the inner and outer circumferences of the disk, so the frequency of the reference clock (that is, the recording frequency) is constant. Is. Therefore, ALP
By advancing the generation timing of the gate creation timing pulse by a constant number of the reference clock corresponding to the delay time in the C circuit 49, the data can be recorded at the correct position in the sector.
【0029】ところが、最近、一層の高密度化のために
提案されている、ZCAV(Zonede Const
ant Angular Velocity)方式の光
磁気ディスクでは、ディスクを半径方向に複数の領域
(ゾーン)に分割して、各ゾーンで異なる記録再生周波
数を用いる。従って、ZCAV方式では、基準クロック
の周波数が各ゾーンで異なる。However, recently, ZCAV (Zonede Const) has been proposed for higher density.
In the magneto-optical disk of the ant Angular Velocity method, the disk is divided into a plurality of areas (zones) in the radial direction, and different recording and reproducing frequencies are used in each zone. Therefore, in the ZCAV system, the frequency of the reference clock is different in each zone.
【0030】このため、基準クロックの一定数分だけA
LPC回路49での遅延時間を補正する従来の回路を、
ZCAV方式に適用すると、ゾーンによって補正時間が
変化して、記録周波数の高いディスク外周に行く程、補
正時間が短くなり、記録開始位置が正しい位置からずれ
るという問題が生じる。Therefore, the constant number A of the reference clock is fixed.
A conventional circuit for correcting the delay time in the LPC circuit 49 is
When applied to the ZCAV system, the correction time changes depending on the zone, and the correction time becomes shorter as it goes to the outer circumference of the disc where the recording frequency is higher, which causes a problem that the recording start position deviates from the correct position.
【0031】ところで、周知のように、光磁気ディスク
では、ディスクの記録位置をレーザ光で熱して、磁界を
かけることにより、記録が行われる。ディスク上の線速
度が早くなると、レーザ光を照射している位置と、実際
に熱せられて記録が行われる位置との間に、若干の位置
のずれが生じる。このディスクの特性による位置ずれ
は、線速度が速くなる程大きくなる。By the way, as is well known, in a magneto-optical disk, recording is performed by heating the recording position of the disk with laser light and applying a magnetic field. When the linear velocity on the disk becomes faster, a slight positional deviation occurs between the position where the laser light is irradiated and the position where the recording is actually performed by heating. The positional deviation due to the characteristics of the disc increases as the linear velocity increases.
【0032】従来のCAV方式における記録周波数で
は、この位置ずれは問題にならなかったが、ZCAV方
式では、記録周波数がCAV方式より高くなるため、上
記の線速度に応じた記録位置のずれを考慮する必要があ
る。この記録位置のずれは、ゾーンごとに異なる。しか
し、従来の回路では、この線速度に応じた記録位置のず
れを補正できないという問題がある。With the recording frequency in the conventional CAV system, this positional deviation did not pose a problem, but in the ZCAV method, since the recording frequency is higher than in the CAV method, the deviation of the recording position depending on the linear velocity is considered. There is a need to. The deviation of the recording position differs for each zone. However, the conventional circuit has a problem in that the deviation of the recording position depending on the linear velocity cannot be corrected.
【0033】上記のように、従来CAV方式の回路を、
ZCAV方式にそのまま適用すると、記録位置が正しい
位置からずれてしまう。このため、再生時に、正しい再
生位置を検出できずにエラーが発生する確率が高くなる
という問題がある。As described above, the conventional CAV circuit is
If it is applied to the ZCAV system as it is, the recording position will deviate from the correct position. Therefore, during reproduction, there is a problem that a correct reproduction position cannot be detected and an error is likely to occur.
【0034】本発明は、上記の点に鑑みてなされたもの
で、ゾーンによって再生周波数が変わる方式でも、正確
な記録位置に記録でき、再生時のエラー発生を防止でき
る、信頼性の高い光ディスク記録再生装置を提供するこ
とを目的とする。The present invention has been made in view of the above points, and even in a system in which the reproduction frequency changes depending on the zone, it is possible to record at an accurate recording position and prevent the occurrence of an error during reproduction. An object is to provide a reproducing device.
【0035】[0035]
【課題を解決するための手段】図1は本発明の原理構成
図を示す。本発明の光ディスク記録再生装置では、複数
の領域で異なる記録再生周波数を用い、各セクタ中に、
セクタの基準位置を示す基準マークと、上記基準マーク
から所定データ長後に位置するデータ記録用のデータ部
とを持つ光ディスク11を用い、光源13からの光ビー
ムを照射して、書き込みデータを上記データ部に記録す
る。FIG. 1 is a block diagram showing the principle of the present invention. In the optical disc recording / reproducing apparatus of the present invention, different recording / reproducing frequencies are used in a plurality of areas, and in each sector,
Using the optical disc 11 having a reference mark indicating a reference position of a sector and a data recording data portion located after a predetermined data length from the reference mark, a light beam from a light source 13 is irradiated to write data into the data. Record in section.
【0036】基準マーク検出手段14は、上記光ディス
ク11のピックアップ12からの読み出し信号より上記
基準マークを検出して基準マーク検出信号を生成する。The reference mark detecting means 14 detects the reference mark from the read signal from the pickup 12 of the optical disk 11 and generates a reference mark detection signal.
【0037】領域判別手段15は、上記書き込みデータ
を記録するセクタが上記領域のうちのどの領域にあるか
を判別する。The area discriminating means 15 discriminates which of the above areas the sector for recording the write data is.
【0038】データ送出タイミング信号作成手段16
は、上記基準マーク検出信号を供給された基準マーク検
出時点から、上記判別された領域に対応する所定時間遅
延した時点で、データ送出タイミング信号を生成する。Data transmission timing signal generating means 16
Generates a data transmission timing signal at a time point when a predetermined time corresponding to the determined area is delayed from the reference mark detection time point at which the reference mark detection signal is supplied.
【0039】変調データ送出手段17は、上記データ送
出タイミング信号作成手段16から供給されるデータ送
出タイミング信号と同期して、書き込みデータを変調し
た変調データを送出する。The modulated data sending means 17 sends the modulated data obtained by modulating the write data in synchronization with the data sending timing signal supplied from the data sending timing signal creating means 16.
【0040】光源駆動手段18は、上記変調データ送出
手段17から供給される変調データに応じた光源駆動信
号を上記光源13に供給する。The light source drive means 18 supplies a light source drive signal corresponding to the modulation data supplied from the modulation data transmission means 17 to the light source 13.
【0041】[0041]
【作用】本発明では、基準マーク検出時点から、判別さ
れた領域に対応する所定時間遅延した時点で、データ送
出タイミング信号を生成し、上記データ送出タイミング
信号と同期して、光源駆動手段にデータが供給される。
このため、領域によらず、書き込みデータの記録位置を
正確にし、再生時のエラー発生を防止することを可能と
する。According to the present invention, the data transmission timing signal is generated at the time point when a predetermined time corresponding to the discriminated region is delayed from the time point when the reference mark is detected, and the data is transmitted to the light source driving means in synchronization with the data transmission timing signal. Is supplied.
Therefore, it is possible to make the recording position of the write data accurate regardless of the area and prevent an error from occurring during reproduction.
【0042】[0042]
【実施例】図2は、本発明の実施例の、ZCAV(Zo
nde Constant Angular Velo
city)方式の光磁気ディスク記録再生装置の構成図
を示す。図2において、図7と同一構成部分には、同一
符号を付し、適宜説明を省略する。EXAMPLE FIG. 2 shows ZCAV (Zo of an example of the present invention.
nde Constant Angular Velo
1 is a block diagram of a magneto-optical disk recording / reproducing apparatus of a type). 2, the same components as those in FIG. 7 are designated by the same reference numerals, and the description thereof will be omitted as appropriate.
【0043】なお、光磁気ディスクのセクタフォーマッ
トは、図8,図9に示した通りである。The sector format of the magneto-optical disk is as shown in FIGS. 8 and 9.
【0044】図2の装置では、基準マークであるセクタ
マークを検出するセクタマーク検出回路42、データ送
出タイミング信号であるゲート信号を生成する記録用セ
クタ長カウンタ54,ゲート作成回路55,及び可変デ
ィレイ回路56、ECC回路46、同期用データと書き
込みデータを選択する選択回路47、変調回路48、レ
ーザダイオード41を駆動するALPC回路49を有す
る。また、ALPC回路49の有効,無効を切り換える
ためのスイッチ回路45を有する。また、ゾーンを判別
してゾーン判別データを生成するゾーン判別回路51、
システムクロック発生回路52、システムクロックを分
周して判別されたゾーン用のゾーンクロックを生成する
分周器53を備えている。In the apparatus of FIG. 2, a sector mark detection circuit 42 for detecting a sector mark which is a reference mark, a recording sector length counter 54 which generates a gate signal which is a data transmission timing signal, a gate creation circuit 55, and a variable delay. It has a circuit 56, an ECC circuit 46, a selection circuit 47 for selecting synchronization data and write data, a modulation circuit 48, and an ALPC circuit 49 for driving the laser diode 41. Further, it has a switch circuit 45 for switching between valid and invalid of the ALPC circuit 49. Further, a zone discrimination circuit 51 for discriminating zones and generating zone discrimination data,
A system clock generation circuit 52 and a frequency divider 53 that divides the system clock to generate a zone clock for the determined zone are provided.
【0045】次に、データの書き込みに関して説明す
る。本実施例の光磁気ディスク記録再生装置では、プリ
フォーマット領域を認識してセクタマークを検出した
後、セクタマーク検出時点からゾーンに応じた時間だけ
遅延した時点でゲート信号を生成する。上記ゲート信号
に同期した変調済データがALPC回路49に供給され
て、セクタ中のデータ部にデータが記録される。Next, writing of data will be described. In the magneto-optical disk recording / reproducing apparatus of this embodiment, after recognizing the preformatted area and detecting the sector mark, the gate signal is generated at the time point delayed by the time corresponding to the zone from the time point at which the sector mark is detected. The modulated data synchronized with the gate signal is supplied to the ALPC circuit 49, and the data is recorded in the data portion in the sector.
【0046】インタフェース回路36には、外部から、
論理的書き込み命令と共に、記録する書き込みデータが
入来する。インタフェース回路36は、記録用データバ
ッファを持ち、入来する書き込みデータを一時格納す
る。The interface circuit 36 is externally connected to
The write data to be recorded comes in along with the logical write command. The interface circuit 36 has a data buffer for recording and temporarily stores incoming write data.
【0047】インタフェース回路36は、この書き込み
命令に含まれている論理アドレスデータを、ディスク3
1上の物理アドレスデータ(目的アドレスデータ)に変
換して、ピックアップ制御系のサーボ回路35に、目的
アドレスまでのシーク命令を送出する。The interface circuit 36 transfers the logical address data included in the write command to the disk 3
1 is converted into physical address data (target address data), and a seek command up to the target address is sent to the servo circuit 35 of the pickup control system.
【0048】サーボ回路35は、スピンドルモータ32
によりディスク31を駆動するとともに、シーク命令に
従って、ピックアップモータ34によりピックアップ3
3を目的アドレスまで移動させる。The servo circuit 35 includes the spindle motor 32.
Drive the disc 31 by the pickup motor 34, and according to the seek command, the pickup motor 34 picks up the disc 3
Move 3 to the destination address.
【0049】セクタマーク検出回路42は、セクタ先頭
のセクタマークを検出して、セクタマークの終了時点で
セクタマーク検出パルスを出力する。再生信号処理回路
37は、供給されたセクタマーク検出パルスを用いて、
ピックアップ33から供給される読み出し信号から物理
アドレスデータを再生して、インタフェース回路36に
供給する。The sector mark detection circuit 42 detects the sector mark at the beginning of the sector and outputs a sector mark detection pulse at the end of the sector mark. The reproduction signal processing circuit 37 uses the supplied sector mark detection pulse to
The physical address data is reproduced from the read signal supplied from the pickup 33 and supplied to the interface circuit 36.
【0050】ゾーン判別回路51は、セクタマーク検出
回路42から供給されるセクタマーク信号を用いて、現
在のセクタがどのゾーンにあるかを判別して、ゾーン判
別データを生成する。また、分周器53は、ゾーン判別
データを基に、システムクロック発生回路52から供給
されるシステムクロックを分周して、ゾーンクロックを
生成する。The zone discrimination circuit 51 discriminates which zone the current sector is in by using the sector mark signal supplied from the sector mark detection circuit 42, and generates zone discrimination data. Further, the frequency divider 53 divides the system clock supplied from the system clock generation circuit 52 based on the zone discrimination data to generate a zone clock.
【0051】インタフェース回路36は、目的アドレス
の一つ手前のセクタのアドレスデータが読み出し信号処
理回路37から供給されると、目的アドレスのセクタへ
のデータの記録を有効にするために、書き込み命令を、
記録用セクタ長カウンタ54に供給する。また、書き込
みデータを、ECC回路46に供給する。When the address signal of the sector immediately before the target address is supplied from the read signal processing circuit 37, the interface circuit 36 issues a write command in order to enable the recording of the data in the sector of the target address. ,
The data is supplied to the recording sector length counter 54. Further, the write data is supplied to the ECC circuit 46.
【0052】次に、記録用セクタ長カウンタ54,ゲー
ト作成回路55,及び可変ディレイ回路56による、ゲ
ート信号の生成に関して説明する。Next, generation of a gate signal by the recording sector length counter 54, the gate forming circuit 55, and the variable delay circuit 56 will be described.
【0053】前記のように、ALPC回路49では、変
調回路48から供給される入力信号と、出力信号である
LD駆動電流との間に、記録用ゾーンクロックの周波数
に依存しない一定量の遅延時間を生じる。また、ディス
ク31では、ディスク31上の線速度に対応して、記録
位置のずれが生じる。ここで、ALPC回路49での一
定の遅延時間とディスク31上の線速度に応じた記録位
置のずれによる遅延時間を合わせた遅延時間をτとす
る。As described above, in the ALPC circuit 49, the delay time between the input signal supplied from the modulation circuit 48 and the LD drive current, which is the output signal, does not depend on the frequency of the recording zone clock. Cause Further, in the disc 31, the recording position shifts corresponding to the linear velocity on the disc 31. Here, the delay time, which is the sum of the constant delay time in the ALPC circuit 49 and the delay time due to the deviation of the recording position according to the linear velocity on the disk 31, is designated as τ.
【0054】本実施例では、記録用セクタ長カウンタ5
4,ゲート作成回路55,及び可変ディレイ回路56に
より、ECC回路46,変調回路48に供給するゲート
信号のタイミングを、上記遅延時間τの分だけ正規のタ
イミングより手前のタイミングとして、ディスク31の
セクタ中の正しい記録位置にデータが記録されるように
している。In the present embodiment, the recording sector length counter 5
4, the gate creation circuit 55 and the variable delay circuit 56 set the timing of the gate signal supplied to the ECC circuit 46 and the modulation circuit 48 to a timing before the normal timing by the delay time τ and the sector of the disk 31. The data is recorded in the correct recording position inside.
【0055】記録用セクタ長カウンタ54は、書き込み
命令がインタフェース回路36から供給されると有効と
なり、セクタマーク検出回路42から供給されたセクタ
マーク検出パルスで起動して、後述するように、記録用
のゾーンクロックを一定数カウントして、ゲート作成タ
イミング信号を生成する。The recording sector length counter 54 becomes valid when a write command is supplied from the interface circuit 36, is activated by the sector mark detection pulse supplied from the sector mark detection circuit 42, and is recorded as described later. A zone creation clock signal is generated by counting a fixed number of the zone clocks.
【0056】ディスク31に対するデータの正規記録開
始時点は、どのゾーンでも、セクタマーク検出時点から
ゾーンクロックの一定数分後の時点である。記録するデ
ータには、書き込みデータ、VFO4,SYNC,RE
SYNC等の同期用データがあるが、セクタマーク検出
時点から正規記録開始時点までのゾーンクロック数は、
上記各データのセクタ中の位置に対応して決まってい
る。The normal recording start time of the data on the disk 31 is a time after a certain number of zone clocks from the sector mark detection time in any zone. The data to be recorded includes write data, VFO4, SYNC, RE
Although there is synchronization data such as SYNC, the number of zone clocks from the sector mark detection time to the normal recording start time is
It is determined corresponding to the position of each data in the sector.
【0057】ここで、1種類のデータについて、このセ
クタマーク検出時点から正規記録開始時点までのゾーン
クロック数をLクロックとする。Here, for one type of data, the number of zone clocks from the sector mark detection time to the normal recording start time is L clocks.
【0058】記録用セクタ長カウンタ54は、正規のデ
ータ記録開始時点に対して、前記遅延時間τの最大値よ
りも十分手前となる時点でゲート作成タイミングパルス
を生成する。より詳細には、前記遅延時間τの最大値よ
りも十分大きい時間に相当するKクロック分だけ、一定
数のゾーンクロックLよりも少ないL−Kクロックをカ
ウントして、カウント終了時にゲート作成タイミングパ
ルスを生成する。The recording sector length counter 54 generates a gate formation timing pulse at a time point sufficiently before the maximum value of the delay time τ with respect to the normal data recording start time point. More specifically, L-K clocks less than a fixed number of zone clocks L are counted by K clocks corresponding to a time sufficiently larger than the maximum value of the delay time τ, and a gate creation timing pulse at the end of counting. To generate.
【0059】このゲート作成タイミングパルスは、書き
込みデータ、VFO4,SYNC,RESYNC等の同
期用データ、夫々に対応して生成され、ゲート作成回路
55に供給される。This gate creation timing pulse is generated corresponding to each of the write data and the synchronization data such as VFO4, SYNC, RESYNC, etc., and is supplied to the gate creation circuit 55.
【0060】ゲート作成回路55は、記録用セクタ長カ
ウンタ54から供給される、夫々のゲート作成タイミン
グパルスに同期して、記録するデータの時間長に略一致
した遅延前のゲート信号を生成する。The gate forming circuit 55 generates a pre-delay gate signal that substantially coincides with the time length of the data to be recorded, in synchronization with each gate forming timing pulse supplied from the recording sector length counter 54.
【0061】可変ディレイ回路56は、ゲート作成タイ
ミングパルスの生成時点から正規記録開始時点までの時
間(ゾーンクロックK個の時間)Tから前記遅延時間τ
を引いた時間Dだけ、遅延前のゲート信号を遅延させた
ゲート信号を生成する。The variable delay circuit 56 delays the delay time τ from the time (the time of K zone clocks) T from the generation time of the gate creation timing pulse to the normal recording start time.
A gate signal is generated by delaying the gate signal before delay by the time D obtained by subtracting.
【0062】上記時間Tと遅延時間τは、ゾーンにより
変化する。このため、可変ディレイ回路56におけるこ
の遅延時間Dは、ゾーン判別回路51から供給されるゾ
ーン判別データを基に、データを記録するセクタのある
ゾーンに対応した遅延時間に設定される。The time T and the delay time τ vary depending on the zone. Therefore, the delay time D in the variable delay circuit 56 is set to the delay time corresponding to the zone having the sector for recording the data, based on the zone discrimination data supplied from the zone discrimination circuit 51.
【0063】図3は、ゾーンm1 におけるデータの記録
タイミングを説明するタイミングチャートを示す。ま
た、図4は、m2 >m1 なるゾーンm2 におけるデータ
の記録タイミングを説明するタイミングチャートを示
す。FIG. 3 shows a timing chart for explaining the data recording timing in the zone m 1 . Further, FIG. 4 shows a timing chart for explaining the data recording timing in the zone m 2 where m 2 > m 1 .
【0064】図3(A)は、ゾーンm1 のゾーンクロッ
クを示し、図4(A)は、ゾーンm 2 のゾーンクロック
を示す。また、図3(B),図4(B)は、セクタ中の
各領域と時間との対応関係を示す。セクタマークに続く
ヘッダー信号領域の後に、データ記録領域が続く。図
3,図4に示すように、正規の記録開始時点を、セクタ
マーク検出時点からゾーンクロックL個分後の時点であ
るとする。FIG. 3A shows the zone m.1The zone clock
4A shows zone m. 2Zone clock
Indicates. In addition, FIG. 3B and FIG.
The correspondence between each area and time is shown. Follow sector mark
A data recording area follows the header signal area. Figure
3, as shown in FIG. 4, the normal recording start time is set to the sector
At the time of L zone clocks after the mark detection
Suppose.
【0065】セクタマーク検出時点から、記録用セクタ
長カウンタ54は、L−Kクロックをカウントして、カ
ウント終了時にゲート作成タイミングパルスを生成す
る。なお、図3,図4の例では、K=3としている。From the time when the sector mark is detected, the recording sector length counter 54 counts the LK clock and generates a gate creation timing pulse at the end of the count. In the example of FIGS. 3 and 4, K = 3.
【0066】図3に示すようにゾーンm1 では、ゲート
作成回路55は、正規の記録開始時点より3クロック分
(T1時間)だけ手前の時点で、遅延前のゲート信号を
生成する(図3(C))。As shown in FIG. 3, in the zone m 1 , the gate forming circuit 55 generates a gate signal before delay at a point three clocks (T1 time) before the normal recording start time (FIG. 3). (C)).
【0067】ここで、ゾーンm1 でのALPC回路49
とディスク31特性による遅延時間をτ1とする。可変
ディレイ回路56は、ゾーンm1 に対応して設定された
遅延時間D1=T1−τ1だけ、遅延前のゲート信号を
遅延させたゲート信号を生成する(図3(D))。Here, the ALPC circuit 49 in the zone m 1
And the delay time due to the characteristics of the disk 31 is τ1. The variable delay circuit 56 generates a gate signal by delaying the gate signal before delay by the delay time D1 = T1−τ1 set corresponding to the zone m 1 (FIG. 3 (D)).
【0068】このため、ALPC回路49に対するデー
タの送出開始時点は、正規の記録開始時点よりも、遅延
時間τ1だけ手前の時点となる(図3(E))。従っ
て、実際にディスク31には、正規記録開始時点から、
正しい位置にデータが記録される。Therefore, the data transmission start time to the ALPC circuit 49 is before the normal recording start time by the delay time τ1 (FIG. 3 (E)). Therefore, from the time when regular recording is actually started on the disc 31,
Data is recorded in the correct position.
【0069】ゾーンm2 では、ゾーンクロックの周波数
が、ゾーンm1 よりも高い周波数である。ゾーンm1 の
場合と同様に、図4に示すようにゾーンm2 では、ゲー
ト作成回路55は、正規の記録開始時点より3クロック
分(T2時間)だけ手前の時点で、遅延前のゲート信号
を生成する(図4(C))。In the zone m 2 , the frequency of the zone clock is higher than that of the zone m 1 . As in the case of the zone m 1 , as shown in FIG. 4, in the zone m 2 , the gate creation circuit 55 is the gate signal before the delay at a point three clocks (T2 hours) before the normal recording start point. Is generated (FIG. 4 (C)).
【0070】ここで、ゾーンm2 でのALPC回路49
とディスク31特性による遅延時間をτ2とする。可変
ディレイ回路56は、ゾーンm2 に対応して設定された
遅延時間D2=T2−τ2だけ、遅延前のゲート信号を
遅延させたゲート信号を生成する(図4(D))。Here, the ALPC circuit 49 in the zone m 2
And the delay time due to the characteristics of the disk 31 is τ2. The variable delay circuit 56 generates a gate signal by delaying the gate signal before delay by the delay time D2 = T2-τ2 set corresponding to the zone m 2 (FIG. 4 (D)).
【0071】このため、ALPC回路49に対するデー
タの送出開始時点は、正規の記録開始時点よりも、遅延
時間τ2だけ手前の時点となる(図4(E))。従っ
て、実際にディスク31には、正規記録開始時点から、
正しい位置にデータが記録される。Therefore, the data transmission start time to the ALPC circuit 49 is before the normal recording start time by the delay time τ2 (FIG. 4 (E)). Therefore, from the time when regular recording is actually started on the disc 31,
Data is recorded in the correct position.
【0072】上記のようにして、可変ディレイ回路56
からECC回路46,変調回路48に供給されるゲート
信号の先頭時点は、どのゾーンでも、データの正規の記
録開始時点に対してALPC回路49とディスク31特
性による遅延時間τだけ手前の時点に合わせられる。A
LPC回路49への変調済データの供給開始時点も、デ
ータの正規の記録開始時点に対して上記遅延時間τだけ
手前の時点に合わせられる。As described above, the variable delay circuit 56
The start time of the gate signal supplied from the ECC circuit 46 to the modulation circuit 48 from the normal recording start time of data in any zone is set to a time before the delay time τ due to the characteristics of the ALPC circuit 49 and the disk 31. To be A
The time when the modulated data starts to be supplied to the LPC circuit 49 is also adjusted to the time before the normal recording start of the data by the delay time τ.
【0073】このため、ALPC回路49とディスク3
1の特性による遅延時間τが補正されて、ディスク31
のセクタ中の正規の記録位置に正確にデータを記録する
ことができる。Therefore, the ALPC circuit 49 and the disk 3 are
The delay time τ due to the characteristic of 1 is corrected and the disc 31
Data can be accurately recorded at the regular recording position in the sector.
【0074】ECC回路46は、ゲート作成回路44か
らゲート信号が供給されると、ゲート信号に同期して、
予め、内蔵バッファに格納したECC処理済の書き込み
データを、選択回路47に送出する。When the gate signal is supplied from the gate forming circuit 44, the ECC circuit 46 synchronizes with the gate signal,
The ECC-processed write data stored in the internal buffer in advance is sent to the selection circuit 47.
【0075】選択回路47では、データ部の書き込みデ
ータを記録するタイミングでは、選択信号により、EC
C回路46からの書き込みデータが選択される。また、
VFO4,SYNC,RESYNC等の同期用データを
記録するタイミングでは、同期用データが選択される。In the selection circuit 47, at the timing of writing the write data in the data section, the EC is sent by the selection signal.
The write data from the C circuit 46 is selected. Also,
The synchronization data is selected at the timing of recording the synchronization data such as VFO4, SYNC, and RESYNC.
【0076】変調回路48は、ゲート信号に同期して、
選択回路47から供給されたデータに2−7変調処理を
施し、ALPC回路49に送出する。この変調済データ
は、前記のように、正規の記録開始時点に対して、遅延
時間τだけ手前の時点から送出される。The modulation circuit 48 synchronizes with the gate signal,
The data supplied from the selection circuit 47 is subjected to 2-7 modulation processing and sent to the ALPC circuit 49. As described above, this modulated data is sent from the point before the normal recording start point by the delay time τ.
【0077】ALPC回路49は、変調回路48から供
給されるデータに対応したLD駆動電流を生成して、ピ
ックアップ33のLD41に供給する。LD41は、A
LPC回路49からLD駆動電流を供給されて、レーザ
光をディスク31に照射し、書き込みデータと同期用デ
ータをディスク31の目的アドレスのセクタに記録す
る。The ALPC circuit 49 generates an LD drive current corresponding to the data supplied from the modulation circuit 48 and supplies it to the LD 41 of the pickup 33. LD41 is A
An LD drive current is supplied from the LPC circuit 49, laser light is applied to the disk 31, and write data and synchronization data are recorded in the sector of the target address of the disk 31.
【0078】なお、スイッチ回路45からは、可変ディ
レイ回路56で遅延される前のゲート信号がALPC回
路49に供給されて、ALPC回路49が有効になる
が、この遅延前のゲート信号は、書き込みデータ長に対
して長めに設定してあるため、問題はない。Although the gate signal before being delayed by the variable delay circuit 56 is supplied from the switch circuit 45 to the ALPC circuit 49 and the ALPC circuit 49 becomes effective, the gate signal before the delay is written. There is no problem because it is set longer than the data length.
【0079】上記のように、本実施例では、ゾーンによ
らず、ALPC回路49への変調済データの供給開始時
点が、データの正規の記録開始時点に対してALPC回
路49とディスク31の特性による遅延時間τだけ手前
の時点に合わせられている。このため、ゾーンによら
ず、上記遅延時間τが補正されて、ディスク31のセク
タ中の正規の記録位置に正確にデータを記録することが
できる。このため、記録位置のずれに起因する再生時の
エラー発生を防止でき、高い信頼性を実現することがで
きる。As described above, in the present embodiment, the start point of the modulated data supply to the ALPC circuit 49 is characteristic of the ALPC circuit 49 and the disc 31 with respect to the normal recording start point of the data, regardless of the zone. The delay time τ due to is adjusted to a point before. Therefore, the delay time τ is corrected regardless of the zone, and the data can be accurately recorded at the regular recording position in the sector of the disk 31. Therefore, it is possible to prevent the occurrence of an error at the time of reproduction due to the shift of the recording position, and it is possible to realize high reliability.
【0080】図5は、可変ディレイ回路56の具体例を
示す。図5の可変ディレイ回路は、ゾーンクロックの異
なるゾーン1〜nに対応して設けたディレーラインDL1
〜D Lnと、セレクタ61からなる。FIG. 5 shows a concrete example of the variable delay circuit 56.
Show. The variable delay circuit in FIG. 5 has different zone clocks.
Delay line D corresponding to zones 1 to nL1
~ D LnAnd a selector 61.
【0081】ディレーラインDL1〜DLnには、ゾーン1
〜n夫々における遅延前のゲート信号の先頭時点から正
規記録開始時点までの時間(ゾーンクロックK個の時
間)からALPC回路49とディスク31特性による遅
延時間を引いた時間が、遅延時間DZ1〜DZnとして設定
されている。Zones 1 are included in the delay lines D L1 to D Ln.
The delay time D Z1 is the time obtained by subtracting the delay time due to the characteristics of the ALPC circuit 49 and the disk 31 from the time from the beginning of the gate signal before delay in each n to the start of normal recording (time of K zone clocks). It is set as D Zn .
【0082】セレクタ61は、ゾーン判別データを基
に、データを記録するセクタの有るゾーンに対応するデ
ィレーラインの出力信号を選択する。従って、図5の回
路は、ゾーンによらず、正規記録開始時点よりALPC
回路49とディスク31特性による遅延時間だけ手前の
時点まで、遅延前のゲート信号を遅延させたゲート信号
を生成する。The selector 61 selects the output signal of the delay line corresponding to the zone having the sector for recording the data, based on the zone discrimination data. Therefore, the circuit of FIG.
The gate signal is generated by delaying the gate signal before the delay until the time point before the delay time due to the characteristics of the circuit 49 and the disk 31.
【0083】図6は、可変ディレイ回路56の別の具体
例を示す。図6の可変ディレイ回路は、システムクロッ
クをカウントしてゾーン1〜nに対応した遅延を発生さ
せるシフトレジスタ62と、セレクタ61からなる。FIG. 6 shows another specific example of the variable delay circuit 56. The variable delay circuit of FIG. 6 includes a shift register 62 that counts a system clock and generates a delay corresponding to zones 1 to n, and a selector 61.
【0084】入力端子INと出力端子O1 〜On 間に
は、ゾーン1〜n夫々における遅延前のゲート信号の先
頭時点から正規記録開始時点までの時間(ゾーンクロッ
クK個の時間)からALPC回路49とディスク31特
性による遅延時間を引いた時間が、遅延時間DZ1〜DZn
として設定されている。Between the input terminal IN and the output terminals O 1 -O n , the time from the beginning of the gate signal before delay in each of the zones 1- n to the start of the normal recording (time of K zone clocks) to ALPC. The time obtained by subtracting the delay time due to the characteristics of the circuit 49 and the disk 31 is the delay time D Z1 to D Zn.
Is set as.
【0085】セレクタ61は、ゾーン判別データを基
に、データを記録するセクタの有るゾーンに対応するデ
ィレーラインの出力信号を選択する。従って、図6の回
路は、ゾーンによらず、正規記録開始時点よりALPC
回路49とディスク31特性による遅延時間だけ手前の
時点まで、遅延前のゲート信号を遅延させたゲート信号
を生成する。The selector 61 selects the output signal of the delay line corresponding to the zone having the sector for recording the data, based on the zone discrimination data. Therefore, the circuit of FIG.
The gate signal is generated by delaying the gate signal before the delay until the time point before the delay time due to the characteristics of the circuit 49 and the disk 31.
【0086】なお、ECC回路46,変調回路48に
は、ゲート作成回路55で生成される遅延前のゲート信
号を供給し、変調回路48とALPC回路49との間に
設けた可変遅延回路により、変調回路48からのデータ
を遅延して、適切なタイミングでデータをALPC回路
49に送出する構成とすることもできる。The ECC circuit 46 and the modulation circuit 48 are supplied with the pre-delayed gate signal generated by the gate generation circuit 55, and the variable delay circuit provided between the modulation circuit 48 and the ALPC circuit 49 It is also possible to delay the data from the modulation circuit 48 and send the data to the ALPC circuit 49 at an appropriate timing.
【0087】また、本発明は、ZCAV方式に限らず、
複数の記録周波数を用いて高密度記録を行う方式につい
ても、適用できる。The present invention is not limited to the ZCAV system,
It is also applicable to a method of performing high density recording using a plurality of recording frequencies.
【0088】[0088]
【発明の効果】上述の如く、本発明によれば、基準マー
ク検出時点から、判別された領域に対応する所定時間遅
延した時点で、データ送出タイミング信号を生成し、上
記データ送出タイミング信号と同期して、光源駆動手段
にデータが供給されるため、領域によらず、書き込みデ
ータの記録位置を正確にし、再生時のエラー発生を防止
することができる特長を有する。As described above, according to the present invention, the data transmission timing signal is generated at the time when a predetermined time corresponding to the discriminated area is delayed from the reference mark detection time, and the data transmission timing signal is synchronized with the data transmission timing signal. Since the data is supplied to the light source driving means, the recording position of the write data can be made accurate regardless of the area, and the error occurrence at the time of reproduction can be prevented.
【図1】本発明の原理構成図である。FIG. 1 is a principle configuration diagram of the present invention.
【図2】本発明の実施例の、ZCAV方式の光磁気ディ
スク記録再生装置の構成図である。FIG. 2 is a configuration diagram of a ZCAV type magneto-optical disk recording / reproducing apparatus according to an embodiment of the present invention.
【図3】ゾーンm1 におけるデータの記録タイミングを
説明するタイミングチャートである。FIG. 3 is a timing chart illustrating a data recording timing in zone m 1 .
【図4】ゾーンm2 におけるデータの記録タイミングを
説明するタイミングチャートである。FIG. 4 is a timing chart illustrating a recording timing of data in a zone m 2 .
【図5】可変ディレイ回路の具体例を示す図である。FIG. 5 is a diagram showing a specific example of a variable delay circuit.
【図6】可変ディレイ回路の別の具体例を示す図であ
る。FIG. 6 is a diagram showing another specific example of the variable delay circuit.
【図7】従来のCAV方式の光磁気ディスク記録再生装
置の構成図である。FIG. 7 is a block diagram of a conventional CAV type magneto-optical disk recording / reproducing apparatus.
【図8】光磁気ディスクのセクタフォーマットの概略説
明図である。FIG. 8 is a schematic explanatory diagram of a sector format of a magneto-optical disk.
【図9】セクタ中の各部の機能の説明図である。FIG. 9 is an explanatory diagram of a function of each unit in a sector.
11 光ディスク 12 ピックアップ 13 光源 14 基準マーク検出手段 15 領域判別手段 16 データ送出タイミング信号作成手段 17 変調データ送出手段 18 光源駆動手段 31 光磁気ディスク 32 スピンドルモータ 33 ピックアップ 34 ピックアップモータ 35 サーボ回路 36 インタフェース回路 41 レーザダイオード 42 セクタマーク検出回路 46 ECC回路 47 選択回路 48 変調回路 49 ALPC回路 51 ゾーン判別回路 52 システムクロック発生回路 53 分周器 54 記録用セクタ長カウンタ 55 ゲート作成回路 56 可変ディレイ回路 61 セレクタ 62 シフトレジスタ 11 optical disk 12 pickup 13 light source 14 reference mark detection means 15 area discrimination means 16 data transmission timing signal generation means 17 modulated data transmission means 18 light source drive means 31 magneto-optical disk 32 spindle motor 33 pickup 34 pickup motor 35 servo circuit 36 interface circuit 41 Laser diode 42 Sector mark detection circuit 46 ECC circuit 47 Selection circuit 48 Modulation circuit 49 ALPC circuit 51 Zone discrimination circuit 52 System clock generation circuit 53 Frequency divider 54 Recording sector length counter 55 Gate creation circuit 56 Variable delay circuit 61 Selector 62 Shift register
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 G11B 27/10 C 8224−5D ─────────────────────────────────────────────────── ─── Continuation of the front page (51) Int.Cl. 6 Identification code Internal reference number FI technical display location G11B 27/10 C 8224-5D
Claims (1)
い、各セクタ中に、セクタの基準位置を示す基準マーク
と、上記基準マークから所定データ長後に位置するデー
タ記録用のデータ部とを持つ光ディスクを用い、光源か
らの光ビームを照射して、書き込みデータを上記データ
部に記録する光ディスク記録再生装置において、 上記光ディスクのピックアップからの読み出し信号より
上記基準マークを検出して基準マーク検出信号を生成す
る基準マーク検出手段と、 上記書き込みデータを記録するセクタが上記領域のうち
のどの領域にあるかを判別する領域判別手段と、 上記基準マーク検出信号を供給された基準マーク検出時
点から、上記判別された領域に対応する所定時間遅延し
た時点で、データ送出タイミング信号を生成するデータ
送出タイミング信号作成手段と、 上記データ送出タイミング信号作成手段から供給される
データ送出タイミング信号と同期して、書き込みデータ
を変調した変調データを送出する変調データ送出手段
と、 上記変調データ送出手段から供給される変調データに応
じた光源駆動信号を上記光源に供給する光源駆動手段
と、 を有することを特徴とする光ディスク記録再生装置。1. A recording / reproducing frequency is used in a plurality of areas, and each sector has a reference mark indicating a reference position of the sector and a data portion for recording data located after a predetermined data length from the reference mark. In an optical disc recording / reproducing apparatus that uses an optical disc and irradiates a light beam from a light source to record write data in the data section, a reference mark detection signal is detected by detecting the reference mark from a read signal from a pickup of the optical disc. The reference mark detecting means for generating, the area discriminating means for discriminating in which area of the area the sector for recording the write data is located, and the reference mark detecting point when the reference mark detecting signal is supplied, Data transmission that generates a data transmission timing signal at the time when a predetermined time corresponding to the determined area is delayed The timing signal creating means, the modulated data sending means for sending the modulated data obtained by modulating the write data in synchronization with the data sending timing signal supplied from the data sending timing signal creating means, and the modulated data sending means And a light source driving means for supplying a light source driving signal according to the modulated data to the light source.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18294993A JPH0737249A (en) | 1993-07-23 | 1993-07-23 | Optical disk recording and reproducing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18294993A JPH0737249A (en) | 1993-07-23 | 1993-07-23 | Optical disk recording and reproducing device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0737249A true JPH0737249A (en) | 1995-02-07 |
Family
ID=16127176
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18294993A Pending JPH0737249A (en) | 1993-07-23 | 1993-07-23 | Optical disk recording and reproducing device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0737249A (en) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06338135A (en) * | 1993-05-28 | 1994-12-06 | Sony Corp | Optical disc device |
-
1993
- 1993-07-23 JP JP18294993A patent/JPH0737249A/en active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06338135A (en) * | 1993-05-28 | 1994-12-06 | Sony Corp | Optical disc device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2652443B2 (en) | Method and apparatus for recording an information signal | |
US5187699A (en) | Method and apparatus for successively recording two EFM-modulated signals enabling detection of boundary condition for transitioning between signals | |
EP0382154B1 (en) | Optical disc recording system | |
JP3029201B2 (en) | Optically readable writable record carrier, device for manufacturing such a record carrier, and device for recording / reproducing information using such a record carrier | |
US5473590A (en) | Method for recording of disk and apparatus for adjusting position of breakpoint of audio data | |
US6477127B1 (en) | Recording/playback apparatus capable of carrying out linking on optical disk, and optical disk recorded with linked data | |
EP1088308B1 (en) | Method and device for recording information in units | |
JP3383977B2 (en) | Optical disk and optical disk drive | |
JP2513747B2 (en) | Data recording / playback method | |
US5604727A (en) | Data recording medium an optical disk and an optical disk apparatus | |
JP3209983B2 (en) | Continuous additional recording method and recording apparatus for record carrier | |
US6356520B1 (en) | Disk storage device | |
US7095680B2 (en) | Method and apparatus for disc recording | |
US6587422B1 (en) | Disk recording device for overwriting data on a defined recording region | |
JPH0737249A (en) | Optical disk recording and reproducing device | |
JP2004511874A (en) | Method and device for recording information units | |
JP3571279B2 (en) | Optical disk data recording device | |
US20010044665A1 (en) | Signal processing apparatus and signal processing method | |
JP3300807B2 (en) | Optical information recording device and optical information recording method | |
JPH0354726A (en) | Information recording and reproducing device | |
JP3361165B2 (en) | Information recording / reproducing device | |
JP3143234B2 (en) | Optical information recording / reproducing device | |
JP2840685B2 (en) | Clock signal generator for data reproduction and data reproduction device | |
JP2000293964A (en) | Drive device | |
JPH0765508A (en) | External clock generator and data reproducing apparatus |