JPH06186925A - 表示装置の駆動回路 - Google Patents
表示装置の駆動回路Info
- Publication number
- JPH06186925A JPH06186925A JP33585692A JP33585692A JPH06186925A JP H06186925 A JPH06186925 A JP H06186925A JP 33585692 A JP33585692 A JP 33585692A JP 33585692 A JP33585692 A JP 33585692A JP H06186925 A JPH06186925 A JP H06186925A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- switch
- pixel
- level
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal Display Device Control (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
きる信号電極駆動回路を持つ表示装置を提供する。 【構成】 1水平走査期間において、全OR回路G1 〜
Gn と全AND回路F1〜Fn で構成される論理ゲート
回路3に対し、まず”High”レベルのスイッチ信号
CONと”Low”レベルの映像画素信号Vを与え、各映
像画素信号V’iを”Low”レベルに初期設定し、次
に”Low”レベルのスイッチ信号CONと”High”
レベルの映像画素信号Vを与え、スイッチ信号COFF を
表示したいi番目の画素の画素サンプリングパルスSi
に同期させて、確実にサンプリングコンデンサCiだけ
に”High”レベルの各映像画素信号V’i を保持さ
せ、他のサンプリングコンデンサには”Low”レベル
のままの映像画素信号を保持させておくことにより、鮮
明なOA画像を得る構成。併せて、容易にAV画像表示
に切り換えることもできる。
Description
トロルミネッセンスディスプレイ、プラズマディスプレ
イ等のようなマトリクス型表示装置の駆動回路に関する
ものであり、特に信号電極駆動回路に使用されるもので
ある。
装置4における表示パネル8の等価回路図及びその周辺
にある駆動回路のブロック図を図4に示し同図に基づい
て説明する。
は、マトリクスの各交点に、薄膜トランジスタ9等のア
クティブ素子を設けて液晶にかかる電圧を制御し表示を
行うもので、小型カラーテレビにおける動画像(以下
「AV画像」という)を表示する場合やノートブックパ
ソコンにおける静止画像(以下「OA画像」という)を
表示する場合の表示素子として応用されている。
を挟んだ構造になっており、片側のガラス上にXYマト
リクス電極、もう一方のガラス上に共通電極が形成され
ている。信号電極10は、縦方向に配された導線電極と
して複数平行に並んでいる。同様に走査電極11は、横
方向に配された導線電極として複数平行に並んでいる。
各走査電極11の交差する箇所に施され、そのゲートg
が走査電極11に接続されて、そのソースsが信号電極
10に接続されている。各画素電極12は薄膜トランジ
スタ9のドレインdに接続されている。薄膜トランジス
タ9は、走査電極11からゲートgに入る信号が”Hi
gh”レベルになった時、ソースsとドレインd間を導
通状態とし、信号電極10からソースsに入力された映
像信号による電圧が画素電極12に印加され、液晶層の
光透過率が変化し映像が表示される。
に1本の走査電極11に”High”レベルの信号を出
力し、それ以外の走査電極11に”Low”レベルの信
号を出力する。”High”レベルの信号を出力する走
査電極11は、上から一定期間毎に順次切り換える。同
じ1本の走査電極11に接続された薄膜トランジスタ9
のゲートgには一斉に同時にハイレベルが入力され、そ
れらの薄膜トランジスタ9のソースsとドレインd間が
導通する。
淡に対応した電圧振幅をもった映像画素信号を、各画素
に接続されている信号電極10に与える。制御回路7
は、走査電極駆動回路5及び信号電極駆動回路6の動作
を制御する。
に示し、その駆動波形を図6に示す。図5に示す信号電
極駆動回路6は、フル階調表示用のものとする。従っ
て、図6に示すように信号電極駆動回路6へ入力される
映像信号Vは連続的値をとる。
10に1組づつ対応させて設けた複数のサンプルホール
ド回路から構成されている。i番目(iは、n以下の自
然数。以下の添数字iはこのiに等しいものとする。)
にある1組のサンプルホールド回路は、サンプリングス
イッチAi 、サンプリングコンデンサCi 、ホールドス
イッチBi 、ホールドコンデンサDi より構成される。
ングスイッチAi 若しくはホールドスイッチBi におい
て、そのゲートgに画素サンプリングパルスSi 、ライ
ンスイッチ信号Tがそれぞれ入力されており、画素サン
プリングパルスSi 、ラインスイッチ信号Tが”Hig
h”レベルになればこれらのスイッチAi 、Bi がオン
状態になり、逆に画素サンプリングパルスSi 、ライン
スイッチ信号Tが”Low”レベルになればオフ状態に
なる。
力された図6(a)に示すシフトパルスCKに基づき、
端子t1 から供給される図6(b)に示すような水平同
期パルスSを順次シフトすることにより、普段は”Lo
w”レベルであり順次一定期間”High”レベルにな
る図6(d)、(e)、(f)、(g)に示す画素サン
プリングパルスS1 、S2 、S3 、…、Sn をそれぞ
れ、サンプリングスイッチA1 、A2 、A3 、…、An
のゲートgに出力する。
は、図6(c)に示すように各映像画素信号V1 、V2
、V3 、…、Vn (nは、1走査線上の画素数。以下
の添数字nはこのnに等しいものとする。)を時間軸上
に一定期間ごとに順次並べたものであり、全サンプリン
グスイッチAi のソースsに供給されている。
ホールドスイッチBi のソースsに接続されている。サ
ンプリングコンデンサCi の一方の電極は、サンプリン
グスイッチAi とホールドスイッチBi の接続部に接続
されており、他方の電極は接地されている。ホールドス
イッチBi のドレインdは、出力バッファ回路Ei の入
力側電極に接続されている。ホールドコンデンサDi の
一方の電極は、ホールドスイッチBi と出力バッファ回
路Ei の接続部に接続されており、他方の電極は接地さ
れている。
スSi が”High”レベルになると、サンプリングス
イッチAi だけが一定期間オン状態になるので、その期
間の映像信号Vが映像画素信号V’i としてサンプリン
グコンデンサCi に蓄えられる。このようにして、1走
査線分の映像信号Vが時分割され、映像画素信号V’1
、V’2 、V’3 、…、V’n としてそれぞれ各サン
プリングコンデンサC1、C2 、C3 、…、Cn に蓄え
らる。
を介して普段は”Low”レベルであるラインスイッチ
信号Tが一定期間”High”レベルに変わり、全ホー
ルドスイッチB1 、B2 、B3 、…、Bn が同時に一定
期間オン状態になって、サンプリングコンデンサC1 、
C2 、C3 、…、Cn に蓄えられていた映像画素信号
V’1 、V’2 、V’3 、…、V’n がホールドコンデ
ンサD1 、D2 、D3 、…、Dn へ一斉に移り保持され
る。
…、En は、サンプルホールド回路部1のホールドコン
デンサD1 、D2 、D3 、…、Dn 各々に保持されてい
る映像画素信号V’1 、V’2 、V’3 、…、V’n
を、映像画素信号V1 、V2 、V3 、…、Vn として効
率的に信号電極10に伝える。
濃淡に対応する振幅をもった映像画素信号V1 、V2 、
V3 、…、Vn が信号電極10に印加される。
て、例えばコンピュータ等が出力する映像信号Vによっ
て1文字の表示を2色によって行う場合、数個のドット
で文字を表現する。具体的には、文字の構成部分となる
ドットは、輝度の高い画素で「白」として表現され、バ
ックグランドの構成部分となるドットは、輝度の低い画
素により「黒」として表現される。文字を構成する画素
の画素電極12には、”High”レベルの電圧VH が
印加されることになり、その映像信号は、図6(h)に
示す映像信号Va のような波形となる。
レベルに立ち上がる時刻Ti におけるその信号電圧VH
が、指定されたi番目の画素にだけ入力されるために
は、その画素の画素電極12に該映像信号Va を供給す
るi番目の信号電極10を正確に指定するため、このi
番目の信号電極10に接続されたサンプルホールド回路
部1のサンプリングスイッチAi が時刻Ti から一定時
間オン状態になるように、シフトレジスタ回路2が供給
する画素サンプリングパルスSi の立ち上がり時刻Ti
’を、前記映像信号Va が一定期間”High”レベ
ルに立ち上がる時刻Ti と一致させている。
子回路を組み立てても信号の伝達には必ず遅延が生じる
ため、画素サンプリングパルスSi の立ち上がり時刻T
i ’と前記映像信号Vaが一定期間”High”レベル
に立ち上がる時刻Ti とを完全に一致させることは不可
能である。例えば、映像信号Va が図6(i)に示す映
像信号Vb のように遅延すれば、i番目及び(i+1)
番目の画素サンプリングパルスSi 、S(i+1) の立ち上
がり時刻Ti ’、T(i+1) ’において、映像信号Vb
は”High”レベルの信号電圧VH になっているの
で、これら両方の画素の画素電極12に”High”レ
ベルの電圧VH が印加されることになる。
路6に入力される前に、必ず増幅回路・バッファ回路等
を通るが、これらの回路を通過すると、その周波数帯域
により、通過した後の信号が歪んでしまう。例えば、前
述のi番目の画素電極12に印加される映像信号Va
は、図6(j)に示す映像信号Vc のように歪んでしま
うことがある。従って、画素サンプリングパルスSi の
立ち上がり時刻Ti ’と前記映像信号Va が一定期間”
High”レベルに立ち上がる時刻Ti とを完全に一致
させることが仮にできたとしても、i番目及び(i+
1)番目の画素サンプリングパルスSi 、S(i+1) の立
ち上がり時刻Ti ’、T(i+1) ’において、映像信号V
b は”High”レベルの信号電圧VH になっているの
で、これら両方の画素の画素電極12に”High”レ
ベルの電圧VH が印加されてしまう。従って、OA画像
を表示する場合、文字等を構成する画素の位置がどうし
てもずれたり、複数の画素に表示され文字等がにじんだ
りする現象が起こる。
素に正確に映像信号を供給することのできる信号電極駆
動回路を持つ表示装置を提供することを目的とする。
め、本発明の表示装置の駆動回路は、マトリクス型表示
装置の各信号電極に表示画素の表示の濃淡に対応する信
号電圧を入力するために、各画素の表示信号が時系列的
に並んだ入力信号のうちの、表示する画素に相当する電
圧を抜き取るためのスイッチ手段とコンデンサを有する
信号電極数に対応した複数のサンプルホールド回路と、
該サンプルホールド回路のサンプリング動作を順次実施
していくため前記スイッチ手段に加える第1スイッチ信
号を発生する第1スイッチ信号供給手段と、サンプルホ
ールド回路にホールドされた電圧を信号電極に出力する
ための出力回路とを有するものであって、前記入力映像
信号中における表示したい表示画素の映像画素信号が含
まれる期間だけオン状態とし、他の期間はオフ状態とな
るように指示する第2スイッチ信号によって前記第1ス
イッチ信号を出力するか禁止するかを選択するゲート手
段と、サンプルホールド回路をリセットするために前記
ゲート手段の出力の如何にかかわらず前記サンプルホー
ルド回路の全てのスイッチ手段をオンさせるモードと、
サンプルホールド回路を動作させるために前記ゲート手
段の出力を通過させて前記スイッチ手段に与えるモード
とを有する手段と、を有すことを特徴とする。
おいてまずサンプルホールド回路の全てのスイッチ手段
をオンさせることにより、サンプルホールド回路のコン
デンサ全てに同じ”Low”レベルの信号電圧をサンプ
リングできる。
に対してだけ第1スイッチ信号を出力し、他の画素には
出力を禁止するので、表示したい画素に対応するサンプ
ルホールド回路のコンデンサには”High”レベルの
信号電圧をサンプリングし、他の画素に対応するサンプ
ルホールド回路のコンデンサには”Low”レベルの信
号電圧がホールドされたままとすることができる。従っ
て、OA画像を表示する場合、表示する画素の位置ずれ
やにじみが生じない良好な表示が得られる。
図を図1に示子、その駆動波形を図2に示す。図1にお
いて、図5に示し説明したものと同じ箇所には同じ番号
を付し説明を省略する。図2(A)は、シフトパルスC
Kの波形を示している。
G2 、G3 、…、Gn 及びAND論理回路F1 、F2 、
F3 、…、Fn から構成される。
n は、2つの入力端子から入力されたスイッチ信号が、
少なくとも一方が”Low”レベルであれば”Low”
レベルとなり、2つの入力端子から入力されたスイッチ
信号いずれも”High”レベルであれば”High”
レベルとなるスイッチ信号S’1 、S’2 、S’3 、
…、S’n を出力する。AND論理回路F1 、F2 、F
3 、…、Fn 各々の片方の入力端子は、端子t3 に接続
されている。端子t3 には、スイッチ信号COFFが入力
される。
2つの入力端子から入力されたスイッチ信号が、少なく
とも一方が”High”レベルであれば”High”レ
ベルとなり、2つの入力端子から入力されたスイッチ信
号いずれも”Low”レベルであれば”Low”レベル
となるスイッチ信号S”1 、S”2 、S”3 、…、S”
n を出力する。OR回路G1 、G2 、G3 、…、Gn 各
々の片方の入力端子は、端子t4 に接続されている。端
子t4 には、スイッチ信号CONが入力される。
だけに表示する場合を想定して説明する。マイクロコン
ピュータ等のメモリ(図示せず)に基づいて、外部制御
機器(図示せず)はi番目の画素だけに表示するため
に、シフトレジスタ2から出力される図2(H)に示す
画素サンプリングパルスSi とタイミング及び波形が一
致するように、図2(E)に示すような映像信号COFF
を端子t3 を介して各AND回路Fiの入力端子に供給
する。
に示すようにスイッチ信号CONを一定期間”High”
レベルにすると、各画素サンプリングパルスSi (i
は、n以下の自然数。以下の添数字iはこのiに等しい
ものとする。)、スイッチ信号COFF 、及びスイッチ信
号S’i にかかわらず、OR回路Gi によって、全スイ
ッチ信号S”i はその一定期間”High”レベルとな
り、全サンプリングスイッチAi のソースsとドレイン
dは導通する。このとき、図2(C)に示すように映像
信号Vを”Low”レベルに設定しておけば、全サンプ
リングコンデンサCi に”Low”レベルの映像画素信
号V’i を保持することができる。
に示すようにスイッチ信号CONを”Low”レベルと
し、図2(B)に示すように時刻T0 において水平同期
パルスSが立ち上がったのを受けて、図2(C)に示す
ように継続して1水平走査期間が終了するまで映像信号
Vを”High”レベルに設定する。
Si-1 、Si+1 、…、Sn が入力される時は、前述した
ように図2(E)に示す波形を有するスイッチ信号COF
F は、”Low”レベルとなっている。従ってAND回
路Fi は、画素サンプリングパルスSi の如何にかかわ
らず、必ず”Low”レベルのスイッチ信号S’i を出
力する。OR回路Gi は、スイッチ信号CONも”Lo
w”レベルのままであるので、”Low”レベルのスイ
ッチ信号S”i を出力する。故にこのとき、すべてのサ
ンプリングコンデンサCi には、、まだ”Low”レベ
ルの映像画素信号V’i が保持されたままである。
される期間Ti 〜T(i+1) には、前述のとおりスイッチ
信号COFF は”High”レベルとなっている。この期
間Ti 〜T(i+1) には、図2(F)、(G)、(H)に
示すように画素サンプリングパルスS1 、S2 、S3 、
…、Sn のうち、画素サンプリングパルスSi だけが”
High”レベルであり、他は”Low”レベルとなっ
ているので、図2(K)に示すAND回路Fi が出力す
るスイッチ信号S’i だけが、”High”レベルとな
り、一方他のAND回路F1 、…、F(i-1) 、F(i+1)
、…、Fn が出力するスイッチ信号S’1 、…、S’
(i-1) 、S’(i+1) 、…、S’n はいずれも、図2
(I)、(J)に示すように”Low”レベルとなる。
まであるので、”High”レベルのスイッチ信号S’
i の入力を受けたOR回路Gi が出力するスイッチ信号
S”i だけが”High”レベルとなり、一方他のOR
回路G1 、…、G(i-1) 、G(i+1) 、…、Gn が出力す
るスイッチ信号S”1 、…、S”(i-1) 、S”(i+1)、
…、S”n はいずれも”Low”レベルとなる。
ングコンデンサCi だけには、”High”レベル”の
映像画素信号Vi が保持されるが、他のサンプリングコ
ンデンサC1 、…、C(i-1) 、C(i+1) 、…、Cn に
は、”Low”レベルの映像画素信号V’1 、…、V’
(i-1) 、V’(i+1) 、…、V’n が保持されたままであ
るので、ずれやにじみのない正確で鮮明な文字などの具
体画像を得ることができる。
2(B)に示す2値の映像信号Vを再生してOA画像を
表示する場合だけでなく、スイッチ信号COFF を”Hi
gh”レベルに、且つスイッチ信号CONを”Low”レ
ベルに固定してだけで、容易にオーディオビデオ等の図
6(A)に示したような連続値を有する映像信号Vを再
生してAV画像を表示することもできる。
ルカラー表示を行う場合の信号電極駆動回路6の回路図
を図3に示す。図3において、図1に示し説明したもの
と同じ箇所には同じ番号を付し説明を省略する。まず、
1水平走査期間内において、i番目の画素だけにフルカ
ラー表示する場合には、上述のとおり操作を行うが、下
記の点を変更する。
して、3原色別々に供給するため、赤色用の映像信号V
R 、緑色用の映像信号VG 、青色用の映像信号VB をそ
れぞれ端子t5R、t5G、t5Bを介して供給する。
分割して、サンプリングコンデンサCi により映像画素
信号V’i を保持する動作の同期を確実に行うため、図
1におけるスイッチ信号COFF に相当するものとして、
信号COFFR、COFFG、COFFBを端子t3R、t3G、t3Bを
介して供給している。
像信号VR 、VG 、VB はそれぞれ、交互にAND回路
Fi 、F(i+1)1、F(i+2) 、サンプリングスイッチAi
、A(i+1) 、A'(i+2)(iは、n以下の自然数。)に
入力される。
グパルスSj を、AND回路F3j、F(3j-1)、F(3j-2)
各々の片方の入力端子に同時に供給する。
1台の表示装置でOA画像及びAV画像のいずれも表示
できその切換を容易に行うことができる。且つOA画像
を表示する場合、表示する画素の位置ずれや画像のにじ
みが生じない良好な表示が得られ、表示装置の汎用性を
高めることができる。
動回路の回路図。
動回路における各信号の波形を示す図。
極駆動回路の回路図。
路図。
路図。
ける各信号の波形を示す図。
子 L1 〜Ln 端子 A1 〜An サンプリングスイッチ B1 〜Bn ホールドスイッチ C1 〜Cn サンプリングコンデンサ D1 〜Dn ホールドコンデンサ E1 〜En 出力バッファ回路 F1 〜Fn AND回路 G1 〜Gn OR回路 CK シフトパルス COFF 、COFFR、COFFG、COFFB 信号 CON 信号 S 水平同期パルス S1 〜Sn 画素サンプリングパルス S’1 〜S’n スイッチ信号 S”1 〜S”n スイッチ信号 V 映像信号 (VR 赤色、VG 緑色、VB 青色) V1 〜Vn 映像画素信号 V’1 〜V’n 映像画素信号 T ラインスイッチ信号
Claims (1)
- 【請求項1】 マトリクス型表示装置の各信号電極に表
示画素の表示の濃淡に対応する信号電圧を入力するため
に、各画素の表示信号が時系列的に並んだ入力信号のう
ちの、表示する画素に相当する電圧を抜き取るためのス
イッチ手段とコンデンサを有する信号電極数に対応した
複数のサンプルホールド回路と、該サンプルホールド回
路のサンプリング動作を順次実施していくため前記スイ
ッチ手段に加える第1スイッチ信号を発生する第1スイ
ッチ信号供給手段と、サンプルホールド回路にホールド
された電圧を信号電極に出力するための出力回路とを有
する表示装置の駆動回路において、 前記入力映像信号中における表示したい表示画素の映像
画素信号が含まれる期間だけオン状態とし、他の期間は
オフ状態となるように指示する第2スイッチ信号によっ
て前記第1スイッチ信号を出力するか禁止するかを選択
するゲート手段と、 サンプルホールド回路をリセットするために前記ゲート
手段の出力の如何にかかわらず前記サンプルホールド回
路の全てのスイッチ手段をオンさせるモードと、サンプ
ルホールド回路を動作させるために前記ゲート手段の出
力を通過させて前記スイッチ手段に与えるモードとを有
する手段と、を有すことを特徴とする表示装置の駆動回
路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP33585692A JP2835254B2 (ja) | 1992-12-16 | 1992-12-16 | 表示装置の駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP33585692A JP2835254B2 (ja) | 1992-12-16 | 1992-12-16 | 表示装置の駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH06186925A true JPH06186925A (ja) | 1994-07-08 |
JP2835254B2 JP2835254B2 (ja) | 1998-12-14 |
Family
ID=18293153
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP33585692A Expired - Lifetime JP2835254B2 (ja) | 1992-12-16 | 1992-12-16 | 表示装置の駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2835254B2 (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10333650A (ja) * | 1997-05-28 | 1998-12-18 | Semiconductor Energy Lab Co Ltd | 表示装置 |
WO2006115291A1 (en) * | 2005-04-26 | 2006-11-02 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for driving thereof |
JP2006330709A (ja) * | 2005-04-26 | 2006-12-07 | Semiconductor Energy Lab Co Ltd | 表示装置及びその駆動方法 |
KR100679967B1 (ko) * | 2005-01-19 | 2007-02-08 | 세이코 엡슨 가부시키가이샤 | 전기 광학 장치, 그 구동 회로 및 전자 기기 |
-
1992
- 1992-12-16 JP JP33585692A patent/JP2835254B2/ja not_active Expired - Lifetime
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10333650A (ja) * | 1997-05-28 | 1998-12-18 | Semiconductor Energy Lab Co Ltd | 表示装置 |
US7372442B2 (en) | 1997-05-28 | 2008-05-13 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR100679967B1 (ko) * | 2005-01-19 | 2007-02-08 | 세이코 엡슨 가부시키가이샤 | 전기 광학 장치, 그 구동 회로 및 전자 기기 |
WO2006115291A1 (en) * | 2005-04-26 | 2006-11-02 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for driving thereof |
JP2006330709A (ja) * | 2005-04-26 | 2006-12-07 | Semiconductor Energy Lab Co Ltd | 表示装置及びその駆動方法 |
US7965283B2 (en) | 2005-04-26 | 2011-06-21 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for driving thereof |
US8405650B2 (en) | 2005-04-26 | 2013-03-26 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for driving thereof |
US9099020B2 (en) | 2005-04-26 | 2015-08-04 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device and method for driving thereof |
Also Published As
Publication number | Publication date |
---|---|
JP2835254B2 (ja) | 1998-12-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6011533A (en) | Image display device, image display method and display drive device, together with electronic equipment using the same | |
KR960004648B1 (ko) | 중간조 표시장치 | |
US5754156A (en) | LCD driver IC with pixel inversion operation | |
US7006114B2 (en) | Display driving apparatus and display apparatus using same | |
US6384817B1 (en) | Apparatus for applying voltages to individual columns of pixels in a color electro-optic display device | |
US5337070A (en) | Display and the method of driving the same | |
US6018331A (en) | Frame display control in an image display having a liquid crystal display panel | |
KR100430100B1 (ko) | 액정표시장치의 구동방법 | |
KR20020034836A (ko) | 액정 표시 장치용 데이터 드라이버 | |
US5936617A (en) | Display apparatus | |
US5654733A (en) | Liquid crystal electrooptical device | |
KR100317823B1 (ko) | 평면표시장치와, 어레이기판 및 평면표시장치의 구동방법 | |
US5251051A (en) | Circuit for driving liquid crystal panel | |
JP2835254B2 (ja) | 表示装置の駆動回路 | |
JP2672608B2 (ja) | マトリクス表示パネル駆動装置 | |
KR100303449B1 (ko) | 플리커링을 줄이기 위한 액정 표시 장치 및 이의 구동 방법 | |
KR19980041942A (ko) | 액티브매트릭스 표시장치 | |
JPH09134149A (ja) | 画像表示装置 | |
JP2854620B2 (ja) | 表示装置の駆動方法 | |
JPH0458036B2 (ja) | ||
KR100932553B1 (ko) | 액정표시장치용 아날로그 샘플링회로 및 그 구동방법 | |
KR100499568B1 (ko) | 액정표시패널 | |
JP3109897B2 (ja) | マトリクス表示装置 | |
JP2003150126A (ja) | 表示駆動装置 | |
KR19980014569A (ko) | 대형 화면용 액정 표시 장치를 위한 인터페이스 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20071002 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 10 Free format text: PAYMENT UNTIL: 20081002 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091002 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091002 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101002 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111002 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Year of fee payment: 14 Free format text: PAYMENT UNTIL: 20121002 |