JPH0587890A - Semiconductor integrated circuit - Google Patents
Semiconductor integrated circuitInfo
- Publication number
- JPH0587890A JPH0587890A JP3252072A JP25207291A JPH0587890A JP H0587890 A JPH0587890 A JP H0587890A JP 3252072 A JP3252072 A JP 3252072A JP 25207291 A JP25207291 A JP 25207291A JP H0587890 A JPH0587890 A JP H0587890A
- Authority
- JP
- Japan
- Prior art keywords
- pattern
- output
- input
- test
- macro
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は半導体集積回路に利用さ
れ、特に、ディジタルの大規模集積回路(以下、LSI
という。)の機能テスト回路に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention is used in semiconductor integrated circuits, and in particular, in digital large-scale integrated circuits (hereinafter referred to as LSIs).
That. ) Functional test circuit.
【0002】[0002]
【従来の技術】LSIのテストは故障を検出するために
行うものであり、一般にはLSIテスタを用いて対象L
SIに適当な入力系列を印加し、その結果得られる出力
系列を期待系列と比較することにより機能テストを行っ
ている。2. Description of the Related Art An LSI test is carried out to detect a failure, and an LSI tester is generally used to test a target L
A functional test is performed by applying an appropriate input series to SI and comparing the resulting output series with the expected series.
【0003】この入力系列と期待系列とから構成される
テストパタンは、論理検証用に設計した論理シミュレー
ションパタンに、LSIの故障検出率を高くするための
パタンを追加して作成されるが、LSIの論理回路が大
規模化するにつれて、全体回路の期待値を予測し、故障
検出率の高いテストパタンを作成することが困難になっ
てきている。A test pattern composed of the input series and the expected series is created by adding a pattern for increasing the failure detection rate of the LSI to a logic simulation pattern designed for logic verification. It is becoming difficult to predict the expected value of the entire circuit and create a test pattern with a high failure detection rate as the logic circuit of FIG.
【0004】この課題を解決するために、従来の半導体
集積回路では、マクロの切口をバスにつないで外部から
直接アクセスできるようにしたものや、あるいはスキャ
ンパス方式やBIST(Built In Self
Test)などのテスト容易化設計がある。In order to solve this problem, in the conventional semiconductor integrated circuit, the cut end of the macro is connected to the bus so that it can be directly accessed from the outside, or the scan path method or the BIST (Built In Self) method.
There are testability designs such as Test).
【0005】マクロの切口をバスにつないで外部から直
接アクセスする方式の一例としては、図3のように、入
力端子54から入力したテストパタンをセレクタ10〜
12で選択することにより、被テストマクロとして、例
えばマクロA20に入力し、マクロA20の出力結果を
ドライバ30で選択して出力端子55から出力して外部
で期待値との比較を行っている。ここで制御回路40a
は被テストマクロの選択を行うものである。As an example of the method of directly accessing from the outside by connecting the cut end of the macro to the bus, as shown in FIG. 3, the test pattern input from the input terminal 54 is input to the selectors 10 to 10.
By selecting in 12, the macro to be tested is input to, for example, the macro A20, the output result of the macro A20 is selected by the driver 30, output from the output terminal 55, and externally compared with the expected value. Here, the control circuit 40a
Is for selecting a macro under test.
【0006】スキャンパス方式は、順序回路内のすべて
のフリップフロップ(FF)の状態を外部から直接的に
設定し、かつ、その状態を外部に直接的に出力するため
の回路を設けることにより、順序回路のテストパターン
設計を組合せ回路のテストパターン設計に置き換えてパ
ターンの自動生成を可能としている。In the scan path system, the states of all the flip-flops (FF) in the sequential circuit are directly set from the outside, and a circuit for directly outputting the states to the outside is provided. The test pattern design of the sequential circuit is replaced with the test pattern design of the combinational circuit to enable automatic pattern generation.
【0007】BISTは、内部で擬似ランダムパタン発
生器によりテストパタンを発生し、出力パタンを特徴抽
出により圧縮して期待値と比較することにより自己テス
トを行うものである。In BIST, a test pattern is internally generated by a pseudo-random pattern generator, the output pattern is compressed by feature extraction and compared with an expected value to perform a self-test.
【0008】[0008]
【発明が解決しようとする課題】LSIは回路を数個の
マクロに分割して、複数人で設計しマクロごとに論理検
証を行うことが多いが、論理検証用に設計した論理シミ
ュレーションパタンは、マクロを組み合わせ全体回路と
したときには、マクロの切口が消失するためにマクロ用
のパタンを修正する必要がある。In many cases, an LSI divides a circuit into several macros and is designed by a plurality of people to perform logic verification for each macro. However, a logic simulation pattern designed for logic verification is When macros are combined to form an entire circuit, the macro pattern must be corrected because the macro cuts disappear.
【0009】このため、図3のように、従来の半導体集
積回路では、マクロ間に切口を設け外部端子に接続し、
LSI外部で比較することによりこの問題に対処してい
るが、LSIの端子数が増大したり、テスト経路の遅延
増大によりテスト速度が低下する欠点があった。Therefore, as shown in FIG. 3, in the conventional semiconductor integrated circuit, a cut is provided between the macros to connect to the external terminals,
Although this problem is dealt with by making a comparison outside the LSI, there are drawbacks that the number of terminals of the LSI increases and the test speed decreases due to an increase in delay of the test path.
【0010】また、スキャンパス方式やBISTなどの
テスト容易化設計は、論理設計の当初からテストパタン
の簡単化のための付加回路を意識した設計が必要である
ばかりか、設計に制約を受けることも多く、テスト用回
路に熟達した技術者で無ければ設計が行えない欠点があ
った。Further, in the test facilitation design such as the scan path method and BIST, not only the design considering the additional circuit for simplification of the test pattern is necessary from the beginning of the logic design, but also the design is restricted. In many cases, there was a drawback that the design could not be done unless the engineer was proficient in the test circuit.
【0011】本発明の目的は、前記の欠点を除去するこ
とにより、マクロ単体でのテストを可能とし、設計期間
の短縮化とテストの高速化とを図った半導体集積回路を
提供することにある。It is an object of the present invention to provide a semiconductor integrated circuit which eliminates the above-mentioned drawbacks and enables testing by a macro unit, shortening the design period and speeding up the test. ..
【0012】[0012]
【課題を解決するための手段】本発明は、複数個のマク
ロと、各マクロに入力されるパタンとして前段マクロの
出力パターンまたは別途入力されるテストパターンをそ
れぞれ選択する複数個のセレクタと、各マクロの出力を
それぞれ取り出し駆動する複数個のドライバとを含む半
導体集積回路において、入出力手段と、この入出力手段
から入力されるテストパターンを一時的に記憶し各パタ
ンセレクタの一方の入力にそれぞれ入力するテストパタ
ーン記憶手段と、前記入出力手段から入力される被テス
トマクロの出力期待パターンを一時的に記憶する期待値
パターン記憶手段と、この期待値パターン記憶手段に記
憶された出力期待値パターンと前記ドライバを介して出
力される被テストマクロの出力パターンとを比較し比較
結果を前記入出力手段に出力する比較回路と、テストの
制御を行う制御回路とを含むことを特徴とする。SUMMARY OF THE INVENTION The present invention includes a plurality of macros, a plurality of selectors for respectively selecting an output pattern of a preceding macro as a pattern input to each macro or a test pattern separately input, and each selector. In a semiconductor integrated circuit including a plurality of drivers for respectively taking out and driving macro outputs, an input / output unit and a test pattern input from the input / output unit are temporarily stored and are respectively input to one input of each pattern selector. Test pattern storage means for inputting, expected value pattern storage means for temporarily storing the output expected pattern of the macro under test input from the input / output means, and output expected value pattern stored in this expected value pattern storage means And the output pattern of the macro under test output through the driver, and the comparison result is input / output. Characterized in that it comprises a comparator circuit for outputting a stage, and a control circuit for controlling the test.
【0013】また、本発明は、前記入出力手段は、前記
テストパターンおよび前記出力期待値パターンの入力
と、前記比較結果の出力とを兼ねた1個の入出力端子で
あることが好ましい。Further, in the present invention, it is preferable that the input / output means is one input / output terminal that serves both as an input of the test pattern and the expected output value pattern and as an output of the comparison result.
【0014】また、本発明は、前記入出力手段は、前記
テストパターンを入力する第一の入力端子、前記出力期
待値パターンを入力する第二の入力端子、および前記比
較結果を出力する出力端子であることが好ましい。Further, in the present invention, the input / output means includes a first input terminal for inputting the test pattern, a second input terminal for inputting the expected output value pattern, and an output terminal for outputting the comparison result. Is preferred.
【0015】[0015]
【作用】マクロをテストする際は、被テストマクロにつ
いて、あらかじめ、テストパターンと出力期待値パター
ンとをそれぞれテストパターン記憶手段および期待値パ
ターン記憶手段に記憶させておき、制御回路の制御によ
り、テストパターン記憶手段に記憶されたテストパター
ンをセレクタを介して被テストマクロへ入力する。そし
て、被テストマクロの出力をドライバを介して比較回路
に入力する。比較回路は、この被テストマクロの出力パ
ターンを期待値パターン記憶手段に記憶された出力期待
値パターンと比較し、比較結果を入出力手段を介して出
力する。When testing the macro, the test pattern and the expected output value pattern of the macro under test are stored in advance in the test pattern storage means and the expected value pattern storage means, respectively, and the test is performed under the control of the control circuit. The test pattern stored in the pattern storage means is input to the macro under test through the selector. Then, the output of the macro under test is input to the comparison circuit via the driver. The comparison circuit compares the output pattern of the macro under test with the expected output value pattern stored in the expected value pattern storage means, and outputs the comparison result via the input / output means.
【0016】従って、マクロのテストは一つのマクロご
と順に行うことができ、マクロの分割設計が簡単になる
とともに、テスト速度を早めることができる。さらに、
テストパターンの速度変換を記憶手段で行うことによ
り、よりテスト速度を早めることも可能となる。Therefore, the macros can be tested in sequence for each macro, which simplifies the macro division design and increases the test speed. further,
By performing the speed conversion of the test pattern by the storage means, it is possible to further increase the test speed.
【0017】[0017]
【実施例】以下、本発明の実施例について図面を参照し
て説明する。Embodiments of the present invention will be described below with reference to the drawings.
【0018】図1は本発明の一実施例の要部を示すブロ
ック構成図で、テスト回路部分を示す。FIG. 1 is a block diagram showing a main part of an embodiment of the present invention, showing a test circuit part.
【0019】本第一実施例は、複数個のマクロとしての
マクロA20、B21およびC22と、各マクロA2
0、B21およびC22に入力されるパタンとして前段
マクロの出力パターンまたは別途入力されるテストパタ
ーンをそれぞれ選択する複数個のセレクタ10、11お
よび12と、各マクロA20、B21およびC22の出
力をそれぞれ取り出し駆動する複数個のドライバ30、
31および32とを含む半導体集積回路において、本発
明の特徴とするところの、入出力手段としての入出力端
子50と、この入出力端子50から入力されるテストパ
ターンを一時的に記憶し各パタンセレクタ10、11お
よび12の一方の入力にそれぞれ入力するテストパター
ン記憶手段としてのテストパターンメモリ41と、入出
力端子50から入力される被テストマクロ(例えば、マ
クロA20)の出力期待値パターンを一時的に記憶する
期待値パターン記憶手段としての期待値パターンメモリ
42と、この期待値パターンメモリ42に記憶された出
力期待値パターンとドライバ30、31または32を介
して出力される被テストマクロの出力パターンとを比較
し比較結果を入出力端子50に出力する比較回路43
と、テストの制御を行う制御回路40とを含んでいる。In the first embodiment, a plurality of macros A20, B21 and C22 and each macro A2 are provided.
A plurality of selectors 10, 11 and 12 for selecting the output pattern of the preceding macro or the separately input test pattern as patterns to be input to 0, B21 and C22, and outputs of the macros A20, B21 and C22, respectively. A plurality of drivers 30 to drive,
In a semiconductor integrated circuit including 31 and 32, an input / output terminal 50 as an input / output means and a test pattern input from the input / output terminal 50, which are the features of the present invention, are temporarily stored and each pattern is stored. A test pattern memory 41 as a test pattern storage unit which is input to one input of each of the selectors 10, 11 and 12, and an output expected value pattern of a macro under test (for example, macro A20) input from the input / output terminal 50 is temporarily stored. Value pattern memory 42 as expected value pattern storage means for storing the expected value pattern, output expected value pattern stored in the expected value pattern memory 42, and output of the macro under test output via the driver 30, 31 or 32. A comparison circuit 43 that compares the pattern and outputs the comparison result to the input / output terminal 50.
And a control circuit 40 for controlling the test.
【0020】次に、本第一実施例の動作について説明す
る。Next, the operation of the first embodiment will be described.
【0021】被テストマクロ用のテストパタンおよび出
力期待値パターンは、あらかじめ入出力端子50から任
意の速度で入力されテストパタンメモリ41および期待
値パタンメモリ42に記憶される。制御回路40は、被
テストマクロ(以下の説明は被テストマクロをマクロA
20として行う。)のセレクタ10がテストパタンメモ
リ41のテストパタンを選択するようにし、マクロA2
0の出力が比較回路43に入力されるようにドライバ3
0を制御し、入出力端子50を出力モードとして比較結
果をLSI外部で観測することができるようにする。The test pattern and the expected output value pattern for the macro under test are input from the input / output terminal 50 in advance at an arbitrary speed and stored in the test pattern memory 41 and the expected value pattern memory 42. The control circuit 40 uses a macro under test (in the following description, the macro under test is macro A
Perform as 20. ) Selector 10 selects the test pattern of the test pattern memory 41, and the macro A2
Driver 3 so that the output of 0 is input to comparison circuit 43
0 is controlled so that the comparison result can be observed outside the LSI by setting the input / output terminal 50 in the output mode.
【0022】次に、制御回路40は、テストパタンメモ
リ41、および期待値パタンメモリ42がマクロA20
のテスト速度でテストパタンを出力するように制御す
る。このとき、比較回路43は期待値パタンメモリ42
の出力である出力期待値パタンとマクロA20の出力パ
ターンとを比較し、比較結果を入出力端子50を通して
出力する。Next, in the control circuit 40, the test pattern memory 41 and the expected value pattern memory 42 are the macro A20.
Control to output the test pattern at the test speed of. At this time, the comparison circuit 43 uses the expected value pattern memory 42.
The expected output value pattern, which is the output of, is compared with the output pattern of the macro A 20, and the comparison result is output through the input / output terminal 50.
【0023】ここで、マクロA20のテスト速度が速く
ICテストが読み取れない場合は、期待値パタンメモリ
42あるいは第三のメモリを設けて一時的に記憶させて
おけばよい。このようにして、マクロA20のテストを
終了した後は、テストパタンメモリ41および期待値パ
タンメモリ42の内容を書き換えて、順にマクロB21
およびC22のテストを行っていく。Here, when the test speed of the macro A 20 is high and the IC test cannot be read, the expected value pattern memory 42 or the third memory may be provided and temporarily stored. In this way, after the test of the macro A20 is completed, the contents of the test pattern memory 41 and the expected value pattern memory 42 are rewritten, and the macro B21 is sequentially changed.
And test C22.
【0024】なお図1では、テストパタンメモリ41と
期待値パタンメモリ42とは便宜的に分けて記述した
が、明確に分ける必要はなく、入力パタンおよび出力期
待値パタンの容量に応じてメモリ領域を変更すればよ
い。また、入出力端子50の端子数はテストパタンメモ
リ41および期待値パタンメモリ42のビット数分ある
必要はなく、内部でシリアルパラレル変換を行えばよ
い。In FIG. 1, the test pattern memory 41 and the expected value pattern memory 42 are described separately for the sake of convenience, but it is not necessary to clearly distinguish them, and the memory area is determined according to the capacity of the input pattern and the output expected value pattern. Should be changed. The number of input / output terminals 50 does not have to be the same as the number of bits of the test pattern memory 41 and the expected value pattern memory 42, and serial / parallel conversion may be performed internally.
【0025】図2は本発明の第二実施例の要部を示すブ
ロック構成図で、テスト回路部分を示す。本第二実施例
は、図1の第一実施例において、本発明の特徴とすると
ころの、入出力手段として、テストパターンメモリ4
1、期待値パタンメモリ42および比較回路43が、そ
れぞれ外部とのデータのやり取りのための、入力端子5
1、入力端子52および出力端子53を設けたものであ
る。FIG. 2 is a block diagram showing the main part of the second embodiment of the present invention, showing the test circuit part. The second embodiment is different from the first embodiment shown in FIG. 1 in that the test pattern memory 4 is used as an input / output means, which is a feature of the present invention.
1. The expected value pattern memory 42 and the comparison circuit 43 are each provided with an input terminal 5 for exchanging data with the outside.
1, an input terminal 52 and an output terminal 53 are provided.
【0026】本第二実施例では、テストのための外部端
子は増えるが、テストパタンメモリ41および期待値パ
ターンメモリ42にパタンデータを書き込む時間が短縮
でき、遅いレートでテストを行う場合やテストパタン量
が多い場合に適し、テストパタンメモリ41および期待
値パタンメモリ42としてFIFOメモリなどを用いれ
ば、被テストマクロをテストしている最中でもパタンの
補充ができるのでテスト時間を短縮できる利点がある。In the second embodiment, the number of external terminals for the test is increased, but the time for writing the pattern data in the test pattern memory 41 and the expected value pattern memory 42 can be shortened, and when the test is performed at a slow rate or the test pattern is used. It is suitable for a large quantity, and if a FIFO memory or the like is used as the test pattern memory 41 and the expected value pattern memory 42, the pattern can be replenished even while the macro under test is being tested, which has the advantage of shortening the test time.
【0027】[0027]
【発明の効果】以上説明したように、本発明は、テスト
パタンを蓄えておくパタンメモリを内部に持ちマクロ単
体でのテストを可能とするのでマクロごとに分割して設
計が行え、分割して設計したテストパタンがそのまま使
用でき、設計期間の短縮が図れる効果がある。As described above, according to the present invention, the pattern memory for storing the test patterns is provided inside so that the test can be performed by the macro unit. The designed test pattern can be used as it is, and the design period can be shortened.
【0028】また、パタンメモリ部でパタンの速度変換
が行え、ICテスタのテストスピードの限界をこえた高
速試験を行うことができ、高い信頼性が得られる効果
と、ICテスタを用いなくても簡単な機構のエミュレー
タでLSI内部回路の不良解析が行える効果がある。In addition, pattern speed conversion can be performed in the pattern memory unit, and a high-speed test that exceeds the limit of the test speed of the IC tester can be performed, and high reliability can be obtained, and without using the IC tester. There is an effect that a defect of the LSI internal circuit can be analyzed with an emulator having a simple mechanism.
【図1】本発明の第一実施例の要部を示すブロック構成
図。FIG. 1 is a block configuration diagram showing a main part of a first embodiment of the present invention.
【図2】本発明の第二実施例の要部を示すブロック構成
図。FIG. 2 is a block diagram showing a main part of a second embodiment of the present invention.
【図3】従来例の要部を示すブロック構成図。FIG. 3 is a block configuration diagram showing a main part of a conventional example.
10〜12 セレクタ 20 マクロA 21 マクロB 22 マクロC 30〜32 ドライバ 40、40a 制御回路 41 テストパターンメモリ 42 期待値パターンメモリ 43 比較回路 50 入出力端子 51、52、54 入力端子 53、55 出力端子 10-12 selector 20 macro A 21 macro B 22 macro C 30-32 driver 40, 40a control circuit 41 test pattern memory 42 expected value pattern memory 43 comparison circuit 50 input / output terminals 51, 52, 54 input terminal 53, 55 output terminal
Claims (3)
るパタンとして前段マクロの出力パターンまたは別途入
力されるテストパターンをそれぞれ選択する複数個のセ
レクタと、各マクロの出力をそれぞれ取り出し駆動する
複数個のドライバとを含む半導体集積回路において、 入出力手段と、この入出力手段から入力されるテストパ
ターンを一時的に記憶し各パタンセレクタの一方の入力
にそれぞれ入力するテストパターン記憶手段と、前記入
出力手段から入力される被テストマクロの出力期待パタ
ーンを一時的に記憶する期待値パターン記憶手段と、こ
の期待値パターン記憶手段に記憶された出力期待値パタ
ーンと前記ドライバを介して出力される被テストマクロ
の出力パターンとを比較し比較結果を前記入出力手段に
出力する比較回路と、テストの制御を行う制御回路とを
含むことを特徴とする半導体集積回路。1. A plurality of macros, a plurality of selectors for respectively selecting an output pattern of a preceding macro or a test pattern separately input as a pattern input to each macro, and an output of each macro is taken out and driven. In a semiconductor integrated circuit including a plurality of drivers, an input / output unit, a test pattern storage unit for temporarily storing a test pattern input from the input / output unit and inputting it to one input of each pattern selector, The expected value pattern storage means for temporarily storing the expected output pattern of the macro under test input from the input / output means, the expected output value pattern stored in the expected value pattern storage means, and the output expected value pattern output by the driver. And a comparison circuit for comparing the output pattern of the macro under test and outputting the comparison result to the input / output means. The semiconductor integrated circuit which comprises a control circuit for controlling the test.
および前記出力期待値パターンの入力と、前記比較結果
の出力とを兼ねた1個の入出力端子である請求項1に記
載の半導体集積回路。2. The semiconductor integrated circuit according to claim 1, wherein the input / output unit is one input / output terminal that serves as both an input of the test pattern and the expected output value pattern and an output of the comparison result. ..
を入力する第一の入力端子、前記出力期待値パターンを
入力する第二の入力端子、および前記比較結果を出力す
る出力端子である請求項1に記載の半導体集積回路。3. The input / output unit is a first input terminal for inputting the test pattern, a second input terminal for inputting the expected output value pattern, and an output terminal for outputting the comparison result. 1. The semiconductor integrated circuit according to 1.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3252072A JPH0587890A (en) | 1991-09-30 | 1991-09-30 | Semiconductor integrated circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3252072A JPH0587890A (en) | 1991-09-30 | 1991-09-30 | Semiconductor integrated circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0587890A true JPH0587890A (en) | 1993-04-06 |
Family
ID=17232163
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3252072A Pending JPH0587890A (en) | 1991-09-30 | 1991-09-30 | Semiconductor integrated circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0587890A (en) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999030176A1 (en) * | 1997-12-09 | 1999-06-17 | Hitachi, Ltd. | Semiconductor integrated circuit and method for diagnosing logic circuit |
US6285125B1 (en) | 1998-03-27 | 2001-09-04 | Nec Corporation | Structure for mounting an EL lamp |
US7146550B2 (en) | 2002-10-28 | 2006-12-05 | Matsushita Electric Industrial Co., Ltd. | Isolation testing circuit and testing circuit optimization method |
WO2007105563A1 (en) * | 2006-03-10 | 2007-09-20 | Advantest Corporation | Electronic device, testing apparatus and testing method |
US7281180B2 (en) | 2004-07-02 | 2007-10-09 | Spansion Llc | Memory system and test method therefor |
JP2008102045A (en) * | 2006-10-20 | 2008-05-01 | Matsushita Electric Ind Co Ltd | Semiconductor integrated circuit and method of inspecting semiconductor integrated circuit |
JP2009129368A (en) * | 2007-11-27 | 2009-06-11 | Ricoh Co Ltd | Program, method and apparatus for verifying semiconductor integrated circuit |
US7770082B2 (en) | 2006-05-17 | 2010-08-03 | Toshiba Matsushita Display Technology Co., Ltd. | Semiconductor integrated circuit and test method therefor |
-
1991
- 1991-09-30 JP JP3252072A patent/JPH0587890A/en active Pending
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1999030176A1 (en) * | 1997-12-09 | 1999-06-17 | Hitachi, Ltd. | Semiconductor integrated circuit and method for diagnosing logic circuit |
US6285125B1 (en) | 1998-03-27 | 2001-09-04 | Nec Corporation | Structure for mounting an EL lamp |
US7146550B2 (en) | 2002-10-28 | 2006-12-05 | Matsushita Electric Industrial Co., Ltd. | Isolation testing circuit and testing circuit optimization method |
US7281180B2 (en) | 2004-07-02 | 2007-10-09 | Spansion Llc | Memory system and test method therefor |
WO2007105563A1 (en) * | 2006-03-10 | 2007-09-20 | Advantest Corporation | Electronic device, testing apparatus and testing method |
US7541815B2 (en) | 2006-03-10 | 2009-06-02 | Advantest Corporation | Electronic device, testing apparatus, and testing method |
JP5133870B2 (en) * | 2006-03-10 | 2013-01-30 | 株式会社アドバンテスト | Electronic device, test apparatus, and test method |
US7770082B2 (en) | 2006-05-17 | 2010-08-03 | Toshiba Matsushita Display Technology Co., Ltd. | Semiconductor integrated circuit and test method therefor |
JP2008102045A (en) * | 2006-10-20 | 2008-05-01 | Matsushita Electric Ind Co Ltd | Semiconductor integrated circuit and method of inspecting semiconductor integrated circuit |
JP2009129368A (en) * | 2007-11-27 | 2009-06-11 | Ricoh Co Ltd | Program, method and apparatus for verifying semiconductor integrated circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6003150A (en) | Method for testing field programmable gate arrays | |
US7502976B2 (en) | Testing embedded memories in an integrated circuit | |
US7114113B2 (en) | Test circuit provided with built-in self test function | |
US7596734B2 (en) | On-Chip AC self-test controller | |
JPH04278475A (en) | Method and system for generation and simulation of look-ahead pattern | |
JPH0862298A (en) | Semiconductor integrated circuit and inspection method therefor | |
US7231563B2 (en) | Method and apparatus for high speed testing of latch based random access memory | |
US4912395A (en) | Testable LSI device incorporating latch/shift registers and method of testing the same | |
KR100717207B1 (en) | Weighted random pattern test using pre-stored weights | |
US7096397B2 (en) | Dft technique for avoiding contention/conflict in logic built-in self-test | |
US5673274A (en) | Test method for semiconductor device | |
JPH0587890A (en) | Semiconductor integrated circuit | |
US7315479B2 (en) | Redundant memory incorporating serially-connected relief information storage | |
JPH032679A (en) | Test-data-formater | |
US6006350A (en) | Semiconductor device testing apparatus and method for testing memory and logic sections of a semiconductor device | |
US7313743B2 (en) | Hybrid scan-based delay testing technique for compact and high fault coverage test set | |
US7134058B2 (en) | Memory circuit scan arrangement | |
JP2001297598A (en) | Semiconductor integrated circuit device, and self-test method for semiconductor integrated circuit device | |
US20060041807A1 (en) | Integrated circuit | |
US20060053356A1 (en) | Integrated circuit | |
KR100632338B1 (en) | Semiconductor device and test method thereof | |
JP5158087B2 (en) | Semiconductor integrated circuit device and test method for semiconductor integrated circuit device | |
US6795945B2 (en) | Method and arrangement for testing digital circuits | |
JPH10253707A (en) | Tester for integrated circuit | |
JP2002243801A (en) | Semiconductor integrated circuit |