JPH0580070B2 - - Google Patents
Info
- Publication number
- JPH0580070B2 JPH0580070B2 JP6925084A JP6925084A JPH0580070B2 JP H0580070 B2 JPH0580070 B2 JP H0580070B2 JP 6925084 A JP6925084 A JP 6925084A JP 6925084 A JP6925084 A JP 6925084A JP H0580070 B2 JPH0580070 B2 JP H0580070B2
- Authority
- JP
- Japan
- Prior art keywords
- sector
- preamble
- synchronization signal
- data
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000000034 method Methods 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 17
- 230000003287 optical effect Effects 0.000 description 12
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 10
- 238000001514 detection method Methods 0.000 description 6
- 239000013256 coordination polymer Substances 0.000 description 3
- 239000008186 active pharmaceutical agent Substances 0.000 description 2
- 230000005266 beta plus decay Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/12—Formatting, e.g. arrangement of data block or words on the record carriers
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
〔技術分野〕
本発明は、セクタ構成のデータ記録方式に係
り、特に記録媒体として光デイスクを用いた場合
に好適なプリフオーマツト部の形式に関する。 〔従来技術〕 コンピユータシステムの補助記憶装置には、磁
気テープや磁気デイスク等の磁気記録媒体を用い
た装置が広く用いられているが、近年、これらの
磁気記録媒体よりも記録密度を格段に大きくでき
る光学的記録媒体(例えば光デイスク等)を、補
助記憶装置に用いようとする提案がある。 例えば光デイスクでは、レーザスポツトによ
り、直径1μm程度のピツト(小孔)を表面の記
録トラツク上に2μm程度の周期(間隔)で形成
することでデータを記録し、記録容量は約30cmの
直径のもので1枚当り1011〜1012ビツト程度であ
る。通常、記録トラツクはスパイラル状に1本が
設定され、また、CAV(Constant Angular
Velocity)または記録密度を高めるためにCLV
(Constant Linear Velocity)で駆動される。 さて、一般に補助記録装置はアクセス速度が主
記憶装置に比べてかなり遅いので、データはある
程度のまとまつた量のブロツク毎に、連続した領
域に記録される。 そのさい、データの読み出し書き込みを短時間
で確実にできるようにデータの所定ブロツクをセ
クタに構成し、各セクタ毎にアドレス(セクタア
ドレス)を割当てて識別している。 第1図a,bは、光デイスクのトラツクにおけ
るデータ記録形式の従来例を示す。 同図aにおいて、トラツクTRには、プリフオ
ーマツト領域PF、データ領域DFおよびプリフオ
ーマツト領域PFとデータ領域DFを隔てるギヤツ
プGP1からなるセクタSCが、ギヤツプGP2に隔
てられて複数個連続的に設定される。 なお、プリフオーマツト領域PFは、あらかじ
め(例えば光デイスクの出荷時)データ領域DF
とギヤツプGP2を合わせたビツト数隔てて、トラ
ツクに形成される。 また、同図bに示すように、プリフオーマツト
領域PFは、回路条件を整合するための同期信号
すなわちデータ書込読出回路のビツトクロツクを
記録データの発生タイミングに同期させるための
ビツト同期信号BSからなるプリアンブル、この
プリフオーマツト領域PFを検出するための自己
相関の鋭いビツト列(パターン)からなるセクタ
同期信号SSおよび、セクタSCを識別するための
セクタアドレスSAからなる。 プリアンブルをなすビツト同期信号BSとして
は、光ピツクアツプ部からの読出信号よりビツト
クロツクおよびデータを抽出するためのPLL
(Phase−Locked Loop)回路を、適確にロツク
できるような信号が用いられる。例えば、最小反
転周期で読出信号の状態を変化する信号(すなわ
ち、記録状態が最小ピツト長のくり返しになる
「0101…」)である。 また、データ領域DFは、フレーム同期信号FS
が付設されてフレーム構成をとる複数個のデータ
と、これらのデータの先頭に付設されたプリアン
ブル(ビツト同期信号BS)からなる。なお、デ
ータ領域DFにおけるプリアンブルはプリフオー
マツト領域PFにおけるプリアンブルよりも少な
いビツト数で足りる。また、フレーム同期信号
FSは、セクタ同期信号SSと同様の自己相関の鋭
いパターンからなる。 さて、このような記録形式でデータを記録する
さい、まずプリフオーマツト領域PFのプリアン
ブルでビツト同期をとつたのちセクタ同期信号
SSを検出し、その検出タイミングに基づいて、
セクタアドレスSAを読み出す。 それが所望のセクタをあらわす場合は、ギヤツ
プGP2の後にデータ領域DFのプリアンブルを書
き込んでから第1フレームのデータをフレーム同
期信号FSに続いて書き込み、順次各フレームの
データを記録してゆく。 データを読み出す場合は、上述と同様にしてセ
クタアドレスSAを読み出し、それが所望のセク
タを示す場合は、データ領域DFのプリアンブル
でビツト同期をとり直した後に、フレーム同期信
号FSを検出したタイミングに基づいてフレーム
毎のデータを読み出す。 このように、予め記録されているプリフオーマ
ツト領域PFを参照して、データが記録され、ま
た読み出される。 ところで、光デイスクは上述したように記録密
度を非常に高くすることができる反面、現状では
ビツト誤り率が10-5程度とかなり大きくて、信頼
性が低い。 したがつて、従来、プリフオーマツト領域PF
のセクタ同期信号SSに誤りが発生する確率が高
く、このセクタ同期信号SSを検出できない場合
はセクタアドレスSAおよびデータ領域DFを全て
アクセスできなくなる。また、光デイスクは一般
に再書き込みが不可能なので、そのセクタSCは
使用不能になるという問題を生じる。 〔目的〕 本発明は、上述した従来技術の欠点を解消する
ためになされたものであり、プリフオーマツト領
域のプリアンブルにセクタ同期信号等を配置する
ことでセクタ同期を確実にとれるデータ記録方式
を提供することを目的としている。 〔構成〕 以下、添付図面を参照しながら、本発明の実施
例を詳細に説明する。 第2図は、本発明の一実施例に係るプリフオー
マツト領域PFのプリアンブルPA1を示す。な
お、当然のことながら、プリアンブルPA1には
第1図bと同様にセクタ同期信号SSおよびセク
タアドレスSAが続く。 このプリアンブルPA1は、ビツト同期信号
BS1(長さa1ビツト)、セクタ同期信号SSおよび
セクタ同期番号SNo(値はn)を、(n+1)個配
置させるとともに、セクタ同期番号SN0(値は0)
の次にビツト同期信号BS1を配置させて構成され
る。 このようなプリアンブルPA1を持つプリフオ
ーマツト領域PFおよびデータ領域DFは、第3図
に示した信号発生装置により、フオーマツトに従
つて発生される。 すなわち、フオーマツトコントローラ1はビツ
ト同期信号発生部2を作動してa1ビツトのビツ
ト同期信号BS1を出力させたのちセクタ同期信号
発生部3を作動してセクタ同期信号SSを出力さ
せ、さらにセクタ同期番号発生部4に値がnのセ
クタ同期番号SNoを発生させる。そして、ビツト
同期信号発生部2、セクタ同期信号発生部3およ
びセクタ同期番号発生部4を、セクタ同期番号
SNoの値を1づつ減じながら、0になるまで順次
くり返し作動させ、最後にもう一度ビツト同期信
号発生部2を作動させてプリアンブルPA1を完
成する。 その後、セクタ同期信号発生部3を作動させた
のちにセクタアドレス発生部5を作動して、セク
タ同期信号SSおよびセクタアドレスSAを発生す
る。 そして、フオーマツトコントローラ1は、以上
の処理を光デイスクのトラツクTRの全領域にわ
たつて順次各セクタに対して実行する。 これらの、ビツト同期信号発生部2、セクタ同
期信号発生部3、セクタ同期番号発生部4および
セクタアドレス発生部5の出力する信号は、オア
回路9を介して記録部(図示略)に出力され、こ
れによつて光デイスクにプリフオーマツト領域
PFが形成される。 なお、フオーマツトコントローラ1、ビツト同
期信号発生部2、セクタ同期信号発生部3、セク
タ同期番号発生部4およびセクタアドレス発生部
5は、全て所定のビツトクロツクに同期して作動
する。また、6はデータ領域DFのプリアンブル
(ビツト同期信号)を発生するプリアンブル発生
部、7はフレーム同期信号FSを発生するフレー
ム同期信号発生部、および、8は記録データDR
を蓄積するデータバツフアである。 次に、プリアンブルPA1を判別して、プリフ
オーマツト領域のセクタ同期信号SSを検出する
装置を第4図に示す。 同図において、光ピツクアツプ(図示略)から
出力された読出信号SRはPLL回路やデータセパ
レータ回路等からなるビツト同期検出部11に加
えられ、ビツト同期検出部11はプリフオーマツ
ト領域PFのプリアンブルPA1におけるビツト同
期信号BS1でPLL回路がロツクされ、これによつ
て、ビツトクロツクCPおよび読出データRDを分
離する。 ビツトクロツクCPはパターン比較計数部12、
予測関数発生部13およびセクタ同期番号判別部
14のクロツク入力端に加えられ、読出データ
RDはパターン比較計数部12およびセクタ同期
番号判別部14のデータ入力端に加えられる。な
お、ビツトクロツクCPおよび読出データRDは、
図示しない読出書込制御部にも加えられている。 パターン比較計数部12は、連続する所定ビツ
ト数の読出データRDとセクタ同期信号SSをなす
パターンを比較し、一致するビツト数を計数して
その結果を加算器15に加える。また、予測関数
発生部13は、セクタ同期信号SSを検出するた
めの予測関数を所定のタイミングで発生し、これ
を加算器15に加える。 加算器15は2つの入力値を加算してその結果
を比較器16に与え、比較器16は入力値が所定
閾値以上の場合にセクタ同期検出信号DSを発生
し、このセクタ同期検出信号DSはアンド回路1
7およびセクタ同期番号判別部14に加えられ
る。 例えば、セクタ同期信号SSを自己相関が鋭い
「0011010」なる7ビツトのパターンとすると、予
測関数は「12321」(第5図参照)と与えられ、ビ
ツトずれ(ビツトスリツプ)がない場合にセクタ
同期信号SSの7ビツト目が発生するタイミング
で予測関数の3ビツト目が発生するように予測関
数発生部13の動作タイミングが設定される。ま
た、この場合比較器16に設定される閾値は、セ
クタ同期信号SSのビツト数に1を加えた「8」
である。 したがつて、ビツトずれがない場合、セクタ同
期信号SSの最終ビツトが入力されたタイミング
でパターン比較計数部12の計数値が7になり、
これと同時に予測関数発生部13の出力が3にな
つて加算器15の出力は10になるので比較器1
6よりセクタ同期検出信号DSが出力される。 なお、この場合のセクタ同期信号SSおよび予
測関数によれば、ジツタによるビツトスリツプ等
によりビツトエラーが2ビツトまで発生してもセ
クタ同期を検出できる。 また、これ以外の同期信号(同期符号)と予測
関数の最適な組合せ例を次表に示す。
り、特に記録媒体として光デイスクを用いた場合
に好適なプリフオーマツト部の形式に関する。 〔従来技術〕 コンピユータシステムの補助記憶装置には、磁
気テープや磁気デイスク等の磁気記録媒体を用い
た装置が広く用いられているが、近年、これらの
磁気記録媒体よりも記録密度を格段に大きくでき
る光学的記録媒体(例えば光デイスク等)を、補
助記憶装置に用いようとする提案がある。 例えば光デイスクでは、レーザスポツトによ
り、直径1μm程度のピツト(小孔)を表面の記
録トラツク上に2μm程度の周期(間隔)で形成
することでデータを記録し、記録容量は約30cmの
直径のもので1枚当り1011〜1012ビツト程度であ
る。通常、記録トラツクはスパイラル状に1本が
設定され、また、CAV(Constant Angular
Velocity)または記録密度を高めるためにCLV
(Constant Linear Velocity)で駆動される。 さて、一般に補助記録装置はアクセス速度が主
記憶装置に比べてかなり遅いので、データはある
程度のまとまつた量のブロツク毎に、連続した領
域に記録される。 そのさい、データの読み出し書き込みを短時間
で確実にできるようにデータの所定ブロツクをセ
クタに構成し、各セクタ毎にアドレス(セクタア
ドレス)を割当てて識別している。 第1図a,bは、光デイスクのトラツクにおけ
るデータ記録形式の従来例を示す。 同図aにおいて、トラツクTRには、プリフオ
ーマツト領域PF、データ領域DFおよびプリフオ
ーマツト領域PFとデータ領域DFを隔てるギヤツ
プGP1からなるセクタSCが、ギヤツプGP2に隔
てられて複数個連続的に設定される。 なお、プリフオーマツト領域PFは、あらかじ
め(例えば光デイスクの出荷時)データ領域DF
とギヤツプGP2を合わせたビツト数隔てて、トラ
ツクに形成される。 また、同図bに示すように、プリフオーマツト
領域PFは、回路条件を整合するための同期信号
すなわちデータ書込読出回路のビツトクロツクを
記録データの発生タイミングに同期させるための
ビツト同期信号BSからなるプリアンブル、この
プリフオーマツト領域PFを検出するための自己
相関の鋭いビツト列(パターン)からなるセクタ
同期信号SSおよび、セクタSCを識別するための
セクタアドレスSAからなる。 プリアンブルをなすビツト同期信号BSとして
は、光ピツクアツプ部からの読出信号よりビツト
クロツクおよびデータを抽出するためのPLL
(Phase−Locked Loop)回路を、適確にロツク
できるような信号が用いられる。例えば、最小反
転周期で読出信号の状態を変化する信号(すなわ
ち、記録状態が最小ピツト長のくり返しになる
「0101…」)である。 また、データ領域DFは、フレーム同期信号FS
が付設されてフレーム構成をとる複数個のデータ
と、これらのデータの先頭に付設されたプリアン
ブル(ビツト同期信号BS)からなる。なお、デ
ータ領域DFにおけるプリアンブルはプリフオー
マツト領域PFにおけるプリアンブルよりも少な
いビツト数で足りる。また、フレーム同期信号
FSは、セクタ同期信号SSと同様の自己相関の鋭
いパターンからなる。 さて、このような記録形式でデータを記録する
さい、まずプリフオーマツト領域PFのプリアン
ブルでビツト同期をとつたのちセクタ同期信号
SSを検出し、その検出タイミングに基づいて、
セクタアドレスSAを読み出す。 それが所望のセクタをあらわす場合は、ギヤツ
プGP2の後にデータ領域DFのプリアンブルを書
き込んでから第1フレームのデータをフレーム同
期信号FSに続いて書き込み、順次各フレームの
データを記録してゆく。 データを読み出す場合は、上述と同様にしてセ
クタアドレスSAを読み出し、それが所望のセク
タを示す場合は、データ領域DFのプリアンブル
でビツト同期をとり直した後に、フレーム同期信
号FSを検出したタイミングに基づいてフレーム
毎のデータを読み出す。 このように、予め記録されているプリフオーマ
ツト領域PFを参照して、データが記録され、ま
た読み出される。 ところで、光デイスクは上述したように記録密
度を非常に高くすることができる反面、現状では
ビツト誤り率が10-5程度とかなり大きくて、信頼
性が低い。 したがつて、従来、プリフオーマツト領域PF
のセクタ同期信号SSに誤りが発生する確率が高
く、このセクタ同期信号SSを検出できない場合
はセクタアドレスSAおよびデータ領域DFを全て
アクセスできなくなる。また、光デイスクは一般
に再書き込みが不可能なので、そのセクタSCは
使用不能になるという問題を生じる。 〔目的〕 本発明は、上述した従来技術の欠点を解消する
ためになされたものであり、プリフオーマツト領
域のプリアンブルにセクタ同期信号等を配置する
ことでセクタ同期を確実にとれるデータ記録方式
を提供することを目的としている。 〔構成〕 以下、添付図面を参照しながら、本発明の実施
例を詳細に説明する。 第2図は、本発明の一実施例に係るプリフオー
マツト領域PFのプリアンブルPA1を示す。な
お、当然のことながら、プリアンブルPA1には
第1図bと同様にセクタ同期信号SSおよびセク
タアドレスSAが続く。 このプリアンブルPA1は、ビツト同期信号
BS1(長さa1ビツト)、セクタ同期信号SSおよび
セクタ同期番号SNo(値はn)を、(n+1)個配
置させるとともに、セクタ同期番号SN0(値は0)
の次にビツト同期信号BS1を配置させて構成され
る。 このようなプリアンブルPA1を持つプリフオ
ーマツト領域PFおよびデータ領域DFは、第3図
に示した信号発生装置により、フオーマツトに従
つて発生される。 すなわち、フオーマツトコントローラ1はビツ
ト同期信号発生部2を作動してa1ビツトのビツ
ト同期信号BS1を出力させたのちセクタ同期信号
発生部3を作動してセクタ同期信号SSを出力さ
せ、さらにセクタ同期番号発生部4に値がnのセ
クタ同期番号SNoを発生させる。そして、ビツト
同期信号発生部2、セクタ同期信号発生部3およ
びセクタ同期番号発生部4を、セクタ同期番号
SNoの値を1づつ減じながら、0になるまで順次
くり返し作動させ、最後にもう一度ビツト同期信
号発生部2を作動させてプリアンブルPA1を完
成する。 その後、セクタ同期信号発生部3を作動させた
のちにセクタアドレス発生部5を作動して、セク
タ同期信号SSおよびセクタアドレスSAを発生す
る。 そして、フオーマツトコントローラ1は、以上
の処理を光デイスクのトラツクTRの全領域にわ
たつて順次各セクタに対して実行する。 これらの、ビツト同期信号発生部2、セクタ同
期信号発生部3、セクタ同期番号発生部4および
セクタアドレス発生部5の出力する信号は、オア
回路9を介して記録部(図示略)に出力され、こ
れによつて光デイスクにプリフオーマツト領域
PFが形成される。 なお、フオーマツトコントローラ1、ビツト同
期信号発生部2、セクタ同期信号発生部3、セク
タ同期番号発生部4およびセクタアドレス発生部
5は、全て所定のビツトクロツクに同期して作動
する。また、6はデータ領域DFのプリアンブル
(ビツト同期信号)を発生するプリアンブル発生
部、7はフレーム同期信号FSを発生するフレー
ム同期信号発生部、および、8は記録データDR
を蓄積するデータバツフアである。 次に、プリアンブルPA1を判別して、プリフ
オーマツト領域のセクタ同期信号SSを検出する
装置を第4図に示す。 同図において、光ピツクアツプ(図示略)から
出力された読出信号SRはPLL回路やデータセパ
レータ回路等からなるビツト同期検出部11に加
えられ、ビツト同期検出部11はプリフオーマツ
ト領域PFのプリアンブルPA1におけるビツト同
期信号BS1でPLL回路がロツクされ、これによつ
て、ビツトクロツクCPおよび読出データRDを分
離する。 ビツトクロツクCPはパターン比較計数部12、
予測関数発生部13およびセクタ同期番号判別部
14のクロツク入力端に加えられ、読出データ
RDはパターン比較計数部12およびセクタ同期
番号判別部14のデータ入力端に加えられる。な
お、ビツトクロツクCPおよび読出データRDは、
図示しない読出書込制御部にも加えられている。 パターン比較計数部12は、連続する所定ビツ
ト数の読出データRDとセクタ同期信号SSをなす
パターンを比較し、一致するビツト数を計数して
その結果を加算器15に加える。また、予測関数
発生部13は、セクタ同期信号SSを検出するた
めの予測関数を所定のタイミングで発生し、これ
を加算器15に加える。 加算器15は2つの入力値を加算してその結果
を比較器16に与え、比較器16は入力値が所定
閾値以上の場合にセクタ同期検出信号DSを発生
し、このセクタ同期検出信号DSはアンド回路1
7およびセクタ同期番号判別部14に加えられ
る。 例えば、セクタ同期信号SSを自己相関が鋭い
「0011010」なる7ビツトのパターンとすると、予
測関数は「12321」(第5図参照)と与えられ、ビ
ツトずれ(ビツトスリツプ)がない場合にセクタ
同期信号SSの7ビツト目が発生するタイミング
で予測関数の3ビツト目が発生するように予測関
数発生部13の動作タイミングが設定される。ま
た、この場合比較器16に設定される閾値は、セ
クタ同期信号SSのビツト数に1を加えた「8」
である。 したがつて、ビツトずれがない場合、セクタ同
期信号SSの最終ビツトが入力されたタイミング
でパターン比較計数部12の計数値が7になり、
これと同時に予測関数発生部13の出力が3にな
つて加算器15の出力は10になるので比較器1
6よりセクタ同期検出信号DSが出力される。 なお、この場合のセクタ同期信号SSおよび予
測関数によれば、ジツタによるビツトスリツプ等
によりビツトエラーが2ビツトまで発生してもセ
クタ同期を検出できる。 また、これ以外の同期信号(同期符号)と予測
関数の最適な組合せ例を次表に示す。
以上説明したように、本発明によればプリアン
ブルにセクタ同期信号を複数配置しているので、
セクタ同期信号の検出に対する信頼性を格段に向
上できる。また、セクタアドレスも複数配置した
ものでは、セクタアドレスが確実に検出できるの
で、アクセスできないセクタが出ることを防止で
きるという利点を得る。
ブルにセクタ同期信号を複数配置しているので、
セクタ同期信号の検出に対する信頼性を格段に向
上できる。また、セクタアドレスも複数配置した
ものでは、セクタアドレスが確実に検出できるの
で、アクセスできないセクタが出ることを防止で
きるという利点を得る。
第1図aは、記録トラツクにおけるデータの記
録形式を示した信号配置図、同図bは、1セクタ
当りのデータ記録形式を示した信号配置図、第2
図は、本発明の一実施例に係るプリアンブルを示
す信号配置図、第3図は、信号発生装置の一例を
示したブロツク図、第4図は、第2図に示したプ
リアンブルを検出する装置の一例を示したブロツ
ク図、第5図は、予測関数の一例を示したグラフ
図、第6図は、本発明の他の実施例に係るプリア
ンブルを示す信号配置図、第7図は、第6図に示
したプリアンブルを検出する装置の一例を示した
ブロツク図、第8図aは、本発明のさらに他の実
施例に係るプリアンブルを示した信号配置図、同
図bは、本発明のさらに他の実施例に係るプリア
ンブルを示した信号配置図、第9図は、本発明の
別な実施例に係るプリアンブルを示した信号配置
図、第10図は、信号発生装置の他の例を示した
ブロツク図、第11図は、第9図に示したプリア
ンブルを検出する装置の一例を示したブロツク
図、第12図は、本発明のさらに別な実施例に係
るプリアンブルを示した信号配置図、第13図
は、第12図に示したプリアンブルを検出する装
置の一例を示したブロツク図、第14図aは、本
発明のさらに別の実施例に係るプリアンブルを示
した信号配置図、同図bは、本発明のさらに別の
実施例に係るプリアンブルを示した信号配置図、
第15図aは、本発明のさらに別の実施例に係る
プリアンブルを示した信号配置図、同図bは、本
発明のさらに別の実施例を示した信号配置図であ
る。 1,1a……フオーマツトコントローラ、2,
2a……ビツト同期信号発生部、3……セクタ同
期信号発生部、4……セクタ同期信号発生部、5
……セクタアドレス発生部、6……プリアンブル
発生部、7……フレーム同期信号発生部、8……
データバツフア、9……オア回路、11……ビツ
ト同期検出部、12……パターン比較計数部、1
3,13a……予測関数発生部、14……セクタ
同期番号判別部、15……加算器、16……比較
器、17……アンド回路、18,18a……セク
タアドレス判別部。
録形式を示した信号配置図、同図bは、1セクタ
当りのデータ記録形式を示した信号配置図、第2
図は、本発明の一実施例に係るプリアンブルを示
す信号配置図、第3図は、信号発生装置の一例を
示したブロツク図、第4図は、第2図に示したプ
リアンブルを検出する装置の一例を示したブロツ
ク図、第5図は、予測関数の一例を示したグラフ
図、第6図は、本発明の他の実施例に係るプリア
ンブルを示す信号配置図、第7図は、第6図に示
したプリアンブルを検出する装置の一例を示した
ブロツク図、第8図aは、本発明のさらに他の実
施例に係るプリアンブルを示した信号配置図、同
図bは、本発明のさらに他の実施例に係るプリア
ンブルを示した信号配置図、第9図は、本発明の
別な実施例に係るプリアンブルを示した信号配置
図、第10図は、信号発生装置の他の例を示した
ブロツク図、第11図は、第9図に示したプリア
ンブルを検出する装置の一例を示したブロツク
図、第12図は、本発明のさらに別な実施例に係
るプリアンブルを示した信号配置図、第13図
は、第12図に示したプリアンブルを検出する装
置の一例を示したブロツク図、第14図aは、本
発明のさらに別の実施例に係るプリアンブルを示
した信号配置図、同図bは、本発明のさらに別の
実施例に係るプリアンブルを示した信号配置図、
第15図aは、本発明のさらに別の実施例に係る
プリアンブルを示した信号配置図、同図bは、本
発明のさらに別の実施例を示した信号配置図であ
る。 1,1a……フオーマツトコントローラ、2,
2a……ビツト同期信号発生部、3……セクタ同
期信号発生部、4……セクタ同期信号発生部、5
……セクタアドレス発生部、6……プリアンブル
発生部、7……フレーム同期信号発生部、8……
データバツフア、9……オア回路、11……ビツ
ト同期検出部、12……パターン比較計数部、1
3,13a……予測関数発生部、14……セクタ
同期番号判別部、15……加算器、16……比較
器、17……アンド回路、18,18a……セク
タアドレス判別部。
Claims (1)
- 【特許請求の範囲】 1 回路条件を整合させるためのプリアンブル
と、セクタのはじまりを検出するためのセクタ同
期信号と、セクタを識別するためのセクタアドレ
ス信号からなるプリフオーマツト領域を、複数の
情報フレームからなるデータ領域の前に設定した
セクタ構成のデータ記録方式において、複数のセ
クタ同期信号を上記プリアンブルに配置したこと
を特徴とするデータ記録方式。 2 回路条件を整合させるためのプリアンブル
と、セクタのはじまりを検出するためのセクタ同
期信号と、セクタを識別するためのセクタアドレ
ス信号からなるプリフオーマツト部を、複数の情
報フレームからなるデータ領域の前に設定したセ
クタ構成のデータ記録方式において、複数のセク
タ同期信号およびこのセクタ同期信号を識別する
ための番号情報を上記プリアンブルに配置したこ
とを特徴とするデータ記録方式。 3 回路条件を整合させるためのプリアンブル
と、セクタのはじまりを検出するためのセクタ同
期信号と、セクタを識別するためのセクタアドレ
ス信号からなるプリフオーマツト領域を、複数の
情報フレームからなるデータ領域の前に設定した
セクタ構成のデータ記録方式において、複数の上
記セクタ同期信号およびセクタアドレス信号を上
記プリアンブルに配置したことを特徴とするデー
タ記録方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6925084A JPS60212877A (ja) | 1984-04-09 | 1984-04-09 | デ−タ記録方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6925084A JPS60212877A (ja) | 1984-04-09 | 1984-04-09 | デ−タ記録方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60212877A JPS60212877A (ja) | 1985-10-25 |
JPH0580070B2 true JPH0580070B2 (ja) | 1993-11-05 |
Family
ID=13397303
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP6925084A Granted JPS60212877A (ja) | 1984-04-09 | 1984-04-09 | デ−タ記録方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60212877A (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0549154A3 (en) * | 1991-12-24 | 1993-12-08 | Advanced Micro Devices Inc | Repetitive pattern detection |
TWI235363B (en) | 2001-03-16 | 2005-07-01 | Koninkl Philips Electronics Nv | Record carrier and apparatus for scanning the record carrier |
-
1984
- 1984-04-09 JP JP6925084A patent/JPS60212877A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS60212877A (ja) | 1985-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2845915B2 (ja) | 情報再生方法および情報再生装置 | |
JPH0477391B2 (ja) | ||
JPH0210574A (ja) | 復調回路 | |
JPS61253674A (ja) | 光ディスク | |
US20020101803A1 (en) | Data recording equipment, controller of data recording equipment, and method for recording data | |
US4964094A (en) | Optical disk | |
JPH0580070B2 (ja) | ||
JP2621149B2 (ja) | 情報記録再生装置 | |
JPS61134969A (ja) | デ−タ記録方式 | |
JP3463163B2 (ja) | フィジカルid検出及び復元装置 | |
US5978338A (en) | Apparatus for reproducing short length data stored on an optical disk | |
JPS61296576A (ja) | デ−タ記録再生方式 | |
JPS61296575A (ja) | デ−タ記録再生方式 | |
JP2522832B2 (ja) | 復調回路 | |
JP3277513B2 (ja) | 光情報記録再生方法 | |
US5436881A (en) | Method and apparatus for detecting pulse signal for generating clock from recording medium | |
JPS61144776A (ja) | デ−タ記録方式 | |
JPS60217562A (ja) | デ−タ記録方式 | |
JP2984008B2 (ja) | 円盤状光記録媒体 | |
JPS61292275A (ja) | デ−タ記録再生方式 | |
JPS60217563A (ja) | デ−タ記録方式 | |
JPS61142572A (ja) | デ−タ記録方式 | |
JPS60217564A (ja) | デ−タ記録方式 | |
JPS62204469A (ja) | デ−タ再生方式 | |
JPH0773519A (ja) | 光磁気記録媒体及びこれを用いた光磁気記録方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |