[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JPH0575969A - Video signal recorder - Google Patents

Video signal recorder

Info

Publication number
JPH0575969A
JPH0575969A JP3234549A JP23454991A JPH0575969A JP H0575969 A JPH0575969 A JP H0575969A JP 3234549 A JP3234549 A JP 3234549A JP 23454991 A JP23454991 A JP 23454991A JP H0575969 A JPH0575969 A JP H0575969A
Authority
JP
Japan
Prior art keywords
recording
data
circuit
compression
pixels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP3234549A
Other languages
Japanese (ja)
Inventor
Kenji Shimoda
乾二 下田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP3234549A priority Critical patent/JPH0575969A/en
Publication of JPH0575969A publication Critical patent/JPH0575969A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To suppress the breaking of a picture due to burst error or the like to the degree for compression or lower at the time of non-compression in a video signal recording device which selectively performs compression recording and non-compression recording. CONSTITUTION:A memory 101 outputs an inputted video signal with one 8X8-picture element block as the unit. A compressing circuit 102 compresses picture data of block units by DCT. A data shuffling circuit 103 reconstitutes data inputted with one block as the unit and successively outputs every 8th picture element in the horizontal direction. A selector 104 selects the output of the compressing circuit 102 or the data shuffling circuit 103 and outputs it to an error correction encoder 105. A subcode generating part 107 generates a subcode including information of compression/non-compression or the like related to the signal to be recorded. A channel encoder 106 encodes picture data and the subcode and records them on a recording medium 110 through a recording head 109.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、映像信号をディジタル
処理して記録する、いわゆるディジタルビデオレコーダ
に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a so-called digital video recorder for digitally processing and recording video signals.

【0002】[0002]

【従来の技術】近年、映像信号をより高品位に記録再生
または伝送する手段として、映像信号のディジタル処理
が広く検討されている。一般に、画像データの情報量は
膨大であるため、画像の伝送、記録には、伝送路や記録
媒体の特性(ビットレート)に適合するように、画像デ
ータの情報量の圧縮が不可欠となる。このようなディジ
タル伝送および記録等の効率を向上させるため、より小
さいビットレートで画像データを符号化する高能率符号
化技術が求められており、標準化に向けて各種方式が検
討されている。たとえば、CCITT(Comite Consulta
fif International Telegraphique et Telephonique)
は、テレビ会議/テレビ電話用の標準化勧告案H.261 、
カラー静止画用のJPEG(Joint Photographic Expert
s Group)方式を提案している(日経エレクトロニクス19
90.10.15号(No.511)「画像の高能率符号化方式が一本
化」に詳述)。これらの3種類の提案は、いずれもDC
T(離散コサイン変換)を基本としたシステムである。
2. Description of the Related Art In recent years, digital processing of video signals has been widely studied as means for recording / reproducing or transmitting the video signals with higher quality. In general, since the information amount of image data is enormous, it is indispensable to compress the information amount of the image data so as to match the characteristics (bit rate) of the transmission path and the recording medium for image transmission and recording. In order to improve the efficiency of such digital transmission and recording, a high-efficiency coding technique for coding image data at a smaller bit rate is required, and various systems are being studied for standardization. For example, CCITT (Comite Consulta
fif International Telegraphique et Telephonique)
Is the proposed standardization recommendation H.261 for video conferencing / video telephony,
JPEG (Joint Photographic Expert) for color still images
s Group) system (Nikkei Electronics 19
90.10.15 (No.511) "Detailed description of unified high-efficiency image coding method". All three of these proposals are DC
It is a system based on T (discrete cosine transform).

【0003】また、上述したMPEG方式以外に、動画用の
符号化方式としては、画像内符号化のみを採用する方式
もある。図8は、「AN EXPERIMENTAL STUDY FOR A HOME
-USEDIGITAL VTR」(IEEE vol.35,No.3,Aug.1989)にて
提案されたこの種の高能率符号化記録再生装置の構成を
示すブロック図である。同図において、1は入力される
インターレース方式の映像信号をフレーム構造に変換す
るためのフレームメモリ、2はフレームメモリ1により
フレーム構造に変換された映像信号を、水平および垂直
方向の 8×8 画素を 1ブロックとして入力し、 DCTによ
り情報量の削減を行うビットレート低減回路、3はエラ
ー訂正用のパリティを付加するとともに、各ブロックの
可変長データを同期信号に同期させた固定長のシンクブ
ロックに変換するエンコーダ、4は音声信号のディジタ
ル処理を行う音声処理回路、5はエンコーダ3から入力
される映像信号と、音声処理回路4から入力される音声
信号とを記録媒体8の特性に応じて記録符号化するチャ
ンネルエンコーダ、6は記録アンプ、7は例えば磁気記
録ヘッド、8は磁気テープ等の記録媒体、9は例えば磁
気再生ヘッド、10は再生アンプ、11は再生信号のビ
ットクロックを検出して記録データを復号し、時間軸を
補正する TBC処理を行うディテクタ、12は記録および
再生時に発生したランダムエラーおよびバーストエラー
等を、訂正符号を使用して訂正するデコーダ、13はデ
コーダ12から入力される可変長符号を復号し、逆量子
化処理および逆 DCT処理を行って、元の情報に復元する
ビットレートデコーダ、14はビットレートデコーダ1
3により復号されたデータをインタレース方式の映像信
号に変換するためのフレームメモリ、15はディテクタ
11から入力される音声信号の復元の処理を行う音声処
理回路である。
In addition to the above-mentioned MPEG system, there is also a system that employs only intra-picture coding as a moving image coding system. Figure 8 shows "AN EXPERIMENTAL STUDY FOR A HOME
FIG. 3 is a block diagram showing a configuration of a high-efficiency encoding recording / reproducing apparatus of this type proposed in “-USE DIGITAL VTR” (IEEE vol.35, No.3, Aug.1989). In the figure, 1 is a frame memory for converting an input interlaced video signal into a frame structure, and 2 is a video signal converted into a frame structure by the frame memory 1 in horizontal and vertical 8 × 8 pixels. Bit rate reduction circuit that reduces the amount of information by DCT, and adds a parity for error correction, and a fixed-length sync block that synchronizes the variable-length data of each block with the synchronization signal. An encoder 4 for converting into an audio signal, an audio processing circuit 4 for digitally processing an audio signal, and a video signal 5 input from the encoder 3 and an audio signal input from the audio processing circuit 4 according to the characteristics of the recording medium 8. A channel encoder for recording and encoding, 6 a recording amplifier, 7 a magnetic recording head, 8 a recording medium such as a magnetic tape, 9 For example, a magnetic reproduction head, 10 is a reproduction amplifier, 11 is a detector that detects the bit clock of the reproduction signal, decodes the recorded data, and performs TBC processing to correct the time axis, and 12 is a random error and burst that occurred during recording and reproduction. A decoder that corrects errors using a correction code, 13 is a bit rate decoder that decodes the variable-length code input from the decoder 12, performs inverse quantization processing and inverse DCT processing, and restores the original information. , 14 is a bit rate decoder 1
A frame memory for converting the data decoded by 3 into an interlaced video signal, and a voice processing circuit 15 for restoring the voice signal input from the detector 11.

【0004】図9は、ビットレート低減回路2の詳細な
構成を示すブロック図である。同図に示すように、ビッ
トレート低減回路2は、 DCT回路16、バッファメモリ
17、適応量子化回路18、データ量評価回路19、可
変長符号化回路20から構成されている。フレームメモ
リ1から入力される 8×8 画素で構成されたブロック単
位の信号は、 DCT回路16により2次元 DCTが行われて
周波数成分に変換される。これにより空間的な相関成分
が削減される。 DCT処理された信号は、バッファメモリ
17を介して適応量子化回路18に入力されて再量子化
される。これにより 1ブロックの冗長度が低減される。
この際、適応量子化回路18は、データ量評価回路19
から入力される DCT結果に基づいた係数により量子化を
行う。可変長符号化回路20では、量子化出力の統計的
符号量から算出される結果に基づいて、例えばハフマン
符号化される。これにより、出現確率の高いデータに
は、短いビットが出現確率の低いデータには長いビット
が割当てられて伝送量が一層削減される。このようにし
てビットレート低減回路2は、162Mbps の映像信号を19
Mbpsに圧縮する。すなわち、映像信号のデータ量は1/8
に圧縮される。
FIG. 9 is a block diagram showing a detailed structure of the bit rate reduction circuit 2. As shown in the figure, the bit rate reduction circuit 2 is composed of a DCT circuit 16, a buffer memory 17, an adaptive quantization circuit 18, a data amount evaluation circuit 19, and a variable length coding circuit 20. A block unit signal composed of 8 × 8 pixels input from the frame memory 1 is subjected to two-dimensional DCT by the DCT circuit 16 and converted into a frequency component. This reduces the spatial correlation component. The DCT-processed signal is input to the adaptive quantization circuit 18 via the buffer memory 17 and requantized. This reduces the redundancy of one block.
At this time, the adaptive quantization circuit 18 uses the data amount evaluation circuit 19
Quantization is performed using the coefficient based on the DCT result input from. In the variable length coding circuit 20, for example, Huffman coding is performed based on the result calculated from the statistical code amount of the quantized output. As a result, short bits are assigned to data with a high appearance probability and long bits are assigned to data with a low appearance probability, and the amount of transmission is further reduced. In this way, the bit rate reduction circuit 2 outputs the 162 Mbps video signal to 19
Compress to Mbps. That is, the data amount of the video signal is 1/8
Is compressed into.

【0005】このようにして、圧縮された信号は、エン
コーダ3で図10に示すような固定長のシンクブロック
に変換された後、順次、記録媒体8に記録される。その
際、記録媒体8上には、特殊再生等のことを考慮して、
図11に示すように画面位置に対応した形で各シンクブ
ロックが配置される。テープのバーストエラー等の対策
は、バリティ計算付加において実施されている。
The signal thus compressed is converted into a fixed-length sync block as shown in FIG. 10 by the encoder 3 and then sequentially recorded on the recording medium 8. At that time, in consideration of special reproduction, etc., on the recording medium 8,
As shown in FIG. 11, each sync block is arranged in a form corresponding to the screen position. Measures against tape burst errors and the like are implemented in the addition of validity calculation.

【0006】すなわち、 Y信号を13.5MHz で、Cr信号お
よびCb信号を6.75MHz でサンプリングすると、図12に
示すように有効画素は、水平方向 720画素、垂直方向 4
80画素となる。これを DCTの処理単位である 8×8 画素
のブロックで切り出すと、 1フレームあたりのブロック
数は5400ブロックとする。これを同図に示すように 2ト
ラックに記録している。
That is, when the Y signal is sampled at 13.5 MHz and the Cr and Cb signals are sampled at 6.75 MHz, the effective pixels are 720 horizontal pixels and 4 vertical pixels as shown in FIG.
It becomes 80 pixels. When this is cut out in blocks of 8 × 8 pixels, which is the processing unit of DCT, the number of blocks per frame is 5400 blocks. This is recorded on two tracks as shown in the figure.

【0007】ところで、映像信号のデータ量は、前述し
たように1/8 に圧縮されて記録される。サンプル時に
は、 1画素あたり16ビット(Y:8ビット/1サンプル、Cr、
Cb:4ビット/0.5サンプル)であるが、記録時には 1画素
あたり 2ビットに圧縮されている。したがって、図12
に示す、水平方向に隣接するブロックの同一位置画素間
の記録媒体上での距離Aは、 128ビット(2ビット /画素
×64画素)となる。また、垂直方向に隣接するブロック
の同一位置画素間の距離Bは、 11520ビット(2ビット /
×64画素×90ブロック)となる。
By the way, the data amount of the video signal is compressed to 1/8 and recorded as described above. When sampling, 16 bits per pixel (Y: 8 bits / 1 sample, Cr,
Cb: 4 bits / 0.5 samples), but it is compressed to 2 bits per pixel during recording. Therefore, FIG.
The distance A on the recording medium between the pixels at the same position in the blocks adjacent to each other in the horizontal direction is 128 bits (2 bits / pixel × 64 pixels). In addition, the distance B between pixels at the same position in vertically adjacent blocks is 11520 bits (2 bits /
X 64 pixels x 90 blocks).

【0008】しかしながら、ここで映像信号を無圧縮で
記録する場合、圧縮時と同様に画素を順次記録していく
と、 1画素のビット数は16ビットであるから、隣接する
画素間の距離はそれぞれ 128ビット(16ビット /画素×
8画素)、 92160ビット(16ビット /画素× 720画素×
8ライン)となり、圧縮記録する場合と著しく異なって
しまう。
However, here, when the video signal is recorded without compression, if the pixels are sequentially recorded as in the case of compression, the number of bits per pixel is 16 bits, so the distance between adjacent pixels is 128 bits each (16 bits / pixel ×
8 pixels, 92160 bits (16 bits / pixel x 720 pixels x)
8 lines), which is significantly different from the case of compressed recording.

【0009】[0009]

【発明が解決しようとする課題】映像信号をディジタル
処理により記録再生または伝送する場合、状況に応じて
圧縮記録または無圧縮記録の両者を選択して利用できる
ことが望まれる。しかしながら、従来の映像信号記録装
置では、圧縮時と無圧縮時とで画面上の画素位置と記録
媒体上での画素間距離とが大きく異なってしまうという
問題があった。すなわち、圧縮時と無圧縮時で画素間距
離が異なるために、バーストエラー対応能力が異なって
しまい、画像への影響等が大きく変化してしまう。すな
わち、圧縮記録時にバーストエラーが発生すると画像は
ブロック状に破綻するが、無圧縮記録時には横引き状の
ノイズとなる。
When recording / reproducing or transmitting a video signal by digital processing, it is desired to be able to select and use either compressed recording or non-compressed recording depending on the situation. However, the conventional video signal recording device has a problem that the pixel position on the screen and the inter-pixel distance on the recording medium greatly differ between compressed and uncompressed. That is, since the distance between pixels is different between the compressed state and the non-compressed state, the burst error handling capability is different, and the influence on the image is greatly changed. That is, when a burst error occurs during compressed recording, the image breaks down into blocks, but during non-compressed recording, horizontal pull-out noise occurs.

【0010】[0010]

【課題を解決するための手段】本発明は、映像信号を画
素単位に量子化する量子化手段と、前記画素の情報を水
平および垂直方向の 8×8 画素を単位ブロックとして情
報圧縮し、記録媒体に順次記録する圧縮記録手段と、前
記画素の情報を水平方向、順次 8画素おきに無圧縮で前
記記録媒体に記録する無圧縮記録手段とを具備するもの
である。
According to the present invention, there is provided a quantizing means for quantizing a video signal pixel by pixel, and information of the pixel is compressed by recording horizontal and vertical 8 × 8 pixels as a unit block and recorded. It comprises a compression recording means for sequentially recording on the medium, and a non-compression recording means for recording the information of the pixels on the recording medium in sequence in the horizontal direction at intervals of every 8 pixels.

【0011】[0011]

【作用】本発明では、無圧縮の画素データを、水平方向
8画素おきに順次、記録媒体に記録するので、圧縮時と
無圧縮時の画素間距離が同等以下となり、バーストエラ
ー発生時の画像破綻を同程度に処理することができる。
In the present invention, the uncompressed pixel data is set in the horizontal direction.
Since the data is recorded on the recording medium sequentially at intervals of 8 pixels, the distance between pixels when compressed and when not compressed becomes equal to or less than the same, and the image failure when a burst error occurs can be processed to the same degree.

【0012】[0012]

【実施例】以下、本発明の一実施例を図面を参照して説
明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings.

【0013】図1は、本発明の実施例の映像信号記録再
生装置の構成を示すブロック図である。同図に示す映像
信号記録再生装置(ディジタルVTR )100は、フレー
ムメモリ101、圧縮回路(ビットレート低減回路)1
02、データシャフリング回路103、セレクタ10
4、エラー訂正エンコーダ105、チャンネルエンコー
ダ106、サブコード作成部107、記録アンプ10
8、記録ヘッド109、磁気テープ110、再生ヘッド
111、再生アンプ112、ディテクタ113、エラー
訂正デコーダ114、セレクタ115、伸張回路11
6、データデシャフリング回路117、セレクタ11
8、サブコードデコーダ119、フレームメモリ120
からその主要部が構成されている。
FIG. 1 is a block diagram showing the configuration of a video signal recording / reproducing apparatus according to an embodiment of the present invention. The video signal recording / reproducing apparatus (digital VTR) 100 shown in the figure includes a frame memory 101, a compression circuit (bit rate reduction circuit) 1
02, data shuffling circuit 103, selector 10
4, error correction encoder 105, channel encoder 106, subcode creation unit 107, recording amplifier 10
8, recording head 109, magnetic tape 110, reproducing head 111, reproducing amplifier 112, detector 113, error correction decoder 114, selector 115, decompression circuit 11
6, data deshuffling circuit 117, selector 11
8, subcode decoder 119, frame memory 120
The main part is composed of.

【0014】フレームメモリ101は、入力されるイン
ターレース方式の映像信号をフレーム構造に変換し、水
平および垂直方向の各 8×8 画素を単位ブロックとし
て、圧縮回路102に出力する。すなわち、 Y信号を1
3.5MHzで、Cr信号およびCb信号を6.75MHzでサンプル
した画素データを順次記憶し、読出しは 8×8 画素単位
で行う。
The frame memory 101 converts an input interlaced video signal into a frame structure, and outputs to the compression circuit 102 each horizontal and vertical 8 × 8 pixel as a unit block. That is, the Y signal is 1
Pixel data obtained by sampling Cr and Cb signals at 6.75 MHz at 3.5 MHz is sequentially stored and read out in 8 × 8 pixel units.

【0015】圧縮回路102は、フレームメモリ101
から入力されるブロック単位の画素データの情報量をDC
T により削減する。
The compression circuit 102 is a frame memory 101.
The amount of information of block-wise pixel data input from
Reduce by T.

【0016】データシャフリング回路103は、フレー
ムメモリ101から入力されるブロック単位の画素デー
タをフレーム構造に再構成し、伝送方法に応じて順次所
定の画素データを出力する。伝送方法としては、駒送
り伝送、部分伝送がある。いずれの方法も、圧縮時と
同じビットレートで、無圧縮のデータを伝送するための
手段であり、画素データを圧縮する代わりに、データを
間引くことでビットレートを下げている。すなわち、V
TRにおいては、圧縮記録時に 1フレームのデータを 2
トラックに記録するが、無圧縮記録時には 1フレームの
データを16トラックに記録することで、同じ記録密度を
実現している。
The data shuffling circuit 103 reconstructs pixel data in block units input from the frame memory 101 into a frame structure, and sequentially outputs predetermined pixel data according to a transmission method. Transmission methods include frame feed transmission and partial transmission. Either method is a means for transmitting uncompressed data at the same bit rate as that at the time of compression, and the bit rate is reduced by thinning out the data instead of compressing the pixel data. That is, V
In TR, 1 frame of data is 2 when compressed and recorded.
The data is recorded on tracks, but the same recording density is achieved by recording one frame of data on 16 tracks during uncompressed recording.

【0017】セレクタ104は、記録方式に応じて、圧
縮回路102からの信号と、データシャフリング回路1
03からの信号のいずれかを選択し、エラー訂正エンコ
ーダ105に出力する。
The selector 104 selects the signal from the compression circuit 102 and the data shuffling circuit 1 according to the recording method.
One of the signals from 03 is selected and output to the error correction encoder 105.

【0018】エラー訂正エンコーダ105は、入力され
る信号からエラー訂正用パリティ信号を計算し信号に付
加するとともに、図10に示すような固定長のシンクブ
ロックに変換する。
The error correction encoder 105 calculates an error correction parity signal from the input signal, adds it to the signal, and converts it into a fixed-length sync block as shown in FIG.

【0019】チャンネルエンコーダ106は、エラー訂
正エンコーダ105から入力される信号を、磁気テープ
110の特性に応じて符号化する。符号化された信号
は、記録アンプ108で増幅された後、記録ヘッド10
9により、磁気テープ110に順次記録される。
The channel encoder 106 encodes the signal input from the error correction encoder 105 according to the characteristics of the magnetic tape 110. The encoded signal is amplified by the recording amplifier 108, and then the recording head 10
9 is sequentially recorded on the magnetic tape 110.

【0020】サブコード作成部107は、伝送方法(駒
送り、または部分伝送)および記録方式(圧縮記録また
は無圧縮記録)の各信号に応じて、これらの情報を包含
するサブコードを作成し、画像データに付加する。
The sub-code creating section 107 creates a sub-code including these pieces of information according to each signal of the transmission method (frame feed or partial transmission) and the recording method (compressed recording or non-compressed recording), Add to image data.

【0021】再生アンプ112は、再生ヘッド111か
ら入力される再生信号を増幅し、ディテクタ113に出
力する。
The reproduction amplifier 112 amplifies the reproduction signal input from the reproduction head 111 and outputs it to the detector 113.

【0022】ディテクタ113は、再生信号のビットク
ロックを検出して記録データを復号し、時間軸を補正す
るTBC処理を行う。
The detector 113 detects the bit clock of the reproduced signal, decodes the recorded data, and performs TBC processing for correcting the time axis.

【0023】エラー訂正デコーダ114は、記録および
再生時に発生したランダムエラーおよびバーストエラー
等を、訂正符号を使用して訂正する。
The error correction decoder 114 corrects random errors, burst errors and the like that occur during recording and reproduction using a correction code.

【0024】伸張回路116は、可変長符号を復号し、
逆量子化処理および逆DCT処理を行って、元のブロック
単位のデータに復元する。
The expansion circuit 116 decodes the variable length code,
Inverse quantization processing and inverse DCT processing are performed to restore the original block unit data.

【0025】データデシャフリング回路117は、再生
信号を再構成して、 8×8 画素のブロック単位で出力す
る。
The data deshuffling circuit 117 reconstructs the reproduced signal and outputs it in block units of 8 × 8 pixels.

【0026】フレームメモリ120は、ブロック単位の
画素データを、インタレース方式の映像に変換する。
The frame memory 120 converts pixel data in block units into interlaced video.

【0027】サブコードデコーダ119は、再生信号に
含まれるサブコードから、記録方式、伝送方法等の情報
を取り出す。
The subcode decoder 119 extracts information such as recording method and transmission method from the subcode included in the reproduction signal.

【0028】セレクタ115、118は、サブコードデ
コーダ119から出力される記録方式の情報に基づい
て、信号の流れを切換える。
The selectors 115 and 118 switch the flow of signals based on the recording method information output from the subcode decoder 119.

【0029】ここで、データシャフリング回路103の
動作をより詳細に説明する。データシャフリング回路1
03に入力される信号は、前述したように、水平および
垂直方向の 8×8 画素を単位ブロックとした信号であ
る。入力された信号は、一旦、図2に示すようなフレー
ム構造に再構成された後、伝送方法やシャフリング方法
に応じて画素データが読出される。例えば、水平方向8
画素おきに順次読出す。この場合の磁気テープ上の配置
を図3に示す。これにより、磁気テープ上での画素間距
離は、水平方向 128ビット/8画素、垂直方向 11520ビッ
ト/8画素となり、圧縮記録時の画素間距離以下にするこ
とができる。
The operation of the data shuffling circuit 103 will now be described in more detail. Data shuffling circuit 1
As described above, the signal input to 03 is a signal in which 8 × 8 pixels in the horizontal and vertical directions are used as a unit block. The input signal is once reconstructed into a frame structure as shown in FIG. 2, and then pixel data is read out according to a transmission method or a shuffling method. For example, horizontal 8
The pixels are sequentially read out. The arrangement on the magnetic tape in this case is shown in FIG. As a result, the inter-pixel distance on the magnetic tape is 128 bits / 8 pixels in the horizontal direction and 11520 bits / 8 pixels in the vertical direction, which can be less than the inter-pixel distance during compression recording.

【0030】次に、データシャフリング回路103の詳
細な構成を図4に、データデシャフリング回路117の
詳細な構成を図5に示す。図4において、121は入力
バッファ、122は入力されるブロック単位のデータを
記憶し、画素単位で読出すためのメモリ、123は出力
バッファ、124はメモリ122へのデータの書込みお
よび読出しの制御を行うメモリ、制御信号作成回路12
5は、メモリ制御信号作成回路124から入力される仮
想アドレス信号を実際に読出すべき画素のアドレスに変
換するためのシャフリングROM である。すなわち、メモ
リ制御信号作成回路124では、書込み制御信号、書込
みアドレス、読出し制御信号、読出しアドレスが作成さ
れる。これは、例えば東芝TC521000P を用いて実現する
ことができる。また、書込み時のアドレスは、基準信号
からの時間に応じて 8×8 画素のブロック単位で決定さ
れるアドレスに書き込まれる。さらに、読出し時はメモ
リ制御信号作成回路124では、カウンターで単純加算
により計算される仮想アドレスを作成し、シャフリング
ROM 125内のシャフリング変換デーブルにより、実際
に読出すべき、例えば 8画素おきのアドレスに変換した
ものを、読出しアドレスとして用いる。また、シャフリ
ングROM 125は、サブコード作成部107に対してア
ドレス情報を送出している。サブコード作成部107
は、このアドレス情報もサブコードに取込む。
Next, a detailed configuration of the data shuffling circuit 103 is shown in FIG. 4, and a detailed configuration of the data deshuffling circuit 117 is shown in FIG. In FIG. 4, 121 is an input buffer, 122 is a memory for storing input block-unit data and reading it in pixel units, 123 is an output buffer, and 124 is a control for writing and reading data in the memory 122. Memory to perform, control signal generation circuit 12
Reference numeral 5 denotes a shuffling ROM for converting a virtual address signal input from the memory control signal generating circuit 124 into an address of a pixel to be actually read. That is, the memory control signal creation circuit 124 creates a write control signal, a write address, a read control signal, and a read address. This can be realized by using, for example, Toshiba TC521000P. In addition, the address at the time of writing is written to an address determined in block units of 8 × 8 pixels according to the time from the reference signal. Further, at the time of reading, the memory control signal creation circuit 124 creates a virtual address calculated by simple addition by the counter and shuffles it.
The shuffling conversion table in the ROM 125 is used as the read address, which is converted into the address to be actually read, for example, every 8 pixels. Further, the shuffling ROM 125 sends address information to the subcode creating unit 107. Sub code creation unit 107
Also incorporates this address information into the subcode.

【0031】また、図5において、126は入力バッフ
ァ、127はシャフリングされた再生信号を一旦記憶
し、 8×8 画素のブロックに再構成するためのメモリ、
128は出力バッファ、129はメモリ127へのデー
タの書込みおよび読出しの制御を行うメモリ制御信号作
成回路、130はメモリ制御信号作成回路129から入
力される仮想アドレス信号を、実際に書き込むべき画素
のアドレスに変換するためのデシャフリングRAM であ
る。メモリ制御信号作成回路129は、メモリ127へ
の書込みアドレスとして、メモリ制御信号作成回路12
4と同様に、仮想アドレスを出力する。デシャフリング
RAM 130は、この仮想アドレスをサブコードデコーダ
119から入力されるアドレス情報に基づいて実アドレ
スに変換する。なお、入力バッファ121、126、出
力バッファ123、128は、圧縮記録再生系との時間
調整も兼ねている。このように、シャフリングROM 12
5、デシャフリングRAM130を用いることで、伝送方法に
かかわらず容易にシャフリングのためのアドレス情報を
アドレス変換テーブルにより得ることができる。これに
対し、メモリ122への書込みおよびメモリ127から
の読出しは、一定周期性を有しているので、変換テーブ
ルを用いなくとも容易に実現可能である。
In FIG. 5, 126 is an input buffer, 127 is a memory for temporarily storing the shuffled reproduction signal, and reconstructing it into a block of 8 × 8 pixels,
128 is an output buffer, 129 is a memory control signal generation circuit that controls writing and reading of data to the memory 127, and 130 is an address of a pixel to which the virtual address signal input from the memory control signal generation circuit 129 is actually written. Deshuffling RAM to convert to. The memory control signal creation circuit 129 uses the memory control signal creation circuit 12 as a write address to the memory 127.
Similar to 4, the virtual address is output. Deshuffling
The RAM 130 converts this virtual address into a real address based on the address information input from the subcode decoder 119. The input buffers 121 and 126 and the output buffers 123 and 128 also serve as time adjustments with the compression recording / reproducing system. In this way, shuffling ROM 12
5. By using the deshuffling RAM 130, the address information for shuffling can be easily obtained by the address conversion table regardless of the transmission method. On the other hand, since writing to the memory 122 and reading from the memory 127 have a constant periodicity, they can be easily realized without using a conversion table.

【0032】なお、上述の実施例では、垂直方向順次に
記録するものとして説明したが、 1ラインおきに記録す
るようにしてもよい。すなわち、図6に示すように、ま
ず奇数番号のラインについて 8画素おきに記録した後、
偶数番号のラインについて 8画素おきに記録する。ま
た、水平方向 8画素おきでなく8m画素おき( mは 1以上
の整数)としてもよい。垂直方向も nラインおき( nは
1以上の整数)としてもよい。さらに、図7に示すよう
に、垂直方向 1ライン毎に記録する画素を水平方向ずら
すことも、エラーの修整等には都合がよい。すなわち、
第 1ラインで画素1 、9 、17…を記録し、第 2ラインで
は画素722 、730 、738 …を記録するようにする。
In the above embodiment, the recording is performed sequentially in the vertical direction, but the recording may be performed every other line. That is, as shown in FIG. 6, first, after recording every 8 pixels for odd-numbered lines,
Record every 8 pixels for even numbered lines. Also, it may be arranged every 8 m pixels (m is an integer of 1 or more) instead of every 8 pixels in the horizontal direction. Every n lines in the vertical direction (n is
Integer greater than or equal to 1). Further, as shown in FIG. 7, it is also convenient to correct the error by shifting the pixels to be recorded for each line in the vertical direction in the horizontal direction. That is,
Pixels 1, 9, 17, ... Are recorded in the first line, and pixels 722, 730, 738, ... are recorded in the second line.

【0033】[0033]

【発明の効果】本発明によれば、無圧縮記録時における
記録媒体上での画素間距離が圧縮記録時の画素間距離に
対し同等以下となる。したがって、バーストエラー発生
時の画像破綻を同程度に処理することができる。
According to the present invention, the inter-pixel distance on the recording medium during non-compressed recording is equal to or less than the inter-pixel distance during compressed recording. Therefore, it is possible to process the image failure when the burst error occurs to the same degree.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の映像信号記録再生装置の構成を示すブ
ロック図。
FIG. 1 is a block diagram showing the configuration of a video signal recording / reproducing apparatus of the present invention.

【図2】画像を構成する画素の配列を示す図。FIG. 2 is a diagram showing an array of pixels forming an image.

【図3】磁気テープ上に記録される画素の配列を示す
図。
FIG. 3 is a diagram showing an array of pixels recorded on a magnetic tape.

【図4】データシャフリング回路の構成を示すブロック
図。
FIG. 4 is a block diagram showing the configuration of a data shuffling circuit.

【図5】データデシャフリング回路の構成を示すブロッ
ク図。
FIG. 5 is a block diagram showing a configuration of a data deshuffling circuit.

【図6】垂直方向 1ラインおきに記録する例における磁
気テープ上の画素の配列を示す図。
FIG. 6 is a diagram showing an array of pixels on a magnetic tape in an example of recording every other line in the vertical direction.

【図7】垂直方向 1ライン毎に水平方向 1画素ずらして
記録する例における磁気テープ上の画素の配列を示す
図。
FIG. 7 is a diagram showing an array of pixels on a magnetic tape in an example in which one pixel in the horizontal direction is shifted and one pixel is recorded in the horizontal direction.

【図8】従来例の構成を示すブロック図。FIG. 8 is a block diagram showing a configuration of a conventional example.

【図9】従来例におけるビットレート低減回路の構成を
示すブロック図。
FIG. 9 is a block diagram showing a configuration of a bit rate reduction circuit in a conventional example.

【図10】シンクブロックの構成を示す図。FIG. 10 is a diagram showing a configuration of a sync block.

【図11】圧縮記録時の記録パイ体上のシンクブロック
の配列を示す図。
FIG. 11 is a diagram showing an arrangement of sync blocks on a recording pie body during compressed recording.

【図12】画素間距離を説明するための図。FIG. 12 is a diagram for explaining a distance between pixels.

【符号の説明】[Explanation of symbols]

101………メモリ 102………圧縮回路 103………データシャフリング回路 104………セレクタ 105………エラー訂正エンコーダ 107………サブコード作成部 110………磁気テープ 101 ... Memory 102 ... Compression circuit 103 ... Data shuffling circuit 104 ... Selector 105 ... Error correction encoder 107 ... Subcode creation unit 110 ... Magnetic tape

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 映像信号を画素単位に量子化する量子化
手段と、前記画素の情報を水平および垂直方向の 8×8
画素を単位ブロックとして情報圧縮し、記録媒体に順次
記録する圧縮記録手段と、前記画素の情報を水平方向、
順次 8画素おきに無圧縮で前記記録媒体に記録する無圧
縮記録手段とを具備することを特徴とする映像信号記録
装置。
1. A quantizing means for quantizing a video signal pixel by pixel, and 8 × 8 horizontal and vertical information of the pixel.
Compressing and recording means for compressing information by using pixels as a unit block and sequentially recording the information on a recording medium;
A video signal recording apparatus comprising: an uncompressed recording means for sequentially recording every eight pixels on the recording medium without compression.
JP3234549A 1991-09-13 1991-09-13 Video signal recorder Withdrawn JPH0575969A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3234549A JPH0575969A (en) 1991-09-13 1991-09-13 Video signal recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3234549A JPH0575969A (en) 1991-09-13 1991-09-13 Video signal recorder

Publications (1)

Publication Number Publication Date
JPH0575969A true JPH0575969A (en) 1993-03-26

Family

ID=16972767

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3234549A Withdrawn JPH0575969A (en) 1991-09-13 1991-09-13 Video signal recorder

Country Status (1)

Country Link
JP (1) JPH0575969A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009213116A (en) * 2008-02-04 2009-09-17 Sony Corp Information processor and its method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009213116A (en) * 2008-02-04 2009-09-17 Sony Corp Information processor and its method

Similar Documents

Publication Publication Date Title
US5477397A (en) Digital high definition television receiver with features that facilitate trick-play modes on a digital VCR
CA2115976C (en) Digital high definition television video recorder with trick-play features
US5809041A (en) Image processing apparatus and method for concealing errors by replacing only part of a block
EP0558016B1 (en) Method and apparatus for encoding an image signal using a multi-stage quantizing number determiner
JPH0723338A (en) Equipment for relording and reproducing digital video signal for long time playback
JPH05137113A (en) Digital vtr
EP0553650B1 (en) Apparatus and methods for transmitting compressed digital image signals
JP3046226B2 (en) Bit stream arrangement / restoration method for digital video tape recorder and data compression apparatus and decompression apparatus suitable for the method
EP0632653B1 (en) Digital high definition video recorder having high definition display in trick-play modes
JPH0324887A (en) Encoder for digital image signal
JP3248640B2 (en) Video recording device and video recording method
US5510904A (en) Video data compressor minimizing propagation of error
JPH0575969A (en) Video signal recorder
US6993072B1 (en) Digital signal coding apparatus
JP2957340B2 (en) Digital recording device
US6208803B1 (en) Recording and/or reproducing apparatus which produces main information and historical information with respect to signal processing performed on the main information
JP3166735B2 (en) Disk unit
JP3158721B2 (en) Recording and playback device
JPH1093977A (en) Image signal processor and its method
JP2998631B2 (en) Disk unit
JPH0730854A (en) Coder for picture signal
JPH04337989A (en) Image recording and reproducing device
JPH0779407A (en) Digital video signal recording and reproducing device
JPH05328396A (en) Picture encoding device
JPH04316293A (en) Method of decoding digital image signal

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19981203