JPH05210995A - Device and method of shifting data - Google Patents
Device and method of shifting dataInfo
- Publication number
- JPH05210995A JPH05210995A JP4169160A JP16916092A JPH05210995A JP H05210995 A JPH05210995 A JP H05210995A JP 4169160 A JP4169160 A JP 4169160A JP 16916092 A JP16916092 A JP 16916092A JP H05210995 A JPH05210995 A JP H05210995A
- Authority
- JP
- Japan
- Prior art keywords
- data
- shift register
- output
- switch
- latch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Shift Register Type Memory (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は一般的に集積回路の分野
に関するものであり、特に準スタティックシフトレジス
タに関するものである。FIELD OF THE INVENTION The present invention relates generally to the field of integrated circuits, and more particularly to quasi-static shift registers.
【0002】[0002]
【従来の技術】シフトレジスタはデータを回路内で順次
移動する回路の中で、おそらく最も簡単な構造をしてい
る。最も簡単なシフトレジスタはダイナミックシフトレ
ジスタであり、これはレベル再生用インバータがパスト
ランジスタに接続された構造になっている。重なり合わ
ない2個のクロック信号が交互にパストランジスタをイ
ネーブルにすることによって、データがシフトレジスタ
内を通るようにしている。ダイナミックシフトレジスタ
は構成部品が少いので、利用できるスペースが少い集積
回路に適している。ダイナミックシフトレジスタではイ
ンバータの入力静電容量が記憶部として働らくので、記
憶データをしばしばリフレッシュする、すなわちアクセ
スしないと、蓄積された電荷が漏洩することにより、記
憶データが影響を受ける、すなわち失われてしまうこと
がある。そのために、リフレッシュステップが利用でき
ないような応用には、ダイナミックシフトレジスタは適
さない。2. Description of the Related Art A shift register is probably the simplest structure in a circuit for sequentially moving data in the circuit. The simplest shift register is a dynamic shift register, which has a structure in which a level reproduction inverter is connected to a pass transistor. Two non-overlapping clock signals alternately enable the pass transistor to allow data to pass through the shift register. The dynamic shift register has fewer components and is suitable for integrated circuits with less available space. In the dynamic shift register, the input capacitance of the inverter acts as a storage unit, so that if the stored data is often refreshed, that is, if the stored data is not accessed, the stored charge is leaked, so that the stored data is affected or lost. It may happen. Therefore, the dynamic shift register is not suitable for applications where the refresh step cannot be used.
【0003】シフトレジスタのもうひとつの型はスタテ
ィックシフトレジスタである。この構造は一般的に直列
のスタティックラッチから構成され、あるラッチの出力
が次のラッチの入力に接続されている。ダイナミックシ
フトレジスタと違って、ラッチはデータを無定限に保持
する。更に、スタティックシフトレジスタの基本である
ラッチは、リセットやプリセットのような付加機能を容
易に増強することができる。しかしながら、部品の数が
ダイナミックシフトレジスタに比べて多いので、スタテ
ィックシフトレジスタは集積回路上で広い面積を必要と
する。そのために、応用や型の大きさにより集積回路の
大きさがきびしく制限を受けるような場合には、スタテ
ィックシフトレジスタが望ましいといっても使えないこ
とになる。Another type of shift register is a static shift register. This structure generally consists of a series of static latches, with the output of one latch connected to the input of the next latch. Unlike dynamic shift registers, latches hold data indefinitely. Furthermore, the latches that are the basis of static shift registers can easily augment additional functions such as reset and preset. However, since the number of components is larger than that of the dynamic shift register, the static shift register requires a large area on the integrated circuit. Therefore, when the size of the integrated circuit is severely restricted by the application or the size of the mold, the static shift register cannot be used even if it is desirable.
【0004】[0004]
【発明が解決しようとする課題】具体的には例えば、ビ
デオの画像処理には、ビクセルデータを移動したり、順
番に並べたりするのにシフトレジスタのアレイを必要と
する。この場合には、例えば集積回路とシステムを静的
に検査するために、シフトレジスタの静的動作が望まし
い。しかしながら集積回路が使えるスペースはスタティ
ックシフトレジスタを収容するのに十分でない。Specifically, for example, video image processing requires an array of shift registers to move or sequence the Vixel data. In this case, static operation of the shift register is desirable, for example for static testing of integrated circuits and systems. However, the space available for the integrated circuit is not sufficient to accommodate the static shift register.
【0005】そのため、スタティックシフトレジスタの
動作的利点を有すると共に、ダイナミックシフトレジス
タの有する小型でスペースが節約できるという利点を合
わせ持つシフトレジスタの必要性が生じてきた。Therefore, a need arises for a shift register which has the operational advantages of a static shift register and the advantages of the small size and space saving of a dynamic shift register.
【0006】更に、静的、動的に作動すると共にデータ
値を無定限に保持することのできるシフトレジスタを実
現することによって、集積回路とシステムの検査性を増
強することが望ましい。例えばマイクロプロセッサやデ
ィジタル信号プロセッサなどたいていの回路やシステム
において、シフトレジスタは基本的な構成ユニットであ
るから、シフトレジスタが検査しやすくなれば、システ
ム全体も検査しやすくなることであろう。Further, it would be desirable to enhance the testability of integrated circuits and systems by implementing a shift register that operates statically and dynamically and can hold data values indefinitely. In most circuits and systems, such as microprocessors and digital signal processors, the shift register is the basic building block, so if the shift register is easy to test, the whole system will be easy to test.
【0007】[0007]
【課題を解決するための手段】本発明によれば、従来の
回路に付随する欠点や問題点を除去する、もしくは軽減
するシフトレジスタが提供される。本発明のシフトレジ
スタには、入力と出力とを有するラッチが含まれる。入
力はデータを受信し、出力は第1のクロック信号に応答
して受信データを出力する。第1と第2の端子を有する
スイッチがラッチに接続されている。スイッチの第1の
端子はラッチの出力に接続されていて、そこからデータ
を受信する。スイッチは第2のクロック信号に応答し
て、データを第2の端子に伝達する。更に、入力と出力
とを有するバッファがスイッチに接続されている。バッ
ファの入力はスイッチの第2の端子に接続されていて、
そこからデータを受信する。バッファはデータを受信し
て、反転データを出力する。According to the present invention, there is provided a shift register which eliminates or alleviates the drawbacks and problems associated with conventional circuits. The shift register of the present invention includes a latch having an input and an output. The input receives data and the output outputs the received data in response to the first clock signal. A switch having first and second terminals is connected to the latch. The first terminal of the switch is connected to the output of the latch and receives data from it. The switch transmits data to the second terminal in response to the second clock signal. Further, a buffer having an input and an output is connected to the switch. The input of the buffer is connected to the second terminal of the switch,
Receive data from it. The buffer receives the data and outputs the inverted data.
【0008】本発明の重点な技術的利点は、スタティッ
クシフトレジスタのように作動することができると共
に、ダイナミックシフトレジスタのように配置スペース
が少なくて済むという、利点の組合せが実現されること
である。本発明のもうひとつの重要な技術的利点は、シ
フトレジスタ、およびシフトレジスタが組込まれている
システム全体の検査性が改良されることである。An important technical advantage of the present invention is that it offers the combination of advantages of being able to operate like a static shift register and occupying less space than a dynamic shift register. .. Another important technical advantage of the present invention is that it improves the testability of the shift register and the entire system in which it is incorporated.
【0009】[0009]
【実施例】以下、図面を参照しながら本発明の一実施例
について説明する。図1に従来のダイナミックシフトレ
ジスタ10を示す。ダイナミックシフトレジスタ10は
2個のステージ12と13とを有し、各ステージ12,
13は夫々パストランジスタ16,17とインバータ1
9,20の対から成る。ステージ12と13には重なり
合わないクロック信号φ1 とφ2 が交互に入力される。
シフトレジスタの入力22で受信されたデータは、パス
トランジスタ16がクロック信号φ1 によりイネーブル
になったとき、ステージ12を通過する。ステージ13
のパストランジスタ17はイネーブルになっていないか
ら、データはインバータ19の出力で保たれ、出力23
迄は伝達されてない。クラック信号φ2 が立上ると、パ
ストランジスタ17がイネーブルになって、インバータ
19の出力にある反転データが、インバータ20の入力
に通される。このようにして、クロック信号φ1 とφ2
があらかじめ定められたレベルになると、データはダイ
ナミックシフトレジスタ10の出力にシフトされる。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 shows a conventional dynamic shift register 10. The dynamic shift register 10 has two stages 12 and 13, and each stage 12,
13 are pass transistors 16 and 17 and an inverter 1 respectively.
It consists of 9 and 20 pairs. Non-overlapping clock signals φ 1 and φ 2 are alternately input to the stages 12 and 13.
The data received at the input 22 of the shift register passes through the stage 12 when the pass transistor 16 is enabled by the clock signal φ 1 . Stage 13
Pass transistor 17 is not enabled, so data is held at the output of inverter 19 and output 23
Not transmitted until. When the crack signal φ 2 rises, the pass transistor 17 is enabled and the inverted data at the output of the inverter 19 is passed to the input of the inverter 20. In this way, the clock signals φ 1 and φ 2
Is shifted to a predetermined level, the data is shifted to the output of the dynamic shift register 10.
【0010】図2には従来のスタティックシフトレジス
タ25の回路を示す。スタティックシフトレジスタ25
はレベルに感応するラッチ26と27とから成り、ラッ
チ26の出力はラッチ27の入力に接続されている。ラ
ッチ26の入力で受信されたデータは、φ1 があらかじ
め定められたレベルになると、ラッチ26の出力に伝達
される。すると、ラッチ27はラッチ26の出力からデ
ータを受信して、φ2があらかじめ定められたレベルに
達したときに、そのデータを出力に伝達する。φ1 とφ
2 は重なり合わないクロック信号である。このようにし
てデータはスタティックシフトレジスタ25の中を通っ
てシフトされる。FIG. 2 shows a circuit of a conventional static shift register 25. Static shift register 25
Consists of level sensitive latches 26 and 27, the output of which is connected to the input of latch 27. The data received at the input of the latch 26 is transmitted to the output of the latch 26 when φ 1 reaches a predetermined level. Then, the latch 27 receives the data from the output of the latch 26 and transmits the data to the output when φ 2 reaches a predetermined level. φ 1 and φ
2 is a non-overlapping clock signal. In this way the data is shifted through the static shift register 25.
【0011】図3に本発明による準スタティックシフト
レジスタ30を示す。シフトレジスタ30のステージ3
1の中では、ラッチ32の出力がパストランジスタ35
のソース端子に接続されている。それからパストランジ
スタ35のドレーン端子はインバータ36の入力に接続
されている。更に、ラッチ32のイネーブル入力はクロ
ック信号φ1 に接続されているので、クロック信号φ1
が定められたレベルになると、入力にあるデータが出力
に伝達される。パストランジスタ35はゲート端子に供
給されるクロック信号φ2 によりイネーブルになる。こ
こで2個のクロックφ1 とφ2 は重なり合わない。準ス
タティックシフトレジスタ30の段31は、図2に示し
た2ビットシフトレジスタ25のような、ラッチ26と
27とが直列接続されたものに機能的に匹敵している。
更に、準スタティックシフトレジスタの段31は次の段
37を同様につなげることができる。FIG. 3 shows a quasi-static shift register 30 according to the present invention. Stage 3 of shift register 30
1, the output of the latch 32 is the pass transistor 35.
Is connected to the source terminal of. The drain terminal of pass transistor 35 is then connected to the input of inverter 36. Furthermore, since the enable input of latch 32 is connected to the clock signal phi 1, the clock signal phi 1
When reaches a specified level, the data on the input is transmitted to the output. The pass transistor 35 is enabled by the clock signal φ 2 supplied to the gate terminal. Here, the two clocks φ 1 and φ 2 do not overlap. Stage 31 of quasi-static shift register 30 is functionally comparable to a series connection of latches 26 and 27, such as 2-bit shift register 25 shown in FIG.
Moreover, the quasi-static shift register stage 31 can be connected to the next stage 37 as well.
【0012】準スタティックシフトレジスタ30では、
そのほかのラッチがすべてパストランジスタとインバー
タとで置き換えられるので、従来のスタティックシフト
レジスタ25よりも実質的に部品点数が少なくて済む。
したがって、準スタティックシフトレジスタ30はかな
りスペースを節約できるという利点を有する。In the quasi-static shift register 30,
Since all other latches are replaced with pass transistors and inverters, the number of parts is substantially smaller than that of the conventional static shift register 25.
Therefore, the quasi-static shift register 30 has the advantage of saving considerable space.
【0013】準スタティックシフトレジスタ30の動作
を説明する。クロック信号φ1 が立上がると、ラッチ3
2がイネーブルになるので、入力にあるデータが出力に
伝達される。クロック信号φ2 が立上るまでデータはラ
ッチ32の出力に保持され、クロック信号φ2 が立上る
とデータはパストランジスタ35を通過する。データは
インバータ36の入力静電容量により電荷として保持さ
れ、インバータ36の出力に反転データ信号の形で存在
している。クロック信号φ1 が再び立上ると、データは
シフトレジスタの次の段37のラッチ27を通って伝達
される。このように、準スタティックシフトレジスタ3
0はスタティックシフトレジスタとして働くという利点
を有する。The operation of the quasi-static shift register 30 will be described. When the clock signal φ 1 rises, the latch 3
2 is enabled so that the data on the input is transmitted to the output. Data until the clock signal phi 2 rises is stored in the output of the latch 32, the data when the clock signal phi 2 rises to pass through the pass transistor 35. The data is held as a charge by the input capacitance of the inverter 36 and is present at the output of the inverter 36 in the form of an inverted data signal. When the clock signal φ 1 rises again, the data is transmitted through the latch 27 of the next stage 37 of the shift register. In this way, the quasi-static shift register 3
0 has the advantage of acting as a static shift register.
【0014】準スタティックシフトレジスタ30はクロ
ック信号φ1 とφ2 を操作することによって、検査のた
めのホールドモードで作動することもできる。準スタテ
ィックシフトレジスタは、クロック信号φ1 をロー、す
なわちノンイネーブルに保ち、φ2 を動かすことによ
り、データを保持するのに使うことができる。あるい
は、クロック信号φ1 をロー、すなわちノンイネーブル
に保ち、φ2 をハイ、すなわちイネーブルに保っても同
様である。準スタティックシフトレジスタのいくつかの
動作モードをまとめて次表に示す。The quasi-static shift register 30 can also be operated in hold mode for inspection by manipulating the clock signals φ 1 and φ 2 . The quasi-static shift register can be used to hold data by keeping the clock signal φ 1 low, ie non-enabled, and moving φ 2 . Alternatively, the same holds true when the clock signal φ 1 is kept low, that is, non-enabled, and φ 2 is kept high, that is, enabled. The following table summarizes some operating modes of the quasi-static shift register.
【0015】[0015]
【表1】 QSSR:準スタティックシフトレジスタ SR:シフトレジスタ[Table 1] QSSR: Quasi-static shift register SR: Shift register
【0016】以上本発明を詳細に説明したが、本発明の
範囲を逸脱することなく、種々の変形、修正、代替を行
うことができる。例えば、双方向性動作、セット、プリ
セット、クリアなどをオプションとして加えることがで
きる。Although the present invention has been described in detail above, various changes, modifications and substitutions can be made without departing from the scope of the present invention. For example, interactive actions, sets, presets, clears, etc. can be added as options.
【0017】以上の説明に関して更に以下の項を開示す
る。 (1) データを受信する入力と、第1のクロック信号に
応答して前記受信データを出力する出力とを有する記憶
部と、前記記憶部の前記出力に接続され、第2のクロッ
ク信号に応答して前記出力データを通過させるようにな
っているスイッチと、前記スイッチに接続され、前記通
過データを受信し、受信すると出力データを生ずるよう
になっているバッファと、を含むことを特徴とする、シ
フトレジスタ。With respect to the above description, the following items will be further disclosed. (1) A memory unit having an input for receiving data and an output for outputting the received data in response to a first clock signal; and a memory unit connected to the output of the memory unit and responsive to a second clock signal. A switch adapted to allow the output data to pass therethrough, and a buffer connected to the switch to receive the passage data and generate output data when received. , Shift register.
【0018】(2) 第1項記載の装置において、前記記
憶部はラッチであることを特徴とする、シフトレジス
タ。(2) In the device according to the first aspect, the shift register is characterized in that the storage section is a latch.
【0019】(3) 第1項記載の装置において、前記ス
イッチは、前記第2のクロック信号を受信するためのゲ
ート端子を有するパストランジスタであることを特徴と
する、シフトレジスタ。(3) The shift register as set forth in claim 1, wherein the switch is a pass transistor having a gate terminal for receiving the second clock signal.
【0020】(4) 第1項記載の装置において、前記バ
ッファはインバータであり、前記インバータの出力は前
記通過データの反転形であることを特徴とする、シフト
レジスタ。(4) The shift register as set forth in claim 1, wherein the buffer is an inverter, and the output of the inverter is an inversion type of the passing data.
【0021】(5) 第1項記載の装置において、前記第
1と第2のクロック信号は重なり合ってないことを特徴
とする、シフトレジスタ。(5) The shift register as set forth in claim 1, wherein the first and second clock signals do not overlap each other.
【0022】(6) 第1項記載の装置において、前記記
憶部とスイッチとバッファとでシフトレジスタの1段を
構成しており、シフトレジスタは更にあらかじめ定めら
れた数の段を接続して構成されることを特徴とする、シ
フトレジスタ。(6) In the device according to the first aspect, the storage section, the switch, and the buffer constitute one stage of a shift register, and the shift register is constructed by connecting a predetermined number of stages. A shift register, characterized in that
【0023】(7) データを受信する入力と、第1のク
ロック信号に応答して前記受信データを出力する出力と
を有するラッチと、前記ラッチの出力に接続されて、前
記ラッチからデータを受信する第1の端子と、受信デー
タを出力する第2の端子とを有し、前記第2のクロック
信号に応答して前記第2の端子に前記データを通すスイ
ッチと、前記スイッチの前記第2の端子に接続され、前
記スイッチからデータを受信するための入力と、データ
を出力する出力とを有し、前記受信データを反転させる
インバータと、を含むことを特徴とする、シフトレジス
タ。(7) A latch having an input for receiving data and an output for outputting the received data in response to a first clock signal; and a latch connected to an output of the latch for receiving data from the latch A switch for passing the data to the second terminal in response to the second clock signal, and a second terminal for the switch. A shift register which is connected to a terminal of the switch and has an input for receiving data from the switch and an output for outputting data, and an inverter for inverting the received data.
【0024】(8) 第7項記載の装置において、前記ス
イッチは前記第2のクロック信号を受信するゲート端子
を有するパストランジスタであることを特徴とする、シ
フトレジスタ。(8) The shift register as set forth in claim 7, wherein the switch is a pass transistor having a gate terminal for receiving the second clock signal.
【0025】(9) 第7項記載の装置において、前記ラ
ッチとスイッチとインバータによりシフトレジスタの1
段を構成し、シフトレジスタは更に第1項記載のように
接続されたラッチ、スイッチおよびインバータから成る
段をあらかじめ定められた数だけ接続して構成され、各
段のインバータの出力が次の段のラッチの入力に接続さ
れていることを特徴とする、シフトレジスタ。(9) In the device described in the seventh item, the shift register 1 is constituted by the latch, the switch and the inverter.
The shift register is configured by connecting a predetermined number of stages including a latch, a switch, and an inverter connected as described in the first paragraph, and the output of the inverter of each stage is the next stage. A shift register, characterized in that it is connected to the input of the latch of.
【0026】(10) 第7項記載の装置において、前記第
1と第2のクロック信号は重なり合っていないことを特
徴とする、シフトレジスタ。(10) The shift register as set forth in claim 7, wherein the first and second clock signals do not overlap each other.
【0027】(11) データをラッチし、第1のクロック
信号に応答して前記データを再生するステップと、前記
再生データを受信し、第2のクロック信号に応答して前
記データを通過させるステップと、前記通過データをバ
ッファするステップと、を含むことを特徴とする、デー
タを直列にシフトする方法。(11) Latching data and reproducing the data in response to a first clock signal; receiving the reproduced data and passing the data in response to a second clock signal And a step of buffering the passing data, the method of shifting data serially.
【0028】(12) 第11項記載の方法において、前記
ラッチするステップと通過させるステップとは同時には
起こらないことを特徴とする、データのシフト方法。(12) The method of shifting data according to the eleventh aspect, wherein the latching step and the passing step do not occur at the same time.
【0029】(13) データを直列にシフトする装置30
が提供される。この装置は入力と出力とを有するラッチ
32を含む。入力はデータを受信し、出力は第1のクロ
ックパルスに応答して受信データを供給する。第1と第
2の端子を有するスイッチ35がラッチ32に接続され
ている。スイッチ35の第1の端子はラッチ32の出力
に接続されていて、そこからデータを受信する。スイッ
チ35は第2のクロック信号に応答してデータを第2の
端子に通す。更に、入力と出力とを有するインバータ3
6がスイッチ35に接続されている。インバータ36の
入力はスイッチ35の第2の端子に接続されていて、そ
こからデータを受信する。インバータ36は受信データ
を反転して、インバータの出力から反転データを出力す
る。(13) Device 30 for serially shifting data
Will be provided. The device includes a latch 32 having an input and an output. The input receives data and the output provides received data in response to the first clock pulse. A switch 35 having first and second terminals is connected to the latch 32. The first terminal of switch 35 is connected to the output of latch 32 and receives data from it. The switch 35 passes the data to the second terminal in response to the second clock signal. Furthermore, an inverter 3 having an input and an output
6 is connected to the switch 35. The input of the inverter 36 is connected to and receives data from the second terminal of the switch 35. The inverter 36 inverts the received data and outputs the inverted data from the output of the inverter.
【図1】従来の典型的なダイナミックシフトレジスタの
回路図。FIG. 1 is a circuit diagram of a conventional typical dynamic shift register.
【図2】従来の典型的なスタティックシフトレジスタの
回路図。FIG. 2 is a circuit diagram of a conventional typical static shift register.
【図3】本発明による準スタティックシフトレジスタの
好ましい一実施例の回路図。FIG. 3 is a circuit diagram of a preferred embodiment of a quasi-static shift register according to the present invention.
10 ダイナミックシフトレジスタ 16,17 パストランジスタ 19,20 インバータ φ1 ,φ2 クロックパルス 25 スタティックシフトレジスタ 26,27 ラッチ 30 準スタティックシフトレジスタ 32 ラッチ 35 パストランジスタ 36 インバータ10 Dynamic shift register 16, 17 Pass transistor 19, 20 Inverter φ 1 , φ 2 Clock pulse 25 Static shift register 26, 27 Latch 30 Quasi-static shift register 32 Latch 35 Pass transistor 36 Inverter
Claims (2)
ク信号に応じて前記受信データを出力する出力とを有す
る記憶部と、 前記記憶部の前記出力に接続され、第2のクロック信号
に応じて前記出力データを通過させるようになっている
スイッチと、 前記スイッチに接続され、前記通過データを受信し、受
信すると出力データを生ずるようになっているバッファ
と、を含むことを特徴とする、データを直列にシフトす
る装置。1. A storage unit having an input for receiving data and an output for outputting the reception data in response to a first clock signal, and a storage unit connected to the output of the storage unit for a second clock signal. A switch adapted to allow the output data to pass therethrough, and a buffer connected to the switch to receive the passage data and generate output data when received. , A device for shifting data serially.
に応答して前記データを再生するステップと、 前記再生データを受信し、第2のクロック信号に応答し
て前記データを通過させるステップと、 前記通過データをバッファするステップと、を含むこと
を特徴とする、データを直列にシフトする方法。2. Latching data and reproducing the data in response to a first clock signal; receiving the reproduced data and passing the data in response to a second clock signal. Buffering the passed data, a method of serially shifting data.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US72204491A | 1991-06-27 | 1991-06-27 | |
US722044 | 1991-06-27 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05210995A true JPH05210995A (en) | 1993-08-20 |
Family
ID=24900288
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4169160A Pending JPH05210995A (en) | 1991-06-27 | 1992-06-26 | Device and method of shifting data |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH05210995A (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005228459A (en) * | 2004-01-15 | 2005-08-25 | Sony Corp | Pulse signal generation method, shifting circuit, and display device |
-
1992
- 1992-06-26 JP JP4169160A patent/JPH05210995A/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005228459A (en) * | 2004-01-15 | 2005-08-25 | Sony Corp | Pulse signal generation method, shifting circuit, and display device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5896046A (en) | Latch structure for ripple domino logic | |
JP3587248B2 (en) | Scan flip-flops | |
US4914379A (en) | Semiconductor integrated circuit and method of testing same | |
KR100523716B1 (en) | Register without restriction of number of mounted memory devices and memory module having the same | |
KR850003610A (en) | Semiconductor memory device | |
JPH071493B2 (en) | Test auxiliary circuit | |
US4387294A (en) | Shift register-latch circuit driven by clocks with half cycle phase deviation and usable with a serial alu | |
US5848075A (en) | Test device employing scan path having circuitry at switches between a scan in signal transmitted and previously held at a predetermined clock timing | |
JPH0512887B2 (en) | ||
JPH05210995A (en) | Device and method of shifting data | |
US4949343A (en) | Error detecting circuit for a decoder | |
JP2849007B2 (en) | Semiconductor integrated circuit | |
US7003060B2 (en) | High precision data and clock output circuit | |
JPH02137189A (en) | Memory circuit and digital device | |
JPH05327422A (en) | D flip-flop circuit | |
JP2000312230A (en) | Dynamic latch receiver circuit using self-reset pointer | |
JPH047038B2 (en) | ||
KR960016265B1 (en) | Private line selection circuit for digital key-phone system | |
KR960039640A (en) | Apparatus comprising logic and memory circuit with reduced input / output signal propagation delay and method of providing same | |
JPH02310888A (en) | Static random access memory | |
KR0169400B1 (en) | Data storage circuit | |
JPS58175035A (en) | Timing generation circuit | |
JP2716284B2 (en) | Semiconductor integrated circuit | |
JPS6043592B2 (en) | Large capacity static shift register | |
JPS614979A (en) | Semiconductor integrated circuit device |