JPH05173175A - Liquid crystal display device - Google Patents
Liquid crystal display deviceInfo
- Publication number
- JPH05173175A JPH05173175A JP3342992A JP34299291A JPH05173175A JP H05173175 A JPH05173175 A JP H05173175A JP 3342992 A JP3342992 A JP 3342992A JP 34299291 A JP34299291 A JP 34299291A JP H05173175 A JPH05173175 A JP H05173175A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- thin film
- amplifier
- film transistor
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Liquid Crystal (AREA)
Abstract
Description
【0001】[0001]
【産業上の利用分野】本発明は薄膜トランジスタを用い
た液晶表示装置に関する。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device using a thin film transistor.
【0002】[0002]
【従来の技術】近年、薄膜トランジスタを用いた液晶表
示装置は液晶プロジェクター、ビデオ、液晶テレビ、各
種OA機器の端末用ディスプレイ等に使用されており、
それと共に、表示コントラスト比などの表示特性の高性
能化を図るため、液晶駆動回路の開発や液晶材料の研究
開発などが進められている。2. Description of the Related Art In recent years, liquid crystal display devices using thin film transistors have been used in liquid crystal projectors, videos, liquid crystal televisions, terminal displays for various OA equipment, and the like.
At the same time, in order to improve the display characteristics such as the display contrast ratio, the development of liquid crystal drive circuits and the research and development of liquid crystal materials are being promoted.
【0003】従来の薄膜トランジスタを用いた液晶表示
装置の基本回路構成を図5に示す。図5において、液晶
画素11の一端は薄膜トランジスタ12のソ−ス・ドレ
イン間を介して信号線13に接続されており、該薄膜ト
ランジスタ12のゲートはゲート線14に接続されてい
る。また、液晶画素11と並列に補助容量15が接続さ
れている。なお、液晶画素11と、補助容量15との薄
膜トランジスタ12に接続されていない各一端は、それ
ぞれ直接または直流バイアス源を介して接地されるが、
ここでは説明を簡単にするために直接接地されているも
のとする。A basic circuit configuration of a conventional liquid crystal display device using thin film transistors is shown in FIG. In FIG. 5, one end of the liquid crystal pixel 11 is connected to the signal line 13 via the source and drain of the thin film transistor 12, and the gate of the thin film transistor 12 is connected to the gate line 14. Further, an auxiliary capacitor 15 is connected in parallel with the liquid crystal pixel 11. It should be noted that the liquid crystal pixel 11 and the respective ends of the auxiliary capacitor 15 that are not connected to the thin film transistor 12 are grounded either directly or via a DC bias source.
Here, in order to simplify the explanation, it is assumed that they are directly grounded.
【0004】このような構成において、ゲート線14か
ら薄膜トランジスタ12のソ−ス・ドレイン間が導通す
るのに十分なゲート電圧が印加されると、信号線13と
液晶画素11および補助容量15とが電気的に接続さ
れ、液晶画素11と補助容量15とは信号線13から印
加された所定の電圧に充電される。この時、同じゲート
線14にゲートが接続された全ての薄膜トランジスタの
ソ−ス・ドレイン間が導通するため、各薄膜トランジス
タに接続された各液晶画素はそれに対応する信号線から
印加された所定の電圧にそれぞれ充電される。次に、ゲ
ート線14から印加されるゲート電圧が薄膜トランジス
タ12のソ−ス・ドレイン間が非導通となる電圧に変化
すると、信号線13と液晶画素11および補助容量15
とは電気的に切り離されるが、液晶画素11と補助容量
15とに充電された電圧は保持される。複数のゲート線
に対して上記の電圧印加動作が順次繰り返されることに
より、全ての液晶画素が所定の電圧に充電され、所望の
画像が表示される。In such a structure, when a gate voltage sufficient to make the source and the drain of the thin film transistor 12 conductive is applied from the gate line 14, the signal line 13, the liquid crystal pixel 11 and the auxiliary capacitor 15 are connected to each other. The liquid crystal pixel 11 and the auxiliary capacitor 15 are electrically connected and charged to a predetermined voltage applied from the signal line 13. At this time, since the source and drain of all thin film transistors whose gates are connected to the same gate line 14 are electrically connected, each liquid crystal pixel connected to each thin film transistor has a predetermined voltage applied from the corresponding signal line. Are charged respectively. Next, when the gate voltage applied from the gate line 14 changes to a voltage at which the source and drain of the thin film transistor 12 become non-conductive, the signal line 13, the liquid crystal pixel 11, and the auxiliary capacitance 15 are formed.
Are electrically separated from each other, but the voltage charged in the liquid crystal pixel 11 and the auxiliary capacitor 15 is retained. By sequentially repeating the above voltage application operation for a plurality of gate lines, all liquid crystal pixels are charged to a predetermined voltage, and a desired image is displayed.
【0005】ところで、実際の液晶画素は理想的な電気
容量素子としては動作せず、わずかではあるがリーク電
流が発生し、それは液晶画素11および補助容量15に
充電された電荷を放電するため、液晶画素11の電圧を
所定の電圧から変化させてしまう。この電圧変化量はリ
ーク電流によるものなのでそれほど大きいものではない
が、液晶画素の電圧に対する感度は比較的大きいため、
わずかな電圧変化であっても、所望の表示が得られなく
なったり、表示コントラスト比が低下する原因となる。
補助容量15はこの電圧変化を小さくする目的で接続さ
れているものであるが、補助容量15を大きくすると液
晶画素11の面積を小さくしなければならず、あまり大
容量にはできない。By the way, the actual liquid crystal pixel does not operate as an ideal electric capacitance element, and a slight leak current is generated, which discharges the electric charge charged in the liquid crystal pixel 11 and the auxiliary capacitance 15. The voltage of the liquid crystal pixel 11 is changed from a predetermined voltage. This voltage change amount is not so large because it is due to the leak current, but since the sensitivity of the liquid crystal pixel to the voltage is relatively large,
Even a slight change in voltage may cause a desired display to not be obtained or the display contrast ratio to decrease.
The auxiliary capacitance 15 is connected for the purpose of reducing this voltage change, but if the auxiliary capacitance 15 is increased, the area of the liquid crystal pixel 11 must be reduced, and the capacitance cannot be made too large.
【0006】また、従来より、液晶表示装置の高性能化
を図るため種々の液晶材料が研究開発されている。この
中には、たとえば偏光板を使用しないため光の透過率が
高い高分子分散液晶材料のように、液晶としての特性が
良好であるにもかかわらず、実際の液晶画素としたとき
のリーク電流が大きいために実用化が困難な材料もあ
る。Further, various liquid crystal materials have been researched and developed so far in order to improve the performance of liquid crystal display devices. Among them, there is no leakage current when used as an actual liquid crystal pixel, even though it has good characteristics as a liquid crystal, such as a polymer dispersed liquid crystal material that has a high light transmittance because it does not use a polarizing plate. Due to their large size, some materials are difficult to put into practical use.
【0007】このように、図5に示したような薄膜トラ
ンジスタを用いた従来の液晶表示装置においては、液晶
画素のリーク電流により液晶画素電位が所定の電圧から
変動するため、所望の表示が得られなくなったり、表示
コントラスト比が低下するという問題があった。また、
このためにリーク電流の大きな液晶材料が使えないとい
う問題もあった。As described above, in the conventional liquid crystal display device using the thin film transistor as shown in FIG. 5, the liquid crystal pixel potential fluctuates from a predetermined voltage due to the leak current of the liquid crystal pixel, and a desired display is obtained. There is a problem that it disappears or the display contrast ratio decreases. Also,
Therefore, there is a problem that a liquid crystal material having a large leak current cannot be used.
【0008】[0008]
【発明が解決しようとする課題】本発明は、上記の問題
を解決するためになされたもので、薄膜トランジスタを
用いた液晶表示装置において、液晶画素のリーク電流に
より液晶画素電位が所定の電圧から変動してしまい、所
望の表示が得られなくなったり、表示コントラスト比が
低下するという問題を解決し、リーク電流の大きな高分
子分散液晶材料なども使用できる液晶表示装置を提供す
ることを目的とする。SUMMARY OF THE INVENTION The present invention has been made to solve the above problems, and in a liquid crystal display device using a thin film transistor, the liquid crystal pixel potential fluctuates from a predetermined voltage due to a leak current of the liquid crystal pixel. Therefore, it is an object of the present invention to solve the problems that a desired display cannot be obtained and the display contrast ratio is lowered, and to provide a liquid crystal display device that can use a polymer dispersed liquid crystal material having a large leak current.
【0009】[0009]
【課題を解決するための手段】本発明の液晶表示装置
は、薄膜トランジスタのソ−ス・ドレイン間を介して液
晶画素の一端が信号線に接続され、該薄膜トランジスタ
のゲートはゲート線に接続され、前記液晶画素と前記薄
膜トランジスタとの間に補助容量の一端が接続され、前
記液晶画素および前記補助容量の前記薄膜トランジスタ
に接続されていない各他の一端は、それぞれ直接または
直流バイアス源を介して接地されている、液晶画素、補
助容量および薄膜トランジスタの一組を縦横所定の個数
配置した液晶表示装置において、前記液晶画素の接地さ
れていない一端に増幅器の出力側を接続し、前記増幅器
の入力側を薄膜トランジスタのソ−ス・ドレイン間を介
して前記信号線に接続すると共に、前記補助容量の接地
されていない一端を前記増幅器の入力側に接続すること
を特徴とする。In the liquid crystal display device of the present invention, one end of the liquid crystal pixel is connected to a signal line through the source and drain of the thin film transistor, and the gate of the thin film transistor is connected to the gate line. One end of an auxiliary capacitor is connected between the liquid crystal pixel and the thin film transistor, and the other ends of the liquid crystal pixel and the auxiliary capacitor that are not connected to the thin film transistor are grounded directly or via a DC bias source. In a liquid crystal display device in which a predetermined number of sets of liquid crystal pixels, auxiliary capacitors and thin film transistors are arranged vertically and horizontally, the output side of the amplifier is connected to one end of the liquid crystal pixel which is not grounded, and the input side of the amplifier is connected to the thin film transistor. Is connected to the signal line through the source and drain of and the one end of the auxiliary capacitance which is not grounded is connected. Characterized in that connected to the input side of the serial amplifier.
【0010】本発明の液晶表示装置に使用される増幅器
は、通常、電圧増幅度 1のいわゆるバッファ・アンプが
用いられる。ただし、画素電圧を入力電圧と異ならせる
ために、電圧増幅度を変化させることもできる。As the amplifier used in the liquid crystal display device of the present invention, a so-called buffer amplifier having a voltage amplification factor of 1 is usually used. However, the voltage amplification degree can be changed in order to make the pixel voltage different from the input voltage.
【0011】本発明に使用される増幅器は、薄膜トラン
ジスタ1個で構成することもできるが、薄膜トランジス
タ2個で構成してもよい。たとえば、ドレインを電源線
に、ゲートを入力側に、ソースを出力側に接続した第1
の薄膜トランジスタと、ドレインを接地線に、ゲートを
入力側に、ソースを出力側に接続した第1の薄膜トラン
ジスタとは逆極性の第2の薄膜トランジスタとにより構
成することもできる。この増幅器は、いわゆるソース・
フォロワ形の増幅器である。この増幅器の電圧増幅度
は、ほぼ 1と考えることができる。The amplifier used in the present invention may be composed of one thin film transistor, but may be composed of two thin film transistors. For example, the first with the drain connected to the power line, the gate connected to the input side, and the source connected to the output side.
Of the first thin film transistor having a drain connected to the ground line, a gate connected to the input side, and a source connected to the output side. This amplifier is a so-called source
It is a follower amplifier. The voltage amplification factor of this amplifier can be considered to be almost 1.
【0012】本発明に使用される増幅器の電源線と接地
線は、以下の方法を任意に組合わせで使用することがで
きる。For the power supply line and the ground line of the amplifier used in the present invention, the following methods can be used in any combination.
【0013】増幅器の電源線については、 1)電源線を専用の配線で接続する方法、 2)電源線を隣の画素のゲート線に接続する方法、 3)電源線を一組となる補助容量の接地線に接続する方
法。Regarding the power supply line of the amplifier, 1) a method of connecting the power supply line with a dedicated wiring, 2) a method of connecting the power supply line to a gate line of an adjacent pixel, and 3) an auxiliary capacitance which forms a set of power supply lines. How to connect to the ground wire of.
【0014】増幅器の接地線については、 4)接地線を直接接地する方法、 5)接地線を隣の画素のゲート線に接続する方法、 6)接地線を一組となる補助容量の接地線に接続する方
法。Regarding the ground line of the amplifier, 4) a method of directly grounding the ground line, 5) a method of connecting the ground line to a gate line of an adjacent pixel, and 6) a ground line of an auxiliary capacitance which forms a set of ground lines. How to connect to.
【0015】これらの組合わせのなかで、2)または
3)と4)または5)との組合わせは、電源線の専用配
線が必要でなくなるため、特に好ましい。Among these combinations, the combination of 2) or 3) and 4) or 5) is particularly preferable because a dedicated wiring for the power supply line is not required.
【0016】なお本発明の液晶表示装置に使用される薄
膜トランジスタはNチャンネルとPチャンネル、どちら
の極性のものも使用することができる。The thin film transistor used in the liquid crystal display device of the present invention may be either N-channel or P-channel, and either polarity may be used.
【0017】[0017]
【作用】上記のような構成において、ゲート線から薄膜
トランジスタのソ−ス・ドレイン間が導通するのに十分
なゲート電圧が印加されると、信号線と補助容量とが電
気的に接続され、補助容量は信号線の電圧に充電され
る。この時、液晶画素にも増幅器を介して所定の電圧が
印加される。次に、ゲート線から印加されるゲート電圧
が薄膜トランジスタのソ−ス・ドレイン間が非導通とな
る電圧に変化すると、信号線と補助容量とは電気的に切
り離されるが、補助容量に充電された電圧は保持され
る。よって、液晶画素には増幅器を介して所定の電圧が
印加され続ける。 したがって、リーク電流の大きな高
分子分散液晶材料などを使用した液晶表示装置におい
て、もし、液晶画素にリーク電流が流れたとしても、そ
の電流は増幅器の出力側電流により自動的にともなわれ
るため、液晶画素の電圧は所定の電圧から変動しないこ
とになる。以上の動作が全ての画素に対して繰り返しお
こなわれることにより、表示コントラスト比が低下しな
いで、所定の画像が表示される。In the above structure, when a gate voltage sufficient to make the source and drain of the thin film transistor conductive is applied from the gate line, the signal line and the auxiliary capacitance are electrically connected to each other, and the auxiliary The capacitance is charged to the voltage of the signal line. At this time, a predetermined voltage is also applied to the liquid crystal pixel via the amplifier. Next, when the gate voltage applied from the gate line changes to a voltage at which the source and drain of the thin film transistor become non-conducting, the signal line and the storage capacitor are electrically disconnected, but the storage capacitor is charged. The voltage is retained. Therefore, a predetermined voltage is continuously applied to the liquid crystal pixel via the amplifier. Therefore, in a liquid crystal display device using a polymer dispersed liquid crystal material having a large leak current, even if a leak current flows in a liquid crystal pixel, the current is automatically accompanied by the output side current of the amplifier. The voltage of the liquid crystal pixel does not change from the predetermined voltage. By repeating the above operation for all pixels, a predetermined image is displayed without lowering the display contrast ratio.
【0018】[0018]
【実施例】以下、本発明の一実施例について図面を参照
しながら詳細に説明する。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described in detail below with reference to the drawings.
【0019】図1は本発明の一実施例の一画素部分を示
す回路構成図である。図1において、液晶画素1の一端
は増幅器2の出力側に接続されており、増幅器2の入力
側は薄膜トランジスタ3のドレイン・ソース間を介して
信号線4に接続されている。そして、薄膜トランジスタ
3のゲートはゲート線5に接続されている。また、補助
容量6の一端が増幅器2の入力側に接続されている。な
お、液晶画素1の他の一端と、補助容量6の他の一端と
は、それぞれ直接接地されている。また、増幅器2の電
圧増幅度は 1であり、増幅器2には電源線と接地線によ
り電源が供給されている。FIG. 1 is a circuit diagram showing a pixel portion of an embodiment of the present invention. In FIG. 1, one end of the liquid crystal pixel 1 is connected to the output side of the amplifier 2, and the input side of the amplifier 2 is connected to the signal line 4 via the drain and source of the thin film transistor 3. The gate of the thin film transistor 3 is connected to the gate line 5. Further, one end of the auxiliary capacitance 6 is connected to the input side of the amplifier 2. The other end of the liquid crystal pixel 1 and the other end of the auxiliary capacitance 6 are directly grounded. The voltage amplification degree of the amplifier 2 is 1, and the amplifier 2 is supplied with power by the power supply line and the ground line.
【0020】上記のような構成において、ゲート線5か
ら薄膜トランジスタ3のドレイン・ソース間が導通する
のに十分なゲート電圧が印加されると、信号線4と補助
容量6とが電気的に接続され、補助容量6は信号線4か
ら印加された電圧に充電される。そして、液晶画素1に
は増幅器2を介して所定の電圧が印加される。この時、
同じゲート線5にゲートが接続された図示していない他
の画素に対応した全ての薄膜トランジスタのドレイン・
ソース間が導通するため、各薄膜トランジスタに接続さ
れた各補助容量はそれに対応する信号線から印加された
電圧にそれぞれ充電され、各液晶画素には所定の電圧が
印加される。次に、ゲート線5から印加されるゲート電
圧が薄膜トランジスタ3のドレイン・ソース間が非導通
となる電圧に変化すると、信号線4と補助容量6とは電
気的に切り離されるが、補助容量6に充電された電圧は
保持される。よって、液晶画素1には増幅器2を介して
所定の電圧が印加され続ける。もし、液晶画素1にリー
ク電流が流れたとしても、その電流は増幅器2の出力側
電流により自動的にともなわれるため、液晶画素の電圧
は所定の電圧から変動しない。In the above-described structure, when a gate voltage sufficient to make the drain-source of the thin film transistor 3 conductive is applied from the gate line 5, the signal line 4 and the auxiliary capacitance 6 are electrically connected. The storage capacitor 6 is charged to the voltage applied from the signal line 4. Then, a predetermined voltage is applied to the liquid crystal pixel 1 via the amplifier 2. At this time,
Drains of all thin film transistors corresponding to other pixels (not shown) whose gates are connected to the same gate line 5.
Since the sources are electrically connected to each other, each auxiliary capacitance connected to each thin film transistor is charged with the voltage applied from the corresponding signal line, and a predetermined voltage is applied to each liquid crystal pixel. Next, when the gate voltage applied from the gate line 5 changes to a voltage at which the drain and source of the thin film transistor 3 become non-conductive, the signal line 4 and the auxiliary capacitance 6 are electrically disconnected, but the auxiliary capacitance 6 The charged voltage is retained. Therefore, a predetermined voltage is continuously applied to the liquid crystal pixel 1 via the amplifier 2. Even if a leak current flows in the liquid crystal pixel 1, the current is automatically accompanied by the output side current of the amplifier 2, so that the voltage of the liquid crystal pixel does not change from the predetermined voltage.
【0021】図示していない複数のゲート線に対して上
記の電圧印加動作が順次繰り返されることにより、全て
の液晶画素に所定の電圧が印加され、所望の画像が表示
される。その結果、表示コントラスト比が十分大きい液
晶表示装置が得られる。By sequentially repeating the above voltage applying operation to a plurality of gate lines (not shown), a predetermined voltage is applied to all liquid crystal pixels, and a desired image is displayed. As a result, a liquid crystal display device having a sufficiently large display contrast ratio can be obtained.
【0022】本発明は図1の実施例に限定されるもので
はなく、種々に変形して実施できる。 図2は本発明の
他の実施例の一画素部分を示す回路構成図である。図1
の実施例の増幅器2を2つの薄膜トランジスタで実施し
た例である。増幅器はドレインを電源線に、ゲートを入
力側に、ソースを出力側に接続した第1の薄膜トランジ
スタ7と、ドレインを接地線に、ゲートを入力側に、ソ
ースを出力側に接続した第1の薄膜トランジスタ7とは
逆極性の第2の薄膜トランジスタ8とにより、いわゆる
ソース・フォロワ形の増幅器を構成する。ただし、第1
と第2の薄膜トランジスタのゲート・スレッショルド電
圧が 0Vでないと、出力電圧にオフセット電圧が生じる
が、この電圧はほぼ一定であるので、その分だけ信号線
4に印加する電圧をシフトする。The present invention is not limited to the embodiment shown in FIG. 1 and can be modified in various ways. FIG. 2 is a circuit configuration diagram showing a pixel portion of another embodiment of the present invention. Figure 1
It is an example in which the amplifier 2 of the embodiment is implemented by two thin film transistors. The amplifier has a drain connected to the power supply line, a gate connected to the input side, a source connected to the output side of the first thin film transistor 7, and a drain connected to the ground line, a gate connected to the input side, and a source connected to the output side for the first thin film transistor 7. The thin film transistor 7 and the second thin film transistor 8 having an opposite polarity form a so-called source follower amplifier. However, the first
If the gate threshold voltage of the second thin film transistor is not 0V, an offset voltage is generated in the output voltage. Since this voltage is almost constant, the voltage applied to the signal line 4 is shifted by that amount.
【0023】図2の実施例においても、図1の実施例と
同様の効果が得られる。Also in the embodiment of FIG. 2, the same effect as that of the embodiment of FIG. 1 can be obtained.
【0024】図3は本発明の他の実施例の一画素部分を
示す回路構成図である。図1の増幅器2の正電源線は隣
の画素のゲート線に接続され、負電源線は補助容量6の
接地線に接続されている。また、薄膜トランジスタ3に
はPチャンネルの薄膜トランジスタが用いられている。
薄膜トランジスタ3にPチャンネルの薄膜トランジスタ
が用いているため、各補助容量に電圧を印加するとき以
外には、ゲート線の電圧は信号線電圧より高い正電圧に
なる。また、補助容量6の接地線は低い電圧になってい
るので、増幅器2には隣のゲート線と補助容量6の接地
線とから電源が供給される。このような構成とすること
により、増幅器2への電源の特別な配線が必要なくな
る。FIG. 3 is a circuit diagram showing a pixel portion of another embodiment of the present invention. The positive power supply line of the amplifier 2 in FIG. 1 is connected to the gate line of the adjacent pixel, and the negative power supply line is connected to the ground line of the auxiliary capacitor 6. A P-channel thin film transistor is used as the thin film transistor 3.
Since a P-channel thin film transistor is used as the thin film transistor 3, the voltage of the gate line becomes a positive voltage higher than the signal line voltage except when a voltage is applied to each auxiliary capacitance. Since the ground line of the auxiliary capacitor 6 has a low voltage, the amplifier 2 is supplied with power from the adjacent gate line and the ground line of the auxiliary capacitor 6. With such a configuration, no special wiring of the power supply to the amplifier 2 is needed.
【0025】図3の実施例においても、図1の実施例と
同様の効果が得られる。Also in the embodiment of FIG. 3, the same effect as that of the embodiment of FIG. 1 can be obtained.
【0026】図4は本発明の他の実施例の一画素部分を
示す回路構成図である。補助容量6の一端は接地される
のではなく電源線に接続されている。増幅器2の負電源
線は隣の画素のゲート線に接続され、正電源線は補助容
量6の電源に接続された端に接続されている。また、薄
膜トランジスタ3にはNチャンネルの薄膜トランジスタ
が用いられている。薄膜トランジスタ3にNチャンネル
の薄膜トランジスタを用いているため、各補助容量に電
圧を印加するとき以外には、ゲート線の電圧は信号線電
圧より低い電圧になる。また、補助容量6の電源線は電
源電圧になっているので、増幅器2には隣のゲート線と
補助容量6の電源線とから電源が供給される。このよう
な構成とすることにより、増幅器2への電源の特別な配
線が必要なくなる。FIG. 4 is a circuit diagram showing a pixel portion of another embodiment of the present invention. One end of the auxiliary capacitance 6 is not grounded but is connected to the power supply line. The negative power supply line of the amplifier 2 is connected to the gate line of the adjacent pixel, and the positive power supply line is connected to the end connected to the power supply of the auxiliary capacitor 6. Further, an N-channel thin film transistor is used as the thin film transistor 3. Since an N-channel thin film transistor is used as the thin film transistor 3, the voltage of the gate line becomes lower than the signal line voltage except when a voltage is applied to each auxiliary capacitance. Since the power supply line of the auxiliary capacitor 6 is at the power supply voltage, the amplifier 2 is supplied with power from the adjacent gate line and the power supply line of the auxiliary capacitor 6. With such a configuration, no special wiring of the power supply to the amplifier 2 is needed.
【0027】図4の実施例においても、図1の実施例と
同様の効果が得られる。Also in the embodiment of FIG. 4, the same effect as that of the embodiment of FIG. 1 can be obtained.
【0028】図1、図2、図3の実施例において、液晶
画素1と補助容量6、7の各一端は全て直接接地されて
いるものとして説明したが、これに限定されるものでは
なく、それぞれ異なる電圧の直流バイアス源を介して接
地してもかまわないし、共通の直流バイアス源を介して
接地しても良い。この場合でも、液晶画素1や補助容量
6、7に直流バイアス電圧が印加されるだけで、以上に
説明した動作や効果はなんら変わらない。In the embodiments shown in FIGS. 1, 2 and 3, the liquid crystal pixel 1 and the respective ends of the auxiliary capacitors 6 and 7 are explained as being directly grounded, but the present invention is not limited to this. It may be grounded via DC bias sources having different voltages, or may be grounded via a common DC bias source. Even in this case, only the DC bias voltage is applied to the liquid crystal pixel 1 and the auxiliary capacitors 6 and 7, and the operations and effects described above do not change at all.
【0029】また、図3、図4の実施例において、増幅
器2の電源線の一方は専用の配線で接続しても、もちろ
んかまわない。In the embodiments of FIGS. 3 and 4, one of the power supply lines of the amplifier 2 may be connected by a dedicated wiring, of course.
【0030】なお、図1と図2の実施例において、薄膜
トランジスタ3の極性を示していないが、これはNチャ
ンネルとPチャンネル、どちらの極性でも良いためであ
る。以上、本発明はバッファアンプを接続するとの要旨
を逸脱しない範囲において種々に変形して実施すること
ができる。Although the polarity of the thin film transistor 3 is not shown in the embodiments shown in FIGS. 1 and 2, this is because either the N channel or the P channel may be used. As described above, the present invention can be variously modified and implemented without departing from the gist of connecting the buffer amplifier.
【0031】[0031]
【発明の効果】本発明の液晶表示装置は、液晶画素の接
地されていない一端に増幅器の出力側を接続し、増幅器
の入力側を薄膜トランジスタのソ−ス・ドレイン間を介
して信号線に接続すると共に、補助容量の接地されてい
ない一端を増幅器の入力側に接続したので、液晶画素に
リーク電流が流れたとしても所定の電位が保たれる結
果、所望の表示が得られ、表示コントラスト比が十分大
きい液晶表示装置が得られる。また、従来使用が困難で
あったリーク電流の大きな高分子分散液晶材料なども使
用できる。According to the liquid crystal display device of the present invention, the output side of the amplifier is connected to one end of the liquid crystal pixel which is not grounded, and the input side of the amplifier is connected to the signal line through the source and drain of the thin film transistor. In addition, since one end of the auxiliary capacitance that is not grounded is connected to the input side of the amplifier, the predetermined potential is maintained even if a leak current flows through the liquid crystal pixel, and as a result, the desired display is obtained and the display contrast ratio is increased. A liquid crystal display device having a sufficiently large value can be obtained. Further, a polymer dispersed liquid crystal material having a large leak current, which has been difficult to use conventionally, can also be used.
【図1】本発明の一実施例の一画素部分を示す回路構成
図である。FIG. 1 is a circuit configuration diagram showing a pixel portion according to an embodiment of the present invention.
【図2】本発明の他の実施例の一画素部分を示す回路構
成図である。FIG. 2 is a circuit configuration diagram showing a pixel portion of another embodiment of the present invention.
【図3】本発明の他の実施例の一画素部分を示す回路構
成図である。FIG. 3 is a circuit configuration diagram showing a pixel portion of another embodiment of the present invention.
【図4】本発明の他の実施例の一画素部分を示す回路構
成図である。FIG. 4 is a circuit configuration diagram showing a pixel portion of another embodiment of the present invention.
【図5】従来例の一画素部分を示す回路構成図である。FIG. 5 is a circuit configuration diagram showing one pixel portion of a conventional example.
1、11………液晶画素、2………増幅器、3、7、
8、12………薄膜トランジスタ、4、13………信号
線、5、14………ゲート線、6、15………補助容
量。1, 11 ... Liquid crystal pixel, 2 ... Amplifier, 3, 7,
8, 12 ......... Thin film transistor, 4, 13 ......... Signal line, 5, 14 ......... Gate line, 6, 15 ...
Claims (1)
を介して液晶画素の一端が信号線に接続され、該薄膜ト
ランジスタのゲートはゲート線に接続され、前記液晶画
素と前記薄膜トランジスタとの間に補助容量の一端が接
続され、前記液晶画素および前記補助容量の前記薄膜ト
ランジスタに接続されていない各他の一端は、それぞれ
直接または直流バイアス源を介して接地されている、前
記液晶画素、前記補助容量および前記薄膜トランジスタ
の一組を縦横所定の個数配置した液晶表示装置におい
て、 前記液晶画素の接地されていない一端に増幅器の出力側
を接続し、前記増幅器の入力側を薄膜トランジスタのソ
−ス・ドレイン間を介して前記信号線に接続すると共
に、前記補助容量の接地されていない一端を前記増幅器
の入力側に接続することを特徴とする液晶表示装置。1. An end of a liquid crystal pixel is connected to a signal line through a source and a drain of the thin film transistor, a gate of the thin film transistor is connected to a gate line, and an auxiliary capacitance is provided between the liquid crystal pixel and the thin film transistor. One end of the liquid crystal pixel and the other end of the liquid crystal pixel that is not connected to the thin film transistor of the auxiliary capacitance are grounded directly or via a DC bias source, respectively. In a liquid crystal display device in which a predetermined number of sets of thin film transistors are arranged vertically and horizontally, an output side of an amplifier is connected to one end of the liquid crystal pixel which is not grounded, and an input side of the amplifier is connected between a source and a drain of the thin film transistor. Is connected to the signal line, and one end of the auxiliary capacitance which is not grounded is connected to the input side of the amplifier. The liquid crystal display device, characterized in that.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3342992A JPH05173175A (en) | 1991-12-25 | 1991-12-25 | Liquid crystal display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3342992A JPH05173175A (en) | 1991-12-25 | 1991-12-25 | Liquid crystal display device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH05173175A true JPH05173175A (en) | 1993-07-13 |
Family
ID=18358103
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3342992A Withdrawn JPH05173175A (en) | 1991-12-25 | 1991-12-25 | Liquid crystal display device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH05173175A (en) |
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19620475A1 (en) * | 1995-07-12 | 1997-01-16 | Lg Electronics Inc | Liquid crystal display device and method for operating the same |
EP0807918A1 (en) * | 1996-05-01 | 1997-11-19 | Sharp Kabushiki Kaisha | Active matrix display |
WO2001040857A1 (en) * | 1999-12-03 | 2001-06-07 | Mitsubishi Denki Kabushiki Kaisha | Liquid crystal display |
JP2003029707A (en) * | 2001-07-16 | 2003-01-31 | Semiconductor Energy Lab Co Ltd | Light emission device |
US6590553B1 (en) | 1999-07-23 | 2003-07-08 | Nec Corporation | Liquid crystal display device and method for driving the same |
US6885027B2 (en) | 1994-06-02 | 2005-04-26 | Semiconductor Energy Laboratory Co., Ltd. | Active matrix display and electrooptical device |
US7079101B1 (en) | 1998-05-13 | 2006-07-18 | Nec Corporation | Liquid crystal display device and driving method therefor |
JP2007142242A (en) * | 2005-11-21 | 2007-06-07 | Fuji Electric Holdings Co Ltd | Current sampling circuit |
US7268777B2 (en) | 1996-09-27 | 2007-09-11 | Semiconductor Energy Laboratory Co., Ltd. | Electrooptical device and method of fabricating the same |
JP2008015080A (en) * | 2006-07-04 | 2008-01-24 | Seiko Epson Corp | Display device and display system using the same |
JP2008015081A (en) * | 2006-07-04 | 2008-01-24 | Seiko Epson Corp | Display device and display system using the same |
US7408534B2 (en) | 1998-06-17 | 2008-08-05 | Semiconductor Energy Laboratory Co., Ltd. | Reflective type semiconductor display device |
-
1991
- 1991-12-25 JP JP3342992A patent/JPH05173175A/en not_active Withdrawn
Cited By (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7148506B2 (en) | 1994-06-02 | 2006-12-12 | Semiconductor Energy Laboratory Co., Ltd. | Active matrix display and electrooptical device |
US7459724B2 (en) | 1994-06-02 | 2008-12-02 | Semiconductor Energy Laboratory Co., Ltd. | Active matrix display and electrooptical device |
US6885027B2 (en) | 1994-06-02 | 2005-04-26 | Semiconductor Energy Laboratory Co., Ltd. | Active matrix display and electrooptical device |
DE19620475C2 (en) * | 1995-07-12 | 1999-02-11 | Lg Electronics Inc | Liquid crystal display device and method for operating the same |
US6052104A (en) * | 1995-07-12 | 2000-04-18 | Lg Electronics Inc. | Structure and operation method of LCD |
DE19620475A1 (en) * | 1995-07-12 | 1997-01-16 | Lg Electronics Inc | Liquid crystal display device and method for operating the same |
EP0807918A1 (en) * | 1996-05-01 | 1997-11-19 | Sharp Kabushiki Kaisha | Active matrix display |
US7268777B2 (en) | 1996-09-27 | 2007-09-11 | Semiconductor Energy Laboratory Co., Ltd. | Electrooptical device and method of fabricating the same |
US7079101B1 (en) | 1998-05-13 | 2006-07-18 | Nec Corporation | Liquid crystal display device and driving method therefor |
US7408534B2 (en) | 1998-06-17 | 2008-08-05 | Semiconductor Energy Laboratory Co., Ltd. | Reflective type semiconductor display device |
US7362304B2 (en) | 1999-07-23 | 2008-04-22 | Nec Corporation | Liquid crystal display device and method for driving the same |
US6590553B1 (en) | 1999-07-23 | 2003-07-08 | Nec Corporation | Liquid crystal display device and method for driving the same |
US7564443B2 (en) | 1999-07-23 | 2009-07-21 | Nec Corporation | Liquid crystal display device and method for driving the same |
US6961042B2 (en) | 1999-12-03 | 2005-11-01 | Mitsubishi Denki Kabushiki Kaisha | Liquid crystal display |
WO2001040857A1 (en) * | 1999-12-03 | 2001-06-07 | Mitsubishi Denki Kabushiki Kaisha | Liquid crystal display |
JP2010286849A (en) * | 1999-12-03 | 2010-12-24 | Mitsubishi Electric Corp | Method of driving pixel for display of portable information equipment |
JP2003029707A (en) * | 2001-07-16 | 2003-01-31 | Semiconductor Energy Lab Co Ltd | Light emission device |
JP2007142242A (en) * | 2005-11-21 | 2007-06-07 | Fuji Electric Holdings Co Ltd | Current sampling circuit |
JP2008015080A (en) * | 2006-07-04 | 2008-01-24 | Seiko Epson Corp | Display device and display system using the same |
JP2008015081A (en) * | 2006-07-04 | 2008-01-24 | Seiko Epson Corp | Display device and display system using the same |
JP4508166B2 (en) * | 2006-07-04 | 2010-07-21 | セイコーエプソン株式会社 | Display device and display system using the same |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100405026B1 (en) | Liquid Crystal Display | |
US6232948B1 (en) | Liquid crystal display driving circuit with low power consumption and precise voltage output | |
CN101276648B (en) | Shift register | |
CN101149893B (en) | Semiconductor device, and display device and electronic apparatus using the same | |
US7903068B2 (en) | Liquid crystal display and driving method thereof | |
CN108630166B (en) | Pixel memory circuit, liquid crystal display and wearable equipment | |
US11238768B2 (en) | Pixel circuit and driving method thereof, display substrate, and display device | |
US20170124979A1 (en) | Display panel, manufacturing method thereof, and driving method thereof | |
JPH05173175A (en) | Liquid crystal display device | |
US8890787B2 (en) | Panel driving device having a source driving circuit, and liquid crystal display apparatus having the same | |
US20210158776A1 (en) | Backlight module, display panel and display device | |
CN110738974A (en) | Liquid crystal pixel circuit, driving method thereof, display panel and display device | |
US6621477B1 (en) | Liquid crystal display device | |
CN203260300U (en) | Gate on glass (GOA) circuit and display device | |
JPH06138841A (en) | Active matrix flat display | |
TW594157B (en) | Display device | |
CN112967654B (en) | GIP circuit and driving method | |
JPH07235844A (en) | Output buffer circuit for analog driver ic | |
US10873182B2 (en) | Electrostatic discharge protection circuit and display device applying the same | |
CN214226481U (en) | GIP circuit for improving output waveform stability | |
CN214624390U (en) | GIP circuit | |
JPS58198084A (en) | Display element | |
CN112735320B (en) | GIP circuit for improving stability of output waveform and driving method | |
JPH04251818A (en) | Liquid crystal display device | |
KR100488453B1 (en) | Liquid Crystal Display Device And Method Of Driving Thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 19990311 |