JPH04283938A - 液晶表示装置の製造方法 - Google Patents
液晶表示装置の製造方法Info
- Publication number
- JPH04283938A JPH04283938A JP3046798A JP4679891A JPH04283938A JP H04283938 A JPH04283938 A JP H04283938A JP 3046798 A JP3046798 A JP 3046798A JP 4679891 A JP4679891 A JP 4679891A JP H04283938 A JPH04283938 A JP H04283938A
- Authority
- JP
- Japan
- Prior art keywords
- gate
- tft
- liquid crystal
- amorphous silicon
- drain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 41
- 238000004519 manufacturing process Methods 0.000 title claims description 12
- 238000000034 method Methods 0.000 claims abstract description 28
- 239000000463 material Substances 0.000 claims abstract description 15
- 229910021417 amorphous silicon Inorganic materials 0.000 claims description 30
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 26
- 229910052751 metal Inorganic materials 0.000 claims description 19
- 239000002184 metal Substances 0.000 claims description 19
- 239000000758 substrate Substances 0.000 claims description 15
- 229910052759 nickel Inorganic materials 0.000 claims description 10
- 239000011159 matrix material Substances 0.000 claims description 9
- 239000011651 chromium Substances 0.000 claims description 8
- 238000003860 storage Methods 0.000 claims description 8
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 claims description 7
- 229910052804 chromium Inorganic materials 0.000 claims description 7
- 238000000151 deposition Methods 0.000 claims description 5
- 238000007772 electroless plating Methods 0.000 claims description 5
- 229920002120 photoresistant polymer Polymers 0.000 claims description 5
- 239000007769 metal material Substances 0.000 claims 1
- 239000004020 conductor Substances 0.000 abstract description 13
- 230000015572 biosynthetic process Effects 0.000 abstract description 4
- 230000002265 prevention Effects 0.000 abstract 1
- 239000010408 film Substances 0.000 description 41
- 238000005530 etching Methods 0.000 description 13
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 8
- 229910052782 aluminium Inorganic materials 0.000 description 7
- 230000000694 effects Effects 0.000 description 7
- 230000007547 defect Effects 0.000 description 6
- 238000000206 photolithography Methods 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 4
- 238000004544 sputter deposition Methods 0.000 description 4
- 230000008021 deposition Effects 0.000 description 3
- 239000011521 glass Substances 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 238000007747 plating Methods 0.000 description 3
- NLXLAEXVIDQMFP-UHFFFAOYSA-N Ammonia chloride Chemical compound [NH4+].[Cl-] NLXLAEXVIDQMFP-UHFFFAOYSA-N 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 239000003795 chemical substances by application Substances 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 238000000576 coating method Methods 0.000 description 2
- 239000000428 dust Substances 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- KDLHZDBZIXYQEI-UHFFFAOYSA-N palladium Substances [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 238000007740 vapor deposition Methods 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910021586 Nickel(II) chloride Inorganic materials 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 235000019270 ammonium chloride Nutrition 0.000 description 1
- KGBXLFKZBHKPEV-UHFFFAOYSA-N boric acid Chemical compound OB(O)O KGBXLFKZBHKPEV-UHFFFAOYSA-N 0.000 description 1
- 239000004327 boric acid Substances 0.000 description 1
- 238000005282 brightening Methods 0.000 description 1
- 239000003054 catalyst Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- QMMRZOWCJAIUJA-UHFFFAOYSA-L nickel dichloride Chemical compound Cl[Ni]Cl QMMRZOWCJAIUJA-UHFFFAOYSA-L 0.000 description 1
- LGQLOGILCSXPEA-UHFFFAOYSA-L nickel sulfate Chemical compound [Ni+2].[O-]S([O-])(=O)=O LGQLOGILCSXPEA-UHFFFAOYSA-L 0.000 description 1
- KERTUBUCQCSNJU-UHFFFAOYSA-L nickel(2+);disulfamate Chemical compound [Ni+2].NS([O-])(=O)=O.NS([O-])(=O)=O KERTUBUCQCSNJU-UHFFFAOYSA-L 0.000 description 1
- 229910000363 nickel(II) sulfate Inorganic materials 0.000 description 1
- PIBWKRNGBLPSSY-UHFFFAOYSA-L palladium(II) chloride Chemical compound Cl[Pd]Cl PIBWKRNGBLPSSY-UHFFFAOYSA-L 0.000 description 1
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 230000003449 preventive effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 238000001179 sorption measurement Methods 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- HPGGPRDJHPYFRM-UHFFFAOYSA-J tin(iv) chloride Chemical compound Cl[Sn](Cl)(Cl)Cl HPGGPRDJHPYFRM-UHFFFAOYSA-J 0.000 description 1
Landscapes
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は液晶表示装置の製造方法
に関し、特に液晶表示装置を構成するスイッチング素子
の第1層目の構成部またはこの構成部と一体となる行ラ
インまたは列ラインの一方の段差を良好に形成するもの
であり、また液晶表示装置を構成するスイッチング素子
の位置ずれを防止するものである。更にはスイッチング
素子の欠陥を減少し液晶表示装置の歩留りを向上する液
晶表示装置の製造方法に関するものである。
に関し、特に液晶表示装置を構成するスイッチング素子
の第1層目の構成部またはこの構成部と一体となる行ラ
インまたは列ラインの一方の段差を良好に形成するもの
であり、また液晶表示装置を構成するスイッチング素子
の位置ずれを防止するものである。更にはスイッチング
素子の欠陥を減少し液晶表示装置の歩留りを向上する液
晶表示装置の製造方法に関するものである。
【0002】
【従来の技術】一般に液晶ディスプレイには、セグメン
ト表示とマトリックス表示の2種類があり、ここではマ
トリックス表示に関して述べてゆく。特にテレビ等の精
細な画像を表示する場合は、高い解像度の映像が求めら
れ、スイッチング素子をマトリックス状に配列したアレ
イを用いて、液晶を直接スイッチ駆動するアクティブ・
マトリックス表示が注目されるようになって来た。この
アクティブ・マトリックス表示は、MOSトランジスタ
アレイで駆動する方法、薄膜トランジスタアレイで駆動
する方法、バリスタ素子やMIM(metal ins
ulator metal)素子を用いて駆動する方法
に大別できる。以上の事柄は、例えば株式会社工業調査
会が発行した「液晶の最新技術」や日経BP社が発行し
た「フラットパネル・ディスプレイ1991」等に詳し
く述べられている。
ト表示とマトリックス表示の2種類があり、ここではマ
トリックス表示に関して述べてゆく。特にテレビ等の精
細な画像を表示する場合は、高い解像度の映像が求めら
れ、スイッチング素子をマトリックス状に配列したアレ
イを用いて、液晶を直接スイッチ駆動するアクティブ・
マトリックス表示が注目されるようになって来た。この
アクティブ・マトリックス表示は、MOSトランジスタ
アレイで駆動する方法、薄膜トランジスタアレイで駆動
する方法、バリスタ素子やMIM(metal ins
ulator metal)素子を用いて駆動する方法
に大別できる。以上の事柄は、例えば株式会社工業調査
会が発行した「液晶の最新技術」や日経BP社が発行し
た「フラットパネル・ディスプレイ1991」等に詳し
く述べられている。
【0003】これらの液晶ディスプレイは、画素数の向
上、歩留りの向上およびコストの低下等の色々な問題点
を解決し、飛躍的に改善してゆく必要がある。特に画素
数の向上を行うには、素子を微細化し、また素子を構成
する導電部や活性領域の断線、ショートの防止および特
性改善等を至急に対策してゆく必要がある。以下にこれ
らの問題点を具体的に説明するために、特開昭62−2
76526号公報、ここではTFTを利用したアクティ
ブ・マトリックス液晶表示装置で説明されている、を活
用しながら説明してゆく。
上、歩留りの向上およびコストの低下等の色々な問題点
を解決し、飛躍的に改善してゆく必要がある。特に画素
数の向上を行うには、素子を微細化し、また素子を構成
する導電部や活性領域の断線、ショートの防止および特
性改善等を至急に対策してゆく必要がある。以下にこれ
らの問題点を具体的に説明するために、特開昭62−2
76526号公報、ここではTFTを利用したアクティ
ブ・マトリックス液晶表示装置で説明されている、を活
用しながら説明してゆく。
【0004】先ず図14において、図番(10)はガラ
ス等の透明な絶縁基板である。この絶縁基板(10)上
面に、ITOより成る透明導電膜(11)およびCr,
Ni,Mo等より成る金属膜(12)を形成し、この積
層された各膜(11),(12)をフォトリソグラフィ
によりエッチングし、画素電極部(13)をマトリック
ス状に形成する。またこの画素電極(13)に対応する
ゲート電極(14)およびゲートライン(15)を形成
する。
ス等の透明な絶縁基板である。この絶縁基板(10)上
面に、ITOより成る透明導電膜(11)およびCr,
Ni,Mo等より成る金属膜(12)を形成し、この積
層された各膜(11),(12)をフォトリソグラフィ
によりエッチングし、画素電極部(13)をマトリック
ス状に形成する。またこの画素電極(13)に対応する
ゲート電極(14)およびゲートライン(15)を形成
する。
【0005】ここでは、レジスト塗布、露光、現像処理
により金属膜(12)上にレジストパターンを形成し、
露出した金属膜(12)および下層の透明電極(11)
をエッチングし、ゲート電極(14)、ゲートライン(
15)および画素電極部(13)を形成している。続い
て、図15の如く、金属膜(12)を覆うように、ゲー
ト絶縁膜(16)および2層のアモルファスシリコン層
(17),(18)をプラズマ・CVD法で連続して積
層形成する。ここでゲート絶縁膜(16)はシリコン窒
化膜であり、アモルファスシリコン層は、活性アモルフ
ァスシリコン層(17)とイオンをドープしたアモルフ
ァスシリコン層(18)より成る。そして積層されたゲ
ート絶縁膜(16)および2層のアモルファスシリコン
層(17),(18)をフォトリソグラフィにより処理
し、ここではゲート電極(14)およびゲートライン(
15)を覆う部分のみにゲート絶縁膜(16)および2
層のアモルファスシリコン層(17),(18)が残る
ように処理する。
により金属膜(12)上にレジストパターンを形成し、
露出した金属膜(12)および下層の透明電極(11)
をエッチングし、ゲート電極(14)、ゲートライン(
15)および画素電極部(13)を形成している。続い
て、図15の如く、金属膜(12)を覆うように、ゲー
ト絶縁膜(16)および2層のアモルファスシリコン層
(17),(18)をプラズマ・CVD法で連続して積
層形成する。ここでゲート絶縁膜(16)はシリコン窒
化膜であり、アモルファスシリコン層は、活性アモルフ
ァスシリコン層(17)とイオンをドープしたアモルフ
ァスシリコン層(18)より成る。そして積層されたゲ
ート絶縁膜(16)および2層のアモルファスシリコン
層(17),(18)をフォトリソグラフィにより処理
し、ここではゲート電極(14)およびゲートライン(
15)を覆う部分のみにゲート絶縁膜(16)および2
層のアモルファスシリコン層(17),(18)が残る
ように処理する。
【0006】次に図16の如く、アモルファスシリコン
層(17),(18)を覆うようにアルミニウムを蒸着
し、フォトリソグラフィによりレジスト膜(19)を形
成し、アルミニウムより成る金属膜(20)をエッチン
グして、ドレイン電極(21)、ドレインライン(22
)およびソース電極(23)を形成する。更に図17に
示すように、レジスト膜(19)を残した状態で、表面
に露出しているイオンをドープしたアモルファスシリコ
ン層(18)および画素電極部(13)の金属膜(12
)を、エッチングで除去する。
層(17),(18)を覆うようにアルミニウムを蒸着
し、フォトリソグラフィによりレジスト膜(19)を形
成し、アルミニウムより成る金属膜(20)をエッチン
グして、ドレイン電極(21)、ドレインライン(22
)およびソース電極(23)を形成する。更に図17に
示すように、レジスト膜(19)を残した状態で、表面
に露出しているイオンをドープしたアモルファスシリコ
ン層(18)および画素電極部(13)の金属膜(12
)を、エッチングで除去する。
【0007】最後に、レジスト膜(19)を取除くと図
18の如く、絶縁基板(10)の上面に透明な画素電極
(24)が形成され、この画素電極(24)に対応して
TFTが電気的に接続された状態に形成される。
18の如く、絶縁基板(10)の上面に透明な画素電極
(24)が形成され、この画素電極(24)に対応して
TFTが電気的に接続された状態に形成される。
【0008】
【発明が解決しようとする課題】前述した製造方法では
、次の様な問題が発生する。先ず第1に、ゲート電極(
14)およびゲートライン(15)を形成する際、レジ
ストの形成部はエッチングされず、レジストの非形成部
がエッチングされるため、図14の如く、ゲート電極(
14)およびゲートライン(15)は段差を生じる。 特に異方性ドライエッチングを行うと、側辺の段差部は
ほぼ直角に形成される。従って図15乃至図18に示す
ように、この上にゲート絶縁膜(16)、アモルファス
シリコン層(17),(18)およびドレイン電極(2
1)やドレインライン(22)を積層してゆくと、側辺
の段差がほぼ直角であるために、ステップ・カバレージ
が悪化し、ドレインライン(22)等の断線やショート
を生じる問題がある。
、次の様な問題が発生する。先ず第1に、ゲート電極(
14)およびゲートライン(15)を形成する際、レジ
ストの形成部はエッチングされず、レジストの非形成部
がエッチングされるため、図14の如く、ゲート電極(
14)およびゲートライン(15)は段差を生じる。 特に異方性ドライエッチングを行うと、側辺の段差部は
ほぼ直角に形成される。従って図15乃至図18に示す
ように、この上にゲート絶縁膜(16)、アモルファス
シリコン層(17),(18)およびドレイン電極(2
1)やドレインライン(22)を積層してゆくと、側辺
の段差がほぼ直角であるために、ステップ・カバレージ
が悪化し、ドレインライン(22)等の断線やショート
を生じる問題がある。
【0009】また前述したように、レジストを表面に覆
ってエッチングする通常のエッチングであるため、図1
4のゲート電極(14)やゲートライン(15)のエッ
チングでは、ガラス基板(10)をエッチングする可能
性があり、ガラス基板(10)に欠陥等を誘発させる可
能性があり、スイッチング素子の特性劣化をまねく。ま
たエッチングの際、ゲート電極(14)やゲートライン
(15)上にはレジスト膜が形成されており、このレジ
スト膜を介してゲート材料をエッチングする際にレジス
トの欠陥等によりピンホールを形成する。またレジスト
膜を除去する際、全て除去できず、ゲート電極(14)
やゲートライン(15)上のゴミとして存在する可能性
がある。しかもエッチングをしようとする目的物の下層
もエッチングされる可能性があるため、スイッチング素
子の特性劣化等を生じる問題がある。
ってエッチングする通常のエッチングであるため、図1
4のゲート電極(14)やゲートライン(15)のエッ
チングでは、ガラス基板(10)をエッチングする可能
性があり、ガラス基板(10)に欠陥等を誘発させる可
能性があり、スイッチング素子の特性劣化をまねく。ま
たエッチングの際、ゲート電極(14)やゲートライン
(15)上にはレジスト膜が形成されており、このレジ
スト膜を介してゲート材料をエッチングする際にレジス
トの欠陥等によりピンホールを形成する。またレジスト
膜を除去する際、全て除去できず、ゲート電極(14)
やゲートライン(15)上のゴミとして存在する可能性
がある。しかもエッチングをしようとする目的物の下層
もエッチングされる可能性があるため、スイッチング素
子の特性劣化等を生じる問題がある。
【0010】更には図14乃至図18の一連の製造工程
に於て、エッチングの対象物の被着、レジストの全面被
着、レジストのパターンエッチングおよびパターン化さ
れたレジストを介しての前記対象物のエッチングが繰り
返して行われるために、工程数が増大し、特性の劣化や
歩留りの低下を生じる問題がある。また前述した製造方
法では、次の問題も生じる。図16に於て、レジスト(
19)のパターンずれにより、画素電極(13)上にレ
ジストが被着されないと、アルミニウム(20)は画素
電極(13)と電気的に接続されない状態で形成される
恐れが生じる。従来例の欄でも述べた様に、画素数の向
上を達成するには、素子を微細化する必要があり、この
微細化に伴い、この構成部のずれは増々顕著になり、歩
留り低下の原因となる。
に於て、エッチングの対象物の被着、レジストの全面被
着、レジストのパターンエッチングおよびパターン化さ
れたレジストを介しての前記対象物のエッチングが繰り
返して行われるために、工程数が増大し、特性の劣化や
歩留りの低下を生じる問題がある。また前述した製造方
法では、次の問題も生じる。図16に於て、レジスト(
19)のパターンずれにより、画素電極(13)上にレ
ジストが被着されないと、アルミニウム(20)は画素
電極(13)と電気的に接続されない状態で形成される
恐れが生じる。従来例の欄でも述べた様に、画素数の向
上を達成するには、素子を微細化する必要があり、この
微細化に伴い、この構成部のずれは増々顕著になり、歩
留り低下の原因となる。
【0011】
【課題を解決するための手段】本発明は、前述の課題に
鑑みて成され、絶縁性基板(31)上にTFT(45)
のゲート(34)と一体で構成されるゲートライン(3
5)または前記TFT(45)のゲート(34)と一体
で構成されるゲートライン(35)とストレージ電極(
36)をリフトオフ法により形成する工程と、前記絶縁
性基板(31)上に絶縁層(40)を被着する工程と、
前記TFT(45)に対応する前記絶縁層(40)上に
アモルファスシリコン活性層(41)およびアモルファ
スシリコン・コンタクト層(42)を形成する工程と、
前記TFT(45)のソース(49)に対応するアモル
ファスシリコン・コンタクト層(42)上から一体とな
る表示電極(50)または/および前記TFT(45)
のドレイン(48)に対応するアモルファスシリコン・
コンタクト層(42)上から一体となるドレインライン
(44)を形成する工程とを少なくとも有することで解
決するものである。
鑑みて成され、絶縁性基板(31)上にTFT(45)
のゲート(34)と一体で構成されるゲートライン(3
5)または前記TFT(45)のゲート(34)と一体
で構成されるゲートライン(35)とストレージ電極(
36)をリフトオフ法により形成する工程と、前記絶縁
性基板(31)上に絶縁層(40)を被着する工程と、
前記TFT(45)に対応する前記絶縁層(40)上に
アモルファスシリコン活性層(41)およびアモルファ
スシリコン・コンタクト層(42)を形成する工程と、
前記TFT(45)のソース(49)に対応するアモル
ファスシリコン・コンタクト層(42)上から一体とな
る表示電極(50)または/および前記TFT(45)
のドレイン(48)に対応するアモルファスシリコン・
コンタクト層(42)上から一体となるドレインライン
(44)を形成する工程とを少なくとも有することで解
決するものである。
【0012】
【作用】先ずリフトオフ法について説明すれば、構成物
(例えばゲート)を形成しようとする領域以外にレジス
トが残るように、所望のレジストパターンを形成する。 続いて構成物の一つである導電膜を全面に形成し、レジ
ストを除去する。その結果、除去されたレジスト間に導
電膜が形成される。
(例えばゲート)を形成しようとする領域以外にレジス
トが残るように、所望のレジストパターンを形成する。 続いて構成物の一つである導電膜を全面に形成し、レジ
ストを除去する。その結果、除去されたレジスト間に導
電膜が形成される。
【0013】この方法によって生じる第1の作用は、レ
ジストの除去のみで、導電膜のエッチングをしなくても
導電膜のパターン化が実現できる点である。従ってゲー
ト(34)およびゲートライン(35)の形成工程に於
て、ゲート材料のエッチングを不要とし、工程数を削減
できる効果を有する。ここでは、ゲート(34)やゲー
トライン(35)にリフトオフを適用しているが、ゲー
ト形成工程以降でも実施できるため、更に工程数を削減
できる。従って工程数の削減により、ゴミの付着低減、
欠陥の低減および歩留りの低下を防止できる。
ジストの除去のみで、導電膜のエッチングをしなくても
導電膜のパターン化が実現できる点である。従ってゲー
ト(34)およびゲートライン(35)の形成工程に於
て、ゲート材料のエッチングを不要とし、工程数を削減
できる効果を有する。ここでは、ゲート(34)やゲー
トライン(35)にリフトオフを適用しているが、ゲー
ト形成工程以降でも実施できるため、更に工程数を削減
できる。従って工程数の削減により、ゴミの付着低減、
欠陥の低減および歩留りの低下を防止できる。
【0014】第2の作用は、構成物の一つである例えば
導電膜の側辺部の段差をなだらかに形成できることにあ
る。前述した様に、レジスト間に導電膜を被着するため
、スパッタリング、蒸着等の方法では、レジストにより
被着原子または分子の回り込みが少ないために、導電膜
の側辺部は、なだらかな形成が可能となる。従ってステ
ップ・カバレージの悪化を防止し、ドレインライン等の
断線やショートを防止できる効果を有する。
導電膜の側辺部の段差をなだらかに形成できることにあ
る。前述した様に、レジスト間に導電膜を被着するため
、スパッタリング、蒸着等の方法では、レジストにより
被着原子または分子の回り込みが少ないために、導電膜
の側辺部は、なだらかな形成が可能となる。従ってステ
ップ・カバレージの悪化を防止し、ドレインライン等の
断線やショートを防止できる効果を有する。
【0015】一方、表示電極(50)材料でソースと表
示電極(50)を一体で形成するため、ソースと表示電
極(50)との電気的接続は、全く問題が無くなる。し
かも表示電極(50)材料が形成された領域は、表面に
導電材料が被着されているので、ソース、ドレインおよ
びドレインラインは、アルミニウム等の金属で形成した
時の抵抗値と本質的に同等となる。
示電極(50)を一体で形成するため、ソースと表示電
極(50)との電気的接続は、全く問題が無くなる。し
かも表示電極(50)材料が形成された領域は、表面に
導電材料が被着されているので、ソース、ドレインおよ
びドレインラインは、アルミニウム等の金属で形成した
時の抵抗値と本質的に同等となる。
【0016】また表示電極(50)の材料としてはIT
Oが考えられ、このITOは上層にNiメッキを実施で
きるので、導電層であるNiとITOのずれが全く生じ
なくなる。
Oが考えられ、このITOは上層にNiメッキを実施で
きるので、導電層であるNiとITOのずれが全く生じ
なくなる。
【0017】
【実施例】以下本発明について説明する。前述の説明か
らも明らかな如く、本発明は、透明の絶縁性基板上にマ
トリックス状に形成されるスイッチング素子やこのスイ
ッチング素子と電気的に接続される行ラインまたは列ラ
インが複数の層に分けて形成される液晶装置、例えばT
FTを用いたもの、TFDを用いたもの等において、優
れた効果を有する。
らも明らかな如く、本発明は、透明の絶縁性基板上にマ
トリックス状に形成されるスイッチング素子やこのスイ
ッチング素子と電気的に接続される行ラインまたは列ラ
インが複数の層に分けて形成される液晶装置、例えばT
FTを用いたもの、TFDを用いたもの等において、優
れた効果を有する。
【0018】リフトオフ法は、構成物、例えばゲートや
ゲートライン(TFDではカソード電極またはアノード
電極、カソード電極またはアノード電極に接続される行
ラインまたは列ラインに対応する)の形成は、パターニ
ングされたレジスト間に、このゲートまたはゲートライ
ンの導電材料を形成し、このレジストを剥離して、前記
レジスト間の導電材料のみを残して形成される。この時
、レジストは約2〜6μmと厚く形成され、前記導電材
料は、約2000Åとレジストと比べたら薄く形成され
る。従って、導電材料を、例えばスパッタリングや蒸着
で形成すると、前記レジストの存在により、ゲートやゲ
ートラインの側辺部には、導電材料が到達しにくくなり
、結局ゲートやゲートラインをなだらかに形成すること
ができる。
ゲートライン(TFDではカソード電極またはアノード
電極、カソード電極またはアノード電極に接続される行
ラインまたは列ラインに対応する)の形成は、パターニ
ングされたレジスト間に、このゲートまたはゲートライ
ンの導電材料を形成し、このレジストを剥離して、前記
レジスト間の導電材料のみを残して形成される。この時
、レジストは約2〜6μmと厚く形成され、前記導電材
料は、約2000Åとレジストと比べたら薄く形成され
る。従って、導電材料を、例えばスパッタリングや蒸着
で形成すると、前記レジストの存在により、ゲートやゲ
ートラインの側辺部には、導電材料が到達しにくくなり
、結局ゲートやゲートラインをなだらかに形成すること
ができる。
【0019】この結果、このゲートまたはゲートライン
上に絶縁膜を介して形成されるソース電極、ドレイン電
極、およびドレインラインのステップ・カバレージが良
好となり、これらの断線またはショートを防止できる。 またレジスト塗布、レジストのパターニング、前記導電
材料の被着、レジストの剥離の4工程で、前記ゲートま
たはゲートラインの形成が可能であるため、1工程減少
できるために歩留りの向上が望める。
上に絶縁膜を介して形成されるソース電極、ドレイン電
極、およびドレインラインのステップ・カバレージが良
好となり、これらの断線またはショートを防止できる。 またレジスト塗布、レジストのパターニング、前記導電
材料の被着、レジストの剥離の4工程で、前記ゲートま
たはゲートラインの形成が可能であるため、1工程減少
できるために歩留りの向上が望める。
【0020】しかも、リフトオフ法は、ゲートまたはゲ
ートラインを形成するためのエッチング液やエッチング
ガスを使用しないため、ゲート周囲またはゲートライン
周囲の絶縁性基板をエッチングすることがない。従って
更なる歩留りの向上が望める。以上、全般的にリフトオ
フを活用した際の効能に付いて述べてきたが、具体的に
、TFTを使った液晶装置の一実施例を図1から図9を
参照しながら説明してゆく。
ートラインを形成するためのエッチング液やエッチング
ガスを使用しないため、ゲート周囲またはゲートライン
周囲の絶縁性基板をエッチングすることがない。従って
更なる歩留りの向上が望める。以上、全般的にリフトオ
フを活用した際の効能に付いて述べてきたが、具体的に
、TFTを使った液晶装置の一実施例を図1から図9を
参照しながら説明してゆく。
【0021】まず、光を透過する絶縁性基板(31)を
用意し、洗浄を行う。次にホトレジスト(32)を塗布
し、ゲート、ゲートライン、およびストレージ電極に対
応するレジストを除去して、パターニングし、全面にゲ
ート材料(33)を全面に被着する。ここでは、ゲート
材料としてアルミニウムおよびチタンまたはアルミニウ
ムおよび銅を使いスパッタリング法で形成する。ここま
でを図1に示した。以下図面は、波線で左右を分断して
おり、左側がトランジスタを示し、右側がドレイン端子
を示している。
用意し、洗浄を行う。次にホトレジスト(32)を塗布
し、ゲート、ゲートライン、およびストレージ電極に対
応するレジストを除去して、パターニングし、全面にゲ
ート材料(33)を全面に被着する。ここでは、ゲート
材料としてアルミニウムおよびチタンまたはアルミニウ
ムおよび銅を使いスパッタリング法で形成する。ここま
でを図1に示した。以下図面は、波線で左右を分断して
おり、左側がトランジスタを示し、右側がドレイン端子
を示している。
【0022】続いて、前記レジストの剥離を行う。図2
に示すようにレジストは全て除去され、同時にレジスト
(32)間に形成されたゲート(34)、ゲートライン
(35)およびストレージ電極(36)が形成される。 図11は、セルの拡大平面図であり、ゲート(34)お
よびゲートライン(35)が上下に一点破線で示されて
いる。またストレージ電極(36)が一点破線でフィッ
シュボーンの様に上下に形成されている。以上の工程は
本発明の第1の特徴となる工程であり、いわゆるリフト
オフ法にて形成されるために、ゲート(34)、ゲート
ライン(35)およびストレージ電極(36)のステッ
プはなだらかに形成される。つまり図1のように、レジ
スト(32)がゲート材料の形成の際に、壁となり、レ
ジストと隣接した領域にゲート材料が回り込みにくくな
るためである。
に示すようにレジストは全て除去され、同時にレジスト
(32)間に形成されたゲート(34)、ゲートライン
(35)およびストレージ電極(36)が形成される。 図11は、セルの拡大平面図であり、ゲート(34)お
よびゲートライン(35)が上下に一点破線で示されて
いる。またストレージ電極(36)が一点破線でフィッ
シュボーンの様に上下に形成されている。以上の工程は
本発明の第1の特徴となる工程であり、いわゆるリフト
オフ法にて形成されるために、ゲート(34)、ゲート
ライン(35)およびストレージ電極(36)のステッ
プはなだらかに形成される。つまり図1のように、レジ
スト(32)がゲート材料の形成の際に、壁となり、レ
ジストと隣接した領域にゲート材料が回り込みにくくな
るためである。
【0023】続いて、図12の端子部、ここではゲート
端子(37)およびドレイン端子(38)を覆うリング
状のマスク、例えばメタルマスク(39)を形成し、絶
縁膜(40)例えばシリコンチッカ膜、アモルファスシ
リコン膜(41)、高濃度のN型のアモルファスシリコ
ン膜(42)を形成する。またこの上にクロム膜(43
)が形成されるが連続で形成されてもよいし、スパッタ
リングで形成されてもよい。(図3参照)本工程でメタ
ルマスク(39)を用いている理由は、ドレインライン
(44)とドレイン端子(38)、ゲートライン(35
)とゲート端子(37)を接続する際に、コンタクト孔
を介せず接続するためである。またCVD等で約300
度まで上昇するためである。もしメタル以外でもこの高
温度に耐え得る材料があれば、これをマスクとしてもよ
い。従来、液晶装置は、図13のように形成されている
。中央のマトリックス状に形成されている小さな四角形
は、TFTおよびこのTFT周囲に形成される表示電極
、ゲートライン(100)、ドレインライン(101)
、補助容量および補助容量ライン(102)を一組とし
たセルを示すものであり、左右にはドレインライン(1
01)が伸び、ドレイン端子(103)に接続され、こ
の間には、救済ライン(104)が横切って形成されて
いる。一方、上下にはゲートライン(100)及び補助
容量ライン(102)が伸び、ゲートライン(100)
はゲート端子(105)と接続され、補助容量ライン(
102)は、ゲートライン(100)を横切るように接
続ライン(106)で並行に接続されている。このドレ
インライン(101)と救済ライン(104)、接続ラ
イン(106)とゲートライン(100)はクロスする
ために、同層では形成できずクロスオーバーされている
。従って一本のゲートラインに対して、上と下に2つの
コンタクトホールが形成される。また一本のドレインラ
イン(101)に対して、左右に2対のコンタクトホー
ルが形成される。このコンタクトホールは、画素数の増
大および微細化に伴い、歩留りの低下を招く。つまりコ
ンタクトホールの数が非常に多く、しかも非常に小さい
ために、コンタクトホールの形成不良、コンタクト不良
および工程数増加に伴う不良を招く。どのようにコンタ
クトするかは、以下の工程の説明にて説明されるので、
ここでは省略する。
端子(37)およびドレイン端子(38)を覆うリング
状のマスク、例えばメタルマスク(39)を形成し、絶
縁膜(40)例えばシリコンチッカ膜、アモルファスシ
リコン膜(41)、高濃度のN型のアモルファスシリコ
ン膜(42)を形成する。またこの上にクロム膜(43
)が形成されるが連続で形成されてもよいし、スパッタ
リングで形成されてもよい。(図3参照)本工程でメタ
ルマスク(39)を用いている理由は、ドレインライン
(44)とドレイン端子(38)、ゲートライン(35
)とゲート端子(37)を接続する際に、コンタクト孔
を介せず接続するためである。またCVD等で約300
度まで上昇するためである。もしメタル以外でもこの高
温度に耐え得る材料があれば、これをマスクとしてもよ
い。従来、液晶装置は、図13のように形成されている
。中央のマトリックス状に形成されている小さな四角形
は、TFTおよびこのTFT周囲に形成される表示電極
、ゲートライン(100)、ドレインライン(101)
、補助容量および補助容量ライン(102)を一組とし
たセルを示すものであり、左右にはドレインライン(1
01)が伸び、ドレイン端子(103)に接続され、こ
の間には、救済ライン(104)が横切って形成されて
いる。一方、上下にはゲートライン(100)及び補助
容量ライン(102)が伸び、ゲートライン(100)
はゲート端子(105)と接続され、補助容量ライン(
102)は、ゲートライン(100)を横切るように接
続ライン(106)で並行に接続されている。このドレ
インライン(101)と救済ライン(104)、接続ラ
イン(106)とゲートライン(100)はクロスする
ために、同層では形成できずクロスオーバーされている
。従って一本のゲートラインに対して、上と下に2つの
コンタクトホールが形成される。また一本のドレインラ
イン(101)に対して、左右に2対のコンタクトホー
ルが形成される。このコンタクトホールは、画素数の増
大および微細化に伴い、歩留りの低下を招く。つまりコ
ンタクトホールの数が非常に多く、しかも非常に小さい
ために、コンタクトホールの形成不良、コンタクト不良
および工程数増加に伴う不良を招く。どのようにコンタ
クトするかは、以下の工程の説明にて説明されるので、
ここでは省略する。
【0024】続いて、前記メタルマスク(39)を除去
し、図11のゲート(34)上に長方形の実線で示され
ている形状を達成するために、フォトレジストの塗布、
露光、現像を行い、TFT(45)のゲートに対応する
領域のみを残し、前記クロム膜(43)、アモルファス
シリコン(42),(41)をケミカルエッチングする
。またここでは、ゲートライン(35)とドレインライ
ン(44)の交差部(46)も実線のようにエッチング
する。続いて前記レジストを除去する。以上は、図4を
参照。
し、図11のゲート(34)上に長方形の実線で示され
ている形状を達成するために、フォトレジストの塗布、
露光、現像を行い、TFT(45)のゲートに対応する
領域のみを残し、前記クロム膜(43)、アモルファス
シリコン(42),(41)をケミカルエッチングする
。またここでは、ゲートライン(35)とドレインライ
ン(44)の交差部(46)も実線のようにエッチング
する。続いて前記レジストを除去する。以上は、図4を
参照。
【0025】続いて図5の如く、透明電極材料、ここで
はITO(47)を全面に形成する。更に、図6のよう
に、ドレイン電極(48)、ドレインライン(44)、
ソース電極(49)、表示電極(50)およびドレイン
端子(38)、ゲート端子(37)に対応する領域上に
レジスト(51)が残るようにパターニングする。前記
ITO(47)をエッチングした後、前記レジスト(5
1)を使い、TFT(45)のチャンネルに対応する前
記クロム膜(43)およびアモルファスシリコン膜(4
2)をエッチングし、前記レジスト(51)を剥離する
。この結果、図7のような形状が達成される。
はITO(47)を全面に形成する。更に、図6のよう
に、ドレイン電極(48)、ドレインライン(44)、
ソース電極(49)、表示電極(50)およびドレイン
端子(38)、ゲート端子(37)に対応する領域上に
レジスト(51)が残るようにパターニングする。前記
ITO(47)をエッチングした後、前記レジスト(5
1)を使い、TFT(45)のチャンネルに対応する前
記クロム膜(43)およびアモルファスシリコン膜(4
2)をエッチングし、前記レジスト(51)を剥離する
。この結果、図7のような形状が達成される。
【0026】ここではレジスト膜、ニッケル膜(56)
およびITO(47)をマスクにして、セルフアライン
でアモルファスシリコン膜(42)のチャンネル領域を
エッチングできるので、このエッチング領域のずれが無
くなる。図11に於て、ITO(47)は、破線で示し
た図番(52)が相当し、ドレインライン(44)、こ
のドレインライン(44)と一体となって形成されるド
レイン電極領域、表示電極(50)、この表示電極と一
体となって形成されるソース電極領域およびドレインラ
イン(44)と一体となって形成されるドレイン端子領
域が連続して形成される。
およびITO(47)をマスクにして、セルフアライン
でアモルファスシリコン膜(42)のチャンネル領域を
エッチングできるので、このエッチング領域のずれが無
くなる。図11に於て、ITO(47)は、破線で示し
た図番(52)が相当し、ドレインライン(44)、こ
のドレインライン(44)と一体となって形成されるド
レイン電極領域、表示電極(50)、この表示電極と一
体となって形成されるソース電極領域およびドレインラ
イン(44)と一体となって形成されるドレイン端子領
域が連続して形成される。
【0027】本工程で達成される構造は、本発明の特徴
となる点である。つまりドレイン電極(48)に対応す
る領域とドレインライン(44)に対応する領域は、I
TOで一体で形成されるため、必ず電気的に接続される
。またソース電極(49)に対応する領域と表示電極(
50)は、ITOで一体で形成されるため、必ず電気的
に接続される。特に従来では、ソースをメタルで形成し
、表示電極をITOで形成しているので、マスク合せ精
度等によりソースと表示電極が接触しない場合が生じて
いた。
となる点である。つまりドレイン電極(48)に対応す
る領域とドレインライン(44)に対応する領域は、I
TOで一体で形成されるため、必ず電気的に接続される
。またソース電極(49)に対応する領域と表示電極(
50)は、ITOで一体で形成されるため、必ず電気的
に接続される。特に従来では、ソースをメタルで形成し
、表示電極をITOで形成しているので、マスク合せ精
度等によりソースと表示電極が接触しない場合が生じて
いた。
【0028】ここで図12に示すように、救済ライン(
53)は説明を省略したが図1の工程において、ゲート
と同一材料で構成され、第1層に形成される。しかも図
3のようにメタルマスク(39)で絶縁膜(40)が形
成されないので、従来例とは異なりコンタクトホールを
形成せずに電気的にドレインラインとドレイン端子を接
続できる。図9から端子部は、ITOとクロムの2層構
造であるが、クロムを省略しても良いし、ITOを端子
部まで延在させず、ITOとコンタクトしているクロム
のみを端子部に延在させても良い。また補助容量ライン
(54)も図1の工程で第1層目に形成され、しかも図
3のようにメタルマスクで覆われているので、ゲートラ
インの端子部表面は絶縁膜(40)で覆われず露出して
いる。従って図5及び図6の工程により、コンタクトホ
ールを形成せずにゲート端子(37)とゲートライン(
35)を電気的に接続できる。この構造を図10に示す
。ここではゲートライン、ITO、Niの3層構造であ
るが、ゲートラインのみを端子部へ延在させても良いし
、図10においてNiを省略しても良い。
53)は説明を省略したが図1の工程において、ゲート
と同一材料で構成され、第1層に形成される。しかも図
3のようにメタルマスク(39)で絶縁膜(40)が形
成されないので、従来例とは異なりコンタクトホールを
形成せずに電気的にドレインラインとドレイン端子を接
続できる。図9から端子部は、ITOとクロムの2層構
造であるが、クロムを省略しても良いし、ITOを端子
部まで延在させず、ITOとコンタクトしているクロム
のみを端子部に延在させても良い。また補助容量ライン
(54)も図1の工程で第1層目に形成され、しかも図
3のようにメタルマスクで覆われているので、ゲートラ
インの端子部表面は絶縁膜(40)で覆われず露出して
いる。従って図5及び図6の工程により、コンタクトホ
ールを形成せずにゲート端子(37)とゲートライン(
35)を電気的に接続できる。この構造を図10に示す
。ここではゲートライン、ITO、Niの3層構造であ
るが、ゲートラインのみを端子部へ延在させても良いし
、図10においてNiを省略しても良い。
【0029】更に、図8のように、画素電極となる領域
のみをレジスト(55)で形成し、全面にニッケル(5
6)を形成する。ここでニッケルは、無電解メッキで形
成され、ドレイン電極(48)、ドレインライン(44
)、ソース電極(49)およびドレイン端子(38)上
に形成され、これらの抵抗の低下のために成される。 本工程により達成される構造は、本発明の特徴点であり
、ITO上には、無電解メッキでニッケルが形成できる
ため、いわゆるセルフアラインの機能を有して形成でき
る。ドレイン電極(48)、ドレインライン(44)、
ソース電極(49)が下層のITOとずれることなく形
成できる。
のみをレジスト(55)で形成し、全面にニッケル(5
6)を形成する。ここでニッケルは、無電解メッキで形
成され、ドレイン電極(48)、ドレインライン(44
)、ソース電極(49)およびドレイン端子(38)上
に形成され、これらの抵抗の低下のために成される。 本工程により達成される構造は、本発明の特徴点であり
、ITO上には、無電解メッキでニッケルが形成できる
ため、いわゆるセルフアラインの機能を有して形成でき
る。ドレイン電極(48)、ドレインライン(44)、
ソース電極(49)が下層のITOとずれることなく形
成できる。
【0030】Niメッキ法は、まず塩化パラジウムに浸
し、ITO表面にPdを還元析出させ、その後に無電解
メッキ液に入れ、触媒のPd上にNiを析出させる。メ
ッキ液は、硫酸ニッケル、塩化ニッケル、スルファミン
酸ニッケル、塩化アンモニウム、ほう酸、光沢剤、ピッ
ト防止剤等が適当に選択されて構成されている。一般に
、プラスチック表面のNiメッキは、塩化スズを吸着さ
せてから前工程を行うが、ITOの場合スズを有してい
るので、この吸着工程は省略をしている。
し、ITO表面にPdを還元析出させ、その後に無電解
メッキ液に入れ、触媒のPd上にNiを析出させる。メ
ッキ液は、硫酸ニッケル、塩化ニッケル、スルファミン
酸ニッケル、塩化アンモニウム、ほう酸、光沢剤、ピッ
ト防止剤等が適当に選択されて構成されている。一般に
、プラスチック表面のNiメッキは、塩化スズを吸着さ
せてから前工程を行うが、ITOの場合スズを有してい
るので、この吸着工程は省略をしている。
【0031】従ってソース電極と表示電極、ドレイン電
極とドレインラインは必ず電気的に接続され、しかもニ
ッケルにより、これらの電極の抵抗値を通常の電極並み
に下げることができる。またニッケルには限定せずアル
ミニウム、モリブデン、チタン等の金属を被着させても
良い。最後に、前記レジスト(55)を剥離し、図9に
は示されていないがオーバーコートがほどこされ、対向
電極が形成される対向基板と本基板(31)が貼り合わ
され、中に液晶が注入されて完成される。
極とドレインラインは必ず電気的に接続され、しかもニ
ッケルにより、これらの電極の抵抗値を通常の電極並み
に下げることができる。またニッケルには限定せずアル
ミニウム、モリブデン、チタン等の金属を被着させても
良い。最後に、前記レジスト(55)を剥離し、図9に
は示されていないがオーバーコートがほどこされ、対向
電極が形成される対向基板と本基板(31)が貼り合わ
され、中に液晶が注入されて完成される。
【0032】
【発明の効果】以上の説明からも明らかなように、液晶
装置を構成するスイッチング素子の第1層目の導電部、
例えばゲートまたはゲートラインがリフトオフ法にて形
成されるために、この上層に形成される第2層目の導電
部、ここではソース電極、ドレイン電極、行ラインまた
は列ライン(ここではドレインライン)のステップ・カ
バレージが良好となり、断線やショートを防止でき、歩
留りの向上を達成できる。
装置を構成するスイッチング素子の第1層目の導電部、
例えばゲートまたはゲートラインがリフトオフ法にて形
成されるために、この上層に形成される第2層目の導電
部、ここではソース電極、ドレイン電極、行ラインまた
は列ライン(ここではドレインライン)のステップ・カ
バレージが良好となり、断線やショートを防止でき、歩
留りの向上を達成できる。
【0033】またリフトオフ法のため工程数を減少でき
、更に歩留りの向上を達成できる。本工程では、ゲート
およびゲートラインの形成工程にて実施したがITOの
形成工程、また図8のソース電極、ドレイン電極および
端子との接続工程にも実施可能である。更には、ソース
電極および表示電極、ドレイン電極およびドレインライ
ンは、ITOで連続して形成できるので、フォトリソグ
ラフィ等のパターンずれによる接触不良を全く無くせる
特徴を有する。
、更に歩留りの向上を達成できる。本工程では、ゲート
およびゲートラインの形成工程にて実施したがITOの
形成工程、また図8のソース電極、ドレイン電極および
端子との接続工程にも実施可能である。更には、ソース
電極および表示電極、ドレイン電極およびドレインライ
ンは、ITOで連続して形成できるので、フォトリソグ
ラフィ等のパターンずれによる接触不良を全く無くせる
特徴を有する。
【0034】しかもITO上には、導電材料が被着され
ており、一般に用いられている金属と同等の抵抗値を有
する特徴を有する。従って微細化が進む液晶表示装置に
於て、フォトリソグラフィ等のずれによる不良を減少で
き、更に歩留りを向上できる。
ており、一般に用いられている金属と同等の抵抗値を有
する特徴を有する。従って微細化が進む液晶表示装置に
於て、フォトリソグラフィ等のずれによる不良を減少で
き、更に歩留りを向上できる。
【図1】本発明にかかわる液晶表示装置の断面図である
。
。
【図2】本発明にかかわる液晶表示装置の断面図である
。
。
【図3】本発明にかかわる液晶表示装置の断面図である
。
。
【図4】本発明にかかわる液晶表示装置の断面図である
。
。
【図5】本発明にかかわる液晶表示装置の断面図である
。
。
【図6】本発明にかかわる液晶表示装置の断面図である
。
。
【図7】本発明にかかわる液晶表示装置の断面図である
。
。
【図8】本発明にかかわる液晶表示装置の断面図である
。
。
【図9】本発明にかかわる液晶表示装置の断面図である
。
。
【図10】本発明にかかわる液晶表示装置の断面図であ
る。
る。
【図11】本発明にかかわる液晶表示装置の平面図であ
る。
る。
【図12】本発明にかかわる液晶表示装置の概略平面図
である。
である。
【図13】従来の液晶表示装置の概略平面図である。
【図14】従来の液晶表示装置の断面図である。
【図15】従来の液晶表示装置の断面図である。
【図16】従来の液晶表示装置の断面図である。
【図17】従来の液晶表示装置の断面図である。
【図18】従来の液晶表示装置の断面図である。
Claims (6)
- 【請求項1】 透明な絶縁性基板上に複数のドレイン
ライン、ゲートラインが形成され、この交点にTFTの
スイッチング素子と表示電極がマトリックス状に配置さ
れる液晶表示装置の製造方法であって、前記絶縁性基板
上に前記TFTのゲートと一体で構成されるゲートライ
ンまたは前記TFTのゲートと一体で構成されるゲート
ラインとストレージ電極をリフトオフ法により形成する
工程と、前記絶縁性基板上に絶縁層を被着する工程と、
前記TFTに対応する前記絶縁層上にアモルファスシリ
コン活性層およびアモルファスシリコン・コンタクト層
を形成する工程と、前記TFTのソースに対応するアモ
ルファスシリコン・コンタクト層上から一体となる表示
電極または/および前記TFTのドレインに対応するア
モルファスシリコン・コンタクト層上から一体となるド
レインラインを形成する工程とを少なくとも有すること
を特徴とした液晶表示装置。 - 【請求項2】 前記TFTのソースに対応するアモル
ファスシリコン・コンタクト層上から一体となる表示電
極または/および前記TFTのドレインに対応するアモ
ルファスシリコン・コンタクト層上から一体となるドレ
インラインを表示電極材料で形成することを特徴とした
請求項1記載の液晶表示装置の製造方法。 - 【請求項3】 前記表示電極はITOで形成され、表
面は金属材料が被着されることを特徴とした液晶表示装
置の製造方法。 - 【請求項4】 前記金属はニッケルを主成分とし、無
電解メッキにより形成されることを特徴とした請求項3
記載の液晶表示装置の製造方法。 - 【請求項5】 透明な絶縁性基板を用意する工程と、
前記絶縁性基板上にホトレジストを塗布する工程と、前
記絶縁性基板上に形成予定のゲートと一体となるゲート
ラインまたは前記TFTのゲートと一体で構成されるゲ
ートラインとストレージ電極に対応するホトレジストを
除去する工程と、全面に前記TFTのゲート材料を被着
する工程と、前記ホトレジストを剥離し、前記ゲートと
一体となるゲートラインまたは前記TFTのゲートと一
体で構成されるゲートラインとストレージ電極に形成す
る工程と、前記絶縁性基板上に絶縁層を形成し、前記T
FTに対応する絶縁層上にアモルファスシリコン活性層
およびアモルファスシリコン・コンタクト層を形成する
工程と、前記TFTのソースに対応するアモルファスシ
リコン・コンタクト層上から一体となる表示電極または
/および前記TFTのドレインに対応するアモルファス
シリコン・コンタクト層上から一体となるドレインライ
ンをITOにより形成する工程と、前記TFTのソース
およびドレインの一端と一致するように前記TFTのチ
ャンネル領域に対応する前記アモルファスシリコン・コ
ンタクト層を除去する工程と、前記ITO上にニッケル
を無電解メッキで形成する工程とを少なくとも有するこ
とを特徴とした液晶表示装置の製造方法。 - 【請求項6】 前記アモルファスシリコン・コンタク
ト層上にクロムを形成することを特徴とした請求項5記
載の液晶表示装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3046798A JPH04283938A (ja) | 1991-03-12 | 1991-03-12 | 液晶表示装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3046798A JPH04283938A (ja) | 1991-03-12 | 1991-03-12 | 液晶表示装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04283938A true JPH04283938A (ja) | 1992-10-08 |
Family
ID=12757355
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3046798A Pending JPH04283938A (ja) | 1991-03-12 | 1991-03-12 | 液晶表示装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04283938A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002303877A (ja) * | 2001-01-18 | 2002-10-18 | Lg Phillips Lcd Co Ltd | 液晶表示装置用アレー基板とその製造方法 |
JP2007281459A (ja) * | 2006-04-06 | 2007-10-25 | Samsung Electronics Co Ltd | 薄膜トランジスタ表示板およびその製造方法 |
-
1991
- 1991-03-12 JP JP3046798A patent/JPH04283938A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002303877A (ja) * | 2001-01-18 | 2002-10-18 | Lg Phillips Lcd Co Ltd | 液晶表示装置用アレー基板とその製造方法 |
US7995182B2 (en) | 2001-01-18 | 2011-08-09 | Lg Display Co., Ltd. | Array substrate for a liquid crystal display device and method of manufacturing the same |
JP2007281459A (ja) * | 2006-04-06 | 2007-10-25 | Samsung Electronics Co Ltd | 薄膜トランジスタ表示板およびその製造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6927105B2 (en) | Thin film transistor array substrate and manufacturing method thereof | |
US7400365B2 (en) | Method for manufacturing a thin film transistor array substrate for a liquid crystal display device | |
US7129105B2 (en) | Method for manufacturing thin film transistor array panel for display device | |
US6444484B1 (en) | Wiring structure of thin film transistor array and method of manufacturing the same | |
US20100117088A1 (en) | Thin film transistor substrate and method of manufacturing the same | |
US7907228B2 (en) | TFT LCD structure and the manufacturing method thereof | |
US7277138B2 (en) | Array substrate for LCD device having double-layered metal structure and manufacturing method thereof | |
JP2002076366A (ja) | 薄膜トランジスタ、多層膜構造、薄膜トランジスタの製造方法、および多層膜構造の製造方法 | |
US7428032B2 (en) | Horizontal electric field LCD TFT substrate having gate insulating layer of varying thickness and fabricating method thereof | |
US20050124088A1 (en) | Method of manufacturing a thin film transistor array | |
KR100264757B1 (ko) | 액티브 매트릭스 lcd 및 그 제조 방법 | |
JP4166300B2 (ja) | 液晶表示装置の製造方法 | |
JP2002190598A (ja) | 薄膜トランジスタアレイ基板およびその製造方法 | |
EP1646076B1 (en) | Manufacturing method of a thin film transistor array panel | |
US7422916B2 (en) | Method of manufacturing thin film transistor panel | |
JPH11352515A (ja) | 液晶表示装置およびその製造方法 | |
US7858413B2 (en) | Manufacturing method of pixel structure | |
JPH04283938A (ja) | 液晶表示装置の製造方法 | |
JPH04232923A (ja) | 表示装置の電極基板の製造方法 | |
JPH04253033A (ja) | 液晶表示装置 | |
JPH06230425A (ja) | 液晶表示装置及びその製造方法 | |
KR100897720B1 (ko) | 액정표시장치의 제조방법 | |
JPH04253031A (ja) | 液晶表示装置の製造方法 | |
JPH11202360A (ja) | 平面表示装置用アレイ基板、及びその製造方法 | |
JPH04253032A (ja) | 液晶表示装置の製造方法 |