JP7310563B2 - 電圧制御型電力用半導体素子の駆動回路 - Google Patents
電圧制御型電力用半導体素子の駆動回路 Download PDFInfo
- Publication number
- JP7310563B2 JP7310563B2 JP2019207626A JP2019207626A JP7310563B2 JP 7310563 B2 JP7310563 B2 JP 7310563B2 JP 2019207626 A JP2019207626 A JP 2019207626A JP 2019207626 A JP2019207626 A JP 2019207626A JP 7310563 B2 JP7310563 B2 JP 7310563B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- voltage
- signal
- input
- power semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H3/00—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection
- H02H3/08—Emergency protective circuit arrangements for automatic disconnection directly responsive to an undesired change from normal electric working condition with or without subsequent reconnection ; integrated protection responsive to excess current
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/082—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
- H03K17/0828—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in composite switches
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02H—EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
- H02H1/00—Details of emergency protective circuit arrangements
- H02H1/0007—Details of emergency protective circuit arrangements concerning the detecting means
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
- H03K17/163—Soft switching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/168—Modifications for eliminating interference voltages or currents in composite switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/28—Modifications for introducing a time delay before switching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/567—Circuits characterised by the use of more than one type of semiconductor device, e.g. BIMOS, composite devices such as IGBT
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Electronic Switches (AREA)
- Power Conversion In General (AREA)
- Inverter Devices (AREA)
Description
図1は第1の実施の形態に係るIGBTの駆動回路を示す回路図、図2はソフト遮断における駆動回路の動作を示すタイミングチャート、図3はスロー遮断における駆動回路の動作を示すタイミングチャート、図4はスロー遮断時のIGBTの動作波形図である。
図5は第2の実施の形態に係るIGBTの駆動回路を示す回路図、図6は入力回路のデッドタイム回路の構成例を示す図、図7はスロー遮断時のIGBTの動作波形図である。なお、図5において、図1に示した構成要素と同じまたは均等の構成要素については同じ符号を付してその詳細な説明は省略する。また、図7の動作波形において、一点鎖線は、デッドタイムの切替を行っていない状態でスロー遮断をした場合を示し、実線は、デッドタイムの切替を行った状態でスロー遮断をした場合を示している。
20,20a 駆動回路
21 入力回路
21a デッドタイム回路
21b オア回路
21c 第1デッドタイム回路
21d 第2デッドタイム回路
21e 切替回路
22 基準電圧源
23 演算増幅器
24 NMOSトランジスタ
25 抵抗
26,27 PMOSトランジスタ
28,29,30 NMOSトランジスタ
31 遅延回路
32 アンド回路
33 電流検出抵抗
34 過電流検出回路
34a 比較器
34b 基準電圧源
35 遅延回路
36 RSフリップフロップ
37 遅延回路
38 NMOSトランジスタ
39 スロー遮断検出回路
39a,39b,39c アンド回路
40 NMOSトランジスタ
Claims (6)
- 電圧制御型電力用半導体素子をオフ制御するオフ信号の入力によりオンして前記電圧制御型電力用半導体素子のゲート端子からゲート容量に蓄積された電荷を引き抜く第1のスイッチ素子と、
前記オフ信号の入力から第1の所定時間経過後に第1の遅延信号を出力する第1の遅延回路と、
前記第1の遅延信号の入力によりオンして前記電圧制御型電力用半導体素子のゲート端子から前記電荷を引き抜くものであって前記第1のスイッチ素子よりも引き抜き能力が大きい第2のスイッチ素子と、
前記電圧制御型電力用半導体素子の過電流を検出すると過電流検出信号を出力する過電流検出回路と、
前記過電流検出信号を入力してから第2の所定時間経過後に第2の遅延信号を出力する第2の遅延回路と、
前記第2の遅延信号を保持するフリップフロップと、
前記フリップフロップによって保持された前記第2の遅延信号の入力によりオンして前記電圧制御型電力用半導体素子のゲート端子から前記電荷を引き抜くものであって前記第1のスイッチ素子よりも引き抜き能力が小さい第3のスイッチ素子と、
を備えた電圧制御型電力用半導体素子の駆動回路において、
前記過電流検出信号を検出してから前記第2の遅延信号が出力されるまでの間に前記オフ信号が入力されるとスロー遮断検出信号を出力するスロー遮断検出回路と、
前記スロー遮断検出信号の入力によりオンして前記電圧制御型電力用半導体素子のゲート端子から前記電荷を引き抜くものであって前記第2のスイッチ素子の引き抜き能力と前記第3のスイッチ素子の引き抜き能力との間の引き抜き能力を有している第4のスイッチ素子と、
をさらに備えている、電圧制御型電力用半導体素子の駆動回路。 - 前記スロー遮断検出回路が前記スロー遮断検出信号を出力しているとき、前記第1の遅延信号を前記第2のスイッチ素子へ伝達しないようにした、請求項1記載の電圧制御型電力用半導体素子の駆動回路。
- 前記スロー遮断検出回路は、前記過電流検出信号が入力され、前記第2の遅延回路から前記第2の遅延信号が出力されていない状態で、前記オフ信号が入力されたときに、前記スロー遮断検出信号を出力するようにした、請求項1記載の電圧制御型電力用半導体素子の駆動回路。
- 前記第2の遅延信号を入力して前記電圧制御型電力用半導体素子をオン制御するオン信号の生成を停止するようにした、請求項1記載の電圧制御型電力用半導体素子の駆動回路。
- 前記オフ信号を遅らせる第1デッドタイム回路および第2デッドタイム回路と、前記過電流検出信号を入力していないとき前記第1デッドタイム回路の出力を選択し、前記過電流検出信号を入力してから前記第2の遅延回路が前記第2の遅延信号を出力するまでの間に前記第1デッドタイム回路よりも短いデッドタイムが設定された前記第2デッドタイム回路の出力を選択する切替回路とを備えている、請求項1記載の電圧制御型電力用半導体素子の駆動回路。
- 前記第1デッドタイム回路および前記第2デッドタイム回路によって設定されたデッドタイムの時間差は、前記電圧制御型電力用半導体素子のオフ制御時に、前記第1のスイッチ素子および前記第2のスイッチ素子が電荷引き抜きをした場合のターンオフ時間と前記スロー遮断検出信号により前記第1のスイッチ素子および前記第4のスイッチ素子が電荷引き抜きをした場合のターンオフ時間との時間差に合わせた、請求項5記載の電圧制御型電力用半導体素子の駆動回路。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019207626A JP7310563B2 (ja) | 2019-11-18 | 2019-11-18 | 電圧制御型電力用半導体素子の駆動回路 |
CN202011022879.1A CN112821723A (zh) | 2019-11-18 | 2020-09-25 | 电压控制型电力用半导体元件的驱动电路 |
DE102020125428.8A DE102020125428A1 (de) | 2019-11-18 | 2020-09-29 | Treiberschaltung eines spannungsgesteuerten Leistungshalbleiterelements |
US17/038,471 US11515700B2 (en) | 2019-11-18 | 2020-09-30 | Drive circuit of voltage-controlled power semiconductor element |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019207626A JP7310563B2 (ja) | 2019-11-18 | 2019-11-18 | 電圧制御型電力用半導体素子の駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021083195A JP2021083195A (ja) | 2021-05-27 |
JP7310563B2 true JP7310563B2 (ja) | 2023-07-19 |
Family
ID=75683523
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019207626A Active JP7310563B2 (ja) | 2019-11-18 | 2019-11-18 | 電圧制御型電力用半導体素子の駆動回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US11515700B2 (ja) |
JP (1) | JP7310563B2 (ja) |
CN (1) | CN112821723A (ja) |
DE (1) | DE102020125428A1 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2022176656A (ja) | 2021-05-17 | 2022-11-30 | Agc株式会社 | 車両用アンテナ装置 |
JPWO2023119574A1 (ja) * | 2021-12-23 | 2023-06-29 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003134797A (ja) | 2001-10-16 | 2003-05-09 | Fuji Electric Co Ltd | パワーデバイスの駆動回路 |
JP2012023899A (ja) | 2010-07-15 | 2012-02-02 | Fuji Electric Co Ltd | 電力用半導体素子のゲート駆動回路 |
JP2016127306A (ja) | 2014-12-26 | 2016-07-11 | 富士電機株式会社 | 半導体装置およびその制御方法 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2018033259A (ja) | 2016-08-25 | 2018-03-01 | 日立オートモティブシステムズ株式会社 | 電力変換装置 |
-
2019
- 2019-11-18 JP JP2019207626A patent/JP7310563B2/ja active Active
-
2020
- 2020-09-25 CN CN202011022879.1A patent/CN112821723A/zh active Pending
- 2020-09-29 DE DE102020125428.8A patent/DE102020125428A1/de active Pending
- 2020-09-30 US US17/038,471 patent/US11515700B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003134797A (ja) | 2001-10-16 | 2003-05-09 | Fuji Electric Co Ltd | パワーデバイスの駆動回路 |
JP2012023899A (ja) | 2010-07-15 | 2012-02-02 | Fuji Electric Co Ltd | 電力用半導体素子のゲート駆動回路 |
JP2016127306A (ja) | 2014-12-26 | 2016-07-11 | 富士電機株式会社 | 半導体装置およびその制御方法 |
Also Published As
Publication number | Publication date |
---|---|
CN112821723A (zh) | 2021-05-18 |
DE102020125428A1 (de) | 2021-05-20 |
US20210151976A1 (en) | 2021-05-20 |
JP2021083195A (ja) | 2021-05-27 |
US11515700B2 (en) | 2022-11-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN108809059B (zh) | 半导体元件的驱动装置 | |
JP5678498B2 (ja) | 電力用半導体素子のゲート駆動回路 | |
US6891707B2 (en) | Semiconductor protection circuit | |
JP4349398B2 (ja) | スイッチング素子駆動装置及びスイッチング素子駆動方法 | |
US8179651B2 (en) | Overload protection for a circuit arrangement having a transistor | |
JP6468150B2 (ja) | 負荷駆動装置 | |
US8779806B2 (en) | Circuit and method for improving noise immunity of a single-end level shifter in a floating gate driver | |
JP2003284318A (ja) | 電力用半導体素子の駆動回路 | |
JP2016092907A (ja) | 半導体装置 | |
JP2005045590A (ja) | 半導体装置 | |
US8045310B2 (en) | Semiconductor device with overcurrent protection | |
EP2632048A1 (en) | System and method for controlling solid state circuit breakers | |
JP6350214B2 (ja) | 駆動装置 | |
JP7310563B2 (ja) | 電圧制御型電力用半導体素子の駆動回路 | |
US10103539B2 (en) | Semiconductor device and current limiting method | |
JP6142917B2 (ja) | パワーデバイスの駆動回路 | |
JPH0653795A (ja) | 半導体装置 | |
CN114303309A (zh) | 过流保护电路及开关电路 | |
JP5034919B2 (ja) | 温度センサ回路 | |
JP3337796B2 (ja) | 電圧駆動形素子の駆動回路 | |
JP2004119842A (ja) | 電力用半導体素子の駆動回路 | |
JP7293738B2 (ja) | 半導体駆動装置 | |
JP6835275B1 (ja) | 短絡判定装置、スイッチ装置、および、短絡判定方法 | |
JP2000295838A (ja) | ドライブ回路 | |
KR102693541B1 (ko) | 전력 스위치용 단락보호회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20221014 |
|
TRDD | Decision of grant or rejection written | ||
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230531 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230606 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230619 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7310563 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |