[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP7185744B2 - 撮像装置 - Google Patents

撮像装置 Download PDF

Info

Publication number
JP7185744B2
JP7185744B2 JP2021167834A JP2021167834A JP7185744B2 JP 7185744 B2 JP7185744 B2 JP 7185744B2 JP 2021167834 A JP2021167834 A JP 2021167834A JP 2021167834 A JP2021167834 A JP 2021167834A JP 7185744 B2 JP7185744 B2 JP 7185744B2
Authority
JP
Japan
Prior art keywords
transistor
layer
register
image processing
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2021167834A
Other languages
English (en)
Other versions
JP2022009069A (ja
Inventor
隆之 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2022009069A publication Critical patent/JP2022009069A/ja
Application granted granted Critical
Publication of JP7185744B2 publication Critical patent/JP7185744B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/709Circuitry for control of the power supply
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/771Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising storage means other than floating diffusion
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/02Comparing digital values
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • H01L29/78648Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate arranged on opposing sides of the channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/47Image sensors with pixel address output; Event-driven image sensors; Selection of pixels to be read out based on image data
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/53Control of the integration time
    • H04N25/532Control of the integration time by controlling global shutters in CMOS SSIS
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/57Control of the dynamic range
    • H04N25/571Control of the dynamic range involving a non-linear response
    • H04N25/573Control of the dynamic range involving a non-linear response the logarithmic type
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/703SSIS architectures incorporating pixels for producing signals other than image signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/766Addressed sensors, e.g. MOS or CMOS sensors comprising control or output lines used for a plurality of functions, e.g. for pixel output, driving, reset or power
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/767Horizontal readout lines, multiplexers or registers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/79Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Electromagnetism (AREA)
  • Mathematical Analysis (AREA)
  • General Engineering & Computer Science (AREA)
  • Pure & Applied Mathematics (AREA)
  • Mathematical Optimization (AREA)
  • Computational Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Studio Devices (AREA)
  • Image Processing (AREA)

Description

本発明の一態様は、撮像装置に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書などで開示する発明
の一態様の技術分野は、物、方法、または、製造方法に関するものである。または、本発
明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション
・オブ・マター)に関するものである。そのため、より具体的に本明細書で開示する本発
明の一態様の技術分野としては、半導体装置、表示装置、液晶表示装置、発光装置、照明
装置、蓄電装置、記憶装置、撮像装置、製造装置、それらの動作方法、または、それらの
製造方法、を一例として挙げることができる。
なお、本明細書などにおいて半導体装置とは、半導体特性を利用することで機能しうる装
置全般を指す。トランジスタ、半導体回路は半導体装置の一態様である。また、記憶装置
、表示装置、撮像装置、電子機器、製造装置は、半導体装置を有する場合がある。
トランジスタに適用可能な半導体材料として、酸化物半導体が注目されている。例えば、
酸化物半導体として酸化亜鉛、またはIn-Ga-Zn系酸化物半導体を用いてトランジ
スタを作製する技術が特許文献1および特許文献2に開示されている。チャネル形成領域
に酸化物半導体を含むトランジスタ(Oxide Semiconductorトランジ
スタ、以下、OSトランジスタという)はオフ電流が極めて低いという特徴を有する。
オフ電流が小さいことを利用して、OSトランジスタを不揮発性の記憶装置に用いる例が
特許文献3に開示されている。
また、OSトランジスタを画素回路の一部に用いる構成の撮像装置が特許文献4に開示さ
れている。これにより、グローバルシャッタ方式を適用することができ、動体の撮像であ
っても歪のない画像を得ることができる。
特開2007-123861号公報 特開2007-96055号公報 特開2011-151383号公報 特開2011-119711号公報
撮像装置には、生成した撮像データに対してガンマ補正、調光、調色、ノイズ除去、歪み
補正、符号化、復号化などの画像処理を行うために、画像処理プロセッサを搭載する場合
が多い。また、画像処理プロセッサを搭載することにより、撮像装置が顔検出、自動シー
ン認識、ハイダイナミックレンジ合成(High Dynamic Range ima
ging、以下、HDRという)などの機能を有することができる。
上記機能は、必ずしも全てを使用する必要はなく、例えばユーザーが使用する機能を選択
できるようにすることが好ましい。例えば、使用する機能および使用しない機能を表すパ
ラメータを、CPU(Central Processing Unit)などのホスト
が生成し、当該パラメータを画像処理プロセッサに供給することにより、使用する機能を
選択することができる。また、画像処理プロセッサが画像処理などを行う際は、当該画像
処理に必要な情報を表すパラメータがホストにより生成され、当該パラメータが画像処理
プロセッサに供給される。
画像処理プロセッサには、上記パラメータを保持する機能を有するレジスタなどのメモリ
、および画像処理を行う画像処理部が設けられる。ホストが生成したパラメータを当該メ
モリに保持し、必要に応じて画像処理部がメモリからパラメータを読み出す。
上記メモリが揮発性メモリである場合、撮像装置の電源をオフにするとメモリに保持した
パラメータが消失する。このため、撮像装置の電源をオンとすると、プロセッサが再びパ
ラメータを生成する。これにより、電源をオンとしてから、撮像を行えるようになるまで
に時間を要する。
本発明の一態様は、電源をオフとした場合であっても、パラメータを保持する機能を有す
るメモリが設けられた撮像装置を提供することを課題の一とする。または、本発明の一態
様は、高速に動作する撮像装置を提供することを課題の一とする。または、本発明の一態
様は、低消費電力の撮像装置を提供することを課題の一とする。または、本発明の一態様
は、新規な撮像装置を提供することを課題の一とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一
態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題
は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図
面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様は、第1の回路(例えば、撮像回路)と、第1のコントローラと、二以上
の第2の回路(例えば、画像処理ブロック)と、二以上のセレクタと、を有し、第2の回
路はそれぞれ、画像処理部と、第1の保持回路と、を有し、セレクタはそれぞれ、スイッ
チ部と、第2の保持回路と、を有し、第1の保持回路は、第1のトランジスタを有し、第
2の保持回路は、第2のトランジスタを有し、第1の回路は、撮像動作を行うことにより
画像データを生成する機能を有し、第1のコントローラは、第2の回路への電源供給を制
御する機能を有し、第2の回路が有する画像処理部は、第1の回路が生成した画像データ
を処理する機能を有し、第2の回路の一が有する画像処理部は、他の第2の回路が有する
画像処理部が処理した画像データを処理する機能を有し、第1の保持回路は、第1のパラ
メータを受信する機能を有し、第1の保持回路は、第2の回路への電源供給が遮断されて
いる状態で、第1のパラメータを保持する機能を有し、スイッチ部は、第1の回路が生成
した画像データおよび画像処理部が処理した画像データの中から選択された、一の画像デ
ータを出力する機能を有し、第2の保持回路は、第2のパラメータを受信する機能を有し
、第2の保持回路は、セレクタへの電源供給が遮断されている状態で、第2のパラメータ
を保持する機能を有し、第1のトランジスタおよび第2のトランジスタは、チャネル形成
領域に金属酸化物を含む撮像装置である。
また、上記態様において、第1のパラメータは、画像処理部が処理を行う際に必要な情報
を表し、第2のパラメータは、スイッチ部から出力される画像データを表してもよい。
また、上記態様において、第1の保持回路は、第1のレジスタと、第2のレジスタと、を
有し、第2の保持回路は、第3のレジスタと、第4のレジスタと、を有し、第1のレジス
タは、第1のパラメータを第2のレジスタに供給する機能を有し、第2のレジスタは、第
1のレジスタから受信した第1のパラメータを、画像処理部に出力する機能を有し、第3
のレジスタは、第2のパラメータを第4のレジスタに供給する機能を有し、第4のレジス
タは、第3のレジスタから受信した第2のパラメータを、スイッチ部に出力する機能を有
してもよい。
また、上記態様において、第2のレジスタは、第1のトランジスタを有し、第4のレジス
タは、第2のトランジスタを有し、第2のレジスタは、第2の回路への電源供給が遮断さ
れている状態で、第1のパラメータを保持する機能を有し、第4のレジスタは、セレクタ
への電源供給が遮断されている状態で、第2のパラメータを保持する機能を有してもよい
また、上記態様において、第1のレジスタおよび第3のレジスタは、フリップフロップ回
路を有してもよい。
また、上記態様において、第2の回路をn個(nは2以上の整数)有し、セレクタをn+
1個有してもよい。
また、上記態様において、第1の保持回路は、第1の容量素子を有し、第2の保持回路は
、第2の容量素子を有し、第1のトランジスタのソースまたはドレインは、第1の容量素
子と電気的に接続され、第2のトランジスタのソースまたはドレインは、第2の容量素子
と電気的に接続されていてもよい。
また、上記態様において、第2のコントローラを有し、第2のコントローラは、第1の回
路および第1のコントローラへの電源供給を制御してもよい。
また、上記態様において、ホストを有し、ホストは、第1のパラメータおよび第2のパラ
メータを生成する機能を有してもよい。
また、上記態様において、第1のコントローラは、ホストが生成した第1のパラメータを
受信する機能を有し、第1のコントローラは、ホストが生成した第2のパラメータを受信
する機能を有し、第1のコントローラは、受信した第1のパラメータを、第2の回路に供
給する機能を有し、第1のコントローラは、受信した第2のパラメータを、セレクタに供
給する機能を有してもよい。
また、本発明の一態様の撮像装置と、操作用のボタンと、を有する電子機器も、本発明の
一態様である。
本発明の一態様により、電源をオフとした場合であっても、パラメータを保持する機能を
有するメモリが設けられた撮像装置を提供することができる。または、本発明の一態様に
より、高速に動作する撮像装置を提供することができる。または、本発明の一態様により
、低消費電力の撮像装置を提供することができる。または、本発明の一態様により、新規
な撮像装置を提供することができる。
なお、本発明の一態様はこれらの効果に限定されるものではない。例えば、本発明の一態
様は、場合によっては、または、状況に応じて、これらの効果以外の効果を有する場合も
ある。または、例えば、本発明の一態様は、場合によっては、または、状況に応じて、こ
れらの効果を有さない場合もある。
撮像装置の構成例を示すブロック図。 画像処理ブロックの構成例を示すブロック図。 レジスタの構成例を示す回路図。 レジスタの構成例を示す回路図。 レジスタの構成例を示す回路図。 レジスタの動作例を示すタイミングチャート。 パラメータを説明する図。 撮像回路の構成例を説明するブロック図。 画素の回路を説明する図。 グローバルシャッタおよびローリングシャッタの動作を説明するための図。 画素回路の構成例を説明する図。 画素回路の構成例を説明する図。 画素回路の動作例を説明する図。 画素回路の構成例を説明する図。 撮像装置の構成例を説明する断面図。 撮像装置の構成例を説明する断面図。 光電変換素子の接続形態の一例を説明する断面図。 光電変換素子の接続形態の一例を説明する断面図。 撮像装置の構成例を説明する断面図。 光電変換素子の接続形態の一例を説明する断面図。 撮像装置の構成例を説明する断面図。 撮像装置の構成例を説明する断面図。 撮像装置の構成例を説明する断面図。 撮像装置の構成例を説明する断面図。 撮像装置の構成例を説明する断面図。 撮像装置の構成例を説明する断面図。 トランジスタの構成例を説明する上面図および断面図。 トランジスタの構成例を説明する上面図および断面図。 トランジスタの構成例を説明する上面図および断面図。 トランジスタの構成例を説明する上面図および断面図。 トランジスタの構成例を説明する上面図および断面図。 撮像装置を収めたパッケージの斜視図および断面図。 撮像装置を収めたパッケージの斜視図および断面図。 電子機器の一例を説明する図。
以下、実施の形態について図面を参照しながら説明する。但し、実施の形態は多くの異な
る形態で実施することが可能であり、趣旨及びその範囲から逸脱することなくその形態及
び詳細を様々に変更し得ることは、当業者であれば容易に理解される。従って、本発明は
、以下の実施の形態の記載内容に限定して解釈されるものではない。また、以下に示され
る複数の実施の形態は、適宜組み合わせることが可能である。
また、図面などにおいて、大きさ、層の厚さ、領域などは、明瞭化のため誇張されている
場合がある。よって、必ずしもそのスケールに限定されない。図面は、理想的な例を模式
的に示したものであり、図面に示す形状又は値などに限定されない。
また、図面などにおいて、同一の要素または同様な機能を有する要素、同一の材質の要素
、あるいは同時に形成される要素などには同一の符号を付す場合があり、その繰り返しの
説明は省略する場合がある。
また、本明細書などにおいて、「膜」という用語と、「層」という用語とは、互いに入れ
替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変
更することが可能な場合がある。または、例えば、「絶縁膜」という用語を、「絶縁層」
という用語に変更することが可能な場合がある。
また、本明細書などにおいて、「上」や「下」などの配置を示す用語は、構成要素の位置
関係が、「直上」または「直下」であることを限定するものではない。例えば、「ゲート
絶縁層上のゲート電極」の表現であれば、ゲート絶縁層とゲート電極との間に他の構成要
素を含むものを除外しない。
また、本明細書などにおいて、「第1」、「第2」、「第3」などの序数詞は、構成要素
の混同を避けるために付したものであり、数的に限定するものではない。
また、本明細書などにおいて、「電気的に接続」とは、「何らかの電気的作用を有するも
の」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するも
の」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない
。例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジス
タなどのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有
する素子などが含まれる。
また、本明細書などにおいて、「電圧」とは、ある電位と基準の電位(例えば、グラウン
ド電位)との電位差のことを示す場合が多い。よって、電圧、電位、電位差を、各々、電
位、電圧、電圧差と言い換えることが可能である。
また、本明細書などにおいて、トランジスタとは、ゲートと、ドレインと、ソースとを含
む、少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレ
イン領域、またはドレイン電極)とソース(ソース端子、ソース領域、またはソース電極
)の間にチャネル形成領域を有しており、チャネル形成領域を介して、ソースとドレイン
との間に電流を流すことができるものである。なお、本明細書などにおいて、チャネル形
成領域とは、電流が主として流れる領域をいう。
また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動
作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細
書などにおいては、ソースやドレインの用語は、入れ替えて用いることができるものとす
る。
また、本明細書などにおいて、特に断りがない場合、オフ電流とは、トランジスタがオフ
状態(非導通状態、遮断状態、ともいう)にあるときのドレイン電流をいう。オフ状態と
は、特に断りがない場合、nチャネル型トランジスタでは、ゲートとソースの間の電圧V
gsがしきい値電圧Vthよりも低い状態、pチャネル型トランジスタでは、ゲートとソ
ースの間の電圧Vgsがしきい値電圧Vthよりも高い状態をいう。つまり、nチャネル
型のトランジスタのオフ電流とは、ゲートとソースの間の電圧Vgsがしきい値電圧Vt
hよりも低いときのドレイン電流、という場合がある。
上記オフ電流の説明において、ドレインをソースと読み替えてもよい。つまり、オフ電流
は、トランジスタがオフ状態にあるときのソースを流れる電流を言う場合がある。
また、本明細書などでは、オフ電流と同じ意味で、リーク電流と記載する場合がある。ま
た、本明細書などにおいて、オフ電流とは、トランジスタがオフ状態にあるときに、ソー
スとドレインの間に流れる電流を指す場合がある。
本明細書などにおいて、金属酸化物(metal oxide)とは、広い表現での金属
の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む
)、酸化物半導体(Oxide Semiconductorまたは単にOSともいう)
などに分類される。例えば、トランジスタの活性層に金属酸化物を用いた場合、当該金属
酸化物を酸化物半導体と呼称する場合がある。つまり、金属酸化物が増幅作用、整流作用
、及びスイッチング作用の少なくとも1つを有する場合、当該金属酸化物を、金属酸化物
半導体(metal oxide semiconductor)、略してOSというこ
とができる。また、OS FETと記載する場合においては、金属酸化物または酸化物半
導体を有するトランジスタと換言することができる。
また、本明細書などにおいて、窒素を有する金属酸化物も金属酸化物(metal ox
ide)と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物(me
tal oxynitride)と呼称してもよい。
また、本明細書などにおいて、CAAC(c-axis aligned crysta
l)、及びCAC(Cloud-Aligned Composite)と記載する場合
がある。なお、CAACは結晶構造の一例を表し、CACは機能、または材料の構成の一
例を表す。
また、本明細書などにおいて、CAC-OSまたはCAC-metal oxideとは
、材料の一部では導電性の機能と、材料の一部では絶縁性の機能とを有し、材料の全体で
は半導体としての機能を有する。なお、CAC-OSまたはCAC-metal oxi
deを、トランジスタの活性層に用いる場合、導電性の機能は、キャリアとなる電子(ま
たはホール)を流す機能であり、絶縁性の機能は、キャリアとなる電子を流さない機能で
ある。導電性の機能と、絶縁性の機能とを、それぞれ相補的に作用させることで、スイッ
チングさせる機能(On/Offさせる機能)をCAC-OSまたはCAC-metal
oxideに付与することができる。CAC-OSまたはCAC-metal oxi
deにおいて、それぞれの機能を分離させることで、双方の機能を最大限に高めることが
できる。
また、本明細書などにおいて、CAC-OSまたはCAC-metal oxideは、
導電性領域、及び絶縁性領域を有する。導電性領域は、上述の導電性の機能を有し、絶縁
性領域は、上述の絶縁性の機能を有する。また、材料中において、導電性領域と、絶縁性
領域とは、ナノ粒子レベルで分離している場合がある。また、導電性領域と、絶縁性領域
とは、それぞれ材料中に偏在する場合がある。また、導電性領域は、周辺がぼけてクラウ
ド状に連結して観察される場合がある。
また、CAC-OSまたはCAC-metal oxideにおいて、導電性領域と、絶
縁性領域とは、それぞれ0.5nm以上10nm以下、好ましくは0.5nm以上3nm
以下のサイズで材料中に分散している場合がある。
また、CAC-OSまたはCAC-metal oxideは、異なるバンドギャップを
有する成分により構成される。例えば、CAC-OSまたはCAC-metal oxi
deは、絶縁性領域に起因するワイドギャップを有する成分と、導電性領域に起因するナ
ローギャップを有する成分と、により構成される。当該構成の場合、キャリアを流す際に
、ナローギャップを有する成分において、主にキャリアが流れる。また、ナローギャップ
を有する成分が、ワイドギャップを有する成分に相補的に作用し、ナローギャップを有す
る成分に連動してワイドギャップを有する成分にもキャリアが流れる。このため、上記C
AC-OSまたはCAC-metal oxideをトランジスタのチャネル形成領域に
用いる場合、トランジスタのオン状態において高い電流駆動力、つまり大きなオン電流、
及び高い電界効果移動度を得ることができる。
すなわち、CAC-OSまたはCAC-metal oxideは、マトリックス複合材
(matrix composite)、または金属マトリックス複合材(metal
matrix composite)と呼称することもできる。
(実施の形態1)
本実施の形態では、本発明の一態様である撮像装置について、図面を用いて説明する。
<撮像装置>
図1は、撮像装置10の構成例を示すブロック図である。撮像装置10は、撮像回路11
、画像処理回路12、ホスト13、およびコントローラ14を有する。
撮像回路11は、撮像動作を行い、画像データIDを生成する機能を有する。詳細は後述
するが、撮像回路11には光電変換素子を有する画素がマトリクス状に配列されており、
当該光電変換素子が外部から照射された光、つまり環境光を検出し、検出された光に応じ
た画像データIDを撮像回路11が生成する。
画像処理回路12は、画像データIDに対して、画像処理を行う機能を有する。画像処理
として、例えばガンマ補正、調光、調色、ノイズ除去、歪み補正、符号化、復号化などを
行うことができる。また、画像処理回路12は、顔検出、自動シーン認識、HDRなどの
処理を行う機能を有する。ここで、自動シーン認識とは、外部環境などのシーンを認識し
て、露光、フォーカス、フラッシュなどを自動的に調整することをいう。
画像処理回路12は、上記の処理のすべてを行わなくてもよく、一部の処理のみ行うこと
ができる。例えば、画像処理回路12は、画像データIDに対して、ガンマ補正およびノ
イズ除去のみを行い、歪み補正、符号化、復号化などは行わないとすることができる。ま
た、画像処理回路12は、顔検出は行うが、自動シーン認識およびHDRは行わないとす
ることができる。画像処理回路12が行う処理は、例えば撮像装置10のユーザーが選択
することができる。または、画像処理回路12が行う処理は、例えば外部環境に応じて自
動で選択することができる。例えば、画像データIDにおいて、最も明るい部分と最も暗
い部分の明るさの比が一定値以下である場合は、HDRを行わないとすることができる。
なお、画像処理回路12として、例えばプロセッサとすることができる。
ホスト13は、画像処理回路12が必要とするパラメータを生成する機能を有する回路で
ある。例えば、画像処理の際に必要な情報を表すパラメータを生成することができる。例
えば、画像処理回路12に供給された画像データXを所定の式により画像データYに変換
する場合、当該式の係数を表すパラメータをホスト13が生成することができる。また、
詳細は後述するが、ホスト13は、例えば画像データIDに対して行う処理を表すパラメ
ータを生成することができる。
また、ホスト13は、画像処理回路12から出力された画像データを受信し、外部機器に
出力する機能を有する回路である。ここで、外部機器とは、撮像装置10の外部に設けら
れた機器を示し、例えば表示装置、記憶装置などとすることができる。なお、ホスト13
は、受信した画像データを基にして、生成するパラメータを変更することができる。
なお、ホスト13は、CPU(Central Processing Unit)、メ
モリなどを有する。CPUは、GPU(Graphics Processing Un
it)を有してもよい。
コントローラ14は、撮像回路11および画像処理回路12への電源供給を制御する機能
を有する回路である。例えば、撮像装置10のユーザーが撮像装置10を使用しない場合
は、撮像回路11および画像処理回路12への電源供給を遮断することができる。これに
より、撮像装置10の消費電力を低減することができる。
画像処理回路12は、コントローラ21、画像処理ブロック22、およびセレクタ23を
有する。例えば、画像処理ブロック22をn個(nは2以上の整数)設けることができ、
セレクタ23をm個(mは2以上の整数)設けることができる。なお、mは、例えばn+
1とすることができる。図1では、m=n+1とする場合を示している。以後、m=n+
1である場合について説明する。
本明細書において、同じ符号を用いる場合であっても、特にその中で区別する必要がある
場合には、符号に[0]、[1]、[n]などの識別用の符号を付記して記載する場合が
ある。例えば、複数の画像処理ブロック22および複数のセレクタ23を区別するために
、[1]、[2]、[n]などの符号を用いている。
セレクタ23は、入力端子、出力端子、選択制御入力端子、および選択制御出力端子を有
する。セレクタ23は、例えば入力端子をm本(n+1本)有し、出力端子、選択制御入
力端子、および選択制御出力端子をそれぞれ1本ずつ有する。
画像処理ブロック22[1]乃至[n]は直列に接続されている。つまり、例えば画像処
理ブロック22[1]は画像処理ブロック22[2]と電気的に接続され、画像処理ブロ
ック22[2]は画像処理ブロック22[1]および画像処理ブロック22[3]と電気
的に接続され、画像処理ブロック22[n]は画像処理ブロック22[n-1]と電気的
に接続されている。
セレクタ23[1]乃至[n+1]は、選択制御入力端子および選択制御出力端子を介し
て直列に接続されている。つまり、例えばセレクタ23[1]の選択制御出力端子はセレ
クタ23[2]の選択制御入力端子と電気的に接続され、セレクタ23[n]の選択制御
出力端子はセレクタ23[n+1]の選択制御入力端子と電気的に接続されている。
コントローラ21は、ホスト13が生成したパラメータを受信し、当該パラメータを画像
処理ブロック22[1]またはセレクタ23[1]などに供給する機能を有する回路であ
る。例えば、ホスト13は、生成するパラメータにヘッダを設け、当該ヘッダにパラメー
タの供給先に関する情報を書き込むことができる。この場合、コントローラ21がパラメ
ータのヘッダを読み出し、当該パラメータの供給先を決定することができる。例えば、画
像処理ブロック22[1]とセレクタ23[1]のどちらにパラメータを供給するかを決
定することができる。なお、パラメータをセレクタ23[1]に供給する場合、セレクタ
23[1]の選択制御入力端子にパラメータを供給することができる。
本明細書などにおいて、画像処理ブロック22に供給するパラメータをパラメータP1と
し、セレクタ23に供給するパラメータをパラメータP2とする。
なお、画像処理ブロック22[2]乃至[n]へは、前の画像処理ブロック22を介して
順にパラメータP1を供給することができる。例えば、画像処理ブロック22[3]へは
、画像処理ブロック22[1]および画像処理ブロック22[2]を介してコントローラ
21からパラメータP1を供給することができる。例えば、画像処理ブロック22[n]
へは、画像処理ブロック22[1]乃至[n-1]を介してコントローラ21からパラメ
ータP1を供給することができる。また、セレクタ23[2]乃至[n+1]へは、前の
セレクタ23を介して順にパラメータP2を供給することができる。例えば、セレクタ2
3[3]へは、セレクタ23[1]およびセレクタ23[2]を介してコントローラ21
からパラメータP2を供給することができる。例えば、セレクタ23[n+1]へは、セ
レクタ23[1]乃至[n]を介してコントローラ21からパラメータP2を供給するこ
とができる。
また、画像処理ブロック22[n]へ供給されたパラメータP1は、コントローラ21に
供給することができる。また、セレクタ23[n+1]の選択制御入力端子に供給された
パラメータP2は、セレクタ23[n+1]の選択制御出力端子からコントローラ21に
供給することができる。画像処理ブロック22[n]からコントローラ21に供給された
パラメータP1、およびセレクタ23[n+1]からコントローラ21に供給されたパラ
メータP2は、ホスト13に供給することができる。これにより、例えばパラメータP1
が全ての画像処理ブロック22に正しく供給されたこと、およびパラメータP2が全ての
セレクタ23に正しく供給されたことを、ホスト13が認識することができる。また、画
像処理ブロック22がパラメータP1を書き換える場合、書き換わったパラメータP1を
ホスト13が認識することができる。なお、画像処理ブロック22[n]へ供給されたパ
ラメータP1、およびセレクタ23[n+1]の選択制御入力端子に供給されたパラメー
タP2を、コントローラ21に供給しなくてもよい。
なお、図1では、画像処理回路12が、パラメータP1を画像処理ブロック22へ供給す
るパスと、パラメータP2をセレクタ23へ供給するパスと、をそれぞれ1本ずつ有する
構成を示しているが、本発明の一態様はこれに限らない。例えば、パラメータP1を画像
処理ブロック22へ供給するパスと、パラメータP2をセレクタ23へ供給するパスと、
をそれぞれ2本ずつ有してもよいし、それぞれi本(iは自然数)ずつ有してもよい。パ
ラメータを供給するパスの数を増加させることにより、撮像装置10の動作を高速化する
ことができる。なお、パラメータP1を画像処理ブロック22へ供給するパスの本数と、
パラメータP2をセレクタ23へ供給するパスの本数と、を異ならせてもよい。
また、コントローラ21は、画像処理ブロック22への電源供給を制御する機能を有する
回路である。詳細は後述するが、撮像装置10では、画像処理ブロック22[1]乃至[
n]の内、一部を使用しないとすることができる。この場合、コントローラ21は、使用
しない画像処理ブロック22への電源供給を遮断することができる。これにより、撮像装
置10の消費電力を低減することができる。なお、コントローラ21は、セレクタ23へ
の電源供給を制御する機能を有してもよい。例えば、詳細は後述するが、セレクタ23[
1]乃至[n+1]の内、出力端子が使用しない画像処理ブロック22と電気的に接続さ
れているセレクタ23への電源供給を遮断することができる。
画像処理回路12が図1に示す構成である場合、コントローラ14は、コントローラ21
への電源供給を制御することができる。コントローラ21への電源供給を遮断する場合は
、コントローラ21は、画像処理ブロック22[1]乃至[n]の例えばすべてへの電源
供給を遮断することができる。また、セレクタ23[1]乃至[n+1]の例えばすべて
への電源供給を遮断することができる。なお、コントローラ14は、例えば撮像回路11
への電源供給を遮断した場合に、コントローラ21への電源供給を遮断することができる
画像処理ブロック22は、パラメータP1を基にして画像データSDを処理し、画像デー
タPDとして出力する機能を有する回路である。画像処理ブロック22は、画像処理ブロ
ック22が出力した画像データPDを、パラメータP1を基にして処理する機能を有する
回路である。つまり、例えば画像処理ブロック22[1]から出力された画像データPD
は、画像処理ブロック22[1]乃至[n]により処理することができる。
画像処理ブロック22[1]乃至[n]は、それぞれ異なる処理を行うことができる。つ
まり、画像処理ブロック22[1]乃至[n]は、それぞれ異なる機能を有する。例えば
、画像処理ブロック22[1]によりガンマ補正を行い、画像処理ブロック22[2]に
よりノイズ除去を行い、画像処理ブロック22[n-1]により顔検出を行い、画像処理
ブロック22[n]によりHDRを行うことができる。
セレクタ23は、画像処理ブロック22により処理を行う画像データを選択し、画像デー
タSDとして出力する機能を有する回路である。また、セレクタ23は、外部機器に出力
する画像データを選択し、画像データSDとして出力する機能を有する回路である。図1
に示すように、例えばセレクタ23[k](kは1以上n以下の整数)の出力端子は、画
像処理ブロック22[k]と電気的に接続されている。また、例えばセレクタ23[n+
1]の出力端子は、ホスト13と電気的に接続されている。つまり、例えばセレクタ23
[1]乃至[n]は、対応する画像処理ブロック22により処理を行う画像データを選択
し、画像データSDとして出力する機能を有する。また、例えばセレクタ23[n+1]
は、外部機器に出力する画像データを選択し、画像データSDとして出力する機能を有す
る。
本明細書などにおいて、画像処理ブロック22[k]から出力される画像データPDを、
画像データPD[k]と表記する。また、セレクタ23[k]から出力される画像データ
SDを、画像データSD[k]と表記する。つまり、画像処理ブロック22[k]は、画
像データSD[k]を処理し、画像データPD[k]として出力する機能を有する。
セレクタ23の入力端子には、画像データID、および画像データPD[1]乃至[n]
を供給することができる。つまり、セレクタ23は、画像データID、および画像データ
PD[1]乃至[n]の中から選択された一の画像データを出力することができる。なお
、セレクタ23の入力端子に供給した画像データの内、画像データSDとして出力する画
像データは、選択制御入力端子に供給されるパラメータP2により選択することができる
セレクタ23は、詳細は後述するが、選択制御入力端子に供給されるパラメータP2を基
に、画像データSDを出力しないとすることができる。例えば、セレクタ23[1]乃至
[n]の一以上は、画像データSDを出力しないとすることができる。この場合、画像デ
ータSDを出力しないセレクタ23の出力端子と電気的に接続されている画像処理ブロッ
ク22は、処理を行わないとすることができる。前述のように、処理を行わない画像処理
ブロック22、つまり使用しない画像処理ブロック22への電源供給を遮断することによ
り、撮像装置10の消費電力を低減することができる。また、前述のように、画像データ
SDを出力しないセレクタ23、つまり出力端子が処理を行わない画像処理ブロック22
と電気的に接続されているセレクタ23への電源供給を遮断してもよい。
以上より、セレクタ23に供給されるパラメータP2は、画像処理を行う画像データを選
択するパラメータということができる。また、画像処理ブロック22[1]乃至[n]は
それぞれ行う処理が異なることから、パラメータP2は、画像データIDに対して行う処
理を選択するパラメータということができる。
<画像処理ブロック>
図2(A)は、画像処理ブロック22の構成例を示すブロック図である。図2(A)には
、画像処理ブロック22[1]および画像処理ブロック22[2]を示している。
画像処理ブロック22は、保持回路30および画像処理部33を有する。保持回路30は
、パラメータを受信して保持する機能を有する。例えば、保持回路30は、パラメータP
1を受信して保持し、画像処理部33に供給する機能を有する。
画像処理部33は、セレクタ23から出力された画像データSDに対して、パラメータP
1を基に画像処理を行い、画像データPDとして出力する機能を有する回路である。例え
ば、画像処理ブロック22[1]に設けられた画像処理部33は、セレクタ23[1]か
ら出力された画像データSD[1]に対して、パラメータP1を基に画像処理を行い、画
像データPD[1]として出力する機能を有する。また、例えば画像処理ブロック22[
2]に設けられた画像処理部33は、セレクタ23[2]から出力された画像データSD
[2]に対して、パラメータP1を基に画像処理を行い、画像データPD[2]として出
力する機能を有する。以上より、パラメータP1は、画像処理部33が処理を行う際に必
要な情報を表すパラメータということができる。
保持回路30は、スキャンチェーンレジスタ部30A、およびレジスタ部30Bを有する
。スキャンチェーンレジスタ部30Aは、複数のレジスタ31を有し、レジスタ31によ
りレジスタチェーンが構成されている。レジスタ部30Bは、複数のレジスタ32を有す
る。
レジスタ31は、パラメータを受信し、レジスタ32に供給する機能を有する回路である
。例えば、レジスタ31は、パラメータP1を受信し、レジスタ32に供給する機能を有
する。レジスタ31には、クロック信号CLKが供給され、クロック信号CLKに同期し
てパラメータの受信およびパラメータのレジスタ32への供給が行われる。
レジスタ32は、レジスタ31から供給されたパラメータを保持し、当該パラメータを画
像処理部33に出力する機能を有する回路である。例えば、レジスタ32は、レジスタ3
1から供給されたパラメータP1を保持し、当該パラメータP1を画像処理部33に出力
する機能を有する。
なお、レジスタ31は、パラメータP1を、1個当たり例えば1ビットのデータとして保
持する機能を有する。また、レジスタ32は、パラメータP1を、1個当たり例えば1ビ
ットのデータとして保持する機能を有する。
<セレクタ>
図2(B)は、セレクタ23の構成例を示すブロック図である。図2(B)には、セレク
タ23[1]およびセレクタ23[2]を示している。
セレクタ23は、保持回路30およびスイッチ部34を有する。セレクタ23が有する保
持回路30は、パラメータP2を受信して保持し、スイッチ部34に供給する機能を有す
る。なお、セレクタ23が有する保持回路30の構成などは、画像処理ブロック22が有
する保持回路30の構成などと同様とすることができる。
スイッチ部34は、パラメータP2を基に、スイッチ部34に供給された画像データ、つ
まり例えば画像データID、および画像データPD[1]乃至[n]の中から例えば一を
選択し、画像データSDとして出力する機能を有する回路である。例えば、セレクタ23
[1]に設けられたスイッチ部34は、画像データID、および画像データPD[1]乃
至[n]の中から例えば一を選択し、画像データSD[1]として出力する機能を有する
。例えば、セレクタ23[2]に設けられたスイッチ部34は、画像データID、および
画像データPD[1]乃至[n]の中から例えば一を選択し、画像データSD[2]とし
て出力する機能を有する。以上より、パラメータP2は、スイッチ部34から出力される
画像データを表すパラメータということができる。
スイッチ部34には、セレクタ23の入力端子に供給される画像データの数と例えば同数
のトランジスタ35が設けられ、トランジスタ35のソースまたはドレインの一方は、セ
レクタ23の入力端子としての機能を有する。つまり、例えばセレクタ23の入力端子に
画像データID、および画像データPD[1]乃至[n]が供給される場合、当該セレク
タ23のスイッチ部34には、トランジスタ35がn+1個設けられ、各トランジスタ3
5のソースまたはドレインの一方に画像データが供給される。
一のトランジスタ35のゲートには、例えば一のレジスタ32が電気的に接続されている
。つまり、レジスタ部30Bには、トランジスタ35と同数のレジスタ32を設けること
ができる。トランジスタ35のゲートには、電気的に接続されたレジスタ32から、パラ
メータP2が供給される。
本明細書などにおいて、ゲートという言葉は、フロントゲートを示す場合がある。また、
フロントゲートおよびバックゲートの一方または両方を示す場合がある。また、バックゲ
ートを示す場合がある。
各トランジスタ35のソースまたはドレインの他方は、それぞれ電気的に接続されている
。以上より、トランジスタ35をオンとすると、当該トランジスタ35のソースまたはド
レインに供給されている画像データが、トランジスタ35のソースまたはドレインの他方
から画像データSDとして出力される。例えば、ソースまたはドレインの一方に画像デー
タIDが供給されているトランジスタ35をオンとすると、画像データIDが画像データ
SDとして出力される。
トランジスタ35が例えばnチャネル型トランジスタである場合、トランジスタ35のゲ
ートに高電位を印加することにより、トランジスタ35をオンとすることができる。つま
り、パラメータP2は、画像データSDとして出力する画像データがソースまたはドレイ
ンの一方に供給されているトランジスタ35のゲートに例えば高電位を印加し、それ以外
のトランジスタ35のゲートに例えば低電位を印加するためのパラメータとすることがで
きる。
以下では、撮像装置10が有するトランジスタはすべてnチャネル型トランジスタである
として説明するが、必要に応じて、または適宜pチャネル型トランジスタを用いてもよい
。この場合、電位の大小関係を適宜逆にすることなどにより、本明細書などの説明を参考
にすることができる。
本明細書などにおいて、低電位とは、例えば接地電位とすることができる。
図2(A)、(B)に示す場合において、保持回路30に保持されたパラメータを更新す
る場合、まず、スキャンチェーンレジスタ部30Aのパラメータを変更する。スキャンチ
ェーンレジスタ部30Aの各レジスタ31のパラメータを書き換えた後、スキャンチェー
ンレジスタ部30Aの各レジスタ31のパラメータを、レジスタ部30Bの各レジスタ3
2に一括してロードする。
これにより、画像処理部33は、一括して更新されたパラメータP1を使用して、各種処
理を行うことができる。また、スイッチ部34は、一括して更新されたパラメータP2を
使用して、出力される画像データを選択することができる。パラメータの更新に同時性が
保たれるため、撮像装置10を安定して動作させることができる。また、保持回路30を
、スキャンチェーンレジスタ部30Aおよびレジスタ部30Bが設けられた構成とするこ
とで、画像処理部33およびスイッチ部34が動作中でも、スキャンチェーンレジスタ部
30Aのパラメータを更新することができる。
レジスタ32は、電源が遮断された状態でも保持したパラメータが消失しない不揮発性レ
ジスタとすることが好ましい。レジスタ32を不揮発化するために、詳細は後述するが、
レジスタ32を例えばOSトランジスタを用いて構成することが好ましい。
レジスタ32を不揮発性レジスタとすることにより、画像処理ブロック22への電源供給
が遮断された後、再び電源が供給された場合において、ホスト13がパラメータP1を生
成することなく、画像処理部33がレジスタ32からパラメータを読み出して処理を再開
することができる。また、レジスタ32を不揮発性レジスタとすることにより、セレクタ
23への電源供給が遮断された後、再び電源が供給された場合において、ホスト13がパ
ラメータP2を生成することなく、レジスタ32に保持されたパラメータを基にしてスイ
ッチ部34が処理を再開することができる。以上により、撮像装置10の動作を高速化す
ることができる。
また、レジスタ32を不揮発性レジスタとすることにより、レジスタ32のリフレッシュ
動作の頻度を低減することができる。これにより、撮像装置10の消費電力を低減するこ
とができる。
<レジスタ>
図3(A)、(B)、(C)は、レジスタ31およびレジスタ32の構成例を示す回路図
である。図3(A)、(B)、(C)では、レジスタ31がフリップフロップ回路40を
有する場合を示している。この場合、フリップフロップ回路40の入力端子に、パラメー
タが供給される。フリップフロップ回路40の出力端子は、次段のフリップフロップ回路
40の入力端子と電気的に接続されている。つまり、例えばレジスタ31[k]が有する
フリップフロップ回路40の出力端子は、レジスタ31[k+1]が有するフリップフロ
ップ回路40の入力端子と電気的に接続されている。また、フリップフロップ回路40は
、パラメータをデータとして保持する機能を有する。
なお、レジスタ31は、フリップフロップ回路40を有する構成としなくてもよい。例え
ば、レジスタ31は、ラッチ回路を有する構成としてもよいし、その他の記憶回路を有す
る構成としてもよい。
レジスタ31は、例えばSiトランジスタを含む構成とすることが好ましい。Siトラン
ジスタはオン電流が大きいため、レジスタ31の動作速度を高めることができる。これに
より、撮像装置10の動作を高速化することができる。なお、レジスタ31は、OSトラ
ンジスタを含む構成としてもよい。
レジスタ32は、図3(A)に示す場合では、トランジスタ41、容量素子42、および
バッファ回路43を有する。レジスタ31がフリップフロップ回路40を有する構成であ
る場合、トランジスタ41のソースまたはドレインの一方は、フリップフロップ回路40
の出力端子と電気的に接続されている。また、トランジスタ41のソースまたはドレイン
の他方は、容量素子42の一方の電極、およびバッファ回路43の入力端子と電気的に接
続されている。なお、容量素子42の他方の電極には、例えば低電源電位を印加すること
ができる。
図3(A)、(B)、(C)において、低電源電位をVLで表し、高電源電位をVHで表
す。なお、他の図面においても、低電源電位をVLで表し、高電源電位をVHで表す場合
がある。
トランジスタ41は、レジスタ31に保持されたデータの、レジスタ32への供給を制御
する機能を有する。例えば、トランジスタ41がオンとなった場合は、レジスタ31に保
持されたデータがレジスタ32へ供給される。
容量素子42は、レジスタ31から供給されたデータを電荷として保持する機能を有する
。つまり、トランジスタ41は、容量素子42の充放電を制御する機能を有するというこ
ともできる。
バッファ回路43は、入力されるデータの論理を変更せずに、例えば入力されるデータの
電位を補正する機能を有する。バッファ回路43から出力されたデータは、例えば画像処
理部33またはスイッチ部34に出力される。
トランジスタ41は、OSトランジスタとすることが好ましい。前述の通り、OSトラン
ジスタのオフ電流は極めて低い。これは、例えば酸化物半導体のバンドギャップは3.0
eV以上であるため、OSトランジスタは熱励起によるリーク電流が小さいためである。
したがって、容量素子42に保持された電荷がリークすることを抑制することができる。
これにより、例えば画像処理ブロック22またはセレクタ23への電源供給が遮断され、
レジスタ32への電源供給が遮断された場合であっても、レジスタ32はデータを保持し
続けることができる。つまり、レジスタ32を不揮発性レジスタとすることができる。
なお、酸化物半導体は、インジウム(In)および亜鉛(Zn)の少なくとも一方を含む
ことが好ましい。このような酸化物半導体として、In-M-Zn酸化物(元素Mは、例
えばAl、Ga、Y、またはSn)が代表的である。電子供与体(ドナー)となる水分ま
たは水素などの不純物を低減し、かつ酸素欠損も低減することで、酸化物半導体をi型(
真性半導体)にする、あるいはi型に限りなく近づけることができる。ここでは、このよ
うな酸化物半導体は高純度化された酸化物半導体ということができる。例えば、チャネル
形成領域に高純度化された酸化物半導体を適用することで、チャネル幅で規格化されたO
Sトランジスタのオフ電流を数yA/μm以上数zA/μm以下程度に低くすることがで
きる。
図3(A)に示す構成のレジスタ32は、出力するデータの電位を、バッファ回路43に
より正確に出力することができる。したがって、画像処理ブロック22が有するレジスタ
32には、図3(A)に示す構成のレジスタ32を適用することが好ましい。
レジスタ32は、図3(B)に示す構成としてもよい。図3(B)に示す構成のレジスタ
32は、バッファ回路43を省略した点が、図3(A)に示す構成のレジスタ32と異な
る。レジスタ32を図3(B)に示す構成とすることにより、レジスタ32の占有面積を
小さくすることができる。これにより、撮像装置10に設けられる、レジスタ31および
レジスタ32などの数を増加させることができる。また、撮像装置10に設けられる、画
像処理ブロック22およびセレクタ23などの数を増加させることができる。以上より、
撮像装置10を多機能化および高性能化することができる。
図3(B)に示す構成のレジスタ32は、セレクタ23が有するレジスタ32に適用する
ことが好ましい。この場合、セレクタ23が有するレジスタ32から出力されるデータは
、スイッチ部34が有するトランジスタ35のゲートに供給される。したがって、セレク
タ23が有するレジスタ32から出力されるデータは、高電位か低電位かを識別できれば
よく、正確な電位の出力を要しない。このため、バッファ回路43を省略しても大きな問
題は生じない。以上より、図3(B)に示す構成のレジスタ32は、セレクタ23が有す
るレジスタ32に適用することが好ましい。
図3(B)に示す構成のレジスタ32をセレクタ23が有するレジスタ32に適用する場
合、スイッチ部34が有するトランジスタ35は、OSトランジスタとすることが好まし
い。OSトランジスタは、ゲート絶縁層を厚くすることができる。これにより、OSトラ
ンジスタは、Siトランジスタよりゲートリークが少ないという特性を有する。図3(B
)に示す構成のレジスタ32をセレクタ23が有するレジスタ32に適用する場合、容量
素子42の一方の電極は、スイッチ部34が有するトランジスタ35のゲートと電気的に
接続される。トランジスタ35をOSトランジスタとすることにより、容量素子42に保
持された電荷がトランジスタ35のゲートからリークすることを抑制することができる。
レジスタ32は、図3(C)に示す構成としてもよい。図3(C)に示す構成のレジスタ
32は、トランジスタ51、容量素子52、トランジスタ53、インバータ54、トラン
ジスタ55、容量素子56、およびトランジスタ57を有する。
レジスタ31がフリップフロップ回路40を有する構成である場合、フリップフロップ回
路40の出力端子は、トランジスタ51のソースまたはドレインの一方、およびインバー
タ54の入力端子と電気的に接続されている。また、トランジスタ51のソースまたはド
レインの他方は、容量素子52の一方の電極、およびトランジスタ53のゲートと電気的
に接続されている。また、トランジスタ53のソースまたはドレインの一方は、トランジ
スタ57のソースまたはドレインの一方と電気的に接続されている。また、インバータ5
4の出力端子は、トランジスタ55のソースまたはドレインの一方と電気的に接続されて
いる。また、トランジスタ55のソースまたはドレインの他方は、容量素子56の一方の
電極、およびトランジスタ57のゲートと電気的に接続されている。
また、トランジスタ53のソースまたはドレインの他方には、例えば高電源電位を印加す
ることができる。また、容量素子52の他方の電極、容量素子56の他方の電極、および
トランジスタ57のソースまたはドレインの他方には、例えば低電源電位を印加すること
ができる。
トランジスタ51は、レジスタ31に保持されたデータの、レジスタ32への供給を制御
する機能を有する。例えば、トランジスタ51がオンとなった場合は、レジスタ31に保
持されたデータがレジスタ32へ供給される。また、容量素子52は、レジスタ31から
供給されたデータを電荷として保持する機能を有する。つまり、トランジスタ51は、容
量素子52の充放電を制御する機能を有するということもできる。
インバータ54は、レジスタ31から供給されたデータの論理を反転させる機能を有する
。トランジスタ55は、レジスタ31に保持されたデータの論理を反転させたデータの、
レジスタ32への供給を制御する機能を有する。例えば、トランジスタ55がオンとなっ
た場合は、レジスタ31に保持されたデータがレジスタ32へ供給され、当該データの論
理がインバータ54により反転される。
容量素子56は、インバータ54により論理が反転されたデータを、電荷として保持する
機能を有する。つまり、トランジスタ55は、容量素子56の充放電を制御する機能を有
するということもできる。
トランジスタ53およびトランジスタ57は、レジスタ31から供給されたデータに対応
する論理の信号を出力する機能を有する。例えば、レジスタ31から高電位のデータがレ
ジスタ32に出力された場合、トランジスタ53のゲートには高電位が印加され、トラン
ジスタ57のゲートには低電位が印加される。これにより、トランジスタ53がオンとな
り、トランジスタ57がオフとなる。以上により、高電位の信号が出力される。
また、例えば、レジスタ31から低電位のデータがレジスタ32に出力された場合、トラ
ンジスタ53のゲートには低電位が印加され、トランジスタ57のゲートには高電位が印
加される。これにより、トランジスタ53がオフとなり、トランジスタ57がオンとなる
。以上により、低電位の信号が出力される。
トランジスタ51およびトランジスタ55は、OSトランジスタとすることが好ましい。
前述の通り、OSトランジスタのオフ電流は極めて低い。したがって、容量素子52に保
持された電荷、および容量素子56に保持された電荷がリークすることを抑制することが
できる。
トランジスタ53およびトランジスタ57は、OSトランジスタとすることが好ましい。
前述の通り、OSトランジスタは、ゲートリークが極めて少ないという特性を有する。し
たがって、容量素子52に保持された電荷、および容量素子56に保持された電荷がリー
クすることを抑制することができる。
図3(C)に示す構成のレジスタ32は、高電位の信号または低電位の信号を出力するこ
とができる。したがって、図3(C)に示す構成のレジスタ32は、セレクタ23が有す
るレジスタ32に適用することが好ましい。この場合、トランジスタ53のソースまたは
ドレインの一方、およびトランジスタ57のソースまたはドレインの一方は、スイッチ部
34が有するトランジスタ35のゲートと電気的に接続される。トランジスタ35のゲー
トは、容量素子52の一方の電極と電気的に接続されず、また容量素子56の一方の電極
と電気的に接続されないため、トランジスタ35をSiトランジスタとしても、容量素子
52に保持された電荷および容量素子56に保持された電荷のゲートリークを抑制するこ
とができる。したがって、トランジスタ35のオン電流を大きくすることができるため、
トランジスタ35がオンとなった後、スイッチ部34は素早く画像データを出力すること
ができる。これにより、撮像装置10の動作を高速化することができる。
図4(A)、(B)、(C)は、レジスタ31およびレジスタ32の構成例を示す回路図
であり、図3(A)、(B)、(C)に示す構成の変形例である。図4(A)、(B)は
、トランジスタ41がバックゲートを有する点が図3(A)、(B)と異なる。図4(C
)は、トランジスタ51、トランジスタ53、トランジスタ55、およびトランジスタ5
7がバックゲートを有する点が図3(C)と異なる。
トランジスタにバックゲートを設けることにより、当該トランジスタのしきい値電圧を変
動させることができる。例えば、バックゲートに負電位を印加することにより、トランジ
スタのしきい値電圧が増加し、当該トランジスタのオフ電流が小さくなる。また、例えば
、バックゲートに正電位を印加することにより、トランジスタのしきい値電圧が減少し、
当該トランジスタのオン電流が大きくなる。トランジスタがオフ状態である場合は当該ト
ランジスタのバックゲートに負電位を印加し、トランジスタがオン状態である場合は当該
トランジスタのバックゲートに正電位を印加することにより、レジスタ32の不揮発性を
保ちつつ、レジスタ32の動作速度を高めることができる。
トランジスタのバックゲートは、当該トランジスタのゲートと電気的に接続されていても
よい。この場合、トランジスタのゲートに高電位が印加されている場合は当該トランジス
タのバックゲートに高電位が印加され、トランジスタのゲートに低電位が印加されている
場合は当該トランジスタのバックゲートに低電位が印加される。したがって、バックゲー
トの電位制御を簡易なものとしつつ、トランジスタのオフ電流を小さく、またオン電流を
大きくすることができる。
また、トランジスタのバックゲートには、定電位を印加してもよい。特に、トランジスタ
53のバックゲート、およびトランジスタ57のバックゲートには、定電位として正電位
を印加することが好ましい。トランジスタのオフ電流の大きさが当該トランジスタのゲー
トリークに与える影響は小さい。したがって、トランジスタ53のバックゲートに正電位
を印加し続けても、容量素子52に保持された電荷のリークを抑制することができる。ま
た、トランジスタ57のバックゲートに正電位を印加し続けても、容量素子56に保持さ
れた電荷のリークを抑制することができる。一方、トランジスタ53のバックゲート、お
よびトランジスタ57のバックゲートに定電位として正電位を印加することにより、バッ
クゲート電位の制御を簡易なものとしつつ、オン電流を高めることができ、これによりレ
ジスタ32の動作速度を高めることができる。
なお、トランジスタ41、トランジスタ51、トランジスタ53、トランジスタ55、お
よびトランジスタ57の一部がバックゲートを有さなくてもよい。
図3(A)、(B)、(C)および図4(A)、(B)、(C)では、レジスタ32が不
揮発性レジスタである場合の、レジスタ31およびレジスタ32の構成例を示したが、本
発明の一態様では、レジスタ31が不揮発性レジスタであってもよい。図5は、レジスタ
31が不揮発性レジスタである場合の、レジスタ31[1]、レジスタ31[2]、レジ
スタ32[1]、およびレジスタ32[2]の構成例を示す回路図である。
レジスタ31は、トランジスタ61、トランジスタ62、トランジスタ63、トランジス
タ64、トランジスタ65、トランジスタ66、容量素子83、および容量素子86を有
する。トランジスタ61乃至トランジスタ66は、OSトランジスタとすることが好まし
い。また、トランジスタ61乃至トランジスタ66は、バックゲートを有するOSトラン
ジスタとすることが好ましい。
レジスタ32は、トランジスタ67、トランジスタ68、トランジスタ69、トランジス
タ70、トランジスタ71、およびラッチ回路90を有する。ラッチ回路90は、インバ
ータ91およびインバータ92を有する。例えば、トランジスタ67乃至トランジスタ7
1はOSトランジスタとし、ラッチ回路90が有するインバータ91およびインバータ9
2は、Siトランジスタを用いて構成することができる。あるいは、トランジスタ67乃
至トランジスタ71、およびインバータ91、インバータ92を構成するトランジスタを
Siトランジスタとすることができる。
また、レジスタ31およびレジスタ32には、低電源電位、および高電源電位が印加され
る。レジスタ31には、図2(A)、(B)に示すクロック信号CLKとして、クロック
信号CLK1、クロック信号CLK2、クロック信号CLK3、およびクロック信号CL
K4が供給される。また、レジスタ32には、信号LD、信号RS、および信号SVが供
給される。レジスタ31[1]は、パラメータP1またはパラメータP2が供給されデー
タDO[1]を出力し、レジスタ31[2]は、データDO[1]が供給されデータDO
[2]を出力する。
レジスタ31[1]に対応するレジスタ32[1]はデータQ[1]を出力し、レジスタ
31[2]に対応するレジスタ32[2]はデータQ[2]を出力する。データQ[1]
およびデータQ[2]は、画像処理部33またはスイッチ部34に出力される。
<動作例>
図6は、図5に示す構成のレジスタ31およびレジスタ32の動作例を示すタイミングチ
ャートである。図6には、クロック信号CLK1乃至クロック信号CLK4、信号LD、
信号RS、信号SV、パラメータP1またはP2、および入出力に関するデータDO[1
]、データDO[2]、データQ[1]、データQ[2]の電位を示す。
図6において、時刻T1乃至時刻T9は、スキャンチェーンレジスタ部30Aにデータを
供給する期間、時刻T10乃至時刻T12は、スキャンチェーンレジスタ部30Aのデー
タをレジスタ部30Bにロードする期間、時刻T13乃至時刻T17は、再びスキャンチ
ェーンレジスタ部30Aにデータを供給する期間、時刻T18乃至時刻T20は、レジス
タ部30Bのデータをスキャンチェーンレジスタ部30Aにセーブする期間を示している
。詳細は後述するが、レジスタ31およびレジスタ32が図5に示す構成である場合、画
像処理ブロック22またはセレクタ23などへの電源供給が遮断される場合、レジスタ部
30Bのデータをスキャンチェーンレジスタ部30Aにセーブすることが好ましい。
時刻T1乃至時刻T2において、クロック信号CLK1を高電位とすることで、レジスタ
31[1]のノードN1[1]およびレジスタ31[2]のノードN1[2]を低電位に
リセットする。時刻T2乃至時刻T3において、クロック信号CLK2を高電位とするこ
とで、レジスタ31[1]のノードN1[1]を、パラメータP1またはパラメータP2
に対応させて高電位とし、レジスタ31[2]のノードN1[2]をデータDO[1]に
対応させて低電位とする。
時刻T3乃至時刻T4において、クロック信号CLK3を高電位とすることで、レジスタ
31[1]のデータDO[1]およびレジスタ31[2]のデータDO[2]を、低電位
にリセットする。時刻T4乃至時刻T5において、クロック信号CLK4を高電位とする
ことで、レジスタ31[1]のデータDO[1]をノードN1[1]に対応させて高電位
とし、レジスタ31[2]のデータDO[2]をノードN1[2]に対応させて低電位と
する。
時刻T5乃至時刻T6において、クロック信号CLK1を高電位とすることで、レジスタ
31[1]のノードN1[1]およびレジスタ31[2]のノードN1[2]を低電位に
リセットする。時刻T6乃至時刻T7において、クロック信号CLK2を高電位とするこ
とで、レジスタ31[1]のノードN1[1]をパラメータP1またはパラメータP2に
対応させて低電位とし、レジスタ31[2]のノードN1[2]をデータDO[1]に対
応させて高電位とする。
時刻T7乃至時刻T8において、クロック信号CLK3を高電位とすることで、レジスタ
31[1]のデータDO[1]およびレジスタ31[2]のデータDO[2]を、低電位
にリセットする。時刻T8乃至時刻T9において、クロック信号CLK4を高電位とする
ことで、レジスタ31[1]のデータDO[1]をノードN1[1]に対応させて低電位
とし、レジスタ31[2]のデータDO[2]をノードN1[2]に対応させて高電位と
する。
このように、時刻T1乃至時刻T9の動作により、レジスタ31[1]のデータDO[1
]は低電位、レジスタ31[2]のデータDO[2]は高電位となり、スキャンチェーン
レジスタ部30Aを構成するレジスタ31にデータを供給することができる。パラメータ
P1またはパラメータP2を変更することで、データDO[1]、およびデータDO[2
]の論理を変更することができる。
次に、時刻T10乃至時刻T11において、信号RSを高電位とすることで、レジスタ3
2[1]のデータQ[1]、およびレジスタ32[2]のデータQ[2]を低電位にリセ
ットする。時刻T11乃至時刻T12において、信号LDを高電位とすることで、レジス
タ32[1]のデータQ[1]をデータDO[1]に対応させて低電位とし、レジスタ3
2[2]のデータQ[2]をデータDO[2]に対応させて高電位とする。
時刻T10乃至時刻T12の動作により、レジスタ32[1]のデータQ[1]は低電位
、レジスタ32[2]のデータQ[2]は高電位となり、レジスタ部30Bを構成するレ
ジスタ32に、スキャンチェーンレジスタ部30Aのデータをロードすることができる。
なお、レジスタ31が有する容量素子83および容量素子86は、オフ電流が極めて小さ
いOSトランジスタと電気的に接続されているため、電源供給が遮断された場合でも長時
間電荷を保持することができる。電源供給の遮断によりレジスタ32のデータが消失して
も、電源供給が再開した後、上記時刻T10乃至時刻T12の動作を行うことで、スキャ
ンチェーンレジスタ部30Aのデータをレジスタ部30Bにロードすることができる。
次に、時刻T13乃至時刻T17において、再びスキャンチェーンレジスタ部30Aにデ
ータを供給する。動作は時刻T1乃至時刻T5と同様のため説明を省略するが、レジスタ
31[1]のデータDO[1]は高電位、レジスタ31[2]のデータDO[2]は低電
位となる。
ここで、電源供給が遮断される場合、時刻T13乃至時刻T17の動作によりスキャンチ
ェーンレジスタ部30Aに供給されたデータが、時刻T10乃至時刻T12の動作により
ロードされたレジスタ32のデータ(データQ[1]は低電位、データQ[2]は高電位
)と異なるため、レジスタ部30Bのデータをスキャンチェーンレジスタ部30Aにセー
ブすることが好ましい。
時刻T18乃至時刻T19において、クロック信号CLK1を高電位とすることで、レジ
スタ31[1]のノードN1[1]およびレジスタ31[2]のノードN1[2]を低電
位にリセットする。時刻T19乃至時刻T20において、信号SVを高電位とすることで
、レジスタ31[1]のノードN1[1]をQ[1]に対応させて低電位とし、レジスタ
31[2]のノードN1[2]をQ[2]に対応させて高電位とする。
この後、時刻T7乃至時刻T9と同様のため説明および図を省略するが、クロック信号C
LK3およびクロック信号CLK4を順次高電位とすることで、レジスタ31[1]のデ
ータDO[1]をノードN1[1]に対応させて低電位とし、レジスタ31[2]のデー
タDO[2]をノードN1[2]に対応させて高電位とすることができる。
このように、スキャンチェーンレジスタ部30Aのデータを更新中に電源供給を遮断する
場合、スキャンチェーンレジスタ部30Aのデータと、レジスタ部30Bのデータとは整
合性が取れていない。電源供給が再開した時、整合の取れていないデータをレジスタ部3
0Bにロードすることになるため、レジスタ部30Bのデータをスキャンチェーンレジス
タ部30Aにセーブすることが好ましい。または、スキャンチェーンレジスタ部30Aの
データ更新が終わるまで待ってから、電源供給を遮断することもできる。
<画像処理>
次に、画像処理ブロック22が有する画像処理部33により行われる処理について説明す
る。ガンマ補正、調光、調色などの画像処理は、画像処理部33に供給された画像データ
Xに対して補正を行い、出力の画像データYを作成する処理に相当する。画像処理部33
が使用するパラメータP1は、画像データXを、画像データYに変換するためのパラメー
タである。
パラメータの設定方式には、テーブル方式、関数近似方式などがある。図7(A)に示す
テーブル方式では、画像データXnに対して、画像データYnをパラメータとしてテーブ
ルに格納する。テーブル方式では、当該テーブルに対応するパラメータを格納するレジス
タを多数必要とするが、画像データXの補正の自由度が高い。一方、あらかじめ経験的に
画像データXに対する画像データYが決められる場合には、図7(B)のように、関数近
似方式を採用する構成が有効である。a1、a2、b2などがパラメータP1に含まれる
。ここで、区間毎に線形近似する方法を示しているが、非線形関数で近似してもよい。関
数近似方式では、画像データXの補正の自由度は低いが、関数を定義するパラメータを格
納するレジスタが少なくて済む。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態2)
本実施の形態では、撮像回路11の具体的な構成例について、図面を用いて説明する。
<撮像回路>
図8は、撮像回路11の構成例を説明するブロック図である。撮像回路11は、マトリク
ス状に配列された画素120を有する画素アレイ121と、画素アレイ121の行を選択
する機能を有するゲートドライバ122と、画素120の出力信号に対してCDS(Co
rrelated Double Sampling)動作を行うためのCDS回路12
3と、CDS回路123から出力されたアナログデータをデジタルデータに変換する機能
を有するA/D変換回路124と、A/D変換回路124で変換されたデータを選択して
読み出す機能を有するソースドライバ125と、を有する。画素120からは、取得した
画像データに対応する電位の信号OUTが出力される。なお、CDS回路123を設けな
い構成とすることもできる。
<画素回路>
図9は画素120の回路図である。画素120は、光電変換素子131と、トランジスタ
141乃至トランジスタ144と、を有する。また、光電変換素子131の一方の電極は
、トランジスタ141のソースまたはドレインの一方と電気的に接続されている。トラン
ジスタ141のソースまたはドレインの他方は、トランジスタ142のソースまたはドレ
インの一方と電気的に接続されている。トランジスタ141のソースまたはドレインの他
方は、トランジスタ143のゲートと電気的に接続されている。トランジスタ143のソ
ースまたはドレインの一方は、トランジスタ144のソースまたはドレインの一方と電気
的に接続されている。
ここで、トランジスタ141のソースまたはドレインの他方、トランジスタ142のソー
スまたはドレインの一方、トランジスタ143のゲートが接続されるノードFDを電荷蓄
積部とする。
光電変換素子131の他方の電極には、電位VPDを印加することができる。トランジス
タ142のソースまたはドレインの他方には、電位VRSを印加することができる。トラ
ンジスタ143のソースまたはドレインの他方には、電位VPIを印加することができる
。トランジスタ144のソースまたはドレインの他方からは、信号OUTを出力すること
ができる。
電位VPDは、例えば低電源電位とすることができる。電位VRSおよび電位VPIは、
例えば高電源電位とすることができる。
トランジスタ141のゲートには、信号TXを供給することができる。トランジスタ14
2のゲートには、信号RSを供給することができる。トランジスタ144のゲートには、
信号SEを供給することができる。
トランジスタ141は、光電変換素子131の一方の電極の電位をノードFDに転送する
ためのトランジスタとしての機能を有する。トランジスタ142は、ノードFDの電位を
リセットするためのトランジスタとしての機能を有する。トランジスタ143は、ノード
FDの電位に対応した出力を行うためのトランジスタとしての機能を有する。トランジス
タ144は、画素120を選択するためのトランジスタとしての機能を有する。
なお、上述した画素120の構成は一例であり、一部の回路、一部のトランジスタ、また
は一部の容量素子などが含まれない場合もある。または、上述した構成に含まれない回路
、トランジスタ、または容量素子などが含まれる場合もある。または、一部の電源電位が
異なる場合もある。
トランジスタ141およびトランジスタ142には、OSトランジスタを用いることがで
きる。前述のように、OSトランジスタはSiトランジスタよりもオフ電流が小さい。つ
まり、トランジスタ141およびトランジスタ142にOSトランジスタを用いることに
より、ノードFDに蓄積された電荷を長期間保持することができる。したがって、回路構
成や動作方法を複雑にすることなく、全画素で同時に電荷の蓄積動作を行うグローバルシ
ャッタ方式を適用することができる。
なお、トランジスタ143およびトランジスタ144にOSトランジスタを用いてもよい
。トランジスタ141乃至トランジスタ144をOSトランジスタとし、さらに撮像装置
10が有する駆動回路などもすべてOSトランジスタを用いて作製することで、Siトラ
ンジスタの作製工程を省略することができる。これにより、撮像装置10の作製工程を簡
略化することができる。
図10(A)はグローバルシャッタ方式の動作方法を模式化した図であり、図10(B)
はローリングシャッタ方式の動作方法を模式化した図である。図10(A)、(B)にお
いて、”E”は露光動作が行える期間、”R”は読み出し動作が行える期間を意味する。
また、pは任意のp番目(pは2以上の整数)のフレームである第pフレームを意味する
。また、p-1は第pフレームの一つ前のフレーム、p+1は第pフレームの一つ後のフ
レームを意味する。画素は、図8に示すようにマトリクス状に配置されているものとする
。また、Row[1]は1行目の画素、Row[M]はM行目(最終行)の画素を意味す
る。
図10(A)はグローバルシャッタ方式の動作方法を模式化した図である。グローバルシ
ャッタ方式は、全画素で同時に露光を行い、その後行毎にデータを読み出す動作方法であ
る。したがって、動体の撮像であっても歪のない画像を得ることができる。
図10(B)はローリングシャッタ方式の動作方法を模式化した図である。ローリングシ
ャッタ方式は、行毎に露光とデータの読み出しを順次行う動作方法である。全画素におい
て撮像の同時性がないため、動体の撮像においては画像に歪が生じる。
なお、撮像回路11において、ローリングシャッタ方式を適用してもよい。
また、OSトランジスタは、Siトランジスタよりも電気特性変動の温度依存性が小さい
ため、極めて広い温度範囲で使用することができる。したがって、自動車などに搭載する
センサなどの半導体装置にはOSトランジスタを用いることが好ましい。
なお、画素120は図11(A)に示すように、ノードFDに容量素子が接続される構成
であってもよい。また、画素120は図11(B)に示すように、図9と光電変換素子1
31の向きが逆であってもよい。
また、画素120に用いるトランジスタは、図12(A)に示すように、トランジスタ1
41乃至トランジスタ144にバックゲートを設けた回路構成であってもよい。当該構成
とすることにより、トランジスタ141乃至トランジスタ144のしきい値電圧を制御す
ることができる。
それぞれのバックゲートには、個別に異なる電位を印加することができる。例えば、トラ
ンジスタ141のバックゲートには電位VBG1を印加し、トランジスタ142のバック
ゲートには電位VBG2を印加し、トランジスタ143のバックゲートには電位VBG3
を印加し、トランジスタ144のバックゲートには電位VBG4を印加することができる
または、図12(B)に示すように、トランジスタ141およびトランジスタ142が有
するバックゲートに接続される配線は電気的に接続されていてもよい。また、トランジス
タ143およびトランジスタ144が有するバックゲートに接続される配線は電気的に接
続されていてもよい。この場合、例えばトランジスタ141のバックゲートおよびトラン
ジスタ142のバックゲートには電位VBG1を印加し、トランジスタ143のバックゲ
ートおよびトランジスタ144のバックゲートには電位VBG3を印加することができる
前述のように、nチャネル型のトランジスタでは、バックゲートに負電位を印加すると、
しきい値電圧は増加する。逆に、バックゲートに正電位を印加すると、しきい値電圧は減
少する。したがって、予め定められたゲート電圧で各トランジスタのオン、オフを制御す
る場合、バックゲートに負電位を印加すると、オフ電流を小さくすることができる。また
、バックゲートに正電位を印加すると、オン電流を大きくすることができる。
また、前述したように、トランジスタ143およびトランジスタ144にはオン電流の高
いトランジスタを用いることが好ましい。トランジスタ143およびトランジスタ144
のバックゲートに正電位を印加することで、オン電流をより大きくすることができる。し
たがって、信号OUTの電位を速やかに確定することができる。すなわち、高い周波数で
動作させることができ、撮像装置10の動作を高速化することができる。
なお、トランジスタ144は、図12(C)に示すようにゲートとバックゲートが電気的
に接続されている構成であってもよい。つまり、ゲートと同じ電位がバックゲートに印加
される構成であってもよい。
また、撮像装置の内部では、各電源電位の他、信号電位および上記バックゲートに印加す
る電位など、複数の電位を用いる。撮像装置の外部から複数の電位を供給すると、端子数
などが増加するため、撮像装置の内部で複数の電位を生成する電源回路を有することが好
ましい。
<画素回路の動作例>
図13に示すタイミングチャートを用いて、図12(A)に示す画素回路の動作を説明す
る。タイミングチャートにおいて、V1は基準電位よりも高い電位であり、例えば高電源
電位(VH)とすることができる。V0は基準電位、すなわちソース電位であり、例えば
、低電源電位(VL)とすることができる。
まず、時刻T1において、信号RSおよび信号TXの電位をV1とすると、トランジスタ
141およびトランジスタ142がオンとなり、ノードFDはリセット電位(例えばVH
)にリセットされる(リセット動作)。このとき、電位VBG1および電位VBG2をV
0より高い電位(>V0)とすることで、トランジスタ141およびトランジスタ142
のオン電流が高められ、速やかにリセット動作を行うことができる。
時刻T2に信号RSの電位をV0とすると、トランジスタ142がオフとなり、リセット
動作が終了して蓄積動作が開始される。このとき、電位VBG2をV0より低い電位とす
ることで、トランジスタ142のオフ電流を低くすることができ、リーク電流によるノー
ドFDへの電荷の供給を防止することができる。なお、時刻T2において、電位VBG1
の電位をV0としてもよい。
時刻T3に信号TXの電位をV0とすると、トランジスタ141がオフとなり、ノードF
Dの電位が確定して保持される(保持動作)。このとき、信号VBG1をV0より低い電
位(<V0)とすることで、トランジスタ141のオフ電流を低くすることができ、リー
ク電流によるノードFDからの電荷の流出を防止することができる。
時刻T4に信号SEの電位をV1とすると、トランジスタ144がオンとなり、トランジ
スタ143に流れる電流に従って信号OUTの電位が変化する(読み出し動作)。このと
き、電位VBG3および電位VBG4をV0より高い電位(>V0)とすることで、トラ
ンジスタ143およびトランジスタ144のオン電流が高められ、速やかに信号OUTの
電位を確定することができる。
時刻T5に信号SEの電位をV0とすると、トランジスタ144がオフとなり、読み出し
動作が完了する。なお、読み出し動作が終了するまで、ノードFDの電位が変化しないよ
うに信号VBG1および信号VBG2の電位をV0より低い電位(<V0)に保持してお
くことが好ましい。なお、上記説明において、信号VBG2は信号VBG1と同じタイミ
ングで電位を変化させてもよい。
以上により、ノードFDの電位に従った信号を読み出すことができる。なお、図9に示す
画素120は、図13に示すタイミングチャートの電位VBG1乃至電位VBG4の制御
を省いて動作させればよい。図12(B)に示す画素120は、図13に示すタイミング
チャートの電位VBG2および電位VBG4の制御を省いて動作させればよい。
<トランジスタ共有型の画素回路>
また、本発明の一態様の画素回路は、図14(A)、(B)に示すように複数の画素でト
ランジスタを共有する構成としてもよい。
図14(A)に示すトランジスタ共有型の画素は、画素120a乃至画素120dはそれ
ぞれ光電変換素子131、トランジスタ141およびトランジスタ145を個別に有し、
トランジスタ142乃至トランジスタ144を共有している構成である。画素120a乃
至画素120dが有するトランジスタ141のそれぞれは、信号TXa乃至信号TXdで
動作が制御される。また、トランジスタ145は信号GPDにより動作が制御され、トラ
ンジスタ145のソースまたはドレインの一方を光電変換素子131のカソードと電気的
に接続することにより、光電変換素子131のカソードに電位を保持することができる。
したがって、全ての画素で同時にリセット動作、蓄積動作、保持動作を順次行い、画素ご
とに読み出し動作を行うグローバルシャッタ方式を用いた撮像に適している。なお、トラ
ンジスタ145のソースまたはドレインの一方を光電変換素子131のアノードと電気的
に接続する場合は、光電変換素子131のアノードに電位を保持することができる。
図14(B)に示すトランジスタ共有型の画素は、画素120a乃至画素120dはそれ
ぞれ光電変換素子131およびトランジスタ141を個別に有し、トランジスタ142乃
至トランジスタ144を共有している構成である。つまり、図14(B)に示す画素の構
成は、トランジスタ145を有しない点が図14(A)に示す画素の構成と異なる。
図14(B)に示す構成では、画素ごとにリセット動作、蓄積動作、保持動作、読み出し
動作を順次行うことができ、主にローリングシャッタ方式を用いた撮像に適している。ま
た、トランジスタ145を有しないため、画素1個あたりのトランジスタの数を少なくす
ることができ、画素1個あたりの占有面積を減少させることができる。
なお、図14(A)、(B)ではトランジスタを画素120a、画素120b、画素12
0c、および画素120dの4画素で共有する場合を示したが、2画素、3画素、または
5画素以上でトランジスタを共有してもよい。
<画素の構成例>
図15は、画素120の具体的な構成の一例を説明する図であり、画素回路が有するトラ
ンジスタ141乃至トランジスタ144のチャネル長方向を表す断面図である。
なお、本実施の形態で説明する断面図において、配線、電極、金属層およびコンタクトプ
ラグ(導電体182)を個別の要素として図示しているが、それらが電気的に接続してい
る場合においては、同一の要素として設けられる場合もある。また、配線、電極および金
属層などの要素が導電体182を介して接続される形態は一例であり、各要素が導電体1
82を介さずに直接接続される場合もある。
また、基板上、およびトランジスタなどの各要素上には保護膜、層間絶縁膜または平坦化
膜としての機能を有する絶縁層181a乃至絶縁層181kなどが設けられる。例えば、
絶縁層181a乃至絶縁層181kには、酸化シリコン膜、酸化窒化シリコン膜などの無
機絶縁膜を用いることができる。または、アクリル樹脂、ポリイミド樹脂などの有機絶縁
膜などを用いてもよい。絶縁層181a乃至絶縁層181kなどの上面は、必要に応じて
CMP(Chemical Mechanical Polishing)法などで平坦
化処理を行ってもよい。
なお、図面に示される配線およびトランジスタなどの一部が設けられない場合や、図面に
示されない配線およびトランジスタなどが各層に含まれる場合もある。
画素120は、層1100および層1200を有することができる。
層1100は、光電変換素子131を有することができる。光電変換素子131には、例
えば、2端子のフォトダイオードを用いることができる。当該フォトダイオードとしては
、単結晶シリコン基板を用いたpn型フォトダイオード、非晶質シリコン薄膜、微結晶シ
リコン薄膜または多結晶シリコン薄膜を用いたpin型フォトダイオード、セレンまたは
セレンの化合物、または有機化合物を用いたフォトダイオードなどを用いることができる
図15において、層1100が有する光電変換素子131は、単結晶シリコン基板を用い
たpn型フォトダイオードを示している。当該光電変換素子131は、p領域620、
領域630、n型領域640、p領域650を有する構成とすることができる。
層1200は、画素回路を構成するOSトランジスタを有することができ、図15では、
画素回路が有するトランジスタ141乃至トランジスタ144を例示している。このよう
に、光電変換素子131と、トランジスタが重なる構成とすることができ、光電変換素子
131の受光面積を広くすることができる。
OSトランジスタが形成される領域と、Siデバイス(SiトランジスタまたはSiフォ
トダイオードなど)が形成される領域との間には絶縁層180が設けられる。
Siデバイス近傍に設けられる絶縁層中には、シリコンのダングリングボンドを終端する
ため、水素を含むことが好ましい。一方で、トランジスタ141およびトランジスタ14
2などの活性層である酸化物半導体層の近傍に設けられる絶縁層中の水素は、酸化物半導
体層中にキャリアを生成する要因の一つとなる。そのため、当該水素はトランジスタ14
1およびトランジスタ142などの信頼性を低下させる要因となる場合がある。したがっ
て、Siデバイスを有する一方の層と、OSトランジスタを有する他方の層を積層する場
合、これらの間に水素の拡散を防止する機能を有する絶縁層180を設けることが好まし
い。絶縁層180により、水素の拡散を防ぐことができるため、SiデバイスおよびOS
トランジスタの両者の信頼性を向上することができる。
絶縁層180としては、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウ
ム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸
化窒化ハフニウム、イットリア安定化ジルコニア(YSZ)などを用いることができる。
光電変換素子131の一方の電極(n型領域640)は、例えば、二つの導電体182お
よび配線169を介してトランジスタ141と電気的に接続することができる。
ここで、導電体182は絶縁層180を貫通して設けられるため、導電体182も水素の
拡散を防止する機能を有することが好ましい。例えば、図15に示すように導電体182
の少なくとも貫通口の側壁と接する外側は水素に対してバリア性を有する導電体182b
とし、内側は抵抗の低い導電体182aとすればよい。例えば、導電体182aにはタン
グステン、導電体182bには窒化タンタルなどを用いることができる。なお、水素など
の不純物を有する層と導電体182が接しない場合は、導電体182を導電体182aの
みで構成してもよい。また、導電体182を導電体182bのみで構成してもよい。
図15は、層1200にトップゲート型のOSトランジスタを設けた構成である。例えば
、OSトランジスタは、層1100上に形成された絶縁層の積層(絶縁層181a、絶縁
層180、および絶縁層181b)上に設けられ、酸化物半導体層230と、ソース電極
またはドレイン電極としての機能を有する導電層240および導電層250と、ゲート絶
縁層としての機能を有する絶縁層260と、ゲート電極としての機能を有する導電層27
0を有する。なお、絶縁層181bはゲート絶縁層としての機能を有することもできる。
トランジスタ141が有する導電層270は、導電体182を介して配線161と電気的
に接続されている。トランジスタ142が有する導電層270は、導電体182を介して
配線162と電気的に接続されている。トランジスタ144が有する導電層270は、導
電体182を介して配線163と電気的に接続されている。トランジスタ144が有する
導電層250は、導電体182を介して配線191と電気的に接続されている。
配線161には、信号TXを供給することができる。配線162には、信号RSを供給す
ることができる。配線163には、信号SEを供給することができる。配線191からは
、信号OUTを出力することができる。
また、光電変換素子131が有するp領域620は、p領域650および導電体18
2を介して配線171と電気的に接続されている。トランジスタ142が有する導電層2
50は、導電体182を介して配線172と電気的に接続されている。トランジスタ14
3が有する導電層240は、導電体182を介して配線173と電気的に接続されている
配線171には、電位VPDを印加することができる。配線172には、電位VRSを印
加することができる。配線173には、電位VPIを印加することができる。
図15では、バックゲート電極としての機能を有する導電層273を、OSトランジスタ
に設けた構成を例示している。図15に示す構成では、層1100を通過した光がトラン
ジスタの電気特性を変動させることがあるため、遮光層を兼ねてバックゲート電極を設け
る構成とすることが好ましい。また、バックゲートを設けることで、OSトランジスタの
しきい値電圧などを制御することができる。
また、画素120は、図16に示す積層構成とすることもできる。図16に示す画素12
0は、基板215上に層1200および層1100を設けた構成である。OSトランジス
タ上に光電変換素子131を設ける構成となるため、OSトランジスタと光電変換素子1
31の一方の電極との電気的な接続が容易になる。
図16では、セレン系材料を光電変換層561に用いた形態を図示している。セレン系材
料を用いた光電変換素子131は、可視光に対する外部量子効率が高い特性を有する。ま
た、セレン系材料は光吸収係数が高いため、光電変換層561を薄くしやすい利点を有す
る。セレン系材料を用いた光電変換素子131では、アバランシェ増倍により増幅が大き
い高感度のセンサとすることができる。つまり、セレン系材料を光電変換層561に用い
ることで、画素面積が縮小しても十分な光電流を得ることができる。したがって、セレン
系材料を用いた光電変換素子131は、低照度環境における撮像にも適しているといえる
セレン系材料としては、非晶質セレンまたは結晶セレンを用いることができる。結晶セレ
ンは、例えば、非晶質セレンを成膜後に熱処理することで得ることができる。結晶セレン
の結晶粒径を画素ピッチより小さくすることで、画素ごとの特性ばらつきを低減させるこ
とができる。また、結晶セレンは、非晶質セレンよりも可視光に対する分光感度や光吸収
係数が高い特性を有する。
図16では、光電変換層561は単層として図示しているが、図17(A)に示すように
受光面側に正孔注入阻止層568として酸化ガリウム、酸化セリウムまたはIn-Ga-
Zn酸化物などを設けてもよい。または、図17(B)に示すように、電極566側に電
子注入阻止層569として酸化ニッケルまたは硫化アンチモンなどを設けてもよい。また
は、図17(C)に示すように、正孔注入阻止層568および電子注入阻止層569を設
ける構成としてもよい。
光電変換層561は、銅、インジウム、セレンの化合物(CIS)を含む層であってもよ
い。または、銅、インジウム、ガリウム、セレンの化合物(CIGS)を含む層であって
もよい。CISおよびCIGSでは、セレンの単層と同様にアバランシェ増倍を利用する
光電変換素子を形成することができる。
セレン系材料を用いた光電変換素子131は、例えば、金属材料などで形成された電極5
66と透光性導電層562との間に光電変換層561を有する構成とすることができる。
また、CISおよびCIGSはp型半導体であり、接合を形成するためにn型半導体の硫
化カドミウムや硫化亜鉛などを接して設けてもよい。
図16では透光性導電層562と配線171は直接接する構成としているが、図17(D
)に示すように配線588を介して両者が接する構成としてもよい。また、図16では光
電変換層561および透光性導電層562を画素回路間で分離しない構成としているが、
図17(E)に示すように画素回路間で分離する構成としてもよい。また、画素間におい
ては、電極566を有さない領域には絶縁体で隔壁567を設け、光電変換層561およ
び透光性導電層562に亀裂が入らないようにすることが好ましいが、図18(A)、(
B)に示すように隔壁567を設けない構成としてもよい。
また、電極566および配線171などは多層としてもよい。例えば、図18(C)に示
すように、電極566を導電層566aおよび導電層566bの二層とし、配線171を
導電層171aおよび導電層171bの二層とすることができる。図18(C)の構成に
おいては、例えば、導電層566aおよび導電層171aを低抵抗の金属などを選択して
形成し、導電層566bおよび導電層171bを光電変換層561とコンタクト特性の良
い金属などを選択して形成するとよい。このような構成とすることで、光電変換素子13
1の電気特性を向上させることができる。また、一部の金属は透光性導電層562と接触
することにより電蝕を起こすことがある。そのような金属を導電層171aに用いた場合
でも導電層171bを介することによって電蝕を防止することができる。
導電層566bおよび導電層171bには、例えば、モリブデンやタングステンなどを用
いることができる。また、導電層566aおよび導電層171aには、例えば、アルミニ
ウム、チタン、またはアルミニウムをチタンで挟むような積層を用いることができる。
また、図18(D)に示すように透光性導電層562と配線171は導電体182および
配線588を介して接続してもよい。
隔壁567は、無機絶縁体や絶縁有機樹脂などを用いて形成することができる。また、隔
壁567は、トランジスタなどに対する遮光、および/または1画素あたりの受光部の面
積を確定するために黒色などに着色されていてもよい。
また、画素120は、図19に示す積層構成とすることもできる。図19に示す画素12
0は、図16に示す画素120と層1100のみが異なり、その他の構成は同じである。
図19において、層1100が有する光電変換素子131は、光電変換層に非晶質シリコ
ン膜や微結晶シリコン膜などを用いたpin型フォトダイオードを示している。当該光電
変換素子131は、n型の半導体層565、i型の半導体層564、p型の半導体層56
3、電極566、配線171、配線588を有する構成とすることができる。
電極566は、導電体182を介して、トランジスタ141が有する導電層240と電気
的に接続されている。また、p型の半導体層563は配線588を介して配線171と電
気的に接続されている。
i型の半導体層564には非晶質シリコンを用いることが好ましい。また、p型の半導体
層563およびn型の半導体層565には、それぞれの導電型を付与するドーパントを含
む非晶質シリコンまたは微結晶シリコンなどを用いることができる。非晶質シリコンを光
電変換層とするフォトダイオードは可視光の波長領域における感度が高く、微弱な可視光
を検知しやすい。
また、pin型の薄膜フォトダイオードの形態を有する光電変換素子131の構成、なら
びに光電変換素子131および配線の接続形態は、図20(A)、(B)、(C)に示す
例であってもよい。なお、光電変換素子131の構成、光電変換素子131と配線の接続
形態はこれらに限定されず、他の形態であってもよい。
図20(A)は、光電変換素子131のp型の半導体層563と接する透光性導電層56
2を設けた構成である。透光性導電層562は電極として作用し、光電変換素子131の
出力電流を高めることができる。
透光性導電層562には、例えば、インジウム錫酸化物、シリコンを含むインジウム錫酸
化物、亜鉛を含む酸化インジウム、酸化亜鉛、ガリウムを含む酸化亜鉛、アルミニウムを
含む酸化亜鉛、酸化錫、フッ素を含む酸化錫、アンチモンを含む酸化錫、グラフェンまた
は酸化グラフェンなどを用いることができる。また、透光性導電層562は単層に限らず
、異なる膜の積層であっても良い。
図20(B)は、透光性導電層562と配線171が導電体182および配線588を介
して接続された構成である。なお、光電変換素子131のp型の半導体層563と配線1
71が導電体182および配線588を介して接続された構成とすることもできる。なお
、図20(B)においては、透光性導電層562を設けない構成とすることもできる。
図20(C)は、光電変換素子131を覆う絶縁層181eにp型の半導体層563が露
出する開口部が設けられ、当該開口部を覆う透光性導電層562と配線171が電気的な
接続を有する構成である。
上述したセレン系材料や非晶質シリコンなどを用いて形成した光電変換素子131は、成
膜工程、リソグラフィ工程、エッチング工程などの一般的な半導体作製工程を用いて作製
することができる。また、セレン系材料は高抵抗であり、図16に示すように、光電変換
層561を回路間で分離しない構成とすることもできる。したがって、歩留りが高く、低
コストで作製することができる。
また、画素120は、図21(A)、(B)、(C)に示すように層1100、層120
0および層1300の積層構成であってもよい。図21(A)はトランジスタ141乃至
トランジスタ144のチャネル長方向を表す断面図である。図21(B)は図21(A)
に示す一点鎖線X1-X2の断面図であり、トランジスタ141のチャネル幅方向の断面
を表している。図21(C)は図21(A)に示す一点鎖線Y1-Y2の断面図であり、
トランジスタ143のチャネル幅方向の断面を表している。
層1100は、前述した画素120の構成と同様に光電変換素子131を有する構成とす
ることができる。図21(A)では、図16の構成と同様にセレン系の光電変換素子13
1を設けた構成を例示しているが、図19の構成と同様にpin型の薄膜フォトダイオー
ドの形態を有する光電変換素子131を設けた構成であってもよい。
層1200は、トランジスタ141およびトランジスタ142を有する構成とすることが
できる。トランジスタ141およびトランジスタ142としては、OSトランジスタを用
いることが好ましい。
層1300は、トランジスタ143およびトランジスタ144を有する構成とすることが
できる。トランジスタ143およびトランジスタ144としては、Siトランジスタを用
いることが好ましい。Siトランジスタはオン電流が大きく、ノードFDの電位を効率良
く増幅することができる。
図21(A)、(C)においてトランジスタ143およびトランジスタ144はフィン型
の構成を例示しているが、図22(A)に示すようにプレーナー型であってもよい。また
は、図22(B)に示すように、シリコン薄膜の活性層660を有するトランジスタであ
ってもよい。また、活性層660は、多結晶シリコンやSOI(Silicon on
Insulator)の単結晶シリコンとすることができる。
また、層1100が有する光電変換素子131は、図23に示すように単結晶シリコン基
板を用いたpn型フォトダイオードであってもよい。
当該構成とする場合、層1300上に層1200を形成したのち、別途形成した層110
0を貼り合わせる工法を用いることが好ましい。この場合、層1200には絶縁層181
i、金属層402a、および金属層403aが設けられる。また、層1100には絶縁層
181j、金属層402b、および金属層403bが設けられる。
金属層402aおよび金属層403aは絶縁層181iに埋設された領域を有するように
設けられ、金属層402aはトランジスタ141のソースまたはドレインの一方と電気的
に接続されている。また、金属層403aは導電体182を介して配線171と電気的に
接続されている。金属層402bおよび金属層403bは絶縁層181jに埋設された領
域を有するように設けられ、金属層402bは光電変換素子131のn型領域640と電
気的に接続されている。また、金属層403bはp領域650を介してp領域620
と電気的に接続されている。
図23に示すように、金属層402aおよび金属層402bと、金属層403aおよび金
属層403bとは、それぞれが直接接触する位置に設けられ、接続部402および接続部
403を有する構成とする。
ここで、金属層402aおよび金属層402bは主成分が同一の金属元素であることが好
ましい。また、金属層403aおよび金属層403bは主成分が同一の金属元素であるこ
とが好ましい。また、絶縁層181iおよび絶縁層181jは、同一の成分で構成されて
いることが好ましい。
例えば、金属層402a、金属層402b、金属層403a、および金属層403bには
、Cu、Al、Sn、Zn、W、Ag、PtまたはAuなどを用いることができる。接合
のしやすさから、Cu、Al、W、またはAuを用いることが好ましい。また、絶縁層1
81iおよび絶縁層181jには、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン
、窒化シリコン、窒化チタンなどを用いることができる。
金属層402a、金属層402b、金属層403a、および金属層403bのそれぞれに
、上記に示す同一の金属材料を用い、絶縁層181iおよび絶縁層181jのそれぞれに
、上記に示す同一の絶縁材料を用いることで、層1100と層1200で貼り合わせ工程
を行うことができる。当該貼り合わせ工程によって、金属層402aおよび金属層402
bの電気的な接続、ならびに金属層403aおよび金属層403bの電気的な接続を得る
ことができる。また、絶縁層181iおよび絶縁層181jの機械的な強度を有する接続
を得ることができる。
金属層同士の接合には、酸化膜や不純物の吸着層などをスパッタリングなどで除去し、清
浄化および活性化した表面同士を接触させて接合する表面活性化接合法を用いることがで
きる。または、温度と圧力を併用して表面同士を接合する拡散接合法などを用いることが
できる。どちらも原子レベルでの結合が起こるため、電気的だけでなく機械的にも優れた
接合を得ることができる。
また、絶縁層同士の接合には、研磨などによって高い平坦性を得たのち、酸素プラズマな
どで親水性処理をした表面同士を接触させて仮接合し、熱処理による脱水で本接合を行う
親水性接合法などを用いることができる。親水性接合法も原子レベルでの結合が起こるた
め、機械的に優れた接合を得ることができる。
層1100と、層1200を貼り合わせる場合、それぞれの接合面には絶縁層と金属層が
混在するため、例えば、表面活性化接合法および親水性接合法を組み合わせて行えばよい
例えば、研磨後に表面を清浄化し、金属層の表面に酸化防止処理を行ったのちに親水性処
理を行って接合する方法などを用いることができる。また、金属層の表面をAuなどの難
酸化性金属とし、親水性処理を行ってもよい。なお、上述した方法以外の接合方法を用い
てもよい。
貼り合わせは、それぞれの層が有するデバイスが完成後に貼り合わせを行うため、それぞ
れのデバイスは最適な工程を用いて作製することができる。したがって、トランジスタお
よび光電変換素子の電気特性および信頼性を高めることができる。
なお、図23の構成においては、絶縁層180に相当する層として、OSトランジスタと
Siトランジスタとの間に絶縁層180aが設けられる。また、OSトランジスタとSi
フォトダイオードとの間に絶縁層180bが設けられる。
また、本発明の一態様の撮像装置では、層1300に形成したSiトランジスタで画素回
路とは異なる回路を設けることができる。当該回路としては、例えば、ゲートドライバ1
22、CDS回路123、A/D変換回路124、およびソースドライバ125などがあ
る。
上記いずれかの回路に含まれるトランジスタ146およびトランジスタ147を図24に
示す。トランジスタ146およびトランジスタ147は光電変換素子131と重なる領域
に形成することができる。すなわち、上記回路は画素120と重なる領域に形成される。
なお、図24では、トランジスタ146をp-ch型、トランジスタ147をn-ch型
としたCMOSインバータを構成の例を示しているが、その他の回路構成であってもよい
また、図25に示すように、トランジスタ147は層1200に設けたOSトランジスタ
であってもよい。図25に示す構成では、トランジスタ146とトランジスタ147を互
いに重なる領域に貼り合わせ工程で設けることができ、回路面積を小さくすることができ
る。また、画素回路が有するトランジスタ143およびトランジスタ144をp-ch型
で形成する場合は、単結晶シリコン基板600に設けるトランジスタを全てp-ch型と
することもでき、n-ch型のSiトランジスタを形成する工程を省くことができる。
図26は、図15に示す構成に層1400を付加した構成の断面図であり、3画素分(画
素120a、画素120b、および画素120c)を表している。
層1400には、遮光層1530、光学変換層1550a、光学変換層1550b、光学
変換層1550c、マイクロレンズアレイ1540などを設けることができる。
層1400において、層1100と接する領域には絶縁層181jが形成される。絶縁層
181jは、可視光に対して透光性の高い酸化シリコン膜などを用いることができる。ま
た、パッシベーション膜として窒化シリコン膜を積層する構成としてもよい。また、反射
防止膜として、酸化ハフニウムなどの誘電体膜を積層する構成としてもよい。
絶縁層181j上には遮光層1530を設けることができる。遮光層1530は画素の境
界およびその近傍に配置され、斜め方向から侵入する迷光を遮蔽する機能を有する。遮光
層1530には、アルミニウム、タングステンなどの金属層または当該金属層と、反射防
止層としての機能を有する誘電体層とを積層する構成とすることができる。
絶縁層181j上および遮光層1530上には、光学変換層1550a、光学変換層15
50b、および光学変換層1550cを設けることができる。例えば、光学変換層155
0a、光学変換層1550b、および光学変換層1550cに、赤色、緑色、青色、紫色
、橙色、黄色、シアン、マゼンタなどのカラーフィルタを割り当てることにより、カラー
画像を得ることができる。
本明細書などにおいて、赤色とは、例えば620nm以上750nm未満の波長の光を示
し、緑色とは、例えば500nm以上570nm未満の波長の光を示し、青色とは、例え
ば450nm以上500nm未満の波長の光を示す。また、紫色とは、例えば380nm
以上450nm未満の波長の光を示し、橙色とは、例えば590nm以上620nm未満
の波長の光を示す。また、黄色とは、例えば青色の補色を示し、シアンとは、例えば赤色
の補色を示し、マゼンタとは、例えば緑色の補色を示す。
なお、光学変換層に可視光線の波長以下の光を遮るフィルタを用いれば赤外線撮像装置と
することができる。また、光学変換層に近赤外線の波長以下の光を遮るフィルタを用いれ
ば遠赤外線撮像装置とすることができる。また、光学変換層に可視光線の波長以上の光を
遮るフィルタを用いれば紫外線撮像装置とすることができる。可視光のカラーフィルタと
、赤外線若しくは紫外線のフィルタを組み合わせてもよい。
また、光学変換層にシンチレータを用いれば、X線撮像装置などに用いる、放射線の強弱
を可視化した画像を得る撮像装置とすることができる。被写体を透過したX線などの放射
線がシンチレータに入射されると、フォトルミネッセンス現象により可視光線や紫外光線
などの光(蛍光)に変換される。そして、当該光を光電変換素子131で検知することに
より画像データを取得する。また、放射線検出器などに当該構成の撮像装置を用いてもよ
い。
シンチレータは、X線やガンマ線などの放射線が照射されると、そのエネルギーを吸収し
て可視光や紫外光を発する物質を含む。例えば、GdS:Tb、GdS:P
r、GdS:Eu、BaFCl:Eu、NaI、CsI、CaF、BaF、C
eF、LiF、LiI、ZnOを樹脂やセラミクスに分散させたものを用いることがで
きる。
光学変換層1550a、光学変換層1550b、および光学変換層1550c上には、マ
イクロレンズアレイ1540を設けることができる。マイクロレンズアレイ1540が有
する個々のレンズを通る光が直下の光学変換層1550a、光学変換層1550b、およ
び光学変換層1550cを通り、光電変換素子131に照射されるようになる。
本実施の形態において、本発明の一態様について述べた。または、他の実施の形態におい
て、本発明の一態様について述べる。ただし、本発明の一態様は、これらに限定されない
。つまり、本実施の形態および他の実施の形態では、様々な発明の態様が記載されている
ため、本発明の一態様は、特定の態様に限定されない。例えば、本発明の一態様として、
撮像装置に適用した場合の例を示したが、本発明の一態様は、これに限定されない。場合
によっては、または、状況に応じて、本発明の一態様は、撮像装置に適用しなくてもよい
。例えば、本発明の一態様は、別の機能を有する半導体装置に適用してもよい。例えば、
本発明の一態様として、トランジスタのチャネル形成領域、ソースドレイン領域などが、
酸化物半導体を有する場合の例を示したが、本発明の一態様は、これに限定されない。場
合によっては、または、状況に応じて、本発明の一態様における様々なトランジスタ、ト
ランジスタのチャネル形成領域、または、トランジスタのソースドレイン領域などは、様
々な半導体を有していてもよい。場合によっては、または、状況に応じて、本発明の一態
様における様々なトランジスタ、トランジスタのチャネル形成領域、または、トランジス
タのソースドレイン領域などは、例えば、シリコン、ゲルマニウム、シリコンゲルマニウ
ム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガ
リウム、または、有機半導体などの少なくとも一つを有していてもよい。または例えば、
場合によっては、または、状況に応じて、本発明の一態様における様々なトランジスタ、
トランジスタのチャネル形成領域、または、トランジスタのソースドレイン領域などは、
酸化物半導体を有していなくてもよい。例えば、本発明の一態様として、グローバルシャ
ッタ方式の場合の例を示したが、本発明の一態様は、これに限定されない。場合によって
は、または、状況に応じて、本発明の一態様は、別の方式、例えば、ローリングシャッタ
方式を用いてもよい。または、場合によっては、または、状況に応じて、グローバルシャ
ッタ方式を用いなくてもよい。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態3)
本実施の形態では、本発明の一態様に用いることのできるOSトランジスタについて図面
を用いて説明する。なお、本実施の形態における図面では、明瞭化のために一部の要素を
拡大、縮小、または省略して図示している。
図27(A)、(B)、(C)は、本発明の一態様のトランジスタ201の上面図および
断面図である。図27(A)は上面図であり、図27(A)に示す一点鎖線X1-X2方
向の断面が図27(B)に相当する。また、図27(A)に示す一点鎖線Y1-Y2方向
の断面が図27(C)に相当する。
なお、本実施の形態で説明する図面において、一点鎖線X1-X2方向をチャネル長方向
、一点鎖線Y1-Y2方向をチャネル幅方向と呼ぶ。
トランジスタ201は、基板215と、基板215と接する導電層273と、基板215
および導電層273と接する絶縁層220と、絶縁層220と接する酸化物半導体層23
0と、酸化物半導体層230と接する導電層240および導電層250と、酸化物半導体
層230と接する絶縁層260と、絶縁層260と接する導電層270を有する。
また、トランジスタ201上には、酸化物半導体層230、導電層240、導電層250
、絶縁層260および導電層270と接する絶縁層280を必要に応じて設けてもよい。
酸化物半導体層230は、一例として、酸化物半導体層230a、酸化物半導体層230
b、および酸化物半導体層230cの三層構造とすることができる。この場合、絶縁層2
60は、酸化物半導体層230cと接する構造とすることができる。
導電層240および導電層250はソース電極層またはドレイン電極層、絶縁層260は
ゲート絶縁層、導電層270はゲート電極層としての機能をそれぞれ有する。
また、導電層273をバックゲート電極層として用いることで、オン電流の増加や、しき
い値電圧の制御を行うことができる。なお、導電層273は、遮光層としても機能させる
ことができる。
オン電流を増加させるには、例えば、導電層270と導電層273を同電位とし、ダブル
ゲートトランジスタとして駆動させればよい。また、しきい値電圧の制御を行うには、導
電層270とは異なる定電位を導電層273に供給すればよい。
酸化物半導体層230において、導電層240および導電層250と接する領域は、ソー
ス領域またはドレイン領域としての機能を有する。
酸化物半導体層230と、導電層240および導電層250とが接することで酸化物半導
体層230内に酸素欠損が生じ、当該酸素欠損と酸化物半導体層230内に残留または外
部から拡散する水素との相互作用により、当該領域は導電型がn型の低抵抗領域となる。
導電層240および導電層250は、酸化物半導体層230の上面と接し、側面には接し
ない構成となっている。このような構成にすることにより、絶縁層220が有する酸素に
より酸化物半導体層230内の酸素欠損を補填しやすくなる。
本発明の一態様のトランジスタは、図28(A)、(B)、(C)に示す構成であっても
よい。図28(A)はトランジスタ202の上面図であり、図28(A)に示す一点鎖線
X1-X2方向の断面が図28(B)に相当する。また、図28(A)に示す一点鎖線Y
1-Y2方向の断面が図28(C)に相当する。
トランジスタ202は、導電層240および導電層250が絶縁層220と接している点
、および導電層240および導電層250が酸化物半導体層230の側面と接している点
を除き、トランジスタ201と同様の構成を有する。
トランジスタ201およびトランジスタ202は、導電層270と、導電層240および
導電層250とが重なる領域を有するトップゲート構造である。当該領域のチャネル長方
向の幅は、寄生容量を小さくするために3nm以上300nm未満とすることが好ましい
。当該構成では、酸化物半導体層230にオフセット領域が形成されないため、オン電流
の高いトランジスタを形成しやすい。
本発明の一態様のトランジスタは、図29(A)、(B)、(C)に示す構成であっても
よい。図29(A)はトランジスタ203の上面図であり、図29(A)に示す一点鎖線
X1-X2方向の断面が図29(B)に相当する。また、図29(A)に示す一点鎖線Y
1-Y2方向の断面が図29(C)に相当する。
トランジスタ203は、基板215と、基板215と接する導電層273と、基板215
および導電層273と接する絶縁層220と、絶縁層220と接する酸化物半導体層23
0(酸化物半導体層230a、酸化物半導体層230b、および酸化物半導体層230c
)と、酸化物半導体層230cと接する絶縁層260と、絶縁層260と接する導電層2
70を有する。
また、層間絶縁膜としての機能を有する絶縁層280には、酸化物半導体層230の領域
331と接する導電体300と、酸化物半導体層230の領域332と接する導電体30
1が設けられる。導電体300および導電体301は、ソース電極層の一部またはドレイ
ン電極層の一部としての機能を有する。
トランジスタ203における領域331および領域332には、酸素欠損を形成し導電率
を高めるための不純物を添加することが好ましい。酸化物半導体層に酸素欠損を形成する
不純物としては、例えば、リン、砒素、アンチモン、ホウ素、アルミニウム、シリコン、
窒素、ヘリウム、ネオン、アルゴン、クリプトン、キセノン、インジウム、フッ素、塩素
、チタン、亜鉛、および炭素のいずれかから選択される一つ以上を用いることができる。
当該不純物の添加方法としては、プラズマ処理法、イオン注入法、イオンドーピング法、
プラズマイマージョンイオンインプランテーション法などを用いることができる。
不純物元素として、上記元素が酸化物半導体層に添加されると、酸化物半導体層中の金属
元素および酸素の結合が切断され、酸素欠損が形成される。酸化物半導体層に含まれる酸
素欠損と酸化物半導体層中に残存または後から添加される水素の相互作用により、酸化物
半導体層の導電率を高くすることができる。
不純物元素の添加により酸素欠損が形成された酸化物半導体に水素を添加すると、酸素欠
損サイトに水素が入り伝導帯近傍にドナー準位が形成される。その結果、酸化物導電体を
形成することができる。ここでは、導電体化された酸化物半導体を酸化物導電体という。
トランジスタ203はセルフアライン構造であり、ゲート電極層が、ソース電極層および
ドレイン電極層と重なる領域を有さない。セルフアライン構造のトランジスタはゲート電
極層とソース電極層およびドレイン電極層間の寄生容量が極めて小さいため、高速動作用
途に適している。
本発明の一態様のトランジスタは、図30(A)、(B)、(C)に示す構成であっても
よい。図30(A)はトランジスタ204の上面図であり、図30(A)に示す一点鎖線
X1-X2方向の断面が図30(B)に相当する。また、図30(A)に示す一点鎖線Y
1-Y2方向の断面が図30(C)に相当する。
トランジスタ204は、基板215と、基板215と接する導電層273と、基板215
および導電層273と接する絶縁層220と、絶縁層220と接する酸化物半導体層23
0(酸化物半導体層230a、酸化物半導体層230b、および酸化物半導体層230c
)と、酸化物半導体層230bおよび酸化物半導体層230cと接する導電層240およ
び導電層250と、酸化物半導体層230cと接する絶縁層260と、絶縁層260と接
する導電層270を有する。
なお、酸化物半導体層230c、絶縁層260および導電層270は、トランジスタ20
4上の絶縁層280に設けられた、酸化物半導体層230bおよび絶縁層220に達する
開口部に設けられている。
トランジスタ204の構成は、ゲート電極層と、ソース電極層およびドレイン電極層との
重なる領域が少ないため、寄生容量を小さくすることができる。したがって、トランジス
タ204は、高速動作用途に適している。
また、本発明の一態様のトランジスタは、図31(A)に示すように、酸化物半導体層2
30を単層で形成してもよい。また、図31(B)に示すように、酸化物半導体層230
を2層で形成してもよい。
また、本発明の一態様のトランジスタは、図31(C)に示すように、導電層273を有
さない構成であってもよい。
また、本発明の一態様のトランジスタにおいて、導電層270と導電層273を電気的に
接続するには、例えば、図31(D)に示すように、絶縁層220、酸化物半導体層23
0cおよび絶縁層260に導電層273に達する開口部を設け、当該開口部を覆うように
導電層270を形成すればよい。
また、本発明の一態様のトランジスタは、図31(E)に示すように、導電層270を導
電層271および導電層272の積層で形成してもよい。
また、酸化物半導体層230上に導電層240および導電層250が設けられる本発明の
一態様のトランジスタにおいては、図31(F)、(G)に示す上面図(酸化物半導体層
230、導電層240および導電層250のみを図示)のように酸化物半導体層230の
幅(WOS)よりも導電層240および導電層250の幅(WSD)が短く形成されてい
てもよい。WOS≧WSD(WSDはWOS以下)とすることで、ゲート電界がチャネル
形成領域全体にかかりやすくなり、トランジスタの電気特性を向上させることができる。
なお、図31(A)乃至(E)では、トランジスタ201の変形例として例示したが、当
該変形例は本実施の形態で説明したその他のトランジスタにも適用可能である。
本発明の一態様のトランジスタでは、いずれの構成においても、ゲート電極層である導電
層270(および導電層273)が絶縁層を介して酸化物半導体層230のチャネル幅方
向を電気的に取り囲む構成である。このような構成ではオン電流を高めることができ、s
urrounded channel(s-channel)構造とよぶ。
酸化物半導体層230aおよび酸化物半導体層230bを有するトランジスタ、ならびに
酸化物半導体層230a、酸化物半導体層230bおよび酸化物半導体層230cを有す
るトランジスタにおいては、酸化物半導体層230を構成する二層または三層の材料を適
切に選択することで酸化物半導体層230bに電流を流すことができる。酸化物半導体層
230bに電流が流れることで、界面散乱の影響を受けにくく、高いオン電流を得ること
ができる。
以上の構成のトランジスタを用いることにより、半導体装置に良好な電気特性を付与する
ことができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることが
できる。
(実施の形態4)
本実施の形態では、実施の形態3に示したトランジスタの構成要素について詳細を説明す
る。
<構成要素>
基板215には、ガラス基板、石英基板、半導体基板、セラミックス基板、表面が絶縁処
理された金属基板などを用いることができる。または、トランジスタやフォトダイオード
が形成されたシリコン基板、および当該シリコン基板上に絶縁層、配線、コンタクトプラ
グとしての機能を有する導電体などが形成されたものを用いることができる。なお、シリ
コン基板にp-ch型のトランジスタを形成する場合は、n型の導電型を有するシリコ
ン基板を用いることが好ましい。または、n型またはi型のシリコン層を有するSOI
基板であってもよい。また、シリコン基板に設けるトランジスタがp-ch型である場合
は、トランジスタを形成する面の面方位は、(110)面であるシリコン基板を用いるこ
とが好ましい。(110)面にp-ch型トランジスタを形成することで、移動度を高く
することができる。
絶縁層220は、基板215に含まれる要素からの不純物の拡散を防止する役割を有する
ほか、酸化物半導体層230に酸素を供給する役割を担うことができる。したがって、絶
縁層220は酸素を含む絶縁膜であることが好ましく、化学量論組成よりも多い酸素を含
む絶縁膜であることがより好ましい。例えば、膜の表面温度が100℃以上700℃以下
、好ましくは100℃以上500℃以下の加熱処理で行われるTDS法にて、酸素原子に
換算した酸素の放出量が1.0×1019atoms/cm以上である膜とする。また
、基板215が他のデバイスが形成された基板である場合、絶縁層220は、層間絶縁膜
としての機能も有する。その場合は、表面が平坦になるようにCMP法などで平坦化処理
を行うことが好ましい。
バックゲート電極層として作用する導電層273には、例えば、Al、Ti、Cr、Co
、Ni、Cu、Y、Zr、Mo、Ru、Ag、Mn、Nd、Sc、TaおよびWなどの導
電膜を用いることができる。また、上記材料の合金や上記材料の導電性窒化物を用いても
よい。また、上記材料、上記材料の合金、および上記材料の導電性窒化物から選ばれた複
数の材料の積層であってもよい。
例えば、絶縁層220には、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化
窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム
、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルなどの酸化物絶縁膜
、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウムなどの窒
化物絶縁膜、またはこれらの混合材料を用いることができる。また、上記材料の積層であ
ってもよい。
酸化物半導体層230は、酸化物半導体層230a、酸化物半導体層230bおよび酸化
物半導体層230cを絶縁層220側から順に積んだ三層構造とすることができる。
なお、酸化物半導体層230が単層の場合は、本実施の形態に示す、酸化物半導体層23
0bに相当する層を用いればよい。
酸化物半導体層230が二層の場合は、酸化物半導体層230aに相当する層および酸化
物半導体層230bに相当する層を絶縁層220側から順に積んだ積層を用いればよい。
この構成の場合、酸化物半導体層230aと酸化物半導体層230bとを入れ替えること
もできる。
一例としては、酸化物半導体層230bには、酸化物半導体層230aおよび酸化物半導
体層230cよりも電子親和力(真空準位から伝導帯下端までのエネルギー)が大きい酸
化物半導体を用いる。
このような構造において、導電層270に電圧を印加すると、酸化物半導体層230のう
ち、伝導帯下端のエネルギーが最も小さい酸化物半導体層230bにチャネルが形成され
る。したがって、酸化物半導体層230bは半導体として機能する領域を有するといえる
が、酸化物半導体層230aおよび酸化物半導体層230cは絶縁体または半絶縁体とし
て機能する領域を有するともいえる。
酸化物半導体層230a、酸化物半導体層230b、および酸化物半導体層230cとし
て用いることのできる酸化物半導体は、少なくともInもしくはZnを含むことが好まし
い。または、InとZnの双方を含むことが好ましい。また、該酸化物半導体を用いたト
ランジスタの電気特性のばらつきを減らすため、それらと共に、Al、Ga、Y、または
Snなどのスタビライザーを含むことが好ましい。
例えば、酸化物半導体層230aおよび酸化物半導体層230cにはIn:Ga:Zn=
1:3:2、1:3:3、1:3:4、1:3:6、1:4:5、1:6:4または1:
9:6(原子数比)、およびその近傍の原子数比を有するIn-Ga-Zn酸化物などを
用いることができる。また、酸化物半導体層230bにはIn:Ga:Zn=1:1:1
、2:1:3、5:5:6、3:1:2、3:1:4、5:1:6、または4:2:3(
原子数比)およびその近傍の原子数比を有するIn-Ga-Zn酸化物などを用いること
ができる。
酸化物半導体層230a、酸化物半導体層230bおよび酸化物半導体層230cには、
結晶部が含まれていてもよい。例えばc軸に配向した結晶を用いることでトランジスタに
安定した電気特性を付与することができる。また、c軸に配向した結晶は歪曲に強く、フ
レキシブル基板を用いた半導体装置の信頼性を向上させることができる。
ソース電極層として作用する導電層240およびドレイン電極層として作用する導電層2
50には、例えば、Al、Cr、Cu、Ta、Ti、Mo、W、Ni、Mn、Nd、Sc
、および当該金属材料の合金または導電性窒化物から選ばれた材料の単層、あるいは積層
を用いることができる。なお、導電性窒化物である窒化タンタルを用いることで酸化を防
止することができる。また、低抵抗のCuやCu-Mnなどの合金と上記材料との積層を
用いてもよい。
上記材料は酸化物半導体層から酸素を引き抜く性質を有する。そのため、上記材料と接し
た酸化物半導体層の一部の領域では酸化物半導体層中の酸素が脱離し、酸素欠損が形成さ
れる。層中に僅かに含まれる水素と当該酸素欠損が結合することにより当該領域は顕著に
n型化する。したがって、n型化した当該領域はトランジスタのソースまたはドレインと
して作用させることができる。
ゲート絶縁層として作用する絶縁層260には、酸化アルミニウム、酸化マグネシウム、
酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ガリウム、酸
化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、
酸化ハフニウムおよび酸化タンタルを一種以上含む絶縁膜を用いることができる。また、
絶縁層260は上記材料の積層であってもよい。
また、酸化物半導体層230と接する絶縁層220および絶縁層260は、窒素酸化物の
放出量の少ない膜を用いることが好ましい。窒素酸化物の放出量の多い絶縁層と酸化物半
導体が接した場合、窒素酸化物に起因する準位密度が高くなることがある。
絶縁層220および絶縁層260として、上記絶縁膜を用いることで、トランジスタのし
きい値電圧のシフトを低減することが可能であり、トランジスタの電気特性の変動を低減
することができる。
ゲート電極層として作用する導電層270には、例えば、Al、Ti、Cr、Co、Ni
、Cu、Y、Zr、Mo、Ru、Ag、Mn、Nd、Sc、TaおよびWなどの導電膜を
用いることができる。また、上記材料の合金や上記材料の導電性窒化物を用いてもよい。
また、上記材料、上記材料の合金、および上記材料の導電性窒化物から選ばれた複数の材
料の積層であってもよい。代表的には、タングステン、タングステンと窒化チタンの積層
、タングステンと窒化タンタルの積層などを用いることができる。また、低抵抗のCuま
たはCu-Mnなどの合金や上記材料とCuまたはCu-Mnなどの合金との積層を用い
てもよい。例えば、導電層271に窒化チタン、導電層272にタングステンを用いて導
電層270を形成することができる。
また、導電層270にはIn-Ga-Zn酸化物、酸化亜鉛、酸化インジウム、酸化スズ
、酸化インジウムスズなどの酸化物導電層を用いてもよい。絶縁層260と接するように
酸化物導電層を設けることで、当該酸化物導電層から酸化物半導体層230に酸素を供給
することができる。
絶縁層280には、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、窒化酸化シリ
コン、窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコ
ニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルを一種以上含
む絶縁膜を用いることができる。また、当該絶縁層は上記材料の積層であってもよい。
ここで、絶縁層280は絶縁層220と同様に化学量論組成よりも多くの酸素を有するこ
とが好ましい。絶縁層280から放出される酸素は絶縁層260を経由して酸化物半導体
層230のチャネル形成領域に拡散させることができることから、チャネル形成領域に形
成された酸素欠損に酸素を補填することができる。したがって、安定したトランジスタの
電気特性を得ることができる。
また、トランジスタ上または絶縁層280上には、不純物をブロッキングする効果を有す
る膜を設けることが好ましい。当該ブロッキング膜には窒化シリコン膜、窒化アルミニウ
ム膜または酸化アルミニウム膜などを用いることができる。
窒化絶縁膜は水分などをブロッキングする機能を有し、トランジスタの信頼性を向上させ
ることができる。また、酸化アルミニウム膜は、水素、水分などの不純物、および酸素の
両方に対して膜を透過させない遮断効果が高い。したがって、酸化アルミニウム膜は、ト
ランジスタの作製工程中および作製後において、水素、水分などの不純物の酸化物半導体
層230への混入防止、酸素の酸化物半導体層からの放出防止、絶縁層220からの酸素
の不必要な放出を防止する効果を有する保護膜として適している。
半導体装置を高集積化するにはトランジスタの微細化が必須である。一方、トランジスタ
の微細化によりトランジスタの電気特性は悪化する傾向にあり、例えばチャネル幅を縮小
させるとオン電流は低下してしまう。
本発明の一態様のトランジスタでは、チャネルが形成される酸化物半導体層230bを酸
化物半導体層230cで覆う構成とすることができる。当該構成では、チャネル形成層と
ゲート絶縁層が接しないため、チャネル形成層とゲート絶縁層との界面で生じるキャリア
の散乱を抑えることができ、トランジスタのオン電流を大きくすることができる。
本発明の一態様のトランジスタでは、前述したように酸化物半導体層230のチャネル幅
方向を電気的に取り囲むようにゲート電極層(導電層270)が形成されているため、酸
化物半導体層230に対しては上面に垂直な方向からのゲート電界に加えて、側面に垂直
な方向からのゲート電界が印加される。すなわち、チャネル形成層に対して全体的にゲー
ト電界が印加されることになり実効チャネル幅が拡大するため、さらにオン電流を高めら
れる。
<各構成要素の形成方法例>
本実施の形態で説明した金属膜、半導体膜、無機絶縁膜など様々な膜は、代表的にはスパ
ッタ法やプラズマCVD法により形成することができるが、他の方法、例えば、熱CVD
法により形成してもよい。熱CVD法の例としては、MOCVD(Metal Orga
nic Chemical Vapor Deposition)法やALD(Atom
ic Layer Deposition)法などがある。
熱CVD法は、プラズマを使わない成膜方法のため、プラズマダメージにより欠陥が生成
されることが無いという利点を有する。
また、熱CVD法では、原料ガスと酸化剤を同時にチャンバー内に送り、チャンバー内を
大気圧または減圧下とし、基板近傍または基板上で反応させて基板上に堆積させることで
成膜を行ってもよい。
ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスをチャンバ
ーに導入・反応させ、これを繰り返すことで成膜を行う。原料ガスと一緒に不活性ガス(
アルゴン、或いは窒素など)をキャリアガスとして導入しても良い。例えば2種類以上の
原料ガスを順番にチャンバーに供給してもよい。その際、複数種の原料ガスが混ざらない
ように第1の原料ガスの反応後、不活性ガスを導入し、第2の原料ガスを導入する。ある
いは、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後、第
2の原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着・反応して第1の層
を成膜し、後から導入される第2の原料ガスが吸着・反応して、第2の層が第1の層上に
積層されて薄膜が形成される。このガス導入順序を制御しつつ所望の厚さになるまで複数
回繰り返すことで、段差被覆性に優れた薄膜を形成することができる。薄膜の厚さは、ガ
ス導入の繰り返す回数によって調節することができるため、精密な膜厚調節が可能であり
、微細なFETを作製する場合に適している。
また、酸化物半導体層の成膜には、対向ターゲット式スパッタ装置を用いることもできる
。当該対向ターゲット式スパッタ装置を用いた成膜法を、VDSP(vapor dep
osition SP)と呼ぶこともできる。
対向ターゲット式スパッタ装置を用いて酸化物半導体層を成膜することによって、酸化物
半導体層の成膜時におけるプラズマ損傷を低減することができる。そのため、膜中の酸素
欠損を低減することができる。また、対向ターゲット式スパッタ装置を用いることで低圧
での成膜が可能となるため、成膜された酸化物半導体層中の不純物濃度(例えば水素、希
ガス(アルゴンなど)、水など)を低減させることができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることが
できる。
(実施の形態5)
以下では、本発明の一態様で開示されるトランジスタに用いることができるCAC-OS
の構成について説明する。
CAC-OSとは、例えば、酸化物半導体を構成する元素が、0.5nm以上10nm以
下、好ましくは、1nm以上2nm以下、またはその近傍のサイズで偏在した材料の一構
成である。なお、以下では、酸化物半導体において、一つあるいはそれ以上の金属元素が
偏在し、該金属元素を有する領域が、0.5nm以上10nm以下、好ましくは、1nm
以上2nm以下、またはその近傍のサイズで混合した状態をモザイク状、またはパッチ状
ともいう。
なお、酸化物半導体は、少なくともインジウムを含むことが好ましい。特にインジウムお
よび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イッ
トリウム、銅、バナジウム、ベリリウム、ホウ素、シリコン、チタン、鉄、ニッケル、ゲ
ルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、
タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含
まれていてもよい。
例えば、In-Ga-Zn酸化物におけるCAC-OS(CAC-OSの中でもIn-G
a-Zn酸化物を、特にCAC-IGZOと呼称してもよい。)とは、インジウム酸化物
(以下、InOX1(X1は0よりも大きい実数)とする。)、またはインジウム亜鉛酸
化物(以下、InX2ZnY2Z2(X2、Y2、およびZ2は0よりも大きい実数)
とする。)などと、ガリウム酸化物(以下、GaOX3(X3は0よりも大きい実数)と
する。)、またはガリウム亜鉛酸化物(以下、GaX4ZnY4Z4(X4、Y4、お
よびZ4は0よりも大きい実数)とする。)などと、に材料が分離することでモザイク状
となり、モザイク状のInOX1、またはInX2ZnY2Z2が、膜中に均一に分布
した構成(以下、クラウド状ともいう。)である。
つまり、CAC-OSは、GaOX3が主成分である領域と、InX2ZnY2Z2
またはInOX1が主成分である領域とが、混合している構成を有する複合酸化物半導体
である。なお、本明細書において、例えば、第1の領域の元素Mに対するInの原子数比
が、第2の領域の元素Mに対するInの原子数比よりも大きいことを、第1の領域は、第
2の領域と比較して、Inの濃度が高いとする。
なお、IGZOは通称であり、In、Ga、Zn、およびOによる1つの化合物をいう場
合がある。代表例として、InGaO(ZnO)m1(m1は自然数)、またはIn
1+x0)Ga(1-x0)(ZnO)m0(-1≦x0≦1、m0は任意数)で表
される結晶性の化合物が挙げられる。
上記結晶性の化合物は、単結晶構造、多結晶構造、またはCAAC構造を有する。なお、
CAAC構造とは、複数のIGZOのナノ結晶がc軸配向を有し、かつa-b面において
は配向せずに連結した結晶構造である。
一方、CAC-OSは、酸化物半導体の材料構成に関する。CAC-OSとは、In、G
a、Zn、およびOを含む材料構成において、一部にGaを主成分とするナノ粒子状に観
察される領域と、一部にInを主成分とするナノ粒子状に観察される領域とが、それぞれ
モザイク状にランダムに分散している構成をいう。従って、CAC-OSにおいて、結晶
構造は副次的な要素である。
なお、CAC-OSは、組成の異なる二種類以上の膜の積層構造は含まないものとする。
例えば、Inを主成分とする膜と、Gaを主成分とする膜との2層からなる構造は、含ま
ない。
なお、GaOX3が主成分である領域と、InX2ZnY2Z2、またはInOX1
主成分である領域とは、明確な境界が観察できない場合がある。
なお、ガリウムの代わりに、アルミニウム、イットリウム、銅、バナジウム、ベリリウム
、ホウ素、シリコン、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン
、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネ
シウムなどから選ばれた一種、または複数種が含まれている場合、CAC-OSは、一部
に該金属元素を主成分とするナノ粒子状に観察される領域と、一部にInを主成分とする
ナノ粒子状に観察される領域とが、それぞれモザイク状にランダムに分散している構成を
いう。
CAC-OSは、例えば基板を意図的に加熱しない条件で、スパッタリング法により形成
することができる。また、CAC-OSをスパッタリング法で形成する場合、成膜ガスと
して、不活性ガス(代表的にはアルゴン)、酸素ガス、及び窒素ガスの中から選ばれたい
ずれか一つまたは複数を用いればよい。また、成膜時の成膜ガスの総流量に対する酸素ガ
スの流量比は低いほど好ましく、例えば酸素ガスの流量比を0%以上30%未満、好まし
くは0%以上10%以下とすることが好ましい。
CAC-OSは、X線回折(XRD:X-ray diffraction)測定法のひ
とつであるOut-of-plane法によるθ/2θスキャンを用いて測定したときに
、明確なピークが観察されないという特徴を有する。すなわち、X線回折から、測定領域
のa-b面方向、およびc軸方向の配向は見られないことが分かる。
またCAC-OSは、プローブ径が1nmの電子線(ナノビーム電子線ともいう。)を照
射することで得られる電子線回折パターンにおいて、リング状に輝度の高い領域と、該リ
ング領域に複数の輝点が観測される。従って、電子線回折パターンから、CAC-OSの
結晶構造が、平面方向、および断面方向において、配向性を有さないnc(nano-c
rystal)構造を有することがわかる。
また例えば、In-Ga-Zn酸化物におけるCAC-OSでは、エネルギー分散型X線
分光法(EDX:Energy Dispersive X-ray spectros
copy)を用いて取得したEDXマッピングにより、GaOX3が主成分である領域と
、InX2ZnY2Z2、またはInOX1が主成分である領域とが、偏在し、混合し
ている構造を有することが確認できる。
CAC-OSは、金属元素が均一に分布したIGZO化合物とは異なる構造であり、IG
ZO化合物と異なる性質を有する。つまり、CAC-OSは、GaOX3などが主成分で
ある領域と、InX2ZnY2Z2、またはInOX1が主成分である領域と、に互い
に相分離し、各元素を主成分とする領域がモザイク状である構造を有する。
ここで、InX2ZnY2Z2、またはInOX1が主成分である領域は、GaOX3
などが主成分である領域と比較して、導電性が高い領域である。つまり、InX2Zn
Z2、またはInOX1が主成分である領域を、キャリアが流れることにより、酸化
物半導体としての導電性が発現する。従って、InX2ZnY2Z2、またはInO
が主成分である領域が、酸化物半導体中にクラウド状に分布することで、高い電界効果
移動度(μ)が実現できる。
一方、GaOX3などが主成分である領域は、InX2ZnY2Z2、またはInO
が主成分である領域と比較して、絶縁性が高い領域である。つまり、GaOX3などが
主成分である領域が、酸化物半導体中に分布することで、リーク電流を抑制し、良好なス
イッチング動作を実現できる。
従って、CAC-OSを半導体素子に用いた場合、GaOX3などに起因する絶縁性と、
InX2ZnY2Z2、またはInOX1に起因する導電性とが、相補的に作用するこ
とにより、高いオン電流(Ion)、および高い電界効果移動度(μ)を実現することが
できる。
また、CAC-OSを用いた半導体素子は、信頼性が高い。従って、CAC-OSは、デ
ィスプレイをはじめとするさまざまな半導体装置に最適である。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることが
できる。
(実施の形態6)
本実施の形態では、イメージセンサチップを収めたパッケージおよびカメラモジュールの
一例について説明する。当該イメージセンサチップには、本発明の一態様の撮像装置の構
成を用いることができる。これにより、当該イメージセンサチップを収めたパッケージま
たはカメラモジュールを有する電子機器の動作を高速化することができる。
図32(A)は、イメージセンサチップを収めたパッケージの上面側の外観斜視図である
。当該パッケージは、イメージセンサチップ850を固定するパッケージ基板810、カ
バーガラス820および両者を接着する接着剤830などを有する。
図32(B)は、当該パッケージの下面側の外観斜視図である。パッケージの下面には、
半田ボールをバンプ840としたBGA(Ball grid array)の構成を有
する。なお、BGAに限らず、LGA(Land grid array)やPGA(P
in Grid Array)などであってもよい。
図32(C)は、カバーガラス820および接着剤830の一部を省いて図示したパッケ
ージの斜視図であり、図32(D)は、当該パッケージの断面図である。パッケージ基板
810上には電極パッド860が形成され、電極パッド860およびバンプ840はスル
ーホール880およびランド885を介して電気的に接続されている。電極パッド860
は、イメージセンサチップ850が有する電極とワイヤ870によって電気的に接続され
ている。
また、図33(A)は、イメージセンサチップをレンズ一体型のパッケージに収めたカメ
ラモジュールの上面側の外観斜視図である。当該カメラモジュールは、イメージセンサチ
ップ851を固定するパッケージ基板811、レンズカバー821、およびレンズ835
などを有する。また、パッケージ基板811およびイメージセンサチップ851の間には
撮像装置の駆動回路および信号変換回路などの機能を有するICチップ890も設けられ
ており、SiP(System in package)としての構成を有している。
図33(B)は、当該カメラモジュールの下面側の外観斜視図である。パッケージ基板8
11の下面および4側面には、実装用のランド841が設けられるQFN(Quad f
lat no- lead package)の構成を有する。なお、当該構成は一例で
あり、QFP(Quad flat package)や前述したBGAなどであっても
よい。
図33(C)は、レンズカバー821およびレンズ835の一部を省いて図示したモジュ
ールの斜視図であり、図33(D)は、当該カメラモジュールの断面図である。ランド8
41の一部は電極パッド861として利用され、電極パッド861はイメージセンサチッ
プ851およびICチップ890が有する電極とワイヤ871によって電気的に接続され
ている。
イメージセンサチップを上述したような形態のパッケージに収めることで実装が容易にな
り、様々な半導体装置、電子機器に組み込むことができる。
本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることが
できる。
(実施の形態7)
本発明の一態様に係る撮像装置を用いることができる電子機器として、表示機器、パーソ
ナルコンピュータ、記録媒体を備えた画像記憶装置または画像再生装置、携帯電話、携帯
型を含むゲーム機、携帯データ端末、電子書籍端末、ビデオカメラ、デジタルスチルカメ
ラなどのカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーシ
ョンシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤーなど)、
複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)
、自動販売機などが挙げられる。これら電子機器の具体例を図34に示す。
図34(A)は監視カメラであり、筐体951、レンズ952、支持部953などを有す
る。当該監視カメラにおける画像を取得するための部品の一つとして本発明の一態様の撮
像装置を備えることができる。これにより、監視カメラの動作を高速化することができる
。なお、監視カメラとは慣用的な名称であり、用途を限定するものではない。例えば監視
カメラとしての機能を有する機器はカメラ、またはビデオカメラとも呼ばれる。
図34(B)はビデオカメラであり、第1筐体971、第2筐体972、表示部973、
操作用のボタン974、レンズ975、接続部976などを有する。操作用のボタン97
4およびレンズ975は第1筐体971に設けられており、表示部973は第2筐体97
2に設けられている。当該ビデオカメラにおける画像を取得するための部品の一つとして
本発明の一態様の撮像装置を備えることができる。これにより、ビデオカメラの動作を高
速化することができる。
図34(C)はデジタルカメラであり、筐体961、シャッターボタン962、マイク9
63、発光部967、レンズ965などを有する。当該デジタルカメラにおける画像を取
得するための部品の一つとして本発明の一態様の撮像装置を備えることができる。これに
より、デジタルカメラの動作を高速化することができる。
図34(D)は腕時計型の情報端末であり、筐体931、表示部932、リストバンド9
33、操作用のボタン935、竜頭936、カメラ939などを有する。表示部932は
タッチパネルとなっていてもよい。当該情報端末における画像を取得するための部品の一
つとして本発明の一態様の撮像装置を備えることができる。これにより、情報端末の動作
を高速化することができる。
図34(E)は携帯データ端末であり、筐体911、表示部912、カメラ919などを
有する。表示部912が有するタッチパネル機能により情報の入出力を行うことができる
。当該携帯データ端末における画像を取得するための部品の一つとして本発明の一態様の
撮像装置を備えることができる。これにより、携帯データ端末の動作を高速化することが
できる。
図34(F)は携帯電話であり、筐体981に、表示部982、マイク987、スピーカ
ー984、カメラ989、入出力端子986、操作用のボタン985などを有する。当該
携帯電話における画像を取得するための部品の一つとして本発明の一態様の撮像装置を備
えることができる。これにより、携帯電話の動作を高速化することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる
10 撮像装置
11 撮像回路
12 画像処理回路
13 ホスト
14 コントローラ
21 コントローラ
22 画像処理ブロック
23 セレクタ
30 保持回路
30A スキャンチェーンレジスタ部
30B レジスタ部
31 レジスタ
32 レジスタ
33 画像処理部
34 スイッチ部
35 トランジスタ
40 フリップフロップ回路
41 トランジスタ
42 容量素子
43 バッファ回路
51 トランジスタ
52 容量素子
53 トランジスタ
54 インバータ
55 トランジスタ
56 容量素子
57 トランジスタ
61 トランジスタ
62 トランジスタ
63 トランジスタ
64 トランジスタ
65 トランジスタ
66 トランジスタ
67 トランジスタ
68 トランジスタ
69 トランジスタ
70 トランジスタ
71 トランジスタ
83 容量素子
86 容量素子
90 ラッチ回路
91 インバータ
92 インバータ
120 画素
120a 画素
120b 画素
120c 画素
120d 画素
121 画素アレイ
122 ゲートドライバ
123 CDS回路
124 A/D変換回路
125 ソースドライバ
131 光電変換素子
141 トランジスタ
142 トランジスタ
143 トランジスタ
144 トランジスタ
145 トランジスタ
146 トランジスタ
147 トランジスタ
161 配線
162 配線
163 配線
169 配線
171 配線
171a 導電層
171b 導電層
172 配線
173 配線
180 絶縁層
180a 絶縁層
180b 絶縁層
181a 絶縁層
181b 絶縁層
181e 絶縁層
181i 絶縁層
181j 絶縁層
181k 絶縁層
182 導電体
182a 導電体
182b 導電体
191 配線
201 トランジスタ
202 トランジスタ
203 トランジスタ
204 トランジスタ
215 基板
220 絶縁層
230 酸化物半導体層
230a 酸化物半導体層
230b 酸化物半導体層
230c 酸化物半導体層
240 導電層
250 導電層
260 絶縁層
270 導電層
271 導電層
272 導電層
273 導電層
280 絶縁層
300 導電体
301 導電体
331 領域
332 領域
402 接続部
402a 金属層
402b 金属層
403 接続部
403a 金属層
403b 金属層
561 光電変換層
562 透光性導電層
563 半導体層
564 半導体層
565 半導体層
566 電極
566a 導電層
566b 導電層
567 隔壁
568 正孔注入阻止層
569 電子注入阻止層
588 配線
600 単結晶シリコン基板
620 p領域
630 p領域
640 n型領域
650 p領域
660 活性層
810 パッケージ基板
811 パッケージ基板
820 カバーガラス
821 レンズカバー
830 接着剤
835 レンズ
840 バンプ
841 ランド
850 イメージセンサチップ
851 イメージセンサチップ
860 電極パッド
861 電極パッド
870 ワイヤ
871 ワイヤ
880 スルーホール
885 ランド
890 ICチップ
911 筐体
912 表示部
919 カメラ
931 筐体
932 表示部
933 リストバンド
935 ボタン
936 竜頭
939 カメラ
951 筐体
952 レンズ
953 支持部
961 筐体
962 シャッターボタン
963 マイク
965 レンズ
967 発光部
971 筐体
972 筐体
973 表示部
974 ボタン
975 レンズ
976 接続部
981 筐体
982 表示部
984 スピーカー
985 操作用のボタン
986 入出力端子
987 マイク
989 カメラ
1100 層
1200 層
1300 層
1400 層
1530 遮光層
1540 マイクロレンズアレイ
1550a 光学変換層
1550b 光学変換層
1550c 光学変換層

Claims (2)

  1. 撮像回路と、第1のコントローラと、画像処理回路と、を有し、
    前記画像処理回路は、複数のセレクタと、複数の画像処理ブロックと、を有し、
    前記画像処理ブロックはそれぞれ、画像処理部と、保持回路と、を有し、
    前記セレクタはそれぞれ、スイッチ部と、保持回路と、を有し、
    前記第1のコントローラは、前記撮像回路及び前記画像処理回路への電源供給を制御する機能を有し、
    前記画像処理部は、前記撮像回路が生成した画像データを処理する機能を有し、
    前記画像処理部は、他の前記画像処理部が処理した画像データを処理する機能を有し、
    前記スイッチ部は、前記撮像回路が生成した画像データ及び前記複数の画像処理回路のうち一が処理した画像データの中から選択された一の画像データを出力する機能を有する、撮像装置。
  2. 請求項1において、
    前記保持回路はトランジスタを有し、
    前記トランジスタは、酸化物半導体を有する、撮像装置。
JP2021167834A 2016-12-27 2021-10-13 撮像装置 Active JP7185744B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2016252967 2016-12-27
JP2016252967 2016-12-27
JP2017243500A JP6961479B2 (ja) 2016-12-27 2017-12-20 撮像装置および電子機器

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2017243500A Division JP6961479B2 (ja) 2016-12-27 2017-12-20 撮像装置および電子機器

Publications (2)

Publication Number Publication Date
JP2022009069A JP2022009069A (ja) 2022-01-14
JP7185744B2 true JP7185744B2 (ja) 2022-12-07

Family

ID=62630224

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2017243500A Active JP6961479B2 (ja) 2016-12-27 2017-12-20 撮像装置および電子機器
JP2021167834A Active JP7185744B2 (ja) 2016-12-27 2021-10-13 撮像装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2017243500A Active JP6961479B2 (ja) 2016-12-27 2017-12-20 撮像装置および電子機器

Country Status (4)

Country Link
US (1) US10455174B2 (ja)
JP (2) JP6961479B2 (ja)
KR (2) KR102499902B1 (ja)
CN (2) CN113660439A (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017158478A1 (ja) 2016-03-18 2017-09-21 株式会社半導体エネルギー研究所 撮像装置および電子機器
WO2019243951A1 (ja) 2018-06-21 2019-12-26 株式会社半導体エネルギー研究所 撮像装置及びその動作方法、並びに電子機器
JP7407708B2 (ja) * 2018-07-17 2024-01-04 ソニーセミコンダクタソリューションズ株式会社 撮像素子、積層型撮像素子及び固体撮像装置
JP7298373B2 (ja) * 2019-07-31 2023-06-27 株式会社リコー 光電変換装置、画像読取装置、及び画像形成装置
KR20220063195A (ko) 2019-09-13 2022-05-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 촬상 장치, 촬상 모듈, 전자 기기, 및 촬상 방법
JP2021072313A (ja) * 2019-10-29 2021-05-06 キオクシア株式会社 半導体記憶装置
JP7414569B2 (ja) * 2020-02-12 2024-01-16 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子
JP2024139129A (ja) * 2023-03-27 2024-10-09 株式会社ジャパンディスプレイ マトリックス基板及び画像表示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006163815A (ja) 2004-12-07 2006-06-22 Matsushita Electric Ind Co Ltd 再構成可能な信号処理プロセッサ
JP2006197023A (ja) 2005-01-11 2006-07-27 Fujitsu Ltd 半導体集積回路
JP2007041781A (ja) 2005-08-02 2007-02-15 Fujitsu Ltd リコンフィグ可能な集積回路装置
JP2011172214A (ja) 2010-01-20 2011-09-01 Semiconductor Energy Lab Co Ltd 半導体装置
JP2012231455A5 (ja) 2012-03-29 2015-02-19
JP2015201766A (ja) 2014-04-08 2015-11-12 キヤノン株式会社 画像処理装置、その制御方法及びプログラム

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100456441B1 (ko) * 2002-01-18 2004-11-09 주식회사 휴맥스 저장 매체에 저장된 서비스의 중지 시점부터 서비스를제공하는 방법 및 장치
JP4146654B2 (ja) * 2002-02-28 2008-09-10 株式会社リコー 画像処理回路、複合画像処理回路、および、画像形成装置
JP5078246B2 (ja) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 半導体装置、及び半導体装置の作製方法
EP1998373A3 (en) 2005-09-29 2012-10-31 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
CN100477743C (zh) * 2006-04-03 2009-04-08 索尼株式会社 摄像装置及其光源推断装置
JP2008233122A (ja) * 2007-03-16 2008-10-02 Sony Corp 表示装置、表示装置の駆動方法および電子機器
JP5204123B2 (ja) * 2007-11-13 2013-06-05 パナソニック株式会社 プログラマブルデバイス、デバイス制御方法及び情報処理システム
CN102301413A (zh) * 2009-02-02 2011-12-28 松下电器产业株式会社 影像信号处理装置、影像信号处理系统及影像信号处理方法
CN102598269B (zh) 2009-11-06 2015-04-01 株式会社半导体能源研究所 半导体器件
CN104332177B (zh) 2009-11-20 2018-05-08 株式会社半导体能源研究所 非易失性锁存电路和逻辑电路,以及使用其的半导体器件
JP5508836B2 (ja) * 2009-12-24 2014-06-04 株式会社メガチップス 設定制御装置、および設定制御装置の動作方法
KR101870119B1 (ko) 2009-12-25 2018-06-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20190034696A (ko) 2009-12-25 2019-04-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 메모리 장치, 반도체 장치, 및 전자 장치
TWI562142B (en) 2011-01-05 2016-12-11 Semiconductor Energy Lab Co Ltd Storage element, storage device, and signal processing circuit
JP5883699B2 (ja) * 2011-04-13 2016-03-15 株式会社半導体エネルギー研究所 プログラマブルlsi
KR101818671B1 (ko) * 2011-04-19 2018-02-28 삼성전자주식회사 불휘발성 메모리 장치, 불휘발성 메모리 시스템 및 그것의 랜덤 데이터 읽기 방법
TWI536502B (zh) 2011-05-13 2016-06-01 半導體能源研究所股份有限公司 記憶體電路及電子裝置
US8669781B2 (en) * 2011-05-31 2014-03-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI591611B (zh) * 2011-11-30 2017-07-11 半導體能源研究所股份有限公司 半導體顯示裝置
JP6046514B2 (ja) 2012-03-01 2016-12-14 株式会社半導体エネルギー研究所 半導体装置
JP6041707B2 (ja) 2012-03-05 2016-12-14 株式会社半導体エネルギー研究所 ラッチ回路および半導体装置
JP6227890B2 (ja) 2012-05-02 2017-11-08 株式会社半導体エネルギー研究所 信号処理回路および制御回路
JP6208469B2 (ja) 2012-05-31 2017-10-04 株式会社半導体エネルギー研究所 半導体装置
US9343120B2 (en) 2012-06-01 2016-05-17 Semiconductor Energy Laboratory Co., Ltd. High speed processing unit with non-volatile register
JP6185311B2 (ja) * 2012-07-20 2017-08-23 株式会社半導体エネルギー研究所 電源制御回路、及び信号処理回路
DE112013005029T5 (de) 2012-10-17 2015-07-30 Semiconductor Energy Laboratory Co., Ltd. Mikrocontroller und Herstellungsverfahren dafür
JP5604700B2 (ja) * 2012-10-29 2014-10-15 弘一 関根 動き検出用撮像装置、動き検出カメラおよび動き検出システム
JP6254834B2 (ja) * 2012-12-06 2017-12-27 株式会社半導体エネルギー研究所 半導体装置
US20150008428A1 (en) * 2013-07-08 2015-01-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
KR20150014007A (ko) * 2013-07-25 2015-02-06 삼성전자주식회사 이미지 센서 및 이를 포함하는 촬상 장치
US9384813B2 (en) 2014-02-07 2016-07-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device applicable to a multi-context programmable logic device
JP2016127471A (ja) * 2015-01-06 2016-07-11 株式会社半導体エネルギー研究所 撮像装置、及びそれを備える電気機器
US9912897B2 (en) 2015-05-11 2018-03-06 Semiconductor Energy Laboratory Co., Ltd. Imaging device and electronic device
CN205193998U (zh) * 2015-10-30 2016-04-27 重庆金鑫智慧科技有限公司 一种物联网的家居警报装置
US20170365209A1 (en) 2016-06-17 2017-12-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006163815A (ja) 2004-12-07 2006-06-22 Matsushita Electric Ind Co Ltd 再構成可能な信号処理プロセッサ
JP2006197023A (ja) 2005-01-11 2006-07-27 Fujitsu Ltd 半導体集積回路
JP2007041781A (ja) 2005-08-02 2007-02-15 Fujitsu Ltd リコンフィグ可能な集積回路装置
JP2011172214A (ja) 2010-01-20 2011-09-01 Semiconductor Energy Lab Co Ltd 半導体装置
JP2012231455A5 (ja) 2012-03-29 2015-02-19
JP2015201766A (ja) 2014-04-08 2015-11-12 キヤノン株式会社 画像処理装置、その制御方法及びプログラム

Also Published As

Publication number Publication date
KR20180076346A (ko) 2018-07-05
JP2018107799A (ja) 2018-07-05
US10455174B2 (en) 2019-10-22
CN113660439A (zh) 2021-11-16
KR102499902B1 (ko) 2023-02-16
JP6961479B2 (ja) 2021-11-05
CN108307131B (zh) 2021-08-03
US20180184030A1 (en) 2018-06-28
KR20230026364A (ko) 2023-02-24
JP2022009069A (ja) 2022-01-14
CN108307131A (zh) 2018-07-20

Similar Documents

Publication Publication Date Title
JP7185744B2 (ja) 撮像装置
JP7511705B2 (ja) 撮像装置
JP6845968B2 (ja) 撮像装置
JP6692681B2 (ja) 撮像装置の駆動方法
JP7016931B2 (ja) 半導体装置
JP6960025B2 (ja) 撮像装置
JP2021114628A (ja) 撮像装置
JP2019216244A (ja) 撮像装置
JP6982132B2 (ja) 電子機器および撮像装置
WO2021130590A1 (ja) 撮像装置、および電子機器
WO2021048676A1 (ja) 撮像装置および電子機器

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211109

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20211109

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20221026

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20221101

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20221125

R150 Certificate of patent or registration of utility model

Ref document number: 7185744

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150