JP6683515B2 - 信号生成装置及びレギュレータの出力電圧の変動抑制方法 - Google Patents
信号生成装置及びレギュレータの出力電圧の変動抑制方法 Download PDFInfo
- Publication number
- JP6683515B2 JP6683515B2 JP2016058747A JP2016058747A JP6683515B2 JP 6683515 B2 JP6683515 B2 JP 6683515B2 JP 2016058747 A JP2016058747 A JP 2016058747A JP 2016058747 A JP2016058747 A JP 2016058747A JP 6683515 B2 JP6683515 B2 JP 6683515B2
- Authority
- JP
- Japan
- Prior art keywords
- test pattern
- circuit
- current
- delay
- signal generation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims description 13
- 238000012360 testing method Methods 0.000 claims description 105
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 85
- 230000007704 transition Effects 0.000 claims description 20
- 238000012545 processing Methods 0.000 claims description 11
- 238000005259 measurement Methods 0.000 claims description 3
- 230000001629 suppression Effects 0.000 claims description 2
- 230000003111 delayed effect Effects 0.000 description 34
- 238000010586 diagram Methods 0.000 description 15
- 230000001934 delay Effects 0.000 description 7
- 230000006870 function Effects 0.000 description 4
- 238000004088 simulation Methods 0.000 description 4
- 238000004891 communication Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 238000004364 calculation method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00369—Modifications for compensating variations of temperature, supply voltage or other physical parameters
- H03K19/00384—Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of dc power input into dc power output
- H02M3/02—Conversion of dc power input into dc power output without intermediate conversion into ac
- H02M3/04—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
- H02M3/10—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/157—Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators with digital control
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is dc
- G05F1/613—Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in parallel with the load as final control devices
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/14—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of delay lines
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0012—Control circuits using digital or numerical techniques
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K2005/00013—Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
- H03K2005/00078—Fixed delay
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Mathematical Physics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Automation & Control Theory (AREA)
- Radar, Positioning & Navigation (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Tests Of Electronic Circuits (AREA)
Description
図1は、本発明の一実施形態に係る信号生成装置を説明するためのブロックダイアグラムである。同図に示すように、信号生成装置1は、例えば、制御回路10と、パターン保持回路11と、セレクタ12と、遅延回路13と、レギュレータ14と、出力ドライバ15と、電流補償回路16と、ローパスフィルタ17と、比較回路18とを含み構成される。信号生成装置1は、複数の内部回路100[1],・・・,100[n]を接続し、これらに対して電流を供給し得る。
図7は、本発明の一実施形態に係る信号生成装置を説明するためのブロックダイアグラムである。同図に示すように、信号生成装置2は、上述した信号生成装置1と異なり、比較回路18が、テストパターンTP(a)に基づくレギュレータ14の出力電圧の平均値を受け取ることに換えて、参照電圧Vrefを受け取る。比較回路18は、該参照電圧Vrefの値をデジタル化して第1電圧コードとし、第2電圧コードとの比較を行う。
図8は、本発明の一実施形態に係る信号生成装置を説明するためのブロックダイアグラムである。同図に示すように、信号生成装置3は、上述した信号生成装置1に対し、遅延調整回路31a、及び遅延調整回路31bが追加される。
図9Aは、本発明の一実施形態に係る信号生成装置の電流制御信号生成回路を説明するためのブロックダイアグラムである。同図に示すように電流制御信号生成回路961は、例えば、論理回路961a,961b,961c,及び961dにより構成され、図2に示す電流制御信号生成回路161に換わり使用される。
図10Aは、本発明の一実施形態に係る信号生成装置の電流制御信号生成回路を説明するためのブロックダイアグラムである。同図に示すように電流制御信号生成回路1061は、例えば、論理回路1061aと、セレクタ1061bとにより構成され、図2に示す電流制御信号生成回路161に換わり使用される。
2…信号生成装置
3…信号生成装置
10…制御回路
11…パターン保持回路
12…セレクタ
13…遅延回路
14…レギュレータ
15…出力ドライバ
16…電流補償回路
161…電流制御信号生成回路
961…電流制御信号生成回路
1061…電流制御信号生成回路
161a…論理回路
961a…論理回路
961b…論理回路
961c…論理回路
961d…論理回路
1061a…論理回路
1061b…セレクタ
162…トランジスタ
163…スイッチ
17…ローパスフィルタ
18…比較回路
18a…保存部
31a…遅延調整回路
31b…遅延調整回路
100…内部回路
Claims (9)
- 所定の外部装置に対し、論理遷移を伴う所定のパターンに基づく信号を出力する信号生成装置であって、
前記論理遷移の頻度の異なる少なくとも2つのテストパターンに基づく各信号を、前記所定の外部装置に対してそれぞれ出力する出力ドライバと、
前記出力ドライバに電源供給するレギュレータと、
補償電流を生成する電流補償回路と、
を備え、
前記テストパターンごとに、前記レギュレータの出力電圧を測定し、該測定した出力電圧間の差分値が判定基準値以下となるように、前記補償電流の値を調整する、
信号生成装置。 - 前記差分値に基づいて電流コードの値を決定する制御回路をさらに備え、
前記電流補償回路は、前記テストパターンごとに電流制御信号を生成し、該電流制御信号を前記電流コードの値に応じて変更することで前記補償電流の値を調整する、
請求項1に記載の信号生成装置。 - 前記出力ドライバが、前記テストパターン毎に、それに基づく信号を出力している期間にわたる前記レギュレータの出力電圧の平均値を求めるローパスフィルタと、
2つの前記平均値の差分を求めることで前記差分値を算出し、該差分値と前記判定基準値とを比較する比較回路と、
をさらに備え、
前記制御回路は、前記比較回路にて、前記差分値が前記判定基準値を上回る場合に、前記電流コードの値を変更する、請求項2に記載の信号生成装置。 - 前記テストパターンを所定クロック分遅延させて遅延テストパターンを生成する遅延回路をさらに備え、
前記電流補償回路は、前記テストパターンと前記遅延テストパターンとに基づき前記電流制御信号を生成し、
前記出力ドライバは、前記テストパターンと前記遅延テストパターンとに基づき前記所定の外部装置に対して出力する信号を生成する、請求項2又は3に記載の信号生成装置。 - 前記電流補償回路は、前記テストパターンと前記遅延テストパターンとの排他的論理和の否定を求めることで前記電流制御信号を生成する、請求項4に記載の信号生成装置。
- 前記テストパターンを所定クロック分遅延させて遅延テストパターンを生成する遅延回路をさらに備え、
前記遅延回路は、遅延クロック数が異なる複数の前記遅延テストパターンを生成し、
前記電流補償回路は、前記テストパターンと複数の前記遅延テストパターンとに基づき前記電流制御信号を生成し、
前記出力ドライバは、前記テストパターンと前記遅延テストパターンとに基づき前記所定の外部装置に対し出力する信号を生成する、請求項2又は3に記載の信号生成装置。 - 前記テストパターンを所定クロック分遅延させて遅延テストパターンを生成する遅延回路をさらに備え、
前記電流補償回路は、前記テストパターン、前記遅延テストパターン、及び任意に論理遷移が行われる任意パターンに基づき前記電流制御信号を生成し、
前記出力ドライバは、前記テストパターンと前記遅延テストパターンとに基づき前記所定の外部装置に対し出力する信号を生成する、請求項2又は3に記載の信号生成装置。 - 前記出力ドライバ及び前記電流補償回路がそれぞれ受け取る前記テストパターン及び前記遅延テストパターンの遅延量を調整する遅延調整回路、
をさらに備え、
前記遅延調整回路は、前記出力ドライバ及び前記電流補償回路の内部処理速度の違いを補正するように、前記テストパターン及び前記遅延テストパターンの遅延量を調整する請求項4〜7のいずれか1項に記載の信号生成装置。 - 所定の外部装置に対し、論理遷移を伴う所定のパターンに基づく信号を出力ドライバから出力する信号生成装置において、前記出力ドライバに電源供給するレギュレータの出力電圧の変動抑制方法であって、
前記論理遷移の頻度の異なる少なくとも2つのテストパターンに基づく各信号を、前記出力ドライバから前記所定の外部装置に対しそれぞれ出力し、前記テストパターンごとに、前記レギュレータの出力電圧を測定する測定ステップと、
前記測定ステップにて測定した出力電圧間の差分値が判定基準値以下となるように、電流補償回路にて生成する補償電流の値を調整する調整ステップと、
を含む変動抑制方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016058747A JP6683515B2 (ja) | 2016-03-23 | 2016-03-23 | 信号生成装置及びレギュレータの出力電圧の変動抑制方法 |
CN201710137955.5A CN107229303A (zh) | 2016-03-23 | 2017-03-09 | 信号生成装置及稳压器的输出电压的控制方法 |
US15/465,772 US10020728B2 (en) | 2016-03-23 | 2017-03-22 | Signal generation device and method for controlling output voltage of regulator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016058747A JP6683515B2 (ja) | 2016-03-23 | 2016-03-23 | 信号生成装置及びレギュレータの出力電圧の変動抑制方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017174109A JP2017174109A (ja) | 2017-09-28 |
JP6683515B2 true JP6683515B2 (ja) | 2020-04-22 |
Family
ID=59898315
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016058747A Active JP6683515B2 (ja) | 2016-03-23 | 2016-03-23 | 信号生成装置及びレギュレータの出力電圧の変動抑制方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10020728B2 (ja) |
JP (1) | JP6683515B2 (ja) |
CN (1) | CN107229303A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI668562B (zh) * | 2017-11-09 | 2019-08-11 | 新唐科技股份有限公司 | 系統晶片 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11355113A (ja) | 1998-06-05 | 1999-12-24 | Kokusai Electric Co Ltd | 多段ニューロアンプ |
US6437833B1 (en) * | 1998-11-18 | 2002-08-20 | Kabushiki Kaisha Toshiba | Automatic white balance adjusting circuit in color image display |
WO2003062843A1 (fr) * | 2002-01-18 | 2003-07-31 | Advantest Corporation | Testeur |
EP1752779B1 (en) * | 2004-06-24 | 2008-08-06 | Verigy (Singapore) Pte. Ltd. | Per-pin clock synthesis |
WO2007049476A1 (ja) * | 2005-10-27 | 2007-05-03 | Advantest Corporation | 試験装置、及び試験方法 |
WO2009128160A1 (ja) * | 2008-04-17 | 2009-10-22 | 株式会社アドバンテスト | 電源安定化回路、電子デバイス、および、試験装置 |
WO2010029597A1 (ja) * | 2008-09-10 | 2010-03-18 | 株式会社アドバンテスト | 試験装置および回路システム |
WO2011058393A1 (en) * | 2009-11-12 | 2011-05-19 | Freescale Semiconductor, Inc. | Integrated circuit and method for reduction of supply voltage changes |
JP2012083208A (ja) * | 2010-10-12 | 2012-04-26 | Advantest Corp | 試験装置 |
US8558727B2 (en) | 2011-05-18 | 2013-10-15 | Qualcomm Incorporated | Compensated current cell to scale switching glitches in digital to analog convertors |
US9041421B2 (en) * | 2011-06-13 | 2015-05-26 | Mediatek Inc. | IC, circuitry, and RF BIST system |
WO2013033622A1 (en) * | 2011-09-02 | 2013-03-07 | Rambus Inc. | On -chip regulator with variable load compensation |
JP2013181831A (ja) * | 2012-03-01 | 2013-09-12 | Advantest Corp | 試験装置 |
CN203813658U (zh) * | 2013-11-27 | 2014-09-03 | 苏州贝克微电子有限公司 | 一种开关稳压器 |
-
2016
- 2016-03-23 JP JP2016058747A patent/JP6683515B2/ja active Active
-
2017
- 2017-03-09 CN CN201710137955.5A patent/CN107229303A/zh active Pending
- 2017-03-22 US US15/465,772 patent/US10020728B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN107229303A (zh) | 2017-10-03 |
US10020728B2 (en) | 2018-07-10 |
US20170279353A1 (en) | 2017-09-28 |
JP2017174109A (ja) | 2017-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5706007B2 (ja) | オンチップ電圧調整器を有する半導体デバイス | |
US8154330B2 (en) | Delay line calibration mechanism and related multi-clock signal generator | |
US10404262B2 (en) | Integrated circuit having a multiplying injection-locked oscillator | |
US7830191B2 (en) | Vernier delay circuit | |
US8947141B2 (en) | Differential amplifiers, clock generator circuits, delay lines and methods | |
US8717835B2 (en) | Apparatuses and methods for compensating for power supply sensitivities of a circuit in a clock path | |
TWI543539B (zh) | 延遲線電路與訊號延遲方法 | |
TWI768073B (zh) | 偏斜補償電路以及包括其的半導體裝置 | |
TW201316691A (zh) | 相位內插器、多相位內插裝置、內插時脈之產生方法及多相位之時脈產生方法 | |
US11387813B2 (en) | Frequency multiplier and delay-reused duty cycle calibration method thereof | |
US11309898B2 (en) | Semiconductor integrated circuit | |
US20150213878A1 (en) | Memory controller, information processing device, and reference voltage adjustment method | |
US9362877B2 (en) | Electronic component, information processing apparatus, and electronic component control method | |
KR101086877B1 (ko) | 반도체 장치 | |
US9692403B2 (en) | Digital clock-duty-cycle correction | |
JP6683515B2 (ja) | 信号生成装置及びレギュレータの出力電圧の変動抑制方法 | |
JP2010273132A (ja) | タイミング調整回路、タイミング調整方法及び補正値算出方法 | |
US8395411B2 (en) | Constant impedance line driver with digitally controlled edge rate | |
JP4228013B2 (ja) | 電源電圧リセット回路、およびリセット信号生成方法 | |
JP6623696B2 (ja) | 電源装置及び半導体装置 | |
US9379716B2 (en) | Electronic circuit, method of controlling electronic circuit, and electronic apparatus | |
US10374586B2 (en) | Slew rate adjusting circuit and slew rate adjusting method | |
TW201817166A (zh) | 可選擇延遲緩衝器 | |
JP4603903B2 (ja) | 負荷変動補償回路、電子デバイス、試験装置、及びタイミング発生回路 | |
KR20130046766A (ko) | 집적회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20180207 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20180216 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20180216 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20180719 |
|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20180802 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200107 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191226 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200302 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200317 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200326 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6683515 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |