[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP6459132B2 - SiC epitaxial wafer, manufacturing method thereof, and defect identification method - Google Patents

SiC epitaxial wafer, manufacturing method thereof, and defect identification method Download PDF

Info

Publication number
JP6459132B2
JP6459132B2 JP2016186062A JP2016186062A JP6459132B2 JP 6459132 B2 JP6459132 B2 JP 6459132B2 JP 2016186062 A JP2016186062 A JP 2016186062A JP 2016186062 A JP2016186062 A JP 2016186062A JP 6459132 B2 JP6459132 B2 JP 6459132B2
Authority
JP
Japan
Prior art keywords
sic
substrate
sic epitaxial
defects
epitaxial layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016186062A
Other languages
Japanese (ja)
Other versions
JP2018041942A (en
Inventor
玲 郭
玲 郭
宏二 亀井
宏二 亀井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Resonac Holdings Corp
Original Assignee
Showa Denko KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Showa Denko KK filed Critical Showa Denko KK
Priority to CN201780051959.XA priority Critical patent/CN109642342B/en
Priority to PCT/JP2017/029740 priority patent/WO2018043171A1/en
Priority to TW106128221A priority patent/TWI630292B/en
Priority to US16/325,281 priority patent/US11293115B2/en
Priority to DE112017004297.6T priority patent/DE112017004297B4/en
Publication of JP2018041942A publication Critical patent/JP2018041942A/en
Application granted granted Critical
Publication of JP6459132B2 publication Critical patent/JP6459132B2/en
Priority to US17/683,176 priority patent/US11961736B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/36Carbides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/32Carbides
    • C23C16/325Silicon carbide
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/16Controlling or regulating
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/20Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N21/00Investigating or analysing materials by the use of optical means, i.e. using sub-millimetre waves, infrared, visible or ultraviolet light
    • G01N21/84Systems specially adapted for particular applications
    • G01N21/88Investigating the presence of flaws or contamination
    • G01N21/95Investigating the presence of flaws or contamination characterised by the material or shape of the object to be examined
    • G01N21/9501Semiconductor wafers
    • G01N21/9505Wafer internal defects, e.g. microcracks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/0002Inspection of images, e.g. flaw detection
    • G06T7/0004Industrial image inspection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02441Group 14 semiconducting materials
    • H01L21/02447Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02529Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02634Homoepitaxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/30Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface
    • H01L29/32Semiconductor bodies ; Multistep manufacturing processes therefor characterised by physical imperfections; having polished or roughened surface the imperfections being within the semiconductor body
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/10Image acquisition modality
    • G06T2207/10056Microscopic image
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/30Subject of image; Context of image processing
    • G06T2207/30108Industrial image inspection
    • G06T2207/30148Semiconductor; IC; Wafer

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biochemistry (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Theoretical Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • Mechanical Engineering (AREA)
  • Analytical Chemistry (AREA)
  • Quality & Reliability (AREA)
  • General Health & Medical Sciences (AREA)
  • Immunology (AREA)
  • Pathology (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Recrystallisation Techniques (AREA)
  • Chemical Vapour Deposition (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Description

本発明は、SiCエピタキシャルウェハ及びその製造方法、並びに、欠陥識別方法に関する。   The present invention relates to a SiC epitaxial wafer, a manufacturing method thereof, and a defect identification method.

炭化珪素(SiC)は、シリコン(Si)に比べて絶縁破壊電界が1桁大きく、また、バンドギャップが3倍大きく、さらに、熱伝導率が3倍程度高い等の特性を有することから、パワーデバイス、高周波デバイス、高温動作デバイス等への応用が期待されている。   Silicon carbide (SiC) has characteristics such as a dielectric breakdown electric field that is an order of magnitude larger than silicon (Si), a band gap that is three times larger, and a thermal conductivity that is about three times higher. Applications to devices, high-frequency devices, high-temperature operating devices, etc. are expected.

SiCデバイスの実用化の促進には、高品質の結晶成長技術、高品質のエピタキシャル成長技術の確立が不可欠である。   In order to promote the practical application of SiC devices, it is essential to establish high-quality crystal growth technology and high-quality epitaxial growth technology.

SiCデバイスは、昇華再結晶法等で成長させたSiCのバルク単結晶から加工して得られたSiC単結晶基板上に、化学的気相成長法(Chemical Vapor Deposition:CVD)等によってデバイスの活性領域となるSiCエピタキシャル層(膜)を成長させたSiCエピタキシャルウェハを用いて作製されるのが一般的である。   The SiC device is activated on a SiC single crystal substrate obtained by processing from a SiC bulk single crystal grown by a sublimation recrystallization method or the like by a chemical vapor deposition (CVD) method or the like. In general, it is manufactured using a SiC epitaxial wafer on which a SiC epitaxial layer (film) to be a region is grown.

SiCエピタキシャルウェハはより具体的には、(0001)面から<11−20>方向にオフ角を有する面を成長面とするSiC単結晶基板上にステップフロー成長(原子ステップからの横方向成長)させて4HのSiCエピタキシャル層を成長させるのが一般的である。   More specifically, the SiC epitaxial wafer is step-flow grown on a SiC single crystal substrate having a growth surface with a surface having an off angle in the <11-20> direction from the (0001) plane (lateral growth from atomic steps). In general, a 4H SiC epitaxial layer is grown.

SiCエピタキシャルウェハのエピタキシャル層の欠陥としては、SiC単結晶基板の欠陥を引き継ぐ欠陥と、エピタキシャル層中に新たに形成される欠陥が知られている。前者としては、貫通転位、基底面転位やキャロット欠陥などが知られており、後者としては、三角欠陥などが知られている。
例えば、キャロット欠陥はエピ表面側から見るとステップフロー成長方向に長い棒状の欠陥であるが、基板の転位(貫通螺旋転位(TSD)あるいは基底面転位(BPD))や基板上の傷が起点として形成されると言われている(非特許文献1参照)。
また、三角欠陥はステップフロー成長方向(<11−20>方向)に沿って上流から下流側に三角形の頂点とその対辺(底辺)が順に並ぶような方向を向いて形成されるが、SiCエピタキシャルウェハの製造時のエピタキシャル成長前のSiC単結晶基板上あるいはエピタキシャル成長中のエピタキシャル層内に存在した異物(ダウンフォール)を起点として、そこから基板のオフ角に沿って3Cの多形の層が延びてエピ表面に露出しているものと言われている(非特許文献2参照)。
As defects of the epitaxial layer of the SiC epitaxial wafer, there are known defects that take over the defects of the SiC single crystal substrate and defects that are newly formed in the epitaxial layer. As the former, threading dislocations, basal plane dislocations, carrot defects and the like are known, and as the latter, triangular defects and the like are known.
For example, when viewed from the epi-surface side, carrot defects are rod-like defects that are long in the step flow growth direction. It is said that it is formed (see Non-Patent Document 1).
Triangular defects are formed along the step flow growth direction (<11-20> direction) from the upstream side to the downstream side so that the triangle apex and its opposite side (bottom side) are arranged in order. A 3C polymorphic layer extends along the off-angle of the substrate from a foreign matter (downfall) existing on the SiC single crystal substrate before epitaxial growth during wafer production or in the epitaxial layer during epitaxial growth. It is said that it is exposed on the epi surface (see Non-Patent Document 2).

特開2013−023399号公報JP 2013-023399 A 特開2016−058499号公報Japanese Patent Laid-Open No. 2006-058499

J. Hassan et al., Journal of Crystal Growth 312 (2010) 1828-1837J. Hassan et al., Journal of Crystal Growth 312 (2010) 1828-1837 C. Hallin et al., Diamond and Related Materials 6 (1997) 1297-1300C. Hallin et al., Diamond and Related Materials 6 (1997) 1297-1300

上述の通り、三角欠陥は3Cの多形(ポリタイプ)からなる。3Cの多形の電気特性は4Hの多形の電気特性とは異なるため、4H−SiCエピタキシャル層中に三角欠陥が存在すると、その部分はデバイスとして用いることができない。すなわち、三角欠陥はキラー欠陥として知られている。   As described above, the triangular defect is composed of 3C polymorph (polytype). Since the electrical characteristics of the 3C polymorph are different from the electrical characteristics of the 4H polymorph, if a triangular defect is present in the 4H-SiC epitaxial layer, that portion cannot be used as a device. That is, the triangular defect is known as a killer defect.

SiC単結晶基板中の欠陥としてカーボンインクルージョン(以下、「基板カーボンインクルージョン」ということがある)が知られている。炭化珪素単結晶インゴットの製造の際に、炭化珪素原料(粉末)からの昇華ガスとしてはSiCの他に主にSi、SiC、SiC等があり、黒鉛製坩堝は、これらの昇華ガスとその内壁との相互作用、これらの昇華ガスの内壁への取り込み等により、炭化珪素単結晶インゴットの成長を繰り返すほどにその表面が劣化していく。この黒鉛製坩堝の内壁表面の劣化により、黒鉛微粒子が坩堝の内部空間(空洞部)に舞い、これが炭化珪素単結晶インゴットへのカーボンインクルージョンの原因となる。SiC単結晶基板中のカーボンインクルージョンは、このインゴット中のカーボンインクルージョンが、インゴットをSiC単結晶基板にスライスした後もその基板中に残ったものである。このSiC単結晶基板中のカーボンインクルージョンが、SiCエピタキシャルウェハのエピタキシャル層にどのように影響するかは十分には理解されていなかった。 Carbon inclusion (hereinafter sometimes referred to as “substrate carbon inclusion”) is known as a defect in an SiC single crystal substrate. In the production of a silicon carbide single crystal ingot, as a sublimation gas from a silicon carbide raw material (powder), there are mainly Si, Si 2 C, SiC 2 and the like in addition to SiC. As the silicon carbide single crystal ingot grows repeatedly, its surface deteriorates due to the interaction between the silicon carbide and the inner wall, and the incorporation of these sublimation gases into the inner wall. Due to the deterioration of the inner wall surface of the graphite crucible, the graphite fine particles flow into the inner space (cavity) of the crucible, which causes carbon inclusion into the silicon carbide single crystal ingot. The carbon inclusion in the SiC single crystal substrate remains in the substrate even after the carbon inclusion in the ingot is sliced into the SiC single crystal substrate. It has not been fully understood how the carbon inclusion in the SiC single crystal substrate affects the epitaxial layer of the SiC epitaxial wafer.

三角欠陥は上述の通り、ダウンフォールに起因するものが知られていたが、発明者は、鋭意研究の結果、SiC単結晶基板中のカーボンインクルージョンに起因した、エピタキシャル層中の三角欠陥を見出した。発明者はさらに、SiC単結晶基板中のカーボンインクルージョンに起因した三角欠陥以外の、3種類のエピタキシャル層中の欠陥(ラージピット欠陥、斜線状欠陥、バンプ欠陥)を見出した。すなわち、SiCエピタキシャルウェハにおいて、SiC単結晶基板中のカーボンインクルージョンがエピタキシャル層中で4種類の欠陥種に変換(転換)されることを見出し、さらにその変換率を決定した。さらには、SiC単結晶基板中のカーボンインクルージョン起因の三角欠陥以外にラージピット欠陥がキラー欠陥であることを見出し、本発明に想到した。なお、通常のピットとしてはSiC単結晶基板の転位を起因として発生するものが知られているが(例えば、特許文献2参照)に対して、基板カーボンインクルージョン起因のラージピット欠陥は本発明者が初めて見出したものである。   As described above, the triangular defect was known to be caused by downfall. However, as a result of earnest research, the inventor found a triangular defect in the epitaxial layer caused by carbon inclusion in the SiC single crystal substrate. . The inventor further found three types of defects (large pit defects, oblique line defects, and bump defects) in the epitaxial layer other than triangular defects caused by carbon inclusion in the SiC single crystal substrate. That is, in the SiC epitaxial wafer, it was found that carbon inclusion in the SiC single crystal substrate was converted (converted) into four types of defect in the epitaxial layer, and the conversion rate was further determined. Furthermore, the present inventors have found that the large pit defect is a killer defect in addition to the triangular defect due to carbon inclusion in the SiC single crystal substrate. In addition, although the thing which generate | occur | produces as a result of the dislocation of a SiC single crystal substrate is known as a normal pit (for example, refer patent document 2), this inventor has large pit defect resulting from a substrate carbon inclusion. This is the first time I found it.

本発明は、上記事情に鑑みてなされたものであり、デバイスキラー欠陥である、基板カーボンインクルージョン起因のラージピット欠陥および三角欠陥が低減されたSiCエピタキシャルウェハ及びその製造方法、並びに、欠陥識別方法を提供することを目的とする。   The present invention has been made in view of the above circumstances, and includes a SiC epitaxial wafer in which large pit defects and triangular defects caused by substrate carbon inclusion, which are device killer defects, are reduced, a manufacturing method thereof, and a defect identification method. The purpose is to provide.

本発明は、上記課題を解決するために、以下の手段を採用した。   The present invention employs the following means in order to solve the above problems.

本発明の一態様に係るSiCエピタキシャルウェハは、オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハであって、前記SiCエピタキシャル層に含まれる、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥の合計密度が0.6個/cm以下である。 SiC epitaxial wafer according to an embodiment of the present invention has an off angle, SiC epitaxial layer is formed on 4H-SiC single crystal on a substrate having a substrate of carbon inclusion density of 0.1 to 6.0 pieces / cm 2 and a SiC epitaxial wafer, the contained in the SiC epitaxial layer, the total density of large pits defects and triangular substrate defects carbon inclusions caused is 0.6 pieces / cm 2 or less.

本発明の一態様に係るSiCエピタキシャルウェハの製造方法は、オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハを製造する方法であって、前記SiC単結晶基板上にエピタキシャル層を成長させるエピタキシャル成長工程を有し、前記エピタキシャル成長工程において、成長速度を5〜100μm/時とし、成長温度を1500℃以上とし、C/Si比を1.25以下とする。 Method for manufacturing a SiC epitaxial wafer according to an embodiment of the present invention has an off angle, SiC epitaxial layer on 4H-SiC single crystal on a substrate having a substrate of carbon inclusion density of 0.1 to 6.0 pieces / cm 2 In which an epitaxial layer is grown on the SiC single crystal substrate, the growth rate being 5 to 100 μm / hour, and a growth temperature. Is 1500 ° C. or higher, and the C / Si ratio is 1.25 or lower.

上記SiCエピタキシャルウェハの製造方法において、C/Si比を1.10以下であってもよい。   In the above SiC epitaxial wafer manufacturing method, the C / Si ratio may be 1.10 or less.

上記SiCエピタキシャルウェハの製造方法において、前記SiCエピタキシャル層に含まれる、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥の合計密度が0.6個/cm以下のSiCエピタキシャルウェハを選別してもよい。 In the SiC epitaxial wafer manufacturing method, a SiC epitaxial wafer having a total density of large pit defects and triangular defects due to substrate carbon inclusions of 0.6 / cm 2 or less, which is included in the SiC epitaxial layer, may be selected. .

本発明の一態様に係るSiCエピタキシャルウェハの製造方法は、オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハを製造する方法であって、SiC単結晶基板中の基板カーボンインクルージョン密度を決定する工程と、共焦点微分干渉光学系を有する共焦点顕微鏡によって測定した、前記SiC単結晶基板中の基板カーボンインクルージョンの位置と前記SiCエピタキシャル層のラージピット及び三角欠陥の位置とを対比することによって、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度を決定する工程と、を有し、基板カーボンインクルージョンの密度に対する、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度の比が1/5以下になるように、前記SiC単結晶基板上にエピタキシャル層を成長させるエピタキシャル成長工程中におけるC/Si比を選定する。 Method for manufacturing a SiC epitaxial wafer according to an embodiment of the present invention has an off angle, SiC epitaxial layer on 4H-SiC single crystal on a substrate having a substrate of carbon inclusion density of 0.1 to 6.0 pieces / cm 2 A SiC epitaxial wafer having a step of determining a substrate carbon inclusion density in the SiC single crystal substrate, and the SiC single crystal measured by a confocal microscope having a confocal differential interference optical system Determining the density of large pits and triangular defects due to substrate carbon inclusions by comparing the position of substrate carbon inclusions in the substrate with the positions of large pits and triangular defects in the SiC epitaxial layer, and Substrate carbon against substrate carbon inclusion density The C / Si ratio during the epitaxial growth step of growing an epitaxial layer on the SiC single crystal substrate is selected so that the ratio of the density of large pits and triangular defects due to the inclusion is 1/5 or less.

本発明の一態様に係る欠陥識別方法は、SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、共焦点微分干渉光学系を有する共焦点顕微鏡によって測定した、前記SiC単結晶基板中の基板カーボンインクルージョンの位置と前記SiCエピタキシャル層のラージピット欠陥及び三角欠陥の位置とを対比することによって、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥を他の欠陥から識別する。   A defect identification method according to an aspect of the present invention is a method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate, and has a confocal differential interference optical system. By comparing the position of the substrate carbon inclusion in the SiC single crystal substrate with the position of the large pit defect and the triangular defect in the SiC epitaxial layer, measured by a confocal microscope, the large pit defect and the triangle caused by the substrate carbon inclusion were detected. Identify defects from other defects.

本発明の一態様に係る欠陥識別方法は、SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、共焦点微分干渉光学系を有する共焦点顕微鏡とフォトルミネッセンス装置とを用いて、前記SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥とダウンフォールに起因するSiCエピタキシャル層の欠陥とを識別する。   A defect identification method according to an aspect of the present invention is a method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate, and has a confocal differential interference optical system. Using a confocal microscope and a photoluminescence device, a defect in the SiC epitaxial layer caused by substrate carbon inclusion in the SiC single crystal substrate and a defect in the SiC epitaxial layer caused by downfall are identified.

本発明の一態様に係る欠陥識別方法は、SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、共焦点微分干渉光学系を有する共焦点顕微鏡とフォトルミネッセンス装置とを用いて、前記SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥と前記SiC単結晶基板中の貫通転位に起因するSiCエピタキシャル層の欠陥とを識別する。   A defect identification method according to an aspect of the present invention is a method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate, and has a confocal differential interference optical system. Using a confocal microscope and a photoluminescence device, defects in the SiC epitaxial layer due to substrate carbon inclusions in the SiC single crystal substrate and defects in the SiC epitaxial layer due to threading dislocations in the SiC single crystal substrate are detected. Identify.

本発明のSiCエピタキシャルウェハによれば、デバイスキラー欠陥である、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥が低減されたエピタキシャルウェハを提供できる。
本発明のSiCエピタキシャルウェハの製造方法によれば、デバイスキラー欠陥である、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥の合計密度が低減されたSiCエピタキシャルウェハの製造方法を提供できる。
本発明のSiCエピタキシャルウェハの製造方法によれば、基板カーボンインクルージョンの密度に対する、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度の比が1/5以下のSiCエピタキシャルウェハの製造方法を提供できる。
本発明の欠陥識別方法によれば、SiCエピタキシャルウェハにおけるSiCエピタキシャル層中の基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥を識別できる欠陥識別方法を提供できる。
本発明の欠陥識別方法によれば、SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥とダウンフォールに起因するSiCエピタキシャル層の欠陥とを識別できる欠陥識別方法を提供できる。
本発明の欠陥識別方法によれば、SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥と前記SiC単結晶基板中の貫通転位に起因するSiCエピタキシャル層の欠陥とを識別できる欠陥識別方法を提供できる。
According to the SiC epitaxial wafer of the present invention, it is possible to provide an epitaxial wafer in which large pit defects and triangular defects due to substrate carbon inclusion, which are device killer defects, are reduced.
According to the method for producing an SiC epitaxial wafer of the present invention, it is possible to provide a method for producing an SiC epitaxial wafer in which the total density of large pit defects and triangular defects due to substrate carbon inclusion, which are device killer defects, is reduced.
According to the method for producing an SiC epitaxial wafer of the present invention, it is possible to provide a method for producing an SiC epitaxial wafer in which the ratio of the density of large pits and triangular defects caused by substrate carbon inclusion to the density of substrate carbon inclusion is 1/5 or less.
According to the defect identifying method of the present invention, it is possible to provide a defect identifying method capable of identifying large pit defects and triangular defects caused by substrate carbon inclusions in the SiC epitaxial layer in the SiC epitaxial wafer.
According to the defect identification method of the present invention, it is possible to provide a defect identification method capable of identifying a defect of an SiC epitaxial layer caused by substrate carbon inclusion in a SiC single crystal substrate and a defect of an SiC epitaxial layer caused by downfall.
According to the defect identification method of the present invention, a defect capable of discriminating between a defect of an SiC epitaxial layer caused by substrate carbon inclusion in the SiC single crystal substrate and a defect of the SiC epitaxial layer caused by threading dislocation in the SiC single crystal substrate. An identification method can be provided.

共焦点微分干渉光学系を用いた表面検査装置である共焦点顕微鏡によって得られた4種類の欠陥の像であり、(a)はラージピット欠陥、(b)は三角欠陥、(c)は斜線状欠陥、(d)はバンプ欠陥を含む像である。These are four types of defect images obtained by a confocal microscope which is a surface inspection apparatus using a confocal differential interference optical system, (a) is a large pit defect, (b) is a triangular defect, and (c) is a diagonal line. (D) is an image including bump defects. 基板カーボンインクルージョン起因のラージピット欠陥近傍の断面のSTEM像である。It is a STEM image of the cross section of the large pit defect vicinity resulting from a substrate carbon inclusion. 単結晶基板の転位に起因する通常のピットのSTEM像である。It is a STEM image of the normal pit resulting from the dislocation of a single crystal substrate. 基板のカーボンインクリュージョンそのものの断面STEM像である。It is a cross-sectional STEM image of the carbon ink itself of the substrate. カーボンインクリュージョン部分のEDXデータである。It is EDX data of the carbon ink-ink part. 4H−SiC部分のEDXデータである。It is EDX data of a 4H-SiC part. エピ後のバンプ欠陥の共焦点顕微鏡画像と断面STEM像である。It is the confocal microscope image and cross-sectional STEM image of the bump defect after epi. 図7で示した断面STEM像のバンプ欠陥に変換されたカーボンインクリュージョン部分の拡大像とEDXデータである。FIG. 8 is an enlarged image and EDX data of a carbon ink-ink portion converted into a bump defect in the cross-sectional STEM image shown in FIG. 7. デバイスキラー欠陥であるラージピット欠陥および三角欠陥への変換率の変化を調べた結果を示すグラフである。It is a graph which shows the result of having investigated the change of the conversion rate to the large pit defect which is a device killer defect, and a triangular defect. 非デバイスキラー欠陥であるバンプ欠陥および斜線状欠陥への変換率の変化を調べた結果を示すグラフである。It is a graph which shows the result of having investigated the change of the conversion rate to the bump defect which is a non-device killer defect, and a hatched defect. デバイスキラー欠陥と非デバイスキラー欠陥への変換率のエピ膜厚依存性を示すグラフである。It is a graph which shows the epitaxial film thickness dependence of the conversion rate to a device killer defect and a non-device killer defect. 左側の像は、SiCエピタキシャルウェハ表面の、基板カーボンインクルージョン起因のラージピット欠陥近傍のSICA像であり、右側の像はそれのPL像である。The image on the left is a SICA image in the vicinity of a large pit defect caused by substrate carbon inclusion on the surface of the SiC epitaxial wafer, and the image on the right is a PL image thereof. 左側の像は、SiCエピタキシャルウェハ表面の、単結晶基板上のダウンフォールに起因するピット近傍のSICA像であり、右側の像はそれのPL像である。The image on the left is a SICA image near the pit caused by downfall on the single crystal substrate on the surface of the SiC epitaxial wafer, and the image on the right is a PL image thereof. (a)は、SiCエピタキシャルウェハ表面の基板カーボンインクルージョン起因のラージピット欠陥および基板の貫通転位を起点とした欠陥近傍のSICA像を示し、(b)は、それらのPL像を示す。(A) shows a SICA image in the vicinity of the defect starting from a large pit defect caused by substrate carbon inclusion on the surface of the SiC epitaxial wafer and a threading dislocation of the substrate, and (b) shows a PL image thereof.

以下、本発明を適用したSiCエピタキシャルウェハ及びその製造方法について、図面を用いてその構成を説明する。なお、以下の説明で用いる図面は、特徴をわかりやすくするために便宜上特徴となる部分を拡大して示している場合があり、各構成要素の寸法比率などは実際と同じであるとは限らない。また、以下の説明において例示される材料、寸法等は一例であって、本発明はそれらに限定されるものではなく、本発明の効果を奏する範囲で適宜変更して実施することが可能である。   Hereinafter, the structure of a SiC epitaxial wafer to which the present invention is applied and a method for manufacturing the same will be described with reference to the drawings. In addition, in the drawings used in the following description, in order to make the features easy to understand, there are cases where the portions that become the features are enlarged for convenience, and the dimensional ratios of the respective components are not always the same as the actual ones. . In addition, the materials, dimensions, and the like exemplified in the following description are examples, and the present invention is not limited thereto, and can be implemented with appropriate modifications within the scope of the effects of the present invention. .

(SiCエピタキシャルウェハ)
本発明の一実施形態に係るSiCエピタキシャルウェハは、オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハであって、前記SiCエピタキシャル層に含まれる、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥の合計密度が0.6個/cm以下である。
(SiC epitaxial wafer)
In an SiC epitaxial wafer according to an embodiment of the present invention, an SiC epitaxial layer is formed on a 4H—SiC single crystal substrate having an off angle and a substrate carbon inclusion density of 0.1 to 6.0 / cm 2. a SiC epitaxial wafer formed with said included in the SiC epitaxial layer, the total density of large pits defects and triangular substrate defects carbon inclusions caused is 0.6 pieces / cm 2 or less.

本発明のSiCエピタキシャルウェハに用いる4H−SiC単結晶基板は、オフ角が例えば、0.4°以上、8°以下のものである。典型的には、4°のものが挙げられる。   The 4H—SiC single crystal substrate used for the SiC epitaxial wafer of the present invention has an off angle of 0.4 ° or more and 8 ° or less, for example. A typical example is 4 °.

本発明の一実施形態に係るSiCエピタキシャルウェハは、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板を用いている点が特徴の一つである。 The SiC epitaxial wafer according to an embodiment of the present invention is characterized in that a 4H—SiC single crystal substrate having a substrate carbon inclusion density of 0.1 to 6.0 / cm 2 is used.

SiCエピタキシャル層に含まれる、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥の合計密度が0.6個/cm以下とする理由は、基板カーボンインクルージョン起因の三角欠陥がデバイスキラー欠陥であることは三角欠陥と同様であり、また、ダウンフォールに起因のラージピット欠陥がデバイスキラー欠陥であることがわかったからである。
すなわち、ラージピット欠陥を含むSiCエピタキシャルウェハにより作製したショットキーバリアダイオードを作製し、逆バイアス電圧を印加して逆リーク電流を測定したところ、低い逆バイアス電圧で大きな電流リークが発生した。従って、ラージピット欠陥は、最終的な半導体デバイスのキラー欠陥になりうる欠陥であることがわかったものである。従って、三角欠陥と同様に、ラージピット欠陥の密度を低減することは重要である。
本発明者は、そのラージピット欠陥及び三角欠陥を低減する方法を見出し、本発明のSiCエピタキシャルウェハに想到したものである。以下、それについてまず説明する。
The reason why the total density of large pit defects and triangular defects caused by substrate carbon inclusions contained in the SiC epitaxial layer is 0.6 pieces / cm 2 or less is that the triangular defects caused by substrate carbon inclusions are device killer defects. This is because it is the same as the triangular defect, and the large pit defect caused by the downfall was found to be a device killer defect.
That is, when a Schottky barrier diode made of a SiC epitaxial wafer containing a large pit defect was produced and a reverse leak voltage was measured by applying a reverse bias voltage, a large current leak occurred at a low reverse bias voltage. Accordingly, it has been found that the large pit defect is a defect that can become a killer defect of the final semiconductor device. Therefore, as with triangular defects, it is important to reduce the density of large pit defects.
The inventor has found a method for reducing the large pit defect and the triangular defect, and has arrived at the SiC epitaxial wafer of the present invention. Hereinafter, this will be described first.

(基板のカーボンインクルージョンに起因した表面欠陥種)
本発明者は、鋭意検討の結果、SiC単結晶基板表面の共焦点顕微鏡像を得て、基板表面におけるカーボンインクルージョンの位置および数を確認した後、そのSiC単結晶基板上にSiCエピタキシャル層を形成してSiCエピタキシャルウェハを作製し、SiCエピタキシャル層表面の共焦点顕微鏡像を得て、そのSiCエピタキシャル層表面の共焦点顕微鏡像を基板表面の共焦点顕微鏡像と突き合わせて、各カーボンインクルージョンがSiCエピタキシャル層においてどのような欠陥種になって現れたのかを確認・検討した。これによって、SiC単結晶基板のカーボンインクルージョンは、SiCエピタキシャル層においてほぼ4種類の欠陥種に変換(転換)されることを見出し、その変換率を決定した。ここで、欠陥種の同定は難しいものであるが、本発明は、基板カーボンインクルージョンとそれに起因する欠陥との関係についての情報が少なかった現状において、「少なくとも主な」欠陥種を特定したことに大きな意義がある。
(Surface defect species caused by substrate carbon inclusions)
As a result of intensive studies, the present inventor obtained a confocal microscope image of the surface of the SiC single crystal substrate, confirmed the position and number of carbon inclusions on the surface of the substrate, and then formed an SiC epitaxial layer on the SiC single crystal substrate. The SiC epitaxial wafer is manufactured, a confocal microscope image of the SiC epitaxial layer surface is obtained, the confocal microscope image of the SiC epitaxial layer surface is matched with the confocal microscope image of the substrate surface, and each carbon inclusion is SiC epitaxial. It was confirmed and examined what kind of defect appeared in the layer. As a result, it was found that the carbon inclusion of the SiC single crystal substrate was converted (converted) into almost four types of defects in the SiC epitaxial layer, and the conversion rate was determined. Here, although it is difficult to identify the defect type, the present invention specifies the “at least main” defect type in the present situation where there is little information about the relationship between the substrate carbon inclusion and the defect resulting from it. There is great significance.

図1に、共焦点微分干渉光学系を用いた表面検査装置である共焦点顕微鏡(レーザーテック株式会社製、SICA6X)によって得られた、その4種類の欠陥の像(以下、SICA像ということがある。)を示す。図1(a)〜(d)のそれぞれにおいて、右側のSICA像がSiCエピタキシャル層表面のSICA像であり、それぞれ順に、ラージピット欠陥、三角欠陥、斜線状欠陥、バンプ欠陥である。図1(a)〜(d)のそれぞれにおいて、左側のSICA像は基板表面のSICA像である。
図1に像を示したSiCエピタキシャルウェハは、後述する図9〜図11に示したデータを得たSiCエピタキシャルウェハと同様の製造方法で、C/Si比を1.1として得られたものである。以下の図2〜図8及び図12〜図14で像を示したSiCエピタキシャルウェハについても同様である。
In FIG. 1, images of the four types of defects (hereinafter referred to as SICA images) obtained by a confocal microscope (SICA6X, manufactured by Lasertec Corporation), which is a surface inspection apparatus using a confocal differential interference optical system, may be used. .) In each of FIGS. 1A to 1D, the right SICA image is the SICA image on the surface of the SiC epitaxial layer, which is a large pit defect, a triangular defect, a hatched defect, and a bump defect, respectively. In each of FIGS. 1A to 1D, the left SICA image is the SICA image of the substrate surface.
The SiC epitaxial wafer whose image is shown in FIG. 1 is the same manufacturing method as the SiC epitaxial wafer obtained from the data shown in FIGS. 9 to 11 described later, and was obtained with a C / Si ratio of 1.1. is there. The same applies to SiC epitaxial wafers whose images are shown in FIGS. 2 to 8 and 12 to 14 below.

SiC単結晶基板のカーボンインクルージョン、および、上記4種類の欠陥の特徴を述べる。
SiC単結晶基板のカーボンインクリュージョンは共焦点顕微鏡で見ることができるものであり、基板表面のSICA像において黒いピットに見える欠陥である。結晶形成途中に飛来したカーボンの塊がインゴットに取り込まれることにより生成するものである。同一インゴットであっても、SiC単結晶基板によって位置が変わる。
SiCエピタキシャル層のラージピット欠陥は共焦点顕微鏡で見ることができるものであり、SiCエピタキシャル層表面(本明細書中では「エピ表面」ということがある。)でピットに見える欠陥である。起点は基板のカーボンインクリュージョンおよびその一部が空乏であり、カーボンインクリュージョンから基板のオフ角度の垂直方向に沿って伸びて、深いピットが形成されたものである。ラージピット欠陥の大きさは典型的には200〜500μmである。100μm以下の小さなラージピット欠陥は通常のピットとの区別がつきにくいが、基板欠陥の位置との照合によって区別ができる。
SiCエピタキシャル層の三角欠陥は共焦点顕微鏡で見ることができるものであり、エピ表面で三角形に見える欠陥である。起点は基板のカーボンインクリュージョンであり、カーボンインクリュージョンから基板のオフ角度の垂直方向に沿って3Cの多形の層が伸びて、エピ表面に露出しているものである。三角欠陥としてはその他に炉内パーティクル(ダウンフォール)に起因した三角欠陥があり、SiCエピタキシャル層の共焦点顕微鏡像では区別がつかないが、SiC単結晶基板の共焦点顕微鏡像を比較すると区別できる。すなわち、基板カーボンインクリュージョン起因の三角欠陥は、SiC単結晶基板の共焦点顕微鏡像においてその位置に基板カーボンインクリュージョンが見えるのに対して、ダウンフォールはSiC単結晶基板中に存在するものではないので、成長炉内に入れる前であれば、その共焦点顕微鏡像には存在しない。すなわち、ダウンフォールはSiCエピタキシャルウェハの製造時にSiCエピタキシャル層成長前にSiC単結晶基板上に落下してきたもの、あるいは、SiCエピタキシャル層の成長中にそのSiCエピタキシャル層上に落下してきたものである。
SiCエピタキシャル層の斜線状欠陥は共焦点顕微鏡で見ることができるものであり、エピ表面では斜線に見える欠陥であり、積層欠陥の一部が見えているものである。起点は基板のカーボンインクリュージョンであり、カーボンインクリュージョンから基板のオフ角度の垂直方向に沿って斜線が伸びて、エピ表面に露出している。その他に基板の転位を起因とした斜線状欠陥があり、SiCエピタキシャル層の共焦点顕微鏡像では区別がつかないが、SiC単結晶基板の共焦点顕微鏡像を比較すると区別できる。
SiCエピタキシャル層のバンプ欠陥は共焦点顕微鏡で見ることができるものであり、エピ表面では埋められたバンプに見える欠陥である。カーボンインクリュージョンから基板のオフ角度の垂直方向に沿って伸びたものがSiCエピタキシャル層の成膜により一定程度埋められたものである。
The carbon inclusion of the SiC single crystal substrate and the characteristics of the above four types of defects will be described.
The carbon ink of the SiC single crystal substrate can be seen with a confocal microscope, and is a defect that appears as a black pit in the SICA image of the substrate surface. A carbon lump that has come in the middle of crystal formation is generated by being taken into the ingot. Even if it is the same ingot, a position changes with SiC single crystal substrates.
The large pit defect of the SiC epitaxial layer can be seen with a confocal microscope, and is a defect that appears as pits on the surface of the SiC epitaxial layer (in this specification, sometimes referred to as “epi surface”). The starting point is that the carbon ink of the substrate and a part thereof are depleted, extending from the carbon ink along the vertical direction of the off angle of the substrate, and forming deep pits. The size of the large pit defect is typically 200 to 500 μm 2 . Small large pit defects of 100 μm 2 or less are difficult to distinguish from normal pits, but can be distinguished by collating with the position of the substrate defect.
The triangular defect of the SiC epitaxial layer can be seen with a confocal microscope, and is a defect that looks like a triangle on the epi surface. The starting point is the carbon ink of the substrate, and the 3C polymorphic layer extends from the carbon ink along the vertical direction of the off-angle of the substrate and is exposed to the epi surface. There are other triangular defects due to in-furnace particles (downfall), which are indistinguishable from confocal microscopic images of SiC epitaxial layers, but can be distinguished by comparing confocal microscopic images of SiC single crystal substrates. . That is, the triangular defect caused by the substrate carbon ink is seen in the confocal microscope image of the SiC single crystal substrate, while the substrate carbon ink is visible at that position, while the downfall is present in the SiC single crystal substrate. Therefore, it is not present in the confocal microscope image before it is put into the growth furnace. That is, the downfall is that which has fallen on the SiC single crystal substrate before the growth of the SiC epitaxial layer during manufacture of the SiC epitaxial wafer, or has fallen on the SiC epitaxial layer during the growth of the SiC epitaxial layer.
The oblique defects in the SiC epitaxial layer can be seen with a confocal microscope, are defects that appear as oblique lines on the epi surface, and some stacking faults are visible. The starting point is the carbon ink of the substrate, and oblique lines extend from the carbon ink along the vertical direction of the off angle of the substrate, and are exposed on the epi surface. In addition, there are oblique defects due to dislocations of the substrate, and the confocal microscope image of the SiC epitaxial layer cannot be distinguished, but can be distinguished by comparing the confocal microscope images of the SiC single crystal substrate.
The bump defect of the SiC epitaxial layer can be seen with a confocal microscope, and is a defect that appears as a buried bump on the epi surface. What extended along the perpendicular | vertical direction of the off angle of a board | substrate from the carbon ink is what was buried to some extent by film-forming of the SiC epitaxial layer.

基板カーボンインクルージョン起因の、4種類の欠陥種への変換率は具体的には以下のように決定した。
SiC単結晶基板としては、(0001)Si面に対して<11−20>方向に4°のオフ角を有する、6インチの4H−SiC単結晶基板を用いた。
12枚の4H−SiC単結晶基板のそれぞれについて公知の研磨工程を行った後、研磨後の基板についてまず、共焦点顕微鏡(レーザーテック株式会社製、SICA6X)を用いてSICA像を得て、基板表面におけるカーボンインクルージョンの位置情報を記録した。各SiC単結晶基板のカーボンインクルージョンは6個〜49個であり、平均は約29個であった。すなわち、基板カーボンインクルージョン密度はそれぞれ、0.06個/cm〜0.47個/cmあり、平均は約0.28個/cmであった。
その後、その単結晶基板をホットウォールプラネタリ型ウェハ自公転型のCVD装置に設置し、水素ガスによる基板表面の清浄化(エッチング)工程を行った。
次に、原料ガスとしてシラン及びプロパンを用い、キャリアガスとして水素を供給しながら、成長温度1600℃、C/Si比1.22の条件の下、SiCエピタキシャル成長工程を行い、膜厚9μmのSiCエピタキシャル層をSiC単結晶基板上に形成して、SiCエピタキシャルウェハを得た。
Specifically, the conversion rate to four types of defects caused by substrate carbon inclusion was determined as follows.
As the SiC single crystal substrate, a 6-inch 4H—SiC single crystal substrate having an off angle of 4 ° in the <11-20> direction with respect to the (0001) Si plane was used.
After performing a known polishing step for each of the 12 4H-SiC single crystal substrates, first, a SICA image was obtained for the polished substrate using a confocal microscope (SICA6X, manufactured by Lasertec Corporation), and the substrate surface The location information of carbon inclusions was recorded. Each SiC single crystal substrate had 6 to 49 carbon inclusions, and the average was about 29. That is, each of the substrate carbon inclusion density is located 0.06 pieces / cm 2 ~0.47 pieces / cm 2, an average of about 0.28 cells / cm 2.
After that, the single crystal substrate was placed in a hot wall planetary wafer self-revolving CVD apparatus, and the substrate surface was cleaned (etched) with hydrogen gas.
Next, while using silane and propane as source gases and supplying hydrogen as a carrier gas, a SiC epitaxial growth step is performed under conditions of a growth temperature of 1600 ° C. and a C / Si ratio of 1.22, and a SiC epitaxial film having a thickness of 9 μm is obtained. The layer was formed on a SiC single crystal substrate to obtain a SiC epitaxial wafer.

このSiCエピタキシャルウェハについて、再度、共焦点顕微鏡(レーザーテック株式会社製、SICA6X)を用いてSICA像を得て、そのSICA像を用いて上記4種類の欠陥に分類した。計測範囲は外周のエッジから3mmを除くウェハ全体とした。分類した各欠陥の数に基づいて、全基板カーボンインクルージョン数に対する各欠陥数から各欠陥の変換率を算出した。
ラージピット欠陥、三角欠陥、斜線状欠陥、バンプ欠陥のそれぞれの変換率は、24.4%、13.6%、4.3%、57.6%であった。
かかる変換率はSiCエピタキシャルウェハの製造条件によって変動するが、成長速度が20μm/時以上、成長温度が1500℃以上の範囲であれば、C/Si比が同一の製造条件では同様の変換率比の傾向が得られる。従って、例えば、キラー欠陥であるラージピット欠陥の密度を所定の密度以下にしたい場合には、変換率から逆算した所定のカーボンインクルージョン密度以下のSiC単結晶基板を使用すればよい。
例えば、ラージピット欠陥および三角欠陥への変換率が24.4%、13.6%に基づくと、基板カーボンインクルージョン密度が上述の0.06個/cm〜0.47個/cmの場合、ラージピット欠陥、三角欠陥のそれぞれの欠陥密度は、0.015個/cm〜0.115個/cm、0.008個/cm〜0.064個/cmになる。
ラージピット欠陥への変換率が24.4%の場合、基板カーボンインクルージョン起因のラージピット欠陥の密度が0.5個/cm以下のSiCエピタキシャルウェハを得たい場合には、基板カーボンインクルージョン密度が2.0個/cm以下のSiC単結晶基板を用いればよい。
一般的な表現をすると、ラージピット欠陥への変換率がp%の場合に、ラージピット欠陥の密度がq個/cm以下のSiCエピタキシャルウェハを得たい場合には、基板カーボンインクルージョン密度が(100×q/p)個/cm以下のSiC単結晶基板を用いればよい。
About this SiC epitaxial wafer, the SICA image was obtained again using the confocal microscope (Lasertec Corporation make, SICA6X), and it classified into the said 4 types of defect using the SICA image. The measurement range was the entire wafer except 3 mm from the outer edge. Based on the number of each classified defect, the conversion rate of each defect was calculated from the number of defects with respect to the total number of carbon inclusions in the substrate.
The conversion rates of large pit defects, triangular defects, diagonal defects, and bump defects were 24.4%, 13.6%, 4.3%, and 57.6%, respectively.
The conversion rate varies depending on the manufacturing conditions of the SiC epitaxial wafer. However, if the growth rate is 20 μm / hour or more and the growth temperature is in the range of 1500 ° C. or more, the same conversion rate ratio is obtained under the same manufacturing conditions with the same C / Si ratio. This tendency is obtained. Therefore, for example, when it is desired to reduce the density of large pit defects, which are killer defects, to a predetermined density or lower, an SiC single crystal substrate having a predetermined carbon inclusion density or lower calculated from the conversion rate may be used.
For example, 24.4% conversion rate to the large pit defects and triangular defect, based on 13.6%, when the substrate carbon inclusion density is 0.06 pieces / cm 2 ~0.47 pieces / cm 2 above The defect densities of large pit defects and triangular defects are 0.015 / cm 2 to 0.115 / cm 2 and 0.008 / cm 2 to 0.064 / cm 2 .
When the conversion rate to large pit defects is 24.4%, when it is desired to obtain an SiC epitaxial wafer having a density of large pit defects due to substrate carbon inclusion of 0.5 / cm 2 or less, the substrate carbon inclusion density is A SiC single crystal substrate of 2.0 pieces / cm 2 or less may be used.
In general terms, when the conversion rate to large pit defects is p%, when it is desired to obtain a SiC epitaxial wafer having a density of large pit defects of q pieces / cm 2 or less, the substrate carbon inclusion density is ( 100 × q / p) / cm 2 or less of SiC single crystal substrate may be used.

本発明のSiCエピタキシャルウェハにおいて、基板カーボンインクルージョン起因のラージピット欠陥および三角欠陥の合計密度は低いほどよいが、基板カーボンインクルージョン密度の範囲に応じて、その下限を例示すると、0.01〜0.03個/cm程度となる。 In the SiC epitaxial wafer of the present invention, the lower the total density of large pit defects and triangular defects due to substrate carbon inclusion, the better. However, the lower limit is exemplified according to the range of substrate carbon inclusion density. It will be about 03 / cm 2 .

次に、各欠陥の特徴を説明する。
図2に、基板カーボンインクルージョン起因のラージピット欠陥近傍の断面の、走査透過型電子顕微鏡(STEM:Scanning Transmission Electron Microscope)(株式会社日立ハイテクノロジーズ製、HF−2200)によって得られた像(STEM像)を示す。比較として、図3に単結晶基板の転位に起因する通常のピットのSTEM像を示す。
なお、図2〜図4、及び、図7で示したSTEM像は、各欠陥の特徴を説明するためのものであって、寸法は図中に示した通りである。
Next, features of each defect will be described.
FIG. 2 shows an image (STEM image) obtained by a scanning transmission electron microscope (STEM: HF-2200, manufactured by Hitachi High-Technologies Corporation) of a cross section in the vicinity of a large pit defect caused by substrate carbon inclusion. ). For comparison, FIG. 3 shows an STEM image of a normal pit resulting from dislocations in a single crystal substrate.
Note that the STEM images shown in FIGS. 2 to 4 and 7 are for explaining the characteristics of each defect, and the dimensions are as shown in the drawings.

図2に示すSTEM像は一例であるが、STEM像において、下方の基板の位置に基板カーボンインクルージョンが見えている。また、この基板カーボンインクルージョンから異常成長部を介して伸びた転位が存在し、その転位の先の表面側にラージピット欠陥(図2中の「深いピット」)が見えている。このように、図2に示すSTEM像においては、エピ表面のラージピット欠陥の起因が基板カーボンインクルージョンであることが明確にしめされている。この基板カーボンインクルージョンと表面のラージピットとの間には、図2に示されているようにエピタキシャル層中に転位が入っている場合もあるが、入っていない場合もある。またエピ表面には大きく、深いピットが形成される。
一方、図3から明らかなように、単結晶基板の転位に起因する通常のピットのSTEM像では、基板中にカーボンインクルージョンが存在しておらず、ピットの下方には、基板の転位からエピタキシャル層に引き継がれた転位の集合がみられる。その場合、エピ表面にはごく小さなピットしか形成されない。
従って、本発明の基板カーボンインクルージョン起因のラージピット欠陥は、単結晶基板の転位に起因する通常のピットとは全く異なるものである。
The STEM image shown in FIG. 2 is an example, but in the STEM image, substrate carbon inclusion is visible at the position of the lower substrate. In addition, there are dislocations extending from the substrate carbon inclusions through the abnormally grown portion, and large pit defects ("deep pits" in FIG. 2) are visible on the surface side ahead of the dislocations. Thus, in the STEM image shown in FIG. 2, it is clearly shown that the cause of the large pit defect on the epi surface is the substrate carbon inclusion. Between the substrate carbon inclusions and the large pits on the surface, dislocations may or may not be present in the epitaxial layer as shown in FIG. Large and deep pits are formed on the epi surface.
On the other hand, as is clear from FIG. 3, in the STEM image of a normal pit resulting from dislocation of the single crystal substrate, no carbon inclusion is present in the substrate, and the epitaxial layer is formed below the pit from the dislocation of the substrate. The set of dislocations inherited by is seen. In that case, only very small pits are formed on the epi surface.
Therefore, the large pit defect caused by the substrate carbon inclusion of the present invention is completely different from the normal pit caused by the dislocation of the single crystal substrate.

図4は、基板の異物インクルージョンの断面STEM像であり、異物の存在が確認できる。この異物の成分をEDXで確認した。   FIG. 4 is a cross-sectional STEM image of foreign substance inclusions on the substrate, and the presence of foreign substances can be confirmed. The foreign substance component was confirmed by EDX.

図5は、図4で示した異物インクルージョンについてのEDXの結果を示すものである。右上の像は図4のSTEM像のうち、異物インクルージョンの近傍を拡大したものであり、グラフは符号2で示した異物中の点の部分のEDXの結果を示すものである。
一方、図6は、右上の像は図4のSTEM像のうち、異物インクルージョンの近傍を拡大したものであり、グラフは符号12で示した異物以外の点の部分のEDXの結果を示すものである。
図5で示したEDXは、図6と比較してカーボンのピークが強いことから異物がカーボンであることを確認した。
FIG. 5 shows an EDX result for the foreign substance inclusion shown in FIG. The upper right image is an enlarged view of the vicinity of the foreign matter inclusion in the STEM image of FIG. 4, and the graph shows the EDX result of the point portion in the foreign matter indicated by reference numeral 2.
On the other hand, in FIG. 6, the upper right image is an enlarged view of the vicinity of the foreign substance inclusion in the STEM image of FIG. 4, and the graph shows the EDX result of the portion other than the foreign substance indicated by reference numeral 12. is there.
The EDX shown in FIG. 5 confirmed that the foreign substance was carbon because the carbon peak was stronger than in FIG.

図7は基板カーボンインクルージョン上に、SiCエピタキシャル層を成膜し、バンプ欠陥となった箇所の断面STEM像である。基板のカーボンインクルージョンから転位(STEM像においてやや濃い直線として見えている)が伸びてエピ表面に達していることがわかる。断面STEM像の上部に示したのはバンプ欠陥(表面欠陥)の共焦点顕微鏡像(その像の右側にその像のスケールを示した)であり、点線矢印によって断面STEM像のバンプ欠陥(表面欠陥)との対応を示した。
図7において矢印で示した転位がエピ表面に達した箇所が、図7の上部に示したバンプ欠陥の端に相当していた。
図8は、図7で示したバンプ欠陥に対応するインクルージョン部分の拡大像とその近傍のEDX測定スペクトルである。図8で示したEDXでも、インクルージョン部分(上側データ)でインクルージョン外の部分(下側データ)よりカーボンのピークが強いことから異物がカーボンであることを確認した。
図7及び図8より、図7で示したバンプ欠陥が基板カーボンインクルージョンに起因していることがわかる。
FIG. 7 is a cross-sectional STEM image of a portion where a SiC epitaxial layer is formed on the substrate carbon inclusion and becomes a bump defect. It can be seen from the carbon inclusions of the substrate that dislocations (appearing as slightly dark lines in the STEM image) extend to reach the epi surface. The upper part of the cross-sectional STEM image is a confocal microscope image of the bump defect (surface defect) (the scale of the image is shown on the right side of the image). ).
The location where the dislocation indicated by the arrow in FIG. 7 reached the epi surface corresponds to the end of the bump defect shown at the top of FIG.
FIG. 8 shows an enlarged image of the inclusion portion corresponding to the bump defect shown in FIG. 7 and an EDX measurement spectrum in the vicinity thereof. Also in the EDX shown in FIG. 8, the carbon peak in the inclusion portion (upper data) was stronger than the portion outside the inclusion (lower data), so it was confirmed that the foreign matter was carbon.
7 and 8 that the bump defects shown in FIG. 7 are caused by substrate carbon inclusion.

(SiCエピタキシャルウェハの製造方法(第1実施形態))
本発明の第1実施形態に係るSiCエピタキシャルウェハの製造方法は、オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハを製造する方法であって、前記SiC単結晶基板上にエピタキシャル層を成長させるエピタキシャル成長工程を有し、前記エピタキシャル成長工程において、成長速度を5〜100μm/時とし、成長温度を1500℃以上とし、C/Si比を1.25以下とする。
本発明のSiCエピタキシャルウェハの製造方法では、「オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板」を準備することが前提となる。
(SiC epitaxial wafer manufacturing method (first embodiment))
Method for manufacturing a SiC epitaxial wafer according to the first embodiment of the present invention has an off-angle, SiC on 4H-SiC single crystal on a substrate having a substrate of carbon inclusion density of 0.1 to 6.0 pieces / cm 2 A method of manufacturing a SiC epitaxial wafer on which an epitaxial layer is formed, comprising an epitaxial growth step of growing an epitaxial layer on the SiC single crystal substrate, wherein the growth rate is 5 to 100 μm / hour, The growth temperature is set to 1500 ° C. or higher, and the C / Si ratio is set to 1.25 or lower.
In the method for producing an SiC epitaxial wafer of the present invention, it is assumed that a “4H—SiC single crystal substrate having an off angle and a substrate carbon inclusion density of 0.1 to 6.0 / cm 2 ” is prepared. Become.

本発明のSiCエピタキシャルウェハの製造方法では、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板を用いることが特徴の一つである。好ましくは、0.1〜4.5個/cmの基板カーボンインクリュージョン密度を有する基板であり、より好ましくは、0.1〜3.5個/cmの基板カーボンインクリュージョン密度を有する基板であり、さらにより好ましくは、0.1〜2.5個/cmの基板カーボンインクリュージョン密度を有する基板である。 One feature of the method for producing a SiC epitaxial wafer of the present invention is that a 4H—SiC single crystal substrate having a substrate carbon inclusion density of 0.1 to 6.0 pieces / cm 2 is used. Preferably, a substrate having a substrate of carbon ink Lew John density of 0.1 to 4.5 pieces / cm 2, more preferably, the substrate carbon ink Lew John density of 0.1 to 3.5 pieces / cm 2 And more preferably a substrate having a substrate carbon ink density of 0.1 to 2.5 pieces / cm 2 .

図9及び図10は、(0001)Si面に対して<11−20>方向に4°のオフ角を有する6インチの4H−SiC単結晶基板であって、基板カーボンインクルージョン密度が0.1〜6.0個/cmのSiC単結晶基板を用い、公知の研磨工程および基板表面の清浄化(エッチング)工程を行った後、原料ガスとしてシラン及びプロパンを用い、キャリアガスとして水素を供給しながら、SiCエピタキシャル成長工程を行い、膜厚30μmのSiCエピタキシャル層をSiC単結晶基板上に形成して得たSiCエピタキシャルウェハについて、成長温度を1600℃とし、C/Si比については0.80、0.95、1.10、1.22に変えた場合のそれぞれのSiCエピタキシャルウェハについて、各欠陥種への変換率の変化を調べた結果を示すものである。各欠陥種への変換率は、後述する成長温度及び成長速度の範囲においてはほとんど影響を受けなかった。 9 and 10 are 6-inch 4H—SiC single crystal substrates having an off angle of 4 ° in the <11-20> direction with respect to the (0001) Si plane, and the substrate carbon inclusion density is 0.1. Use a SiC single crystal substrate of ~ 6.0 / cm 2 , perform a known polishing step and substrate surface cleaning (etching) step, then use silane and propane as source gases and supply hydrogen as a carrier gas However, with respect to the SiC epitaxial wafer obtained by performing the SiC epitaxial growth step and forming the SiC epitaxial layer having a film thickness of 30 μm on the SiC single crystal substrate, the growth temperature is 1600 ° C., and the C / Si ratio is 0.80. For each SiC epitaxial wafer when changed to 0.95, 1.10, 1.22, the change in conversion rate to each defect type It shows a solid result. The conversion rate to each defect type was hardly affected in the range of the growth temperature and growth rate described later.

図9は、デバイスキラー欠陥であるラージピット欠陥および三角欠陥への変換率の変化を調べた結果であり、図10は、斜線状欠陥およびバンプ欠陥への変換率の変化を調べた結果である。   FIG. 9 shows the result of examining the change in the conversion rate into large pit defects and triangular defects, which are device killer defects, and FIG. 10 shows the result of examining the change in the conversion rate into hatched defects and bump defects. .

図9に示す通り、ラージピット欠陥への変換率は、C/Si比が大きくなるほど、大きくなった。具体的には、C/Si比が0.80、0.95、1.10、1.22のそれぞれで、0%、0.6%、4.5%、16.1%であり、C/Si比が1.10を超えると、ラージピット欠陥への変換率は5%を超えた。従って、ラージピット欠陥への変換率を5%以下に抑えるためには、C/Si比を1.10以下に抑える必要がある。なお、図9においては、ラージピット欠陥および三角欠陥を合わせた変換率を、キラー欠陥への変換率として示した。   As shown in FIG. 9, the conversion ratio to large pit defects increased as the C / Si ratio increased. Specifically, the C / Si ratio is 0.8%, 0.95, 1.10, and 1.22, respectively, 0%, 0.6%, 4.5%, and 16.1%, and C When the / Si ratio exceeded 1.10, the conversion rate to large pit defects exceeded 5%. Therefore, in order to suppress the conversion rate to large pit defects to 5% or less, it is necessary to suppress the C / Si ratio to 1.10 or less. In FIG. 9, the conversion rate of the large pit defect and the triangular defect is shown as the conversion rate to the killer defect.

また、三角欠陥への変換率もラージピット欠陥への変換率ほどではないが、C/Si比が大きくなるほど、ほぼ大きくなる傾向であった。三角欠陥への変換率はいずれのC/Si比においても3%以下と低かった。具体的には、C/Si比が0.80、0.95、1.10、1.22のそれぞれで、1.7%、2.6%、2.2%、2.7%であった。   Also, the conversion rate to triangular defects was not as high as the conversion rate to large pit defects, but it tended to increase as the C / Si ratio increased. The conversion rate to triangular defects was as low as 3% or less at any C / Si ratio. Specifically, the C / Si ratios were 0.80, 0.95, 1.10, and 1.22, respectively 1.7%, 2.6%, 2.2%, and 2.7%. It was.

ラージピット欠陥および三角欠陥を合わせたキラー欠陥への変換率は、C/Si比が大きくなるほど、大きくなった。具体的には、C/Si比が0.80、0.95、1.10、1.22のそれぞれで、1.7%、3.2%、6.7%、18.8%であり、C/Si比が1.10を超えると、キラー欠陥への変換率は6%を超えた。従って、キラー欠陥への変換率を6%以下に抑えるためには、C/Si比を1.10以下に抑える必要がある。   The conversion rate to the killer defect combining the large pit defect and the triangular defect increased as the C / Si ratio increased. Specifically, the C / Si ratios are 0.80, 0.95, 1.10, and 1.22, respectively 1.7%, 3.2%, 6.7%, and 18.8%. When the C / Si ratio exceeded 1.10, the conversion rate to killer defects exceeded 6%. Therefore, in order to suppress the conversion rate to killer defects to 6% or less, it is necessary to suppress the C / Si ratio to 1.10 or less.

これに対して、図10に示す通り、バンプ欠陥(Bump)への変換率はC/Si比が大きくなるほど、小さくなった。具体的には、C/Si比が0.80、0.95、1.10、1.22のそれぞれで、97.2%、94.8%、92.7%、79.6%であり、C/Si比が1.10以下では、バンプ欠陥への変換率は92%を超えた。従って、バンプ欠陥への変換率を92%以上に高めるためには、C/Si比を1.10以下にする必要がある。   On the other hand, as shown in FIG. 10, the conversion rate to the bump defect (Bump) decreased as the C / Si ratio increased. Specifically, the C / Si ratio is 97.2%, 94.8%, 92.7%, and 79.6% at 0.80, 0.95, 1.10, and 1.22, respectively. When the C / Si ratio was 1.10 or less, the conversion rate to bump defects exceeded 92%. Therefore, in order to increase the conversion rate to the bump defect to 92% or more, the C / Si ratio needs to be 1.10 or less.

また、斜線状欠陥への変換率はバンプ欠陥への変換率とは異なり、C/Si比が変わっても大きく変化しなかった。具体的には、C/Si比が0.80、0.95、1.10、1.22のそれぞれで、1.1%、1.9%、0.6%、1.6%であり、いずれのC/Si比でも、斜線状欠陥への変換率は2%未満と小さい値であった。  Further, the conversion rate to the hatched defect was different from the conversion rate to the bump defect, and did not change greatly even when the C / Si ratio changed. Specifically, the C / Si ratios are 0.80, 0.95, 1.10, and 1.22, respectively, 1.1%, 1.9%, 0.6%, and 1.6%. At any C / Si ratio, the conversion rate to hatched defects was a small value of less than 2%.

バンプ欠陥および斜線状欠陥を合わせた非キラー欠陥への変換率は、C/Si比が大きくなるほど、小さくなった。具体的には、C/Si比が0.80、0.95、1.10、1.22のそれぞれで、98.3%、96.7%、93.3%、81.2%であり、C/Si比が1.10では、非キラー欠陥への変換率は93%を超えた。従って、非キラー欠陥への変換率は93%以上に高めるためには、C/Si比を1.10以下にする必要がある。   The conversion rate to the non-killer defect that combines the bump defect and the hatched defect decreased as the C / Si ratio increased. Specifically, the C / Si ratios are 98.3%, 96.7%, 93.3%, and 81.2% at 0.80, 0.95, 1.10, and 1.22, respectively. When the C / Si ratio was 1.10, the conversion rate to non-killer defects exceeded 93%. Therefore, in order to increase the conversion rate to non-killer defects to 93% or more, the C / Si ratio needs to be 1.10 or less.

各欠陥種への変換率とエピ膜厚(エピタキシャル膜の厚み)の関係を調査した。C/Si比を1.22と固定し、エピ膜厚を9、15、30μmとして、デバイスキラー欠陥と非デバイスキラー欠陥への変換率を図11にまとめた。膜厚が大きくなるほど、キラー欠陥への変換率は小さくなった。具体的には、膜厚が9、15、30μmのそれぞれで38.1%、24.5%、18.8%であり、C/Si比が1.22の場合、エピ膜厚が30μmでキラー欠陥への変換率は20%以下に抑えられた。すなわち、各欠陥種への変換率は、C/Si比とともに、エピ膜厚にも影響を受けることを見出した。言い換えると、各欠陥への変換率は、C/Siとエピ膜厚の2つのパラメータにより制御することができる。一般的に、C/Si比が大きい方が不純物濃度の均一性が良くなる。不純物の濃度の均一性を優先するためにC/Si比を大きくしたい場合、エピ膜厚を厚くすることでキラー欠陥への変換率が抑えられる。  The relationship between the conversion rate to each defect type and the epitaxial film thickness (epitaxial film thickness) was investigated. The conversion ratio to device killer defects and non-device killer defects is summarized in FIG. 11 with the C / Si ratio fixed at 1.22 and the epitaxial film thicknesses set to 9, 15, and 30 μm. As the film thickness increased, the conversion rate to killer defects decreased. Specifically, when the film thicknesses are 9, 15, and 30 μm, respectively, they are 38.1%, 24.5%, and 18.8%, and when the C / Si ratio is 1.22, the epi film thickness is 30 μm. The conversion rate to killer defects was suppressed to 20% or less. That is, it has been found that the conversion rate to each defect type is affected by the epitaxial film thickness as well as the C / Si ratio. In other words, the conversion rate to each defect can be controlled by two parameters, C / Si and epi film thickness. In general, the higher the C / Si ratio, the better the impurity concentration uniformity. In order to increase the C / Si ratio in order to prioritize the uniformity of impurity concentration, the conversion rate to killer defects can be suppressed by increasing the epi film thickness.

本発明の一実施形態に係るSiCエピタキシャルウェハの製造方法では、エピタキシャル成長工程におけるC/Si比は1.25以下である。図2に示した結果に基づくと、ラージピット欠陥および三角欠陥への変換率を低減するためにはC/Si比は1.22以下であることが好ましく、1.15以下であることがより好ましく、1.10以下であることがさらに好ましい。ラージピット欠陥および三角欠陥への変換率を低減するためには、C/Si比はさらに小さい値であることが好ましい。C/Si比を1.22以下にするとラージピット欠陥および三角欠陥への変換率を21%以下にすることができ、C/Si比を1.10以下にするとラージピット欠陥および三角欠陥への変換率を6.5%以下にすることができ、C/Si比を1.05以下にするとラージピット欠陥および三角欠陥への変換率を5.0%以下にすることができ、C/Si比を1.0以下にするとラージピット欠陥および三角欠陥への変換率を4.0%以下にすることができ、C/Si比を0.95以下にするとラージピット欠陥および三角欠陥への変換率を3.5%以下にすることができ、C/Si比を0.90以下にするとラージピット欠陥および三角欠陥への変換率を2.0%にすることが可能となる。
本発明の一実施形態に係るSiCエピタキシャルウェハの製造方法では、エピ膜厚は特に限定するものではない。エピ膜厚が10μmより薄い場合はC/Si比をより小さくするのが好ましい。エピ膜厚が15μmより厚い場合では多少C/Si比が大きくても良い。
In the method for manufacturing a SiC epitaxial wafer according to one embodiment of the present invention, the C / Si ratio in the epitaxial growth step is 1.25 or less. Based on the results shown in FIG. 2, the C / Si ratio is preferably 1.22 or less and more preferably 1.15 or less in order to reduce the conversion rate to large pit defects and triangular defects. Preferably, it is 1.10 or less. In order to reduce the conversion rate into large pit defects and triangular defects, the C / Si ratio is preferably a smaller value. When the C / Si ratio is 1.22 or less, the conversion rate to large pit defects and triangular defects can be reduced to 21% or less, and when the C / Si ratio is 1.10 or less, conversion to large pit defects and triangular defects is achieved. The conversion rate can be 6.5% or less, and when the C / Si ratio is 1.05 or less, the conversion rate to large pit defects and triangular defects can be 5.0% or less. When the ratio is 1.0 or less, the conversion ratio to large pit defects and triangular defects can be reduced to 4.0% or less, and when the C / Si ratio is 0.95 or less, conversion to large pit defects and triangular defects is achieved. If the C / Si ratio is 0.90 or less, the conversion rate to large pit defects and triangular defects can be 2.0%.
In the method for manufacturing a SiC epitaxial wafer according to one embodiment of the present invention, the epitaxial film thickness is not particularly limited. When the epitaxial film thickness is thinner than 10 μm, it is preferable to make the C / Si ratio smaller. When the epitaxial film thickness is thicker than 15 μm, the C / Si ratio may be somewhat large.

本発明の一実施形態に係るSiCエピタキシャルウェハの製造方法では特に限定するものではないが、エピタキシャル成長工程における成長速度は5〜100μm/時である。成長速度が速い方が、生産性が上がるため、成長速度は20μm/時以上であることが好ましく、40μm/時以上であることがより好ましく、60μm/時以上であることがさらに好ましい。   Although it does not specifically limit in the manufacturing method of the SiC epitaxial wafer which concerns on one Embodiment of this invention, The growth rate in an epitaxial growth process is 5-100 micrometers / hour. The faster the growth rate, the higher the productivity. Therefore, the growth rate is preferably 20 μm / hour or more, more preferably 40 μm / hour or more, and further preferably 60 μm / hour or more.

本発明の一実施形態に係るSiCエピタキシャルウェハの製造方法では、エピタキシャル成長工程における成長温度は1500℃以上である。温度が低すぎると積層欠陥が増えるため、温度が高すぎると、炉内部材の劣化の問題があるため、成長温度は1500℃以上であることが好ましく、1550℃以上であることがより好ましく、1600℃以上であることがさらに好ましい。また、上限としては例えば、1750℃程度が挙げられる。   In the SiC epitaxial wafer manufacturing method according to one embodiment of the present invention, the growth temperature in the epitaxial growth step is 1500 ° C. or higher. If the temperature is too low, stacking faults increase, and if the temperature is too high, there is a problem of deterioration of the in-furnace member. Therefore, the growth temperature is preferably 1500 ° C. or higher, more preferably 1550 ° C. or higher, More preferably, it is 1600 ° C. or higher. Moreover, as an upper limit, about 1750 degreeC is mentioned, for example.

本発明の一実施形態に係るSiCエピタキシャルウェハの製造方法において、エピタキシャル成長前に、SiCエピタキシャル層に含まれる、基板カーボンインクルージョン起因のラージピット欠陥の密度が0.5個/cm以下のSiCエピタキシャルウェハを選別する工程を設けてもよい。 In the method for manufacturing an SiC epitaxial wafer according to an embodiment of the present invention, before epitaxial growth, the SiC epitaxial wafer having a density of large pit defects due to substrate carbon inclusions of 0.5 or less per cm 2 contained in the SiC epitaxial layer You may provide the process of classifying.

(SiCエピタキシャルウェハの製造方法(第2実施形態))
本発明の第2実施形態に係るSiCエピタキシャルウェハの製造方法は、オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハを製造する方法であって、SiC単結晶基板中の基板カーボンインクルージョン密度を決定する工程と、共焦点微分干渉光学系を有する共焦点顕微鏡によって測定した、前記SiC単結晶基板中の基板カーボンインクルージョンの位置と前記SiCエピタキシャル層のラージピット及び三角欠陥の位置とを対比することによって、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度を決定する工程と、を有し、基板カーボンインクルージョンの密度に対する、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度の比が1/5以下になるように、前記SiC単結晶基板上にエピタキシャル層を成長させるエピタキシャル成長工程中におけるC/Si比を選定する。
(SiC epitaxial wafer manufacturing method (second embodiment))
Method for manufacturing a SiC epitaxial wafer according to a second embodiment of the present invention has an off-angle, SiC on 4H-SiC single crystal on a substrate having a substrate of carbon inclusion density of 0.1 to 6.0 pieces / cm 2 A method of manufacturing a SiC epitaxial wafer having an epitaxial layer formed thereon, the step of determining a substrate carbon inclusion density in a SiC single crystal substrate, and the SiC measured by a confocal microscope having a confocal differential interference optical system Determining the density of large pits and triangular defects caused by substrate carbon inclusions by comparing the position of substrate carbon inclusions in the single crystal substrate with the positions of large pits and triangular defects in the SiC epitaxial layer. And the substrate against the density of the substrate carbon inclusions The C / Si ratio during the epitaxial growth step of growing an epitaxial layer on the SiC single crystal substrate is selected so that the density ratio of large pits and triangular defects due to carbon inclusion is 1/5 or less.

図9に示したように、デバイスキラー欠陥であるラージピット欠陥および三角欠陥への変換率p%は、C/Si比によって変化する。そこで、基板カーボンインクルージョン密度がr個/cm以下のSiC単結晶基板を用いた場合に、基板カーボンインクルージョンの密度に対する、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度の比をs以下にしたい場合には、変換率p%がr×s×100以下となるようにC/Si比を選定する。
例えば、基板カーボンインクルージョン密度rが0.28個/cmの場合に、基板カーボンインクルージョンの密度に対する、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度の比sを1/5以下にしたい場合には、変換率p%が5.6%以下となるC/Si比を選定すればよい。
As shown in FIG. 9, the conversion ratio p% to large pit defects and triangular defects, which are device killer defects, varies depending on the C / Si ratio. Therefore, when a SiC single crystal substrate having a substrate carbon inclusion density of r pieces / cm 2 or less is used, the ratio of the density of large pits and triangular defects due to the substrate carbon inclusion to the density of the substrate carbon inclusion should be s or less. In this case, the C / Si ratio is selected so that the conversion rate p% is r × s × 100 or less.
For example, when the substrate carbon inclusion density r is 0.28 / cm 2 , the ratio s of the density of large pits and triangular defects due to the substrate carbon inclusion to the density of the substrate carbon inclusion is desired to be 1/5 or less. The C / Si ratio may be selected so that the conversion rate p% is 5.6% or less.

(欠陥識別方法(第1実施形態))
本発明の第1実施形態に係る欠陥識別方法は、SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、共焦点微分干渉光学系を有する共焦点顕微鏡によって測定した、前記SiC単結晶基板中の基板カーボンインクルージョンの位置と前記SiCエピタキシャル層のラージピット欠陥及び三角欠陥の位置とを対比することによって、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥を他の欠陥から識別する。
(Defect Identification Method (First Embodiment))
A defect identification method according to a first embodiment of the present invention is a method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate, and a confocal differential interference optical system By comparing the position of the substrate carbon inclusion in the SiC single crystal substrate with the position of the large pit defect and the triangular defect in the SiC epitaxial layer, measured by a confocal microscope having a large pit defect due to the substrate carbon inclusion And distinguishing triangular defects from other defects.

(欠陥識別方法(第2実施形態))
本発明の第2実施形態に係る欠陥識別方法は、SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、共焦点微分干渉光学系を有する共焦点顕微鏡とフォトルミネッセンス装置とを用いて、前記SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥とダウンフォールに起因するSiCエピタキシャル層の欠陥とを識別するものである。
(Defect Identification Method (Second Embodiment))
A defect identification method according to a second embodiment of the present invention is a method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate, and a confocal differential interference optical system A defect in the SiC epitaxial layer caused by substrate carbon inclusion in the SiC single crystal substrate and a defect in the SiC epitaxial layer caused by downfall are detected using a confocal microscope having a photoluminescence device and a photoluminescence device. .

図12の左側に、SiCエピタキシャルウェハ表面の基板カーボンインクルージョン起因のラージピット欠陥近傍のSICA像、右側にそれをフォトルミネッセンス装置(レーザーテック株式会社製、SICA87)を用いてバンドパス(630〜780nm)の受光波長で得られたPL像を示す。比較として、図13に単結晶基板上のダウンフォールに起因するピット(欠陥)のSICA像およびPL像をそれぞれ左側、右側に示す。   On the left side of FIG. 12, the SICA image in the vicinity of the large pit defect due to the substrate carbon inclusion on the surface of the SiC epitaxial wafer, and on the right side of the band pass (630 to 780 nm) using a photoluminescence device (SICA87, manufactured by Lasertec Corporation). The PL image obtained at the light receiving wavelength is shown. For comparison, FIG. 13 shows a SICA image and a PL image of pits (defects) caused by downfall on a single crystal substrate on the left side and the right side, respectively.

SICA像においては、基板カーボンインクルージョン起因のラージピット欠陥とダウンフォール起因のピットとはいずれも丸状形状であって明確な区別はつきにくい。これに対して、PL像では、ダウンフォール起因のピットは丸状形状であるのに対して、基板カーボンインクルージョン起因のラージピット欠陥は蜘蛛の巣状であることが多く、この場合には両者の区別は明確である。
なお、基板カーボンインクルージョン起因のラージピット欠陥のPL像が丸状形状である場合であっても、SiC単結晶基板のSICA像を比べれば、ダウンフォールを起点としたピットと区別ができる。また、フォトルミネッセンス装置において、バンドパス400〜678nm又はバンドパス370〜388nmの受光波長でラージピット欠陥のPL像を比べると、蜘蛛の巣部分は黒く、核にあたる部分は白く見えるので、図13と同様に見えるダウンフォールに起因したピットと区別できる。
In the SICA image, the large pit defect caused by the substrate carbon inclusion and the pit caused by the downfall are both round and difficult to distinguish clearly. On the other hand, in the PL image, the pits caused by the downfall are round, whereas the large pit defects caused by the substrate carbon inclusion are often spider webs. The distinction is clear.
Even if the PL image of the large pit defect caused by the substrate carbon inclusion has a round shape, it can be distinguished from the pit starting from the downfall if the SICA image of the SiC single crystal substrate is compared. Further, in the photoluminescence device, when the PL image of the large pit defect is compared with the light receiving wavelength of the band pass 400 to 678 nm or the band pass 370 to 388 nm, the spider web portion looks black and the portion corresponding to the nucleus looks white. It can be distinguished from pits caused by downfalls that look similar.

(欠陥識別方法(第3実施形態))
本発明の第3実施形態に係る欠陥識別方法は、SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、共焦点微分干渉光学系を有する共焦点顕微鏡とフォトルミネッセンス装置とを用いて、前記SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥と前記SiC単結晶基板中の貫通転位に起因するSiCエピタキシャル層の欠陥とを識別するものである。
(Defect Identification Method (Third Embodiment))
A defect identification method according to a third embodiment of the present invention is a method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate, and a confocal differential interference optical system Using a confocal microscope having a photoluminescence device, a defect in the SiC epitaxial layer caused by substrate carbon inclusion in the SiC single crystal substrate and a defect in the SiC epitaxial layer caused by threading dislocation in the SiC single crystal substrate Is to be identified.

図14(a)に、SiCエピタキシャルウェハ表面の基板カーボンインクルージョン起因のラージピット欠陥(Large−pit)および基板の貫通転位(TD)に起因する欠陥近傍のSICA像、図14(b)に、それをフォトルミネッセンス装置(レーザーテック株式会社製、SICA87)を用いてバンドパス(630〜780nm)の受光波長で得られたPL像を示す。   FIG. 14A shows a SICA image near a defect caused by a large pit defect (Large-pit) due to substrate carbon inclusion on the surface of the SiC epitaxial wafer and a threading dislocation (TD) of the substrate, and FIG. Shows a PL image obtained using a photoluminescence device (SICA87, manufactured by Lasertec Corporation) at a light receiving wavelength of a band pass (630 to 780 nm).

基板カーボンインクルージョン起因のラージピット欠陥および基板の貫通転位を起点とした欠陥は、図14(a)のSICA像上では類似した見え方をしているが、図14(b)のPL像においては、基板の貫通転位を起点とした欠陥は発光がないのに対して、ラージピット欠陥の方は蜘蛛の巣状に見えており、明確に区別することができる。   The large pit defect due to the substrate carbon inclusion and the defect originating from the threading dislocation of the substrate look similar on the SICA image of FIG. 14A, but in the PL image of FIG. 14B. The defect originating from the threading dislocation of the substrate does not emit light, whereas the large pit defect looks like a spider web and can be clearly distinguished.

本発明のSiCエピタキシャルウェハ及びその製造方法は例えば、パワー半導体用SiCエピタキシャルウェハとして、また、その製造方法として利用することができる。   The SiC epitaxial wafer and the manufacturing method thereof according to the present invention can be used as, for example, a SiC epitaxial wafer for power semiconductors and a manufacturing method thereof.

Claims (8)

オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハであって、
前記SiCエピタキシャル層に含まれる、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥の合計密度が0.6個/cm以下であることを特徴とするSiCエピタキシャルウェハ。
A SiC epitaxial wafer having a SiC epitaxial layer formed on a 4H-SiC single crystal substrate having an off angle and a substrate carbon inclusion density of 0.1 to 6.0 pieces / cm 2 ,
A SiC epitaxial wafer characterized in that a total density of large pit defects and triangular defects due to substrate carbon inclusions contained in the SiC epitaxial layer is 0.6 pieces / cm 2 or less.
オフ角を有し、0.1〜1.6個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハを製造する方法であって、
前記SiC単結晶基板上にエピタキシャル層を成長させるエピタキシャル成長工程を有し、
前記エピタキシャル成長工程において、成長速度を5〜100μm/時とし、成長温度を1500℃以上とし、C/Si比1.2以下であって、エピタキシャル層の膜厚を9μm以上とすることを特徴とするSiCエピタキシャルウェハの製造方法。
A method for producing a SiC epitaxial wafer having a SiC epitaxial layer formed on a 4H-SiC single crystal substrate having an off angle and a substrate carbon inclusion density of 0.1 to 1.6 pieces / cm 2 , comprising:
An epitaxial growth step of growing an epitaxial layer on the SiC single crystal substrate;
In the epitaxial growth step, the growth rate was 5 to 100 [mu] m / hr, the growth temperature of 1500 ° C. or higher, there is C / Si ratio of 1.2 2, characterized in that the thickness of the epitaxial layer and above 9μm A method for producing an SiC epitaxial wafer.
オフ角を有し、0.1〜6.0個/cmIt has an off angle, 0.1-6.0 pieces / cm 2 の基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハを製造する方法であって、A method of manufacturing a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a 4H-SiC single crystal substrate having a substrate carbon inclusion density of:
前記SiC単結晶基板上にエピタキシャル層を成長させるエピタキシャル成長工程を有し、An epitaxial growth step of growing an epitaxial layer on the SiC single crystal substrate;
前記エピタキシャル成長工程において、成長速度を5〜100μm/時とし、成長温度を1500℃以上とし、C/Si比が1.10以下であって、エピタキシャル層の膜厚を30μm以上とすることを特徴とするSiCエピタキシャルウェハの製造方法。  In the epitaxial growth step, the growth rate is 5 to 100 μm / hour, the growth temperature is 1500 ° C. or more, the C / Si ratio is 1.10 or less, and the film thickness of the epitaxial layer is 30 μm or more. A method for manufacturing an SiC epitaxial wafer.
前記SiCエピタキシャル層に含まれる、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥の合計密度が0.6個/cm以下のSiCエピタキシャルウェハを選別することを特徴とする請求項2または3のいずれかに記載のSiCエピタキシャルウェハの製造方法。 4. The SiC epitaxial wafer according to claim 2, wherein a SiC epitaxial wafer having a total density of large pit defects and triangular defects due to substrate carbon inclusions of 0.6 pieces / cm 2 or less contained in the SiC epitaxial layer is selected. A method for producing a SiC epitaxial wafer according to claim 1. オフ角を有し、0.1〜6.0個/cmの基板カーボンインクルージョン密度を有する4H−SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハを製造する方法であって、
SiC単結晶基板中の基板カーボンインクルージョン密度を決定する工程と、
共焦点微分干渉光学系を有する共焦点顕微鏡によって測定した、前記SiC単結晶基板中の基板カーボンインクルージョンの位置と前記SiCエピタキシャル層のラージピット及び三角欠陥の位置とを対比することによって、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度を決定する工程と、を有し、
基板カーボンインクルージョンの密度に対する、基板カーボンインクルージョン起因のラージピット及び三角欠陥の密度の比が1/5以下になるように、前記SiC単結晶基板上にエピタキシャル層を成長させるエピタキシャル成長工程中におけるC/Si比を選定することを特徴とするSiCエピタキシャルウェハの製造方法。
A method for producing a SiC epitaxial wafer having a SiC epitaxial layer formed on a 4H-SiC single crystal substrate having an off angle and a substrate carbon inclusion density of 0.1 to 6.0 pieces / cm 2 , comprising:
Determining a substrate carbon inclusion density in the SiC single crystal substrate;
By comparing the position of the substrate carbon inclusions in the SiC single crystal substrate with the positions of large pits and triangular defects in the SiC epitaxial layer, measured by a confocal microscope having a confocal differential interference optical system, the substrate carbon inclusions Determining the density of resulting large pits and triangular defects, and
C / Si during the epitaxial growth process in which an epitaxial layer is grown on the SiC single crystal substrate so that the ratio of the density of large pits and triangular defects due to the substrate carbon inclusion to the density of the substrate carbon inclusion is 1/5 or less. A method for producing an SiC epitaxial wafer, wherein a ratio is selected.
SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、
共焦点微分干渉光学系を有する共焦点顕微鏡によって測定した、前記SiC単結晶基板中の基板カーボンインクルージョンの位置と前記SiCエピタキシャル層のラージピット及び三角欠陥の位置とを対比することによって、基板カーボンインクルージョン起因のラージピット欠陥及び三角欠陥を他の欠陥から識別する欠陥識別方法。
A method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate,
By comparing the position of the substrate carbon inclusions in the SiC single crystal substrate with the positions of large pits and triangular defects in the SiC epitaxial layer, measured by a confocal microscope having a confocal differential interference optical system, the substrate carbon inclusions A defect identification method for distinguishing large pit defects and triangular defects from other defects.
SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、
共焦点微分干渉光学系を有する共焦点顕微鏡とフォトルミネッセンス装置とを用いて、前記SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥とダウンフォールに起因とするSiCエピタキシャル層の欠陥とを識別する欠陥識別方法。
A method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate,
Using a confocal microscope having a confocal differential interference optical system and a photoluminescence device, defects in the SiC epitaxial layer caused by substrate carbon inclusion in the SiC single crystal substrate and defects in the SiC epitaxial layer caused by downfall And defect identification method.
SiC単結晶基板上にSiCエピタキシャル層が形成されたSiCエピタキシャルウェハにおけるSiCエピタキシャル層の欠陥を識別する方法であって、
共焦点微分干渉光学系を有する共焦点顕微鏡とフォトルミネッセンス装置とを用いて、前記SiC単結晶基板中の基板カーボンインクルージョンに起因するSiCエピタキシャル層の欠陥と前記SiC単結晶基板中の貫通転位に起因とするSiCエピタキシャル層の欠陥とを識別する欠陥識別方法。
A method for identifying defects in a SiC epitaxial layer in a SiC epitaxial wafer in which a SiC epitaxial layer is formed on a SiC single crystal substrate,
Using a confocal microscope having a confocal differential interference optical system and a photoluminescence device, it is caused by defects in the SiC epitaxial layer caused by substrate carbon inclusion in the SiC single crystal substrate and threading dislocations in the SiC single crystal substrate. A defect identification method for identifying a defect in a SiC epitaxial layer.
JP2016186062A 2016-08-31 2016-09-23 SiC epitaxial wafer, manufacturing method thereof, and defect identification method Active JP6459132B2 (en)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201780051959.XA CN109642342B (en) 2016-08-31 2017-08-21 SiC epitaxial wafer, method for producing same, and defect detection method
PCT/JP2017/029740 WO2018043171A1 (en) 2016-08-31 2017-08-21 Sic epitaxial wafer, production method therefor, and defect identification method
TW106128221A TWI630292B (en) 2016-08-31 2017-08-21 SiC EPITAXIAL WAFER, METHOD FOR PRODUCING THEREOF, AND METHOD FOR IDENTIFYING DEFECTS
US16/325,281 US11293115B2 (en) 2016-08-31 2017-08-21 Method for producing a SiC epitaxial wafer containing a total density of large pit defects and triangular defects of 0.01 defects/cm2 or more and 0.6 defects/cm2 or less
DE112017004297.6T DE112017004297B4 (en) 2016-08-31 2017-08-21 Manufacturing process for a SiC epitaxial wafer
US17/683,176 US11961736B2 (en) 2016-08-31 2022-02-28 SiC epitaxial wafer, production method therefor, and defect identification method

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016170194 2016-08-31
JP2016170194 2016-08-31

Publications (2)

Publication Number Publication Date
JP2018041942A JP2018041942A (en) 2018-03-15
JP6459132B2 true JP6459132B2 (en) 2019-01-30

Family

ID=61624070

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016186062A Active JP6459132B2 (en) 2016-08-31 2016-09-23 SiC epitaxial wafer, manufacturing method thereof, and defect identification method

Country Status (4)

Country Link
JP (1) JP6459132B2 (en)
CN (1) CN109642342B (en)
DE (1) DE112017004297B4 (en)
TW (1) TWI630292B (en)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018043169A1 (en) 2016-08-31 2018-03-08 昭和電工株式会社 Sic epitaxial wafer, production method therefor, large pit defect detection method, and defect identification method
JP6493690B2 (en) * 2016-08-31 2019-04-03 昭和電工株式会社 SiC epitaxial wafer, manufacturing method thereof, large pit defect detection method, defect identification method
WO2018043171A1 (en) 2016-08-31 2018-03-08 昭和電工株式会社 Sic epitaxial wafer, production method therefor, and defect identification method
JP7204436B2 (en) * 2018-11-16 2023-01-16 昭和電工株式会社 Defect removal method and SiC epitaxial wafer manufacturing method
JP7063259B2 (en) * 2018-12-27 2022-05-09 株式会社Sumco Manufacturing method of silicon epitaxial wafer
JP7179219B1 (en) 2019-02-06 2022-11-28 昭和電工株式会社 SiC device and its manufacturing method
JP7148427B2 (en) * 2019-02-06 2022-10-05 昭和電工株式会社 SiC epitaxial wafer and manufacturing method thereof
JP7363110B2 (en) * 2019-06-10 2023-10-18 株式会社レゾナック SiC epitaxial wafer, SiC substrate and SiC epitaxial wafer evaluation method, and SiC device manufacturing method
JP7363423B2 (en) * 2019-12-02 2023-10-18 株式会社デンソー Method for manufacturing silicon carbide single crystal
CN113295616A (en) * 2021-03-30 2021-08-24 浙江大学杭州国际科创中心 Comprehensive test method for SiC wafer and epitaxial layer structure thereof
JPWO2023282001A1 (en) * 2021-07-08 2023-01-12
CN114717639B (en) * 2022-06-07 2022-09-16 浙江大学杭州国际科创中心 Method for positioning gallium oxide wafer surface defects based on photoelectrochemical etching process

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2264223A3 (en) * 2006-09-14 2011-10-26 Cree, Inc. Micropipe-free silicon carbide and related method of manufacture
JP4887418B2 (en) * 2009-12-14 2012-02-29 昭和電工株式会社 Method for manufacturing SiC epitaxial wafer
JP5897834B2 (en) * 2011-07-19 2016-03-30 昭和電工株式会社 Method for manufacturing SiC epitaxial wafer
JP6226959B2 (en) * 2012-04-20 2017-11-08 トゥー‐シックス・インコーポレイテッド Large diameter high quality SiC single crystal, method and apparatus
JP6037671B2 (en) * 2012-06-19 2016-12-07 昭和電工株式会社 SiC epitaxial wafer and manufacturing method thereof
JP2014024703A (en) * 2012-07-26 2014-02-06 Sumitomo Electric Ind Ltd Method of producing silicon carbide single crystal
JP6078330B2 (en) * 2012-12-21 2017-02-08 昭和電工株式会社 Silicon carbide single crystal manufacturing crucible, silicon carbide single crystal manufacturing apparatus, and silicon carbide single crystal manufacturing method
KR101968381B1 (en) * 2013-06-04 2019-04-11 쇼와 덴코 가부시키가이샤 Method for manufacturing sic single- crystal substrate for epitaxial sic wafer
JP6347188B2 (en) 2014-09-08 2018-06-27 富士電機株式会社 Silicon carbide semiconductor device manufacturing method and silicon carbide semiconductor device
JP2016170194A (en) 2015-03-11 2016-09-23 セイコーエプソン株式会社 Sound absorber, and sound absorbing structure
JP5861794B1 (en) 2015-03-27 2016-02-16 東洋インキScホールディングス株式会社 Removable adhesive
JP6493690B2 (en) * 2016-08-31 2019-04-03 昭和電工株式会社 SiC epitaxial wafer, manufacturing method thereof, large pit defect detection method, defect identification method

Also Published As

Publication number Publication date
TW201812124A (en) 2018-04-01
DE112017004297B4 (en) 2024-04-25
DE112017004297T5 (en) 2019-05-23
JP2018041942A (en) 2018-03-15
CN109642342A (en) 2019-04-16
TWI630292B (en) 2018-07-21
CN109642342B (en) 2021-10-26

Similar Documents

Publication Publication Date Title
JP6459132B2 (en) SiC epitaxial wafer, manufacturing method thereof, and defect identification method
JP6493690B2 (en) SiC epitaxial wafer, manufacturing method thereof, large pit defect detection method, defect identification method
US11961736B2 (en) SiC epitaxial wafer, production method therefor, and defect identification method
JP6762484B2 (en) SiC epitaxial wafer and its manufacturing method
JP6012841B2 (en) Method for manufacturing SiC epitaxial wafer
US11320388B2 (en) SiC epitaxial wafer containing large pit defects with a surface density of 0.5 defects/CM2 or less, and production method therefor
JP6579710B2 (en) Method for manufacturing SiC epitaxial wafer
WO2018216407A1 (en) Sic epitaxial wafer and method for producing same
JP6635579B2 (en) SiC epitaxial wafer
US10985042B2 (en) SiC substrate, SiC epitaxial wafer, and method of manufacturing the same
Ansah-Antwi et al. Growth optimization and characterization of GaN epilayers on multifaceted (111) surfaces etched on Si (100) substrates
JP7148427B2 (en) SiC epitaxial wafer and manufacturing method thereof
WO2019003668A1 (en) SiC EPITAXIAL WAFER AND METHOD FOR MANUFACTURING SAME
Liu et al. Examination of in-grown stacking faults in 8-and 4-offcut 4H-SiC epitaxy by photoluminescence imaging
JP7179219B1 (en) SiC device and its manufacturing method
US20220310795A1 (en) Silicon carbide epitaxial substrate and method for manufacturing same
JP7302716B2 (en) SiC epitaxial wafer and manufacturing method thereof
JP7537446B2 (en) Silicon carbide epitaxial substrate and method for manufacturing same

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180823

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20180823

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20180905

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180911

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181105

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20181204

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20181214

R150 Certificate of patent or registration of utility model

Ref document number: 6459132

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350