JP6393087B2 - Imaging device and imaging apparatus - Google Patents
Imaging device and imaging apparatus Download PDFInfo
- Publication number
- JP6393087B2 JP6393087B2 JP2014123816A JP2014123816A JP6393087B2 JP 6393087 B2 JP6393087 B2 JP 6393087B2 JP 2014123816 A JP2014123816 A JP 2014123816A JP 2014123816 A JP2014123816 A JP 2014123816A JP 6393087 B2 JP6393087 B2 JP 6393087B2
- Authority
- JP
- Japan
- Prior art keywords
- pixels
- pixel
- mos
- signal
- row
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000003384 imaging method Methods 0.000 title claims description 11
- 238000012937 correction Methods 0.000 claims description 11
- 239000011159 matrix material Substances 0.000 claims description 5
- 238000000034 method Methods 0.000 description 31
- 238000010586 diagram Methods 0.000 description 16
- 238000012546 transfer Methods 0.000 description 10
- 238000001514 detection method Methods 0.000 description 7
- 238000012545 processing Methods 0.000 description 7
- 230000000694 effects Effects 0.000 description 4
- 230000006870 function Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 238000012935 Averaging Methods 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000003708 edge detection Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000011295 pitch Substances 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
Images
Landscapes
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
本発明は、撮像素子における画素数を低画素化する技術に関するものである。 The present invention relates to a technique for reducing the number of pixels in an image sensor.
近年のデジタルカメラにおいては、CMOSセンサー等の撮像素子の高画素化が進む一方で、例えばFull−HD動画のように1920×1080の画素数を30fpsまたは60fpsで出力するといった高フレームレート撮影のニーズも高まっている。 In recent digital cameras, while the number of pixels of an image sensor such as a CMOS sensor has been increased, there is a need for high frame rate shooting such as outputting 1920 × 1080 pixels at 30 fps or 60 fps as in a Full-HD video, for example. Is also growing.
このニーズに対し、動画撮影の場合に高画素の撮像素子を低画素化して高フレームレート撮影を実現させる方法として間引き手法が知られている。間引き手法では、特定の周期で画素を読み飛ばし、低画素化することでデータレートを下げて高フレームレート化している。この手法では特定の周期で画素を読み飛ばすので、撮像される画像の特徴として、被写体のエッジ検出に有利である反面、折り返しノイズの一種であるモアレが目立ちやすいという問題がある。そこで、モアレを低減する手法として、間引き手法では読み飛ばしていた画素を、隣接する読み出し画素と混合し、低画素化して出力する手法が提案されている。 In response to this need, a thinning-out method is known as a method for realizing high frame rate shooting by reducing the number of pixels of a high-pixel imaging device in the case of moving image shooting. In the thinning-out method, pixels are skipped at a specific cycle, and the data rate is lowered to increase the frame rate by reducing the number of pixels. In this method, pixels are skipped at a specific cycle. Therefore, as a characteristic of a captured image, there is a problem that moire, which is a kind of aliasing noise, is conspicuous while it is advantageous for edge detection of a subject. Therefore, as a technique for reducing moiré, a technique has been proposed in which pixels skipped in the thinning-out technique are mixed with adjacent readout pixels to reduce the number of pixels for output.
特許文献1で提案されている画素混合手法は、行選択回路によって複数行を同時に選択し、出力させることで複数行の画素信号の混合出力を行っている。上記の手法では複数画素の混合出力を得ることで、モアレを低減し、またランダムノイズを収束させる効果もある。以上の効果から、一般的には単純な間引き手法より、CMOS撮像素子内で混合を行い、低画素化を行う画素混合手法のほうが画質の点で優れている。 In the pixel mixing method proposed in Patent Document 1, a plurality of rows of pixel signals are mixed and output by simultaneously selecting and outputting a plurality of rows by a row selection circuit. The above-described method has an effect of reducing moire and converging random noise by obtaining a mixed output of a plurality of pixels. From the above effects, in general, a pixel mixing method in which mixing is performed in a CMOS image sensor to reduce the number of pixels is superior to a simple thinning method in terms of image quality.
しかしながら、画素混合手法では、被写体のエッジ検出に不利となり、解像感の低い画像となる問題がある。 However, the pixel mixing method is disadvantageous for the detection of the edge of the subject and has a problem that the image has a low resolution.
本発明は、上述した課題に鑑みてなされたものであり、その目的は、間引き手法よりもモアレを低減しつつ解像感の高い画像を取得可能な低画素化の手法を提供することである。 The present invention has been made in view of the above-described problems, and an object of the present invention is to provide a technique for reducing the number of pixels that can acquire an image with a high resolution feeling while reducing moire compared to the thinning technique. .
本発明に係わる撮像素子は、フォトダイオードと、前記フォトダイオードの信号を読み出すMOSアンプとを各々が有し、行列状に配置された複数の画素と、前記複数の画素の信号が出力される列信号線と、それぞれの画素の前記MOSアンプを介して所定数の画素の信号を前記列信号線に同時に出力することが可能な選択手段とを備え、前記選択手段により前記列信号線に同時に信号が出力される前記所定数の画素のうち、少なくとも1つの画素の前記MOSアンプの、酸化膜厚、ゲート長、ゲート幅のいずれかが他の画素と異なり、前記選択手段により前記複数の画素の信号を別々に前記列信号線に出力させる場合に、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅のいずれかが異なる画素と、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅が同一の画素とで、異なる補正値を用いて画素の信号を補正することを特徴とする。 The imaging device according to the present invention each includes a photodiode and a MOS amplifier that reads the signal of the photodiode, and includes a plurality of pixels arranged in a matrix and a column from which the signals of the plurality of pixels are output. A signal line and a selection unit capable of simultaneously outputting a signal of a predetermined number of pixels to the column signal line via the MOS amplifier of each pixel, and the selection unit simultaneously outputs the signal to the column signal line. among the predetermined number of pixels but outputted, the MOS amplifiers of the at least one pixel, oxide film thickness, the gate length, either the gate width Unlike other pixels, the plurality of pixels by the selection means Are separately output to the column signal line, the pixel having a different oxide film thickness, gate length, or gate width of the MOS amplifier, the oxide film thickness of the MOS amplifier, and the gate , The gate width and the same pixel, and correcting the signal of a pixel using different correction values.
本発明によれば、間引き手法よりもモアレを低減しつつ解像感の高い画像を取得可能な低画素化の手法を提供することが可能となる。 According to the present invention, it is possible to provide a technique for reducing the number of pixels that can acquire an image with a high resolution feeling while reducing moire compared to the thinning technique.
以下、本発明に実施形態について、添付図面を参照して詳細に説明する。 Embodiments of the present invention will be described below in detail with reference to the accompanying drawings.
(第1の実施形態)
図1は本発明の第1の実施形態の撮像素子の概略を示す図である。図1において撮像素子100は、画素アレイ101と、画素アレイ101における行を選択する垂直選択回路102と、画素アレイ101における列を選択する水平選択回路104とを含む。また、画素アレイ101中の画素のうち垂直選択回路102によって選択される画素の信号を読み出す読み出し回路103と、各回路の動作モードなどを外部から決定するためのシリアルインターフェイス105とをさらに含む。読み出し回路103は、信号を蓄積するメモリ、ゲインアンプ、AD変換器などを列毎に有する。なお、撮像素子100は、図示された構成要素以外にも、例えば、垂直選択回路102、水平選択回路104、読み出し回路103等にタイミングを提供するタイミングジェネレータ或いは制御回路等を備える。
(First embodiment)
FIG. 1 is a diagram showing an outline of an image sensor according to the first embodiment of the present invention. In FIG. 1, the
本実施形態では、垂直選択回路102は、画素アレイ101の複数の行を順に選択し、読み出し回路103に読み出す。水平選択回路104は、読み出し回路103に読み出された複数(所定数)の画素信号を列毎に順に選択し、外部に出力する。
In the present embodiment, the
図2は、本実施形態の撮像素子における画素の構成及びその画素から信号を読み出す回路の構成を示す図である。2次元の画像を提供する画素アレイは、複数の画素を行列状に配置して構成される。 FIG. 2 is a diagram illustrating a configuration of a pixel in the image sensor of the present embodiment and a configuration of a circuit that reads a signal from the pixel. A pixel array that provides a two-dimensional image is configured by arranging a plurality of pixels in a matrix.
各画素201は、フォトダイオード(以下、PDとも記す)202と、転送スイッチ203と、フローティングディフュージョン部(以下、FDとも記す)204と、リセットスイッチ207と、MOSアンプ205と、選択スイッチ206とを含んで構成される。
Each
スイッチを駆動するためのパルスは垂直選択回路102から供給される。これらのパルス信号は、同一行の画素に対して同時に送られる。n行目の画素を駆動するためのパルスφTXn、φSELn、φRESnは、それぞれn行目の各画素に対して同時に供給される。
A pulse for driving the switch is supplied from the
PD202は、光学系を通して入射する光を光電変換する光電変換部として機能する。PD202のアノードは接地ラインに接続され、カソードは転送スイッチ203のソースに接続される。転送スイッチ203は、そのゲート端子に入力される転送パルスφTXnによって駆動され、PD202で発生した電荷をFD204に転送する。FD204は、電荷を一時的に蓄積するとともに蓄積した電荷を電圧信号に変換する電荷電圧変換部として機能する。
The
MOSアンプ205は、ソースフォロアとして機能し、そのゲートにはFD204で電荷電圧変換された信号が入力される。また、MOSアンプ205は、そのドレインが電源線VDDに接続され、そのソースが選択スイッチ206に接続されている。選択スイッチ206は、そのゲートに入力される選択パルスφSELnによって駆動され、そのドレインが増幅MOSアンプ205に接続され、そのソースが列信号線208に接続されている。選択パルスφSELnがアクティブレベル(ハイレベル)になると、画素アレイの該当するn行目に属する画素の選択スイッチ206が導通状態になり、MOSアンプ205のソースが列信号線208に接続される。
The MOS amplifier 205 functions as a source follower, and a signal that has been subjected to charge-voltage conversion by the
リセットスイッチ207は、そのドレインがVDDに接続され、そのソースがFD204に接続されていて、そのゲートに入力されるリセットパルスφRESnによって駆動されて、FD204に蓄積されている電荷を除去する。FD204及びMOSアンプ205および、列信号線208に定電流を供給する定電流源209によってフローティングディフュージョンアンプが構成される。選択スイッチ206で選択された行を構成する各画素において、FD204に転送される電荷がFD204で電圧信号に変換されて、フローティングディフュージョンアンプを通じて対応する読み出し回路103に出力される。読み出し回路103に読み出された信号は、水平選択回路104で順次選択され、撮像素子外部に伝達される。
The
次に、図2で説明した回路構成図に対して、行選択回路によって複数行を同時に選択し、出力させることで複数行の画素信号の混合出力を行う駆動について図面を用いて説明する。 Next, driving for performing mixed output of pixel signals of a plurality of rows by simultaneously selecting and outputting a plurality of rows by a row selection circuit with respect to the circuit configuration diagram described in FIG. 2 will be described with reference to the drawings.
図3は、本実施形態の撮像素子100の駆動タイミングを示すタイミングチャートである。ここでは、n行目の画素を中心とし、n−2行目、n+2行目の画素の3行分の画素信号を同時に選択して読み出すための説明を行うが、同時に選択する画素の数は3に限定されるものではない。
FIG. 3 is a timing chart showing the drive timing of the
PD202に撮影信号が蓄積された所定時間経過後に、時刻t301でリセットパルスφRESn−2、φRESn、φRESn+2をローレベルにするとともに選択パルスφSELn−2、φSELn、φSELn+2をハイレベルにすることで、リセットスイッチ207をオフする。同時に、選択スイッチ206を3行同時にオンし、画素201を列信号線208に接続する。上記動作が終わると、列信号線208には、n−2、n、n+2行目の各々のFD204をリセットした電位が混合され出力される。FD204のリセット電位の混合出力を読み出し回路103で保持する。
The reset switch φRESn-2, φRESn, φRESn + 2 is set to a low level and a selection pulse φSELn-2, φSELn, φSELn + 2 is set to a high level at a time t301 after a lapse of a predetermined time after the photographing signal is accumulated in the
次に、期間T302で転送パルスφTxn−2、φTxn、φTxn+2をハイレベルに遷移後、ローレベルにすることで、3行分の画素のPD202の信号が各々のFD204に転送される。上記動作が終わると、列信号線208には、n−2、n、n+2行目の画素の各々のPD202からFD204に信号を転送した後のFD204の信号電位が混合され出力され、読み出し回路103に保持される。信号電位の混合出力とリセット電位の混合出力のCDSを行う。それによって、信号からリセット成分を差し引いた信号が取得でき、差分信号を水平選択回路104で外部に出力する。上記駆動を行うことで、複数の画素の信号を混合することが可能となる。
Next, after the transfer pulses φTxn−2, φTxn, and φTxn + 2 are changed to the high level in the period T302, the signals of the
ここで、列信号線208に現れる信号電圧について説明する。列信号線208に現れる電圧VoutはMOSアンプ205のパラメータkと定電流源209で流す電流Iによって、以下の式で表される。
Here, a signal voltage appearing on the
I=k/2x(Vfd−Vth−Vout)2 …(式1)
VthはMOSアンプ205の閾値電圧、VfdはFD204の電圧である。また、kは、
k=μxCoxW/L …(式2)
で表されるMOSアンプ205のパラメータである。μは電子の移動度、Coはゲート酸化膜厚、Wはゲート幅、Lはゲート長である。
I = k / 2x (Vfd−Vth−Vout) 2 (Formula 1)
Vth is the threshold voltage of the
k = μxCox W / L (Formula 2)
This is a parameter of the
列信号線208に流れる電流は定電流源209で規定されるので、3画素の信号を同時に列信号線に接続する際には、
I=k(n−2)/2x(Vfd(n−2)−Vth−Vout)2+k(n)/2x(Vfd(n)−Vth−Vout)2+k(n+2)/2x(Vfd(n+2)−Vth−Vout)2 …(式3)
となる。k(n−2)、k(n)、k(n+2)は各々n−2行目、n行目、n+2行目の画素のMOSアンプ205のパラメータを示す。Vfd(n−2)、Vfd(n)、Vfd(n+2)は各々n−2行目、n行目、n+2行目の画素のFD204の電圧を示す。
Since the current flowing through the
I = k (n−2) / 2x (Vfd (n−2) −Vth−Vout) 2 + k (n) / 2x (Vfd (n) −Vth−Vout) 2 + k (n + 2) / 2x (Vfd (n + 2) ) -Vth-Vout) 2 (Formula 3)
It becomes. k (n−2), k (n), and k (n + 2) indicate parameters of the
式3で示されるように、定電流源209で規定された電流を、同時に列信号線に接続した画素の増幅MOS205で分け合っていることになり、結果として平均出力が得られる。
As shown in Equation 3, the current defined by the constant
ここで、n行目の画素のMOSアンプ205のパラメータk(n)をn−2行目、n+2行目の画素のMOSアンプ205のパラメータk(n−2)、k(n+2)に対して大きくすることで、n行目の画素のMOSアンプ205に流れる電流の比率を多くする。そのようにすることで、n行目の信号の影響をより大きくすることができ、画素で得られる信号の比率に対し、出力の信号比率を変えることが可能となる。
Here, the parameter k (n) of the
たとえば、MOSアンプ205のパラメータkをk(n−2):k(n):k(n+2)=1:2:1とすると、n−2行目、n行目、n+2行目の画素の信号が比率として、1:2:1で出力される。つまり、複数画素を同時に垂直線に接続する際に、同時に接続する画素のMOSアンプ205のパラメータkを変えておくことで、画素のPD202で得られた信号に対して重みづけを行うフィルター効果を付与することが可能となる。具体的には、重みを大きく取りたい画素のMOSアンプ205の、酸化膜厚をより薄くするか、ゲート幅Wを長くするか、ゲート長Lを短くすればよい。このように、重みづけを行うことで、単純に混合する方式に比べて、高周波成分を取り出すことが可能となり、解像度の高い画像が得られる。
For example, if the parameter k of the
次に、図面を用いて、どの画素の信号に重みをつけるかについて説明する。図4は、画素の配置を模式的に示した図である。模式的に8行8列の画素構成で示すが、実際にはより多くの画素が存在する。記号V0からV7は行を示す。また、記号R、Gr、Gb、Bは各画素に配置された色フィルターを示し、()内の記号a、bは、ここではMOSアンプ205のパラメータが異なることを示す。(a)で示される画素のMOSアンプ205のMOSパラメータをk1、(b)で示される画素のMOSアンプ205のMOSパラメータをk2とする。通常は色フィルターが同色である画素に対して、混合を行う。V0、V2、V4行目の画素を同時に選択する。V0、V4行目のMOSアンプ205のパラメータkはk1であり、V2行目のMOSアンプ205のパラメータkはk2である。V0、V2、V4行目の画素信号を同時に読むには、図3で示したタイミングチャートに基づいて駆動すればよい。
Next, with reference to the drawings, a description will be given of which pixel signal is weighted. FIG. 4 is a diagram schematically showing the arrangement of pixels. This is schematically shown as a pixel configuration of 8 rows and 8 columns, but actually there are more pixels. Symbols V0 to V7 indicate rows. Symbols R, Gr, Gb, and B indicate color filters arranged in each pixel, and symbols a and b in parentheses indicate that the parameters of the
ここで、k1:k2=1:2としておくことで、V0、V2、V4行目の画素信号は、1:2:1の比率で重みづけされた信号となる。V3、V5、V7行目についても、V0、V2、V4行目と同様である。 Here, by setting k1: k2 = 1: 2, the pixel signals in the V0, V2, and V4 rows become signals weighted at a ratio of 1: 2: 1. The V3, V5, and V7 lines are the same as the V0, V2, and V4 lines.
以上説明したように、同色のカラーフィルターを有する列方向(垂直方向)に隣り合う画素の信号を同時に列信号線208に接続し、かつ、同時に選択する画素の中でMOSアンプ205のパラメータを変えることによって、重みづけを行った混合信号を得ることが可能となる。
As described above, the signals of the pixels adjacent in the column direction (vertical direction) having the same color filter are simultaneously connected to the
上記説明では、複数画素を同時に選択するタイミングと効果について述べたが、静止画の撮影の場合などに列方向(垂直方向)の画素を混合せずに読み出す際には、別の駆動が必要となる。図面を用いて説明を行う。 In the above description, the timing and effect of selecting a plurality of pixels at the same time have been described. However, when reading without mixing pixels in the column direction (vertical direction), such as when shooting a still image, separate driving is required. Become. This will be described with reference to the drawings.
図5は、本実施形態の列方向(垂直方向)の画素を混合せずに読み出すタイミングチャートを示す。図3で示したタイミングチャートでは、n−2行目、n行目、n+2行目の画素の転送スイッチ203、リセットスイッチ207、選択スイッチ206を時刻t301、期間T302で同時に駆動していた。図5で示すタイミングチャートでは、n−2行目、n行目、n+2行目の画素の転送スイッチ203、リセットスイッチ207、選択スイッチ206ともに、別々の時刻での駆動となる。
FIG. 5 shows a timing chart for reading out the pixels in the column direction (vertical direction) of this embodiment without mixing them. In the timing chart shown in FIG. 3, the
図3に照らし合わせると、時刻t301で行っていたリセットスイッチ207、選択スイッチ206のハイレベル、ローレベルの遷移は、n−2行目、n行目、n+2行目で、それぞれ時刻t501、t503、t505の別の時刻で行う。同様に、期間T302で行っていた転送スイッチ203のハイレベル、ローレベルの遷移は、n−2行目、n行目、n+2行目で、それぞれ期間T502、T504、T506の別の期間で行う。このようにして、同時に複数行の画素を選択せず、列方向(垂直方向)の画素を独立に読み出すことが可能となる。
In light of FIG. 3, the transitions of the high level and low level of the
列方向(垂直)の画素を独立に読み出す駆動を行った時に、n−2行目、n+2行目の画素に対し、n行目の画素のMOSアンプ205のパラメータkが異なるため、列信号線208での動作範囲が変わる。そのため、n−2行目、n+2行目の画素に対し、n行目の画素の暗時特性が変わる。そこで、列方向(垂直方向)の画素を独立に読み出す駆動では、n−2行目、n+2行目の画素と、n行目の画素の暗時特性を補正するための補正データ(補正値)を別々に有し、別々に補正を行う。
When driving for independently reading out pixels in the column direction (vertical), the parameter k of the
図4で示すV0からV7行目で説明すると、V0、V1、V3、V4、V6、V7行目の画素とV2、V5行目の画素の補正データを切り替えて補正する。また、暗時特性だけでなく、リニアリティーなど列信号線208での動作範囲が変わることによって変化する特性の補正をV0、V1、V3、V4、V6、V7行目の画素とV2、V5行目の画素の補正データを切り替えて行ってもよい。
In the V0 to V7 rows shown in FIG. 4, correction is performed by switching the correction data of the pixels in the V0, V1, V3, V4, V6, and V7 rows and the pixels in the V2 and V5 rows. Further, not only dark characteristics but also characteristics such as linearity that change as the operation range of the
上述したように、画素によってMOSアンプ205のパラメータを変え、列方向(垂直方向)の画素を独立に混合せずに読み出すモードと複数画素を同時に列信号線に接続し混合するモードの両立を図りながら、複数画素を同時に接続するモード時に重みづけを行った信号を得ることが可能となる。重みづけを行うことで、単純に混合する方式に比べて、高周波成分を取り出すことが可能となり、解像度の高い画像が得られる。
As described above, by changing the parameters of the
図5で示した列方向(垂直方向)の画素を独立に混合せずに読み出すモードは、多画素・高精細が求められる静止画撮影において適切であり、図3で示した複数画素を同時に列信号線に接続し混合するモードは高フレームレートが求められる動画撮影において適切である。 The mode in which the pixels in the column direction (vertical direction) shown in FIG. 5 are read out independently without being mixed is suitable for still image shooting that requires high resolution and high resolution, and a plurality of pixels shown in FIG. The mode of connecting to the signal line and mixing is appropriate for moving image shooting that requires a high frame rate.
(第2の実施形態)
次に、第1の実施形態で説明した補正を不要にしつつ重みづけを行う構成について説明する。
(Second Embodiment)
Next, a configuration that performs weighting while making the correction described in the first embodiment unnecessary is described.
図6は、本発明の第2の実施形態の撮像素子における画素の構成及びその画素から信号を読み出す回路の構成を示す図である。画素601が図2で示した画素201と異なる点は、FD204の信号を読み出す回路が2つあることである。具体的には、MOSアンプ602、604の2つのMOSアンプのゲートがFD204に接続され、各々のMOSアンプに対して、選択スイッチ603、605を有する。また、選択スイッチ603は選択パルスφSELAnで駆動され、選択スイッチ605は選択パルスφSELBnで駆動される。
FIG. 6 is a diagram illustrating a configuration of a pixel and a configuration of a circuit that reads a signal from the pixel in the image sensor according to the second embodiment of the present invention. The
選択スイッチ603により列信号線208と接続されるMOSアンプ602のMOSパラメータは全画素同じk1とする。選択スイッチ605により列信号線208と接続されるMOSアンプ604のMOSパラメータは重みづけをする画素をk2とし、重みづけをしない画素をk3とする。また、k1とk3は同じでもよい。
The MOS parameter of the
図6で説明した回路構成図に対して、行選択回路によって複数行を同時に選択し、出力させることで複数行の画素信号の混合出力を行う駆動について図面を用いて説明する。図7は、本実施形態の混合出力を行う駆動のタイミングチャートを示す。 With respect to the circuit configuration diagram described with reference to FIG. 6, driving for performing mixed output of pixel signals of a plurality of rows by simultaneously selecting and outputting a plurality of rows by a row selection circuit will be described with reference to the drawings. FIG. 7 is a timing chart of driving for performing mixed output according to the present embodiment.
時刻t701でのリセットパルスφRESn−2、φRESn、φRESn+2の動作は時刻t301と同じである。時刻t701では選択パルスφSELAn−2、φSELAn、φSELAn+2はハイレベルに遷移しないので、選択スイッチ603はオンしない。また、選択パルスφSELBn−2、φSELBn、φSELBn+2はハイレベルに遷移し、選択スイッチ605はオンする。ここで、n行目の画素のMOSアンプ604のMOSパラメータをk2とし、n−2行目、n+2行目の画素のMOSアンプ604のMOSパラメータをk3とし、k2>k3とすることで、n行目の画素の信号に重みづけをすることが可能となる。具体的な配置は図4と同じ(a)で示される画素のMOSアンプ604をk3、(b)で示される画素のMOSアンプ604をk2とすればよい。
The operations of the reset pulses φRESn−2, φRESn, and φRESn + 2 at time t701 are the same as at time t301. At time t701, the selection pulses φSELAn-2, φSELAn, and φSELAn + 2 do not transition to a high level, so that the
一方、列方向(垂直方向)の画素を混合せずに読み出す時には、使用する選択スイッチを変更する。図8は、本実施形態の列方向(垂直方向)の画素を混合せずに読み出すタイミングチャートを示す。図5で示したタイミングチャートと異なる点は、選択パルスφSELBn−2、φSELBn、φSELBn+2がローレベル状態であることのみなので、説明は省略する。ここでは、画素毎にMOSパラメータの異なるMOSアンプ604は選択スイッチ605によって列信号線208に接続されず、全画素でMOSパラメータの同じMOSアンプ602が列信号線208に接続される。このように駆動することで、列方向(垂直方向)の画素を個別に読み出す駆動を行った際は、全ての画素のMOSアンプのMOSパラメータが同じ状態で読み出せるため、第1の実施形態に対して、MOSパラメータが行毎に異なることによる補正が不要となる。
On the other hand, when reading without mixing pixels in the column direction (vertical direction), the selection switch to be used is changed. FIG. 8 shows a timing chart for reading out the pixels in the column direction (vertical direction) of this embodiment without mixing them. The only difference from the timing chart shown in FIG. 5 is that the selection pulses φSELBn−2, φSELBn, and φSELBn + 2 are in the low level state, and the description thereof is omitted. Here, the
本実施形態では、画素の中でMOSアンプ602、MOSアンプ604のパラメータを変え、駆動モードで列信号線208に接続するMOSアンプを変えた。これにより、全画素を混合せずに読み出すモードと複数画素を同時に接続するモードの両立を図りながら、複数画素を同時に接続するモード時に重みづけを行った信号を得ることが可能となる。
In this embodiment, the parameters of the
(第3の実施形態)
次に、行方向(水平方向)の重みづけも行う方法について説明する。図9は、本発明の第3の実施形態の撮像素子における画素の構成及びその画素から信号を読み出す回路の構成を示す図である。一画素の構成は第2の実施形態で説明した画素601と同じであるが、一つの列信号線208に対して、複数列の画素が接続される。第1および第2の実施形態では、垂直の列方向の混合、重みづけを行っていたが、この構成であれば、水平の行方向の混合、重みづけが可能となり、垂直水平の両方向の重みづけも可能となる。図9では2列分の画素について記載したが、3列以上がより好ましい。
(Third embodiment)
Next, a method for performing weighting in the row direction (horizontal direction) will be described. FIG. 9 is a diagram illustrating a configuration of a pixel in an image sensor according to the third embodiment of the present invention and a configuration of a circuit that reads a signal from the pixel. The configuration of one pixel is the same as that of the
次に、図面を用いて、どの画素の信号に重みをつけるかについて説明する。図10は、画素の配置を模式的に示した図である。記号V0からV7は行を示し、記号H0からH7は列を示す。記号R、Gr、Gb、Bは各画素に配置された色フィルターを示し、()内の記号a、b、cはここでは、MOSアンプ604のパラメータが異なることを示す。(a)で示される画素のMOSアンプ604のMOSパラメータをk1、(b)で示される画素のMOSアンプ604のMOSパラメータをk2、(c)で示される画素のMOSアンプ604のMOSパラメータをk3とする。通常は色フィルターが同色である画素に対して、混合を行う。ここでは、V0、V2、V4行目に属し、かつH0、H2、H4列に属する9つの画素を同時に選択し、列信号線208に接続する。この場合の混合した画素の重心画素は、V2行H2列目の画素であるので、その画素をもっとも重みづけし、次にV2列H2列目の画素の上下左右に位置する、V2行H0列目、V2行H4列目、V0行H2列目、V4行H2列目の画素を次に重みづけする。すなわち、k3>k2>k1とすることで、重心画素がもっとも重みづけされた信号を得ることが可能となる。
Next, with reference to the drawings, a description will be given of which pixel signal is weighted. FIG. 10 is a diagram schematically showing the arrangement of pixels. Symbols V0 to V7 indicate rows, and symbols H0 to H7 indicate columns. Symbols R, Gr, Gb, and B indicate color filters arranged in each pixel, and symbols a, b, and c in parentheses indicate that the parameters of the
本実施形態では、列信号線208に行方向、列方向に同色で隣接する画素を接続し、画素の中でMOSアンプ602、MOSアンプ604のパラメータを変えた。そして、MOSアンプ604を行列方向の重心画素のMOSアンプ604ほど大きなMOSパラメータをもつ構成とした。この構成であれば、行列方向ともに重心画素に近づくほど重みづけされた信号を得ることが可能となる。また、画素を混合せずに読み出す場合に、第2の実施形態と同じくMOSパラメータが異なることによる補正も不要である。
In this embodiment, adjacent pixels of the same color in the row direction and the column direction are connected to the
(第4の実施形態)
次に、より簡単な画素構成で重みづけを行う方法について説明する。図6でMOSアンプ602、604のMOSパラメータk1、k2を同一にする。この場合、図7に示すタイミングチャートでは重みづけは出来ないが、駆動方法を変更することで、重みづけをすることが可能となる。以下図面を用いて説明する。
(Fourth embodiment)
Next, a method for weighting with a simpler pixel configuration will be described. In FIG. 6, the MOS parameters k1 and k2 of the
図11は、本発明の第4の実施形態の混合出力を行う駆動のタイミングチャートを示す。時刻t1101でのリセットパルスφRESn−2、φRESn、φRESn+2の動作は、時刻t301と同じである。時刻t1101では選択パルスφSELBn−2、φSELBn、φSELBn+2はハイレベルに遷移し、選択スイッチ605をオンすることは図7で示したタイミングチャートと同じである。異なるのは、時刻t1101では選択パルスφSELAn−2、φSELAn、φSELAn+2の中で重みづけするn行目の画素の選択パルスφSELAnのみハイレベルに遷移し、選択パルスφSELAn−2、φSELAn+2はローレベルということである。このようにすることで、重みづけするn行目の画素のみ、選択スイッチ603、605がオンし、MOSアンプ602、604が列信号線208に接続される。n−2行目、n+2行目はMOSアンプ604のみ列信号線208に接続される。このように駆動すると、n行目の画素(一部の画素)が2つのMOSアンプで駆動され、n−2、n+2行目の画素は1つのMOSアンプで駆動されることになり、n行目の画素のみ1:2:1の比率で重みづけをすることが可能となる。期間T302での転送パルスφTXnの動作については前述の説明と同じである。具体的な画素の配置は図4で示す配置と同じでよく、前述のn行目で示した駆動を(b)で示す画素に対して行い、n−2、n+2行目で示した駆動を(a)で示す画素に対して行えばよい。重みづけを1:2:1以上の比率、例えば1:3:1で行いたいときには、FD204の信号を読み出すMOSアンプ、選択スイッチの数を増やして、同様の考え方で駆動を行えばよい。
FIG. 11 is a timing chart of driving for performing mixed output according to the fourth embodiment of the present invention. The operations of the reset pulses φRESn−2, φRESn, and φRESn + 2 at time t1101 are the same as at time t301. At time t1101, the selection pulses φSELBn−2, φSELBn, and φSELBn + 2 transit to a high level, and the
上述の駆動であれば、画素のMOSアンプ602、604のMOSパラメータを同じにすることができるため、製造上の簡略化を行い、重みづけされた信号を得ることが可能となる。
With the driving described above, the MOS parameters of the
(第5の実施形態)
次に、より画素の回路数を減らして、重みづけを実現する方法について説明する。第2及び第3の実施形態の構成では、1画素の中に、MOSアンプ604、選択スイッチ605が増えるため、画素の面積を圧迫してしまう。図2で示した画素201の信号と図6で示した画素601の信号を混合することで、スイッチの数を減らすことが可能となる。
(Fifth embodiment)
Next, a method for realizing weighting by further reducing the number of pixel circuits will be described. In the configurations of the second and third embodiments, the
図12は、画素の配置を模式的に示した図である。(a)の画素は図2で示した画素201と同じ構成とし、(b)、(c)の画素は図6で示した画素601と同じ構成とする。V0、V2、V4、V6行目のカラーフィルターがR、Grの行はMOSアンプ、選択スイッチともに1つの構成の画素、V1、V3、V5、V7行目のカラーフィルターがGb、Bの行はMOSアンプ、選択スイッチともに2つの構成の画素である。(a)、(b)の画素の選択スイッチの動作を図11のn−2、n+2行目で示した動作、(c)の画素の選択スイッチの動作を図11のn行目で示した動作にすると、重みづけをすることが可能となる。
FIG. 12 is a diagram schematically illustrating the arrangement of pixels. The pixel (a) has the same configuration as the
ここでは、重みづけが可能なのは、カラーフィルターのGb、Bが存在する行のみで、カラーフィルターのR、Grが存在する行では重みづけをすることが出来ないが、その分、スイッチの数を減らすことが可能となる。 Here, weighting is possible only in the rows where the color filters Gb and B exist, and weighting is not possible in the rows where the color filters R and Gr exist. It becomes possible to reduce.
図13は、第5の実施形態の変形例の画素の配置を模式的に示した図である。(a)の画素は図2で示す画素201と同じ構成とし、(b)の画素は図6で示す画素601と同じ構成とする。V0、V1、V2、V3、V4、V6、V7行目はMOSアンプ、選択スイッチともに1つの構成の画素、V5行目はMOSアンプ、選択スイッチともに2つの構成の画素である。(a)の画素の選択スイッチの動作を図11のn−2、n+2行目で示した動作、(b)の画素の選択スイッチの動作を図11のn行目で示した動作にすると、重みづけをすることが可能となる。図12で示した構成と同じく、カラーフィルターのR、Grが存在する行では重みづけをすることが出来ない。また、カラーフィルターのGb、Bが存在する行も、重みづけ出来る画素が固定のため、3行分の平均化、5行分の平均化といった選択が出来ないが、より、スイッチの数を減らすことが可能となる。
FIG. 13 is a diagram schematically illustrating the arrangement of pixels according to a modification of the fifth embodiment. The pixel (a) has the same configuration as the
図14は、第5の実施形態のさらなる変形例の画素の配置を模式的に示した図である。(a)の画素は図2で示す画素201と同じ構成とし、(b)、(c)の画素は図6で示す画素601と同じ構成とする。カラーフィルターがR、Bの画素はMOSアンプ、選択スイッチともに1つの構成の画素、カラーフィルターがGr、Gbの画素はMOSアンプ、選択スイッチともに2つの構成の画素である。(a)、(b)の画素の選択スイッチの動作を図11のn−2、n+2行目で示した動作、(c)の画素の選択スイッチの動作を図11のn行目で示した動作にすると、重みづけをすることが可能となる。
FIG. 14 is a diagram schematically illustrating the arrangement of pixels according to a further modification of the fifth embodiment. The pixel (a) has the same configuration as the
ここでは、重みづけが可能なのは、カラーフィルターのGr、Gbの画素のみで、カラーフィルターのR、Bの画素では重みづけをすることが出来ないが、その分、スイッチの数を減らすことが可能となる。カラーフィルターのR、Bの画素のみ重みづけを行い、Gr、Gbの画素で重みづけを行わない構成であってもよい。また、(b)の構成の画素は、(a)の構成と同じでもよい。 Here, only Gr and Gb pixels of the color filter can be weighted, and weighting cannot be performed on the R and B pixels of the color filter, but the number of switches can be reduced accordingly. It becomes. A configuration may be used in which weighting is performed only on the R and B pixels of the color filter and weighting is not performed on the Gr and Gb pixels. Further, the pixel having the configuration (b) may be the same as the configuration (a).
上述の画素構成、駆動であれば、画素内のスイッチの数を減らしつつ、重みづけを行うことが可能となる。重みづけを行う行や色フィルターが限定されるため、第3及び第4の実施形態の方法に対しては、解像度は下がってしまうが、画素内のスイッチの数を減らすことが可能となるので、より峡ピッチの画素の撮像装置において適切である。 With the pixel configuration and driving described above, weighting can be performed while reducing the number of switches in the pixel. Since the weighting rows and color filters are limited, the resolution is lowered with respect to the methods of the third and fourth embodiments, but the number of switches in the pixel can be reduced. This is suitable for an image pickup device having pixels with more gorgeous pitches.
上記の撮像素子の駆動方法を撮像装置であるデジタルカメラに適用した場合の一例について説明する。 An example in which the above-described imaging element driving method is applied to a digital camera which is an imaging apparatus will be described.
図15において、レンズ部1501は被写体の光学像を撮像素子1505に結像させ、レンズ駆動装置1502によってズーム制御、フォーカス制御、絞り制御などがおこなわれる。メカニカルシャッター1503はシャッター駆動装置1504によって制御される。撮像素子1505はレンズ部1501で結像された被写体像を画像信号として取り込む。撮像信号処理回路1506は撮像素子1505より出力される画像信号に各種の補正を行ったり、データを圧縮したりする。タイミング発生部1507は撮像素子1505、撮像信号処理回路1506に、各種タイミング信号を出力する駆動手段である。全体制御・演算部1509は各種演算と撮像装置全体を制御する。メモリ1508は画像データを一時的に記憶する。記録媒体制御I/F部1510は記録媒体に記録または読み出しを行うためのインターフェースである。記録媒体1511は画像データの記録または読み出しを行うための半導体メモリ等の着脱可能な記録媒体である。表示部1512は各種情報や撮影画像を表示する。
In FIG. 15, a
次に、前述の構成における撮影時のデジタルカメラの動作について説明する。メイン電源がオンされると、コントロール系の電源がオンし、更に撮像信号処理回路1506などの撮像系回路の電源がオンされる。
Next, the operation of the digital camera at the time of shooting in the above configuration will be described. When the main power supply is turned on, the power supply for the control system is turned on, and the power supply for the image pickup system circuit such as the image pickup
その後、図示しないレリーズボタンが押されると、焦点検出装置1514から出力された信号をもとに高周波成分を取り出し、被写体の焦点検出演算を全体制御・演算部1509で行う。その後、レンズ駆動装置1502によりレンズ部を駆動して合焦か否かを判断し、合焦していないと判断した時は、再びレンズ部を駆動し焦点検出を行う。撮像素子1505にて焦点検出を行う際には、シャッター1503を開き撮像素子1505に被写体像を投影させ、撮像素子1505での焦点検出信号を用いて撮像信号処理回路1506および全体制御・演算部1509で焦点検出演算を行ってもよい。そして、合焦が確認された後に撮影動作が開始される。
Thereafter, when a release button (not shown) is pressed, a high-frequency component is extracted based on the signal output from the
撮影動作が終了すると、撮像素子1505から出力された画像信号は撮影信号処理回路1506で画像処理され、全体制御・演算部1509によりメモリ1508に書き込まれる。その後、メモリ1508に蓄積されたデータは、全体制御・演算部1509の制御により記録媒体制御I/F部1510を通り半導体メモリ等の着脱可能な記録媒体1511に記録される。また、図示しない外部I/F部を通り直接コンピュータ等に入力して画像の加工を行ってもよい。
When the photographing operation ends, the image signal output from the
(その他の実施形態)
また、本発明は、以下の処理を実行することによっても実現される。即ち、上述した実施形態の機能を実現するソフトウェア(プログラム)を、ネットワーク又は各種記憶媒体を介してシステム或いは装置に供給し、そのシステム或いは装置のコンピュータ(またはCPUやMPU等)がプログラムを読み出して実行する処理である。
(Other embodiments)
The present invention can also be realized by executing the following processing. That is, software (program) that realizes the functions of the above-described embodiments is supplied to a system or apparatus via a network or various storage media, and a computer (or CPU, MPU, etc.) of the system or apparatus reads the program. It is a process to be executed.
100:撮像素子、101:画素アレイ、102:垂直選択回路、103:読み出し回路、104:水平選択回路、202:フォトダイオード 100: imaging device, 101: pixel array, 102: vertical selection circuit, 103: readout circuit, 104: horizontal selection circuit, 202: photodiode
Claims (5)
前記複数の画素の信号が出力される列信号線と、
それぞれの画素の前記MOSアンプを介して所定数の画素の信号を前記列信号線に同時に出力することが可能な選択手段とを備え、
前記選択手段により前記列信号線に同時に信号が出力される前記所定数の画素のうち、少なくとも1つの画素の前記MOSアンプの、酸化膜厚、ゲート長、ゲート幅のいずれかが他の画素と異なり、
前記選択手段により前記複数の画素の信号を別々に前記列信号線に出力させる場合に、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅のいずれかが異なる画素と、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅が同一の画素とで、異なる補正値を用いて画素の信号を補正することを特徴とする撮像素子。 A plurality of pixels each having a photodiode and a MOS amplifier that reads out a signal of the photodiode, arranged in a matrix,
Column signal lines from which signals of the plurality of pixels are output;
Selection means capable of simultaneously outputting a signal of a predetermined number of pixels to the column signal line via the MOS amplifier of each pixel;
Of the predetermined number of pixels to which signals are simultaneously output to the column signal line by the selection means, any one of the oxide film thickness, gate length, and gate width of the MOS amplifier of at least one pixel is different from that of other pixels. different Ri,
When the signal of the plurality of pixels is separately output to the column signal line by the selection unit, the pixel having a different oxide film thickness, gate length, or gate width of the MOS amplifier, and the oxide film of the MOS amplifier An image sensor, wherein a pixel signal is corrected using different correction values for pixels having the same thickness, gate length, and gate width .
前記画素の信号が出力される列信号線と、
それぞれの画素の前記第1および第2のMOSアンプの少なくとも一つを介して所定数の画素の信号を前記列信号線に同時に出力することが可能な選択手段とを備え、
前記所定数の画素の内の一部の画素の信号を、それぞれの画素の前記第1および第2のMOSアンプを介して前記列信号線に出力し、前記所定数の画素の内の他の画素の信号を、それぞれの画素の前記第1または第2のMOSアンプを介して前記列信号線に出力することを特徴とする撮像素子。 A plurality of pixels each having a photodiode, a first MOS amplifier for reading out the signal of the photodiode, and a second MOS amplifier for reading out the signal of the photodiode;
A column signal line from which the pixel signal is output;
Selection means capable of simultaneously outputting a signal of a predetermined number of pixels to the column signal line via at least one of the first and second MOS amplifiers of each pixel;
Signals of some of the predetermined number of pixels are output to the column signal line via the first and second MOS amplifiers of the respective pixels, and other signals of the predetermined number of pixels are output. An image sensor, wherein a pixel signal is output to the column signal line via the first or second MOS amplifier of each pixel.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014123816A JP6393087B2 (en) | 2014-06-16 | 2014-06-16 | Imaging device and imaging apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014123816A JP6393087B2 (en) | 2014-06-16 | 2014-06-16 | Imaging device and imaging apparatus |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016005104A JP2016005104A (en) | 2016-01-12 |
JP2016005104A5 JP2016005104A5 (en) | 2017-07-27 |
JP6393087B2 true JP6393087B2 (en) | 2018-09-19 |
Family
ID=55224100
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014123816A Expired - Fee Related JP6393087B2 (en) | 2014-06-16 | 2014-06-16 | Imaging device and imaging apparatus |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6393087B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7057635B2 (en) | 2017-08-15 | 2022-04-20 | キヤノン株式会社 | Imaging equipment, cameras and transportation equipment |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5250474B2 (en) * | 2009-04-28 | 2013-07-31 | パナソニック株式会社 | Solid-state imaging device |
JP2012114524A (en) * | 2010-11-19 | 2012-06-14 | Panasonic Corp | Solid-state image pickup device |
-
2014
- 2014-06-16 JP JP2014123816A patent/JP6393087B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2016005104A (en) | 2016-01-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105530427B (en) | Photographing element, photographic device | |
US7978240B2 (en) | Enhancing image quality imaging unit and image sensor | |
CN104869290B (en) | Photographing element, camera device | |
JP5739640B2 (en) | Imaging device and imaging apparatus | |
JP4691930B2 (en) | PHYSICAL INFORMATION ACQUISITION METHOD, PHYSICAL INFORMATION ACQUISITION DEVICE, PHYSICAL QUANTITY DISTRIBUTION SENSING SEMICONDUCTOR DEVICE, PROGRAM, AND IMAGING MODULE | |
JP4821921B2 (en) | Solid-state imaging device and electronic apparatus | |
JP2013066140A (en) | Imaging device, signal processing method, and program | |
JP6872956B2 (en) | Imaging system and control method of imaging system | |
JP6166562B2 (en) | IMAGING ELEMENT, ITS DRIVING METHOD, AND IMAGING DEVICE | |
US11159757B2 (en) | Image sensor and image capturing apparatus | |
US20200260041A1 (en) | Image capturing apparatus | |
JP5885431B2 (en) | Imaging device and imaging apparatus | |
JP2013183380A (en) | Image sensor, driving method for image sensor, and imaging system | |
JP2016058877A (en) | Imaging apparatus and control method thereof | |
JP5452269B2 (en) | Imaging device | |
JP6393087B2 (en) | Imaging device and imaging apparatus | |
JP2018093301A (en) | Image pick-up device and control method of the same | |
JP2016103701A (en) | Imaging element and method of controlling the same | |
JP6980859B2 (en) | Image sensor | |
JP5683985B2 (en) | Solid-state imaging device and imaging device | |
JP6590055B2 (en) | Imaging device | |
JP6402807B2 (en) | Imaging device | |
JP2015173387A (en) | Imaging element, driving method of the same, and program | |
WO2020203799A1 (en) | Imaging element and imaging device | |
US20190335102A1 (en) | Image capturing apparatus and control method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170612 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170612 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180420 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180427 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180613 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180727 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180824 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6393087 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |