[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP6393087B2 - Imaging device and imaging apparatus - Google Patents

Imaging device and imaging apparatus Download PDF

Info

Publication number
JP6393087B2
JP6393087B2 JP2014123816A JP2014123816A JP6393087B2 JP 6393087 B2 JP6393087 B2 JP 6393087B2 JP 2014123816 A JP2014123816 A JP 2014123816A JP 2014123816 A JP2014123816 A JP 2014123816A JP 6393087 B2 JP6393087 B2 JP 6393087B2
Authority
JP
Japan
Prior art keywords
pixels
pixel
mos
signal
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2014123816A
Other languages
Japanese (ja)
Other versions
JP2016005104A (en
JP2016005104A5 (en
Inventor
隆史 岸
隆史 岸
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2014123816A priority Critical patent/JP6393087B2/en
Publication of JP2016005104A publication Critical patent/JP2016005104A/en
Publication of JP2016005104A5 publication Critical patent/JP2016005104A5/ja
Application granted granted Critical
Publication of JP6393087B2 publication Critical patent/JP6393087B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Solid State Image Pick-Up Elements (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)

Description

本発明は、撮像素子における画素数を低画素化する技術に関するものである。   The present invention relates to a technique for reducing the number of pixels in an image sensor.

近年のデジタルカメラにおいては、CMOSセンサー等の撮像素子の高画素化が進む一方で、例えばFull−HD動画のように1920×1080の画素数を30fpsまたは60fpsで出力するといった高フレームレート撮影のニーズも高まっている。   In recent digital cameras, while the number of pixels of an image sensor such as a CMOS sensor has been increased, there is a need for high frame rate shooting such as outputting 1920 × 1080 pixels at 30 fps or 60 fps as in a Full-HD video, for example. Is also growing.

このニーズに対し、動画撮影の場合に高画素の撮像素子を低画素化して高フレームレート撮影を実現させる方法として間引き手法が知られている。間引き手法では、特定の周期で画素を読み飛ばし、低画素化することでデータレートを下げて高フレームレート化している。この手法では特定の周期で画素を読み飛ばすので、撮像される画像の特徴として、被写体のエッジ検出に有利である反面、折り返しノイズの一種であるモアレが目立ちやすいという問題がある。そこで、モアレを低減する手法として、間引き手法では読み飛ばしていた画素を、隣接する読み出し画素と混合し、低画素化して出力する手法が提案されている。   In response to this need, a thinning-out method is known as a method for realizing high frame rate shooting by reducing the number of pixels of a high-pixel imaging device in the case of moving image shooting. In the thinning-out method, pixels are skipped at a specific cycle, and the data rate is lowered to increase the frame rate by reducing the number of pixels. In this method, pixels are skipped at a specific cycle. Therefore, as a characteristic of a captured image, there is a problem that moire, which is a kind of aliasing noise, is conspicuous while it is advantageous for edge detection of a subject. Therefore, as a technique for reducing moiré, a technique has been proposed in which pixels skipped in the thinning-out technique are mixed with adjacent readout pixels to reduce the number of pixels for output.

特許文献1で提案されている画素混合手法は、行選択回路によって複数行を同時に選択し、出力させることで複数行の画素信号の混合出力を行っている。上記の手法では複数画素の混合出力を得ることで、モアレを低減し、またランダムノイズを収束させる効果もある。以上の効果から、一般的には単純な間引き手法より、CMOS撮像素子内で混合を行い、低画素化を行う画素混合手法のほうが画質の点で優れている。   In the pixel mixing method proposed in Patent Document 1, a plurality of rows of pixel signals are mixed and output by simultaneously selecting and outputting a plurality of rows by a row selection circuit. The above-described method has an effect of reducing moire and converging random noise by obtaining a mixed output of a plurality of pixels. From the above effects, in general, a pixel mixing method in which mixing is performed in a CMOS image sensor to reduce the number of pixels is superior to a simple thinning method in terms of image quality.

特開2010−259027号公報JP 2010-259027 A

しかしながら、画素混合手法では、被写体のエッジ検出に不利となり、解像感の低い画像となる問題がある。   However, the pixel mixing method is disadvantageous for the detection of the edge of the subject and has a problem that the image has a low resolution.

本発明は、上述した課題に鑑みてなされたものであり、その目的は、間引き手法よりもモアレを低減しつつ解像感の高い画像を取得可能な低画素化の手法を提供することである。   The present invention has been made in view of the above-described problems, and an object of the present invention is to provide a technique for reducing the number of pixels that can acquire an image with a high resolution feeling while reducing moire compared to the thinning technique. .

本発明に係わる撮像素子は、フォトダイオードと、前記フォトダイオードの信号を読み出すMOSアンプとを各々が有し、行列状に配置された複数の画素と、前記複数の画素の信号が出力される列信号線と、それぞれの画素の前記MOSアンプを介して所定数の画素の信号を前記列信号線に同時に出力することが可能な選択手段とを備え、前記選択手段により前記列信号線に同時に信号が出力される前記所定数の画素のうち、少なくとも1つの画素の前記MOSアンプの、酸化膜厚、ゲート長、ゲート幅のいずれかが他の画素と異なり、前記選択手段により前記複数の画素の信号を別々に前記列信号線に出力させる場合に、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅のいずれかが異なる画素と、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅が同一の画素とで、異なる補正値を用いて画素の信号を補正することを特徴とする。 The imaging device according to the present invention each includes a photodiode and a MOS amplifier that reads the signal of the photodiode, and includes a plurality of pixels arranged in a matrix and a column from which the signals of the plurality of pixels are output. A signal line and a selection unit capable of simultaneously outputting a signal of a predetermined number of pixels to the column signal line via the MOS amplifier of each pixel, and the selection unit simultaneously outputs the signal to the column signal line. among the predetermined number of pixels but outputted, the MOS amplifiers of the at least one pixel, oxide film thickness, the gate length, either the gate width Unlike other pixels, the plurality of pixels by the selection means Are separately output to the column signal line, the pixel having a different oxide film thickness, gate length, or gate width of the MOS amplifier, the oxide film thickness of the MOS amplifier, and the gate , The gate width and the same pixel, and correcting the signal of a pixel using different correction values.

本発明によれば、間引き手法よりもモアレを低減しつつ解像感の高い画像を取得可能な低画素化の手法を提供することが可能となる。   According to the present invention, it is possible to provide a technique for reducing the number of pixels that can acquire an image with a high resolution feeling while reducing moire compared to the thinning technique.

本発明の第1の実施形態の撮像素子の全体構成を概略的に示す図。1 is a diagram schematically illustrating an overall configuration of an image sensor according to a first embodiment of the present invention. 画素の構成及びその画素から信号を読み出す回路の構成を示す図。2A and 2B are diagrams illustrating a pixel configuration and a circuit configuration for reading a signal from the pixel. 第1の実施形態の撮像素子の駆動方法を示すタイミングチャート。3 is a timing chart illustrating a method for driving the image sensor according to the first embodiment. 第1の実施形態の撮像素子の画素配置を模式的に示す図。The figure which shows typically pixel arrangement | positioning of the image pick-up element of 1st Embodiment. 画素を混合しない場合の駆動方法を模式的に説明する図。The figure which illustrates typically the drive method when not mixing a pixel. 画素の構成及びその画素から信号を読み出す回路の構成を示す図。FIG. 3 is a diagram illustrating a configuration of a pixel and a configuration of a circuit that reads a signal from the pixel. 第2の実施形態の撮像素子の駆動方法を示すタイミングチャート。9 is a timing chart illustrating a method for driving an image sensor according to the second embodiment. 画素を混合しない場合の駆動方法を示すタイミングチャート。The timing chart which shows the drive method when not mixing a pixel. 画素の構成及びその画素から信号を読み出す回路の構成を示す図。FIG. 3 is a diagram illustrating a configuration of a pixel and a configuration of a circuit that reads a signal from the pixel. 第3の実施形態の撮像素子の画素配置を模式的に示す図。The figure which shows typically pixel arrangement | positioning of the image pick-up element of 3rd Embodiment. 第4の実施形態の撮像素子の駆動方法を示すタイミングチャート。9 is a timing chart illustrating a method for driving an image sensor according to a fourth embodiment. 第5の実施形態の撮像素子の画素配置を模式的に示す図。The figure which shows typically pixel arrangement | positioning of the image pick-up element of 5th Embodiment. 第5の実施形態の変形例の画素配置を模式的に示す図。The figure which shows typically the pixel arrangement | positioning of the modification of 5th Embodiment. 第5の実施形態の更なる変形例の画素配置を模式的に示す図。The figure which shows typically the pixel arrangement | positioning of the further modification of 5th Embodiment. 実施形態の撮像素子を適用したデジタルカメラの構成図。The block diagram of the digital camera to which the image sensor of the embodiment is applied.

以下、本発明に実施形態について、添付図面を参照して詳細に説明する。   Embodiments of the present invention will be described below in detail with reference to the accompanying drawings.

(第1の実施形態)
図1は本発明の第1の実施形態の撮像素子の概略を示す図である。図1において撮像素子100は、画素アレイ101と、画素アレイ101における行を選択する垂直選択回路102と、画素アレイ101における列を選択する水平選択回路104とを含む。また、画素アレイ101中の画素のうち垂直選択回路102によって選択される画素の信号を読み出す読み出し回路103と、各回路の動作モードなどを外部から決定するためのシリアルインターフェイス105とをさらに含む。読み出し回路103は、信号を蓄積するメモリ、ゲインアンプ、AD変換器などを列毎に有する。なお、撮像素子100は、図示された構成要素以外にも、例えば、垂直選択回路102、水平選択回路104、読み出し回路103等にタイミングを提供するタイミングジェネレータ或いは制御回路等を備える。
(First embodiment)
FIG. 1 is a diagram showing an outline of an image sensor according to the first embodiment of the present invention. In FIG. 1, the imaging device 100 includes a pixel array 101, a vertical selection circuit 102 that selects a row in the pixel array 101, and a horizontal selection circuit 104 that selects a column in the pixel array 101. Further, it further includes a readout circuit 103 that reads a signal of a pixel selected by the vertical selection circuit 102 among the pixels in the pixel array 101, and a serial interface 105 for determining an operation mode of each circuit from the outside. The reading circuit 103 includes a memory for storing signals, a gain amplifier, an AD converter, and the like for each column. In addition to the illustrated components, the image sensor 100 includes a timing generator or a control circuit that provides timing to the vertical selection circuit 102, the horizontal selection circuit 104, the readout circuit 103, and the like, for example.

本実施形態では、垂直選択回路102は、画素アレイ101の複数の行を順に選択し、読み出し回路103に読み出す。水平選択回路104は、読み出し回路103に読み出された複数(所定数)の画素信号を列毎に順に選択し、外部に出力する。   In the present embodiment, the vertical selection circuit 102 sequentially selects a plurality of rows of the pixel array 101 and reads them to the reading circuit 103. The horizontal selection circuit 104 sequentially selects a plurality (predetermined number) of pixel signals read by the reading circuit 103 for each column and outputs them to the outside.

図2は、本実施形態の撮像素子における画素の構成及びその画素から信号を読み出す回路の構成を示す図である。2次元の画像を提供する画素アレイは、複数の画素を行列状に配置して構成される。   FIG. 2 is a diagram illustrating a configuration of a pixel in the image sensor of the present embodiment and a configuration of a circuit that reads a signal from the pixel. A pixel array that provides a two-dimensional image is configured by arranging a plurality of pixels in a matrix.

各画素201は、フォトダイオード(以下、PDとも記す)202と、転送スイッチ203と、フローティングディフュージョン部(以下、FDとも記す)204と、リセットスイッチ207と、MOSアンプ205と、選択スイッチ206とを含んで構成される。   Each pixel 201 includes a photodiode (hereinafter also referred to as PD) 202, a transfer switch 203, a floating diffusion portion (hereinafter also referred to as FD) 204, a reset switch 207, a MOS amplifier 205, and a selection switch 206. Consists of including.

スイッチを駆動するためのパルスは垂直選択回路102から供給される。これらのパルス信号は、同一行の画素に対して同時に送られる。n行目の画素を駆動するためのパルスφTXn、φSELn、φRESnは、それぞれn行目の各画素に対して同時に供給される。   A pulse for driving the switch is supplied from the vertical selection circuit 102. These pulse signals are sent simultaneously to the pixels in the same row. Pulses φTXn, φSELn, and φRESn for driving the pixels in the n-th row are simultaneously supplied to the respective pixels in the n-th row.

PD202は、光学系を通して入射する光を光電変換する光電変換部として機能する。PD202のアノードは接地ラインに接続され、カソードは転送スイッチ203のソースに接続される。転送スイッチ203は、そのゲート端子に入力される転送パルスφTXnによって駆動され、PD202で発生した電荷をFD204に転送する。FD204は、電荷を一時的に蓄積するとともに蓄積した電荷を電圧信号に変換する電荷電圧変換部として機能する。   The PD 202 functions as a photoelectric conversion unit that photoelectrically converts light incident through the optical system. The anode of the PD 202 is connected to the ground line, and the cathode is connected to the source of the transfer switch 203. The transfer switch 203 is driven by a transfer pulse φTXn input to its gate terminal, and transfers charges generated in the PD 202 to the FD 204. The FD 204 functions as a charge-voltage conversion unit that temporarily accumulates charges and converts the accumulated charges into a voltage signal.

MOSアンプ205は、ソースフォロアとして機能し、そのゲートにはFD204で電荷電圧変換された信号が入力される。また、MOSアンプ205は、そのドレインが電源線VDDに接続され、そのソースが選択スイッチ206に接続されている。選択スイッチ206は、そのゲートに入力される選択パルスφSELnによって駆動され、そのドレインが増幅MOSアンプ205に接続され、そのソースが列信号線208に接続されている。選択パルスφSELnがアクティブレベル(ハイレベル)になると、画素アレイの該当するn行目に属する画素の選択スイッチ206が導通状態になり、MOSアンプ205のソースが列信号線208に接続される。   The MOS amplifier 205 functions as a source follower, and a signal that has been subjected to charge-voltage conversion by the FD 204 is input to its gate. The MOS amplifier 205 has a drain connected to the power supply line VDD and a source connected to the selection switch 206. The selection switch 206 is driven by a selection pulse φSELn input to its gate, its drain is connected to the amplification MOS amplifier 205, and its source is connected to the column signal line 208. When the selection pulse φSELn becomes active level (high level), the selection switch 206 of the pixel belonging to the corresponding n-th row of the pixel array is turned on, and the source of the MOS amplifier 205 is connected to the column signal line 208.

リセットスイッチ207は、そのドレインがVDDに接続され、そのソースがFD204に接続されていて、そのゲートに入力されるリセットパルスφRESnによって駆動されて、FD204に蓄積されている電荷を除去する。FD204及びMOSアンプ205および、列信号線208に定電流を供給する定電流源209によってフローティングディフュージョンアンプが構成される。選択スイッチ206で選択された行を構成する各画素において、FD204に転送される電荷がFD204で電圧信号に変換されて、フローティングディフュージョンアンプを通じて対応する読み出し回路103に出力される。読み出し回路103に読み出された信号は、水平選択回路104で順次選択され、撮像素子外部に伝達される。   The reset switch 207 has its drain connected to VDD, its source connected to the FD 204, and is driven by a reset pulse φRESn input to its gate to remove charges accumulated in the FD 204. The FD 204, the MOS amplifier 205, and the constant current source 209 that supplies a constant current to the column signal line 208 constitute a floating diffusion amplifier. In each pixel constituting the row selected by the selection switch 206, the charge transferred to the FD 204 is converted into a voltage signal by the FD 204 and output to the corresponding readout circuit 103 through the floating diffusion amplifier. The signals read to the reading circuit 103 are sequentially selected by the horizontal selection circuit 104 and transmitted to the outside of the image sensor.

次に、図2で説明した回路構成図に対して、行選択回路によって複数行を同時に選択し、出力させることで複数行の画素信号の混合出力を行う駆動について図面を用いて説明する。   Next, driving for performing mixed output of pixel signals of a plurality of rows by simultaneously selecting and outputting a plurality of rows by a row selection circuit with respect to the circuit configuration diagram described in FIG. 2 will be described with reference to the drawings.

図3は、本実施形態の撮像素子100の駆動タイミングを示すタイミングチャートである。ここでは、n行目の画素を中心とし、n−2行目、n+2行目の画素の3行分の画素信号を同時に選択して読み出すための説明を行うが、同時に選択する画素の数は3に限定されるものではない。   FIG. 3 is a timing chart showing the drive timing of the image sensor 100 of the present embodiment. Here, a description will be given for selecting and reading out pixel signals for three rows of pixels in the n-2th row and the n + 2th row with the pixel in the nth row as the center, but the number of pixels to be simultaneously selected is It is not limited to three.

PD202に撮影信号が蓄積された所定時間経過後に、時刻t301でリセットパルスφRESn−2、φRESn、φRESn+2をローレベルにするとともに選択パルスφSELn−2、φSELn、φSELn+2をハイレベルにすることで、リセットスイッチ207をオフする。同時に、選択スイッチ206を3行同時にオンし、画素201を列信号線208に接続する。上記動作が終わると、列信号線208には、n−2、n、n+2行目の各々のFD204をリセットした電位が混合され出力される。FD204のリセット電位の混合出力を読み出し回路103で保持する。   The reset switch φRESn-2, φRESn, φRESn + 2 is set to a low level and a selection pulse φSELn-2, φSELn, φSELn + 2 is set to a high level at a time t301 after a lapse of a predetermined time after the photographing signal is accumulated in the PD 202, thereby resetting the reset switch φRESn-2, φRESn, φRESn + 2 207 is turned off. At the same time, the selection switches 206 are turned on simultaneously for three rows, and the pixels 201 are connected to the column signal lines 208. When the above operation is completed, the column signal line 208 is mixed with and output the potentials obtained by resetting the FDs 204 in the (n−2, n, n + 2) th rows. The mixed output of the reset potential of the FD 204 is held in the reading circuit 103.

次に、期間T302で転送パルスφTxn−2、φTxn、φTxn+2をハイレベルに遷移後、ローレベルにすることで、3行分の画素のPD202の信号が各々のFD204に転送される。上記動作が終わると、列信号線208には、n−2、n、n+2行目の画素の各々のPD202からFD204に信号を転送した後のFD204の信号電位が混合され出力され、読み出し回路103に保持される。信号電位の混合出力とリセット電位の混合出力のCDSを行う。それによって、信号からリセット成分を差し引いた信号が取得でき、差分信号を水平選択回路104で外部に出力する。上記駆動を行うことで、複数の画素の信号を混合することが可能となる。   Next, after the transfer pulses φTxn−2, φTxn, and φTxn + 2 are changed to the high level in the period T302, the signals of the PDs 202 of the pixels for three rows are transferred to the respective FDs 204. When the above operation is completed, the signal potential of the FD 204 after the signal is transferred from the PD 202 of each of the pixels in the n−2, n, and n + 2 rows to the FD 204 is mixed and output to the column signal line 208. Retained. CDS of mixed output of signal potential and mixed output of reset potential is performed. As a result, a signal obtained by subtracting the reset component from the signal can be acquired, and the difference signal is output to the outside by the horizontal selection circuit 104. By performing the driving described above, it is possible to mix signals from a plurality of pixels.

ここで、列信号線208に現れる信号電圧について説明する。列信号線208に現れる電圧VoutはMOSアンプ205のパラメータkと定電流源209で流す電流Iによって、以下の式で表される。   Here, a signal voltage appearing on the column signal line 208 will be described. The voltage Vout appearing on the column signal line 208 is expressed by the following equation depending on the parameter k of the MOS amplifier 205 and the current I flowing through the constant current source 209.

I=k/2x(Vfd−Vth−Vout)2 …(式1)
VthはMOSアンプ205の閾値電圧、VfdはFD204の電圧である。また、kは、
k=μxCoxW/L …(式2)
で表されるMOSアンプ205のパラメータである。μは電子の移動度、Coはゲート酸化膜厚、Wはゲート幅、Lはゲート長である。
I = k / 2x (Vfd−Vth−Vout) 2 (Formula 1)
Vth is the threshold voltage of the MOS amplifier 205, and Vfd is the voltage of the FD 204. K is
k = μxCox W / L (Formula 2)
This is a parameter of the MOS amplifier 205 expressed by μ is the electron mobility, Co is the gate oxide film thickness, W is the gate width, and L is the gate length.

列信号線208に流れる電流は定電流源209で規定されるので、3画素の信号を同時に列信号線に接続する際には、
I=k(n−2)/2x(Vfd(n−2)−Vth−Vout)2+k(n)/2x(Vfd(n)−Vth−Vout)2+k(n+2)/2x(Vfd(n+2)−Vth−Vout)2 …(式3)
となる。k(n−2)、k(n)、k(n+2)は各々n−2行目、n行目、n+2行目の画素のMOSアンプ205のパラメータを示す。Vfd(n−2)、Vfd(n)、Vfd(n+2)は各々n−2行目、n行目、n+2行目の画素のFD204の電圧を示す。
Since the current flowing through the column signal line 208 is defined by the constant current source 209, when connecting the signals of three pixels to the column signal line at the same time,
I = k (n−2) / 2x (Vfd (n−2) −Vth−Vout) 2 + k (n) / 2x (Vfd (n) −Vth−Vout) 2 + k (n + 2) / 2x (Vfd (n + 2) ) -Vth-Vout) 2 (Formula 3)
It becomes. k (n−2), k (n), and k (n + 2) indicate parameters of the MOS amplifier 205 of the pixels in the n−2th row, the nth row, and the n + 2th row, respectively. Vfd (n−2), Vfd (n), and Vfd (n + 2) indicate the voltages of the FDs 204 of the pixels in the n−2th row, the nth row, and the n + 2th row, respectively.

式3で示されるように、定電流源209で規定された電流を、同時に列信号線に接続した画素の増幅MOS205で分け合っていることになり、結果として平均出力が得られる。   As shown in Equation 3, the current defined by the constant current source 209 is shared by the amplification MOS 205 of the pixels connected to the column signal line at the same time, and as a result, an average output is obtained.

ここで、n行目の画素のMOSアンプ205のパラメータk(n)をn−2行目、n+2行目の画素のMOSアンプ205のパラメータk(n−2)、k(n+2)に対して大きくすることで、n行目の画素のMOSアンプ205に流れる電流の比率を多くする。そのようにすることで、n行目の信号の影響をより大きくすることができ、画素で得られる信号の比率に対し、出力の信号比率を変えることが可能となる。   Here, the parameter k (n) of the MOS amplifier 205 of the pixel in the n-th row is set to the parameters k (n−2) and k (n + 2) of the MOS amplifier 205 of the pixel in the n−2 and n + 2 rows. By increasing the ratio, the ratio of the current flowing through the MOS amplifier 205 of the pixel in the nth row is increased. By doing so, the influence of the signal in the n-th row can be further increased, and the output signal ratio can be changed with respect to the ratio of the signals obtained in the pixels.

たとえば、MOSアンプ205のパラメータkをk(n−2):k(n):k(n+2)=1:2:1とすると、n−2行目、n行目、n+2行目の画素の信号が比率として、1:2:1で出力される。つまり、複数画素を同時に垂直線に接続する際に、同時に接続する画素のMOSアンプ205のパラメータkを変えておくことで、画素のPD202で得られた信号に対して重みづけを行うフィルター効果を付与することが可能となる。具体的には、重みを大きく取りたい画素のMOSアンプ205の、酸化膜厚をより薄くするか、ゲート幅Wを長くするか、ゲート長Lを短くすればよい。このように、重みづけを行うことで、単純に混合する方式に比べて、高周波成分を取り出すことが可能となり、解像度の高い画像が得られる。   For example, if the parameter k of the MOS amplifier 205 is k (n−2): k (n): k (n + 2) = 1: 2: 1, the pixels of the n−2th row, the nth row, and the n + 2th row The signal is output at a ratio of 1: 2: 1. That is, when simultaneously connecting a plurality of pixels to a vertical line, by changing the parameter k of the MOS amplifier 205 of the pixels to be connected at the same time, a filter effect for weighting the signal obtained by the PD 202 of the pixel is obtained. It becomes possible to grant. Specifically, the oxide film thickness of the MOS amplifier 205 of the pixel whose weight is desired to be increased may be reduced, the gate width W may be increased, or the gate length L may be decreased. In this way, by performing weighting, it becomes possible to extract high-frequency components, and an image with high resolution can be obtained, as compared with a simple mixing method.

次に、図面を用いて、どの画素の信号に重みをつけるかについて説明する。図4は、画素の配置を模式的に示した図である。模式的に8行8列の画素構成で示すが、実際にはより多くの画素が存在する。記号V0からV7は行を示す。また、記号R、Gr、Gb、Bは各画素に配置された色フィルターを示し、()内の記号a、bは、ここではMOSアンプ205のパラメータが異なることを示す。(a)で示される画素のMOSアンプ205のMOSパラメータをk1、(b)で示される画素のMOSアンプ205のMOSパラメータをk2とする。通常は色フィルターが同色である画素に対して、混合を行う。V0、V2、V4行目の画素を同時に選択する。V0、V4行目のMOSアンプ205のパラメータkはk1であり、V2行目のMOSアンプ205のパラメータkはk2である。V0、V2、V4行目の画素信号を同時に読むには、図3で示したタイミングチャートに基づいて駆動すればよい。   Next, with reference to the drawings, a description will be given of which pixel signal is weighted. FIG. 4 is a diagram schematically showing the arrangement of pixels. This is schematically shown as a pixel configuration of 8 rows and 8 columns, but actually there are more pixels. Symbols V0 to V7 indicate rows. Symbols R, Gr, Gb, and B indicate color filters arranged in each pixel, and symbols a and b in parentheses indicate that the parameters of the MOS amplifier 205 are different here. Assume that the MOS parameter of the MOS amplifier 205 of the pixel indicated by (a) is k1, and the MOS parameter of the MOS amplifier 205 of the pixel indicated by (b) is k2. Usually, mixing is performed for pixels having the same color filter. The pixels in the V0, V2, and V4 rows are selected simultaneously. The parameter k of the MOS amplifier 205 in the V0 and V4 rows is k1, and the parameter k of the MOS amplifier 205 in the V2 row is k2. To read the pixel signals in the V0, V2, and V4 rows at the same time, driving may be performed based on the timing chart shown in FIG.

ここで、k1:k2=1:2としておくことで、V0、V2、V4行目の画素信号は、1:2:1の比率で重みづけされた信号となる。V3、V5、V7行目についても、V0、V2、V4行目と同様である。   Here, by setting k1: k2 = 1: 2, the pixel signals in the V0, V2, and V4 rows become signals weighted at a ratio of 1: 2: 1. The V3, V5, and V7 lines are the same as the V0, V2, and V4 lines.

以上説明したように、同色のカラーフィルターを有する列方向(垂直方向)に隣り合う画素の信号を同時に列信号線208に接続し、かつ、同時に選択する画素の中でMOSアンプ205のパラメータを変えることによって、重みづけを行った混合信号を得ることが可能となる。   As described above, the signals of the pixels adjacent in the column direction (vertical direction) having the same color filter are simultaneously connected to the column signal line 208, and the parameters of the MOS amplifier 205 are changed among the simultaneously selected pixels. As a result, it is possible to obtain a weighted mixed signal.

上記説明では、複数画素を同時に選択するタイミングと効果について述べたが、静止画の撮影の場合などに列方向(垂直方向)の画素を混合せずに読み出す際には、別の駆動が必要となる。図面を用いて説明を行う。   In the above description, the timing and effect of selecting a plurality of pixels at the same time have been described. However, when reading without mixing pixels in the column direction (vertical direction), such as when shooting a still image, separate driving is required. Become. This will be described with reference to the drawings.

図5は、本実施形態の列方向(垂直方向)の画素を混合せずに読み出すタイミングチャートを示す。図3で示したタイミングチャートでは、n−2行目、n行目、n+2行目の画素の転送スイッチ203、リセットスイッチ207、選択スイッチ206を時刻t301、期間T302で同時に駆動していた。図5で示すタイミングチャートでは、n−2行目、n行目、n+2行目の画素の転送スイッチ203、リセットスイッチ207、選択スイッチ206ともに、別々の時刻での駆動となる。   FIG. 5 shows a timing chart for reading out the pixels in the column direction (vertical direction) of this embodiment without mixing them. In the timing chart shown in FIG. 3, the transfer switch 203, the reset switch 207, and the selection switch 206 of the pixels in the (n−2) th row, the nth row, and the (n + 2) th row are simultaneously driven at the time t301 and the period T302. In the timing chart shown in FIG. 5, the transfer switch 203, the reset switch 207, and the selection switch 206 of the pixels on the (n−2) th row, the nth row, and the n + 2th row are driven at different times.

図3に照らし合わせると、時刻t301で行っていたリセットスイッチ207、選択スイッチ206のハイレベル、ローレベルの遷移は、n−2行目、n行目、n+2行目で、それぞれ時刻t501、t503、t505の別の時刻で行う。同様に、期間T302で行っていた転送スイッチ203のハイレベル、ローレベルの遷移は、n−2行目、n行目、n+2行目で、それぞれ期間T502、T504、T506の別の期間で行う。このようにして、同時に複数行の画素を選択せず、列方向(垂直方向)の画素を独立に読み出すことが可能となる。   In light of FIG. 3, the transitions of the high level and low level of the reset switch 207 and the selection switch 206 performed at time t301 are at times t501 and t503 at the n-2th row, the nth row, and the n + 2th row, respectively. , At another time of t505. Similarly, the transition of the high level and the low level of the transfer switch 203 performed in the period T302 is performed in the other periods of the periods T502, T504, and T506 in the n-2th row, the nth row, and the n + 2th row, respectively. . In this way, pixels in the column direction (vertical direction) can be read independently without selecting a plurality of rows of pixels simultaneously.

列方向(垂直)の画素を独立に読み出す駆動を行った時に、n−2行目、n+2行目の画素に対し、n行目の画素のMOSアンプ205のパラメータkが異なるため、列信号線208での動作範囲が変わる。そのため、n−2行目、n+2行目の画素に対し、n行目の画素の暗時特性が変わる。そこで、列方向(垂直方向)の画素を独立に読み出す駆動では、n−2行目、n+2行目の画素と、n行目の画素の暗時特性を補正するための補正データ(補正値)を別々に有し、別々に補正を行う。   When driving for independently reading out pixels in the column direction (vertical), the parameter k of the MOS amplifier 205 of the pixels in the n-th row is different from that in the pixels in the (n−2) th row and the (n + 2) th row. The operating range at 208 changes. For this reason, the dark characteristics of the pixels in the n-th row change with respect to the pixels in the (n-2) -th row and the n + 2-th row. Therefore, in the driving for independently reading out the pixels in the column direction (vertical direction), correction data (correction value) for correcting the dark characteristics of the pixels in the (n−2) th row, the (n + 2) th row, and the pixels in the nth row. Are separately provided and corrected separately.

図4で示すV0からV7行目で説明すると、V0、V1、V3、V4、V6、V7行目の画素とV2、V5行目の画素の補正データを切り替えて補正する。また、暗時特性だけでなく、リニアリティーなど列信号線208での動作範囲が変わることによって変化する特性の補正をV0、V1、V3、V4、V6、V7行目の画素とV2、V5行目の画素の補正データを切り替えて行ってもよい。   In the V0 to V7 rows shown in FIG. 4, correction is performed by switching the correction data of the pixels in the V0, V1, V3, V4, V6, and V7 rows and the pixels in the V2 and V5 rows. Further, not only dark characteristics but also characteristics such as linearity that change as the operation range of the column signal line 208 is changed are corrected for pixels in the V0, V1, V3, V4, V6, and V7 rows, and in the V2 and V5 rows. The correction data of the pixels may be switched.

上述したように、画素によってMOSアンプ205のパラメータを変え、列方向(垂直方向)の画素を独立に混合せずに読み出すモードと複数画素を同時に列信号線に接続し混合するモードの両立を図りながら、複数画素を同時に接続するモード時に重みづけを行った信号を得ることが可能となる。重みづけを行うことで、単純に混合する方式に比べて、高周波成分を取り出すことが可能となり、解像度の高い画像が得られる。   As described above, by changing the parameters of the MOS amplifier 205 depending on the pixel, the mode in which the pixels in the column direction (vertical direction) are read independently without being mixed and the mode in which a plurality of pixels are simultaneously connected to the column signal line and mixed are achieved. However, it is possible to obtain a weighted signal in a mode in which a plurality of pixels are connected simultaneously. By performing weighting, it is possible to extract high-frequency components as compared with a simple mixing method, and an image with high resolution can be obtained.

図5で示した列方向(垂直方向)の画素を独立に混合せずに読み出すモードは、多画素・高精細が求められる静止画撮影において適切であり、図3で示した複数画素を同時に列信号線に接続し混合するモードは高フレームレートが求められる動画撮影において適切である。   The mode in which the pixels in the column direction (vertical direction) shown in FIG. 5 are read out independently without being mixed is suitable for still image shooting that requires high resolution and high resolution, and a plurality of pixels shown in FIG. The mode of connecting to the signal line and mixing is appropriate for moving image shooting that requires a high frame rate.

(第2の実施形態)
次に、第1の実施形態で説明した補正を不要にしつつ重みづけを行う構成について説明する。
(Second Embodiment)
Next, a configuration that performs weighting while making the correction described in the first embodiment unnecessary is described.

図6は、本発明の第2の実施形態の撮像素子における画素の構成及びその画素から信号を読み出す回路の構成を示す図である。画素601が図2で示した画素201と異なる点は、FD204の信号を読み出す回路が2つあることである。具体的には、MOSアンプ602、604の2つのMOSアンプのゲートがFD204に接続され、各々のMOSアンプに対して、選択スイッチ603、605を有する。また、選択スイッチ603は選択パルスφSELAnで駆動され、選択スイッチ605は選択パルスφSELBnで駆動される。   FIG. 6 is a diagram illustrating a configuration of a pixel and a configuration of a circuit that reads a signal from the pixel in the image sensor according to the second embodiment of the present invention. The pixel 601 is different from the pixel 201 illustrated in FIG. 2 in that there are two circuits for reading the signal of the FD 204. Specifically, the gates of two MOS amplifiers, MOS amplifiers 602 and 604, are connected to the FD 204, and selection switches 603 and 605 are provided for the respective MOS amplifiers. The selection switch 603 is driven by a selection pulse φSELAn, and the selection switch 605 is driven by a selection pulse φSELBn.

選択スイッチ603により列信号線208と接続されるMOSアンプ602のMOSパラメータは全画素同じk1とする。選択スイッチ605により列信号線208と接続されるMOSアンプ604のMOSパラメータは重みづけをする画素をk2とし、重みづけをしない画素をk3とする。また、k1とk3は同じでもよい。   The MOS parameter of the MOS amplifier 602 connected to the column signal line 208 by the selection switch 603 is set to the same k1 for all pixels. The MOS parameter of the MOS amplifier 604 connected to the column signal line 208 by the selection switch 605 is k2 for the weighted pixel and k3 for the non-weighted pixel. Moreover, k1 and k3 may be the same.

図6で説明した回路構成図に対して、行選択回路によって複数行を同時に選択し、出力させることで複数行の画素信号の混合出力を行う駆動について図面を用いて説明する。図7は、本実施形態の混合出力を行う駆動のタイミングチャートを示す。   With respect to the circuit configuration diagram described with reference to FIG. 6, driving for performing mixed output of pixel signals of a plurality of rows by simultaneously selecting and outputting a plurality of rows by a row selection circuit will be described with reference to the drawings. FIG. 7 is a timing chart of driving for performing mixed output according to the present embodiment.

時刻t701でのリセットパルスφRESn−2、φRESn、φRESn+2の動作は時刻t301と同じである。時刻t701では選択パルスφSELAn−2、φSELAn、φSELAn+2はハイレベルに遷移しないので、選択スイッチ603はオンしない。また、選択パルスφSELBn−2、φSELBn、φSELBn+2はハイレベルに遷移し、選択スイッチ605はオンする。ここで、n行目の画素のMOSアンプ604のMOSパラメータをk2とし、n−2行目、n+2行目の画素のMOSアンプ604のMOSパラメータをk3とし、k2>k3とすることで、n行目の画素の信号に重みづけをすることが可能となる。具体的な配置は図4と同じ(a)で示される画素のMOSアンプ604をk3、(b)で示される画素のMOSアンプ604をk2とすればよい。   The operations of the reset pulses φRESn−2, φRESn, and φRESn + 2 at time t701 are the same as at time t301. At time t701, the selection pulses φSELAn-2, φSELAn, and φSELAn + 2 do not transition to a high level, so that the selection switch 603 is not turned on. Further, the selection pulses φSELBn−2, φSELBn, and φSELBn + 2 transit to a high level, and the selection switch 605 is turned on. Here, the MOS parameter of the MOS amplifier 604 of the pixel in the nth row is k2, the MOS parameter of the MOS amplifier 604 of the pixel in the (n−2) th row and the (n + 2) th row is k3, and k2> k3. It becomes possible to weight the signals of the pixels in the row. Specifically, the pixel MOS amplifier 604 indicated by (a) in FIG. 4 may be k3, and the pixel MOS amplifier 604 indicated by (b) may be k2.

一方、列方向(垂直方向)の画素を混合せずに読み出す時には、使用する選択スイッチを変更する。図8は、本実施形態の列方向(垂直方向)の画素を混合せずに読み出すタイミングチャートを示す。図5で示したタイミングチャートと異なる点は、選択パルスφSELBn−2、φSELBn、φSELBn+2がローレベル状態であることのみなので、説明は省略する。ここでは、画素毎にMOSパラメータの異なるMOSアンプ604は選択スイッチ605によって列信号線208に接続されず、全画素でMOSパラメータの同じMOSアンプ602が列信号線208に接続される。このように駆動することで、列方向(垂直方向)の画素を個別に読み出す駆動を行った際は、全ての画素のMOSアンプのMOSパラメータが同じ状態で読み出せるため、第1の実施形態に対して、MOSパラメータが行毎に異なることによる補正が不要となる。   On the other hand, when reading without mixing pixels in the column direction (vertical direction), the selection switch to be used is changed. FIG. 8 shows a timing chart for reading out the pixels in the column direction (vertical direction) of this embodiment without mixing them. The only difference from the timing chart shown in FIG. 5 is that the selection pulses φSELBn−2, φSELBn, and φSELBn + 2 are in the low level state, and the description thereof is omitted. Here, the MOS amplifier 604 having different MOS parameters for each pixel is not connected to the column signal line 208 by the selection switch 605, and the MOS amplifier 602 having the same MOS parameter is connected to the column signal line 208 in all pixels. By driving in this way, when driving to read out pixels in the column direction (vertical direction) individually, the MOS parameters of the MOS amplifiers of all the pixels can be read out in the same state. On the other hand, correction due to different MOS parameters for each row is not necessary.

本実施形態では、画素の中でMOSアンプ602、MOSアンプ604のパラメータを変え、駆動モードで列信号線208に接続するMOSアンプを変えた。これにより、全画素を混合せずに読み出すモードと複数画素を同時に接続するモードの両立を図りながら、複数画素を同時に接続するモード時に重みづけを行った信号を得ることが可能となる。   In this embodiment, the parameters of the MOS amplifier 602 and the MOS amplifier 604 are changed in the pixel, and the MOS amplifier connected to the column signal line 208 is changed in the drive mode. As a result, it is possible to obtain a weighted signal in a mode in which a plurality of pixels are simultaneously connected while achieving both a mode in which all pixels are read without being mixed and a mode in which a plurality of pixels are simultaneously connected.

(第3の実施形態)
次に、行方向(水平方向)の重みづけも行う方法について説明する。図9は、本発明の第3の実施形態の撮像素子における画素の構成及びその画素から信号を読み出す回路の構成を示す図である。一画素の構成は第2の実施形態で説明した画素601と同じであるが、一つの列信号線208に対して、複数列の画素が接続される。第1および第2の実施形態では、垂直の列方向の混合、重みづけを行っていたが、この構成であれば、水平の行方向の混合、重みづけが可能となり、垂直水平の両方向の重みづけも可能となる。図9では2列分の画素について記載したが、3列以上がより好ましい。
(Third embodiment)
Next, a method for performing weighting in the row direction (horizontal direction) will be described. FIG. 9 is a diagram illustrating a configuration of a pixel in an image sensor according to the third embodiment of the present invention and a configuration of a circuit that reads a signal from the pixel. The configuration of one pixel is the same as that of the pixel 601 described in the second embodiment, but a plurality of columns of pixels are connected to one column signal line 208. In the first and second embodiments, the mixing and weighting in the vertical column direction is performed. However, with this configuration, the mixing and weighting in the horizontal row direction is possible, and the weights in both the vertical and horizontal directions are possible. It can also be attached. Although FIG. 9 shows two columns of pixels, three or more columns are more preferable.

次に、図面を用いて、どの画素の信号に重みをつけるかについて説明する。図10は、画素の配置を模式的に示した図である。記号V0からV7は行を示し、記号H0からH7は列を示す。記号R、Gr、Gb、Bは各画素に配置された色フィルターを示し、()内の記号a、b、cはここでは、MOSアンプ604のパラメータが異なることを示す。(a)で示される画素のMOSアンプ604のMOSパラメータをk1、(b)で示される画素のMOSアンプ604のMOSパラメータをk2、(c)で示される画素のMOSアンプ604のMOSパラメータをk3とする。通常は色フィルターが同色である画素に対して、混合を行う。ここでは、V0、V2、V4行目に属し、かつH0、H2、H4列に属する9つの画素を同時に選択し、列信号線208に接続する。この場合の混合した画素の重心画素は、V2行H2列目の画素であるので、その画素をもっとも重みづけし、次にV2列H2列目の画素の上下左右に位置する、V2行H0列目、V2行H4列目、V0行H2列目、V4行H2列目の画素を次に重みづけする。すなわち、k3>k2>k1とすることで、重心画素がもっとも重みづけされた信号を得ることが可能となる。   Next, with reference to the drawings, a description will be given of which pixel signal is weighted. FIG. 10 is a diagram schematically showing the arrangement of pixels. Symbols V0 to V7 indicate rows, and symbols H0 to H7 indicate columns. Symbols R, Gr, Gb, and B indicate color filters arranged in each pixel, and symbols a, b, and c in parentheses indicate that the parameters of the MOS amplifier 604 are different here. The MOS parameter of the MOS amplifier 604 of the pixel shown in (a) is k1, the MOS parameter of the MOS amplifier 604 of the pixel shown in (b) is k2, and the MOS parameter of the MOS amplifier 604 of the pixel shown in (c) is k3. And Usually, mixing is performed for pixels having the same color filter. Here, nine pixels belonging to the V0, V2, and V4 rows and belonging to the H0, H2, and H4 columns are simultaneously selected and connected to the column signal line 208. Since the barycentric pixel of the mixed pixel in this case is the pixel in the V2 row and the H2 column, the pixel is weighted most, and then the pixel in the V2 row and the H2 column is positioned on the top, bottom, left, and right of the pixel in the V2 column and the H2 column. The pixels in the first, V2, H4, V0, H2, and V4, H2 columns are weighted next. That is, by setting k3> k2> k1, it is possible to obtain a signal in which the centroid pixel is most weighted.

本実施形態では、列信号線208に行方向、列方向に同色で隣接する画素を接続し、画素の中でMOSアンプ602、MOSアンプ604のパラメータを変えた。そして、MOSアンプ604を行列方向の重心画素のMOSアンプ604ほど大きなMOSパラメータをもつ構成とした。この構成であれば、行列方向ともに重心画素に近づくほど重みづけされた信号を得ることが可能となる。また、画素を混合せずに読み出す場合に、第2の実施形態と同じくMOSパラメータが異なることによる補正も不要である。   In this embodiment, adjacent pixels of the same color in the row direction and the column direction are connected to the column signal line 208, and the parameters of the MOS amplifier 602 and the MOS amplifier 604 are changed in the pixel. The MOS amplifier 604 has a larger MOS parameter than the MOS amplifier 604 of the center-of-gravity pixel in the matrix direction. With this configuration, it is possible to obtain a weighted signal as it approaches the barycentric pixel in both the matrix direction. Further, when reading without mixing pixels, correction due to different MOS parameters as in the second embodiment is also unnecessary.

(第4の実施形態)
次に、より簡単な画素構成で重みづけを行う方法について説明する。図6でMOSアンプ602、604のMOSパラメータk1、k2を同一にする。この場合、図7に示すタイミングチャートでは重みづけは出来ないが、駆動方法を変更することで、重みづけをすることが可能となる。以下図面を用いて説明する。
(Fourth embodiment)
Next, a method for weighting with a simpler pixel configuration will be described. In FIG. 6, the MOS parameters k1 and k2 of the MOS amplifiers 602 and 604 are made the same. In this case, weighting cannot be performed in the timing chart shown in FIG. 7, but weighting can be performed by changing the driving method. This will be described below with reference to the drawings.

図11は、本発明の第4の実施形態の混合出力を行う駆動のタイミングチャートを示す。時刻t1101でのリセットパルスφRESn−2、φRESn、φRESn+2の動作は、時刻t301と同じである。時刻t1101では選択パルスφSELBn−2、φSELBn、φSELBn+2はハイレベルに遷移し、選択スイッチ605をオンすることは図7で示したタイミングチャートと同じである。異なるのは、時刻t1101では選択パルスφSELAn−2、φSELAn、φSELAn+2の中で重みづけするn行目の画素の選択パルスφSELAnのみハイレベルに遷移し、選択パルスφSELAn−2、φSELAn+2はローレベルということである。このようにすることで、重みづけするn行目の画素のみ、選択スイッチ603、605がオンし、MOSアンプ602、604が列信号線208に接続される。n−2行目、n+2行目はMOSアンプ604のみ列信号線208に接続される。このように駆動すると、n行目の画素(一部の画素)が2つのMOSアンプで駆動され、n−2、n+2行目の画素は1つのMOSアンプで駆動されることになり、n行目の画素のみ1:2:1の比率で重みづけをすることが可能となる。期間T302での転送パルスφTXnの動作については前述の説明と同じである。具体的な画素の配置は図4で示す配置と同じでよく、前述のn行目で示した駆動を(b)で示す画素に対して行い、n−2、n+2行目で示した駆動を(a)で示す画素に対して行えばよい。重みづけを1:2:1以上の比率、例えば1:3:1で行いたいときには、FD204の信号を読み出すMOSアンプ、選択スイッチの数を増やして、同様の考え方で駆動を行えばよい。   FIG. 11 is a timing chart of driving for performing mixed output according to the fourth embodiment of the present invention. The operations of the reset pulses φRESn−2, φRESn, and φRESn + 2 at time t1101 are the same as at time t301. At time t1101, the selection pulses φSELBn−2, φSELBn, and φSELBn + 2 transit to a high level, and the selection switch 605 is turned on as in the timing chart shown in FIG. The only difference is that at time t1101, only the selection pulse φSELAn of the pixels in the n-th row weighted among the selection pulses φSELAn-2, φSELAn, and φSELAn + 2 transits to a high level, and the selection pulses φSELAn-2 and φSELAn + 2 are at a low level. It is. In this way, the selection switches 603 and 605 are turned on only for the pixels in the nth row to be weighted, and the MOS amplifiers 602 and 604 are connected to the column signal line 208. In the (n−2) th row and the (n + 2) th row, only the MOS amplifier 604 is connected to the column signal line 208. When driven in this way, pixels (partial pixels) in the nth row are driven by two MOS amplifiers, and pixels in the (n−2) and (n + 2) th rows are driven by one MOS amplifier. Only the eye pixels can be weighted at a ratio of 1: 2: 1. The operation of the transfer pulse φTXn in the period T302 is the same as described above. The specific pixel arrangement may be the same as the arrangement shown in FIG. 4, and the driving shown in the nth row is performed on the pixel shown in (b), and the driving shown in the n−2 and n + 2th rows is performed. What is necessary is just to perform with respect to the pixel shown by (a). When weighting is to be performed at a ratio of 1: 2: 1 or more, for example, 1: 3: 1, the number of MOS amplifiers and selection switches for reading out the signal of the FD 204 may be increased, and driving may be performed in the same way.

上述の駆動であれば、画素のMOSアンプ602、604のMOSパラメータを同じにすることができるため、製造上の簡略化を行い、重みづけされた信号を得ることが可能となる。   With the driving described above, the MOS parameters of the MOS amplifiers 602 and 604 of the pixels can be made the same, so that it is possible to simplify manufacturing and obtain a weighted signal.

(第5の実施形態)
次に、より画素の回路数を減らして、重みづけを実現する方法について説明する。第2及び第3の実施形態の構成では、1画素の中に、MOSアンプ604、選択スイッチ605が増えるため、画素の面積を圧迫してしまう。図2で示した画素201の信号と図6で示した画素601の信号を混合することで、スイッチの数を減らすことが可能となる。
(Fifth embodiment)
Next, a method for realizing weighting by further reducing the number of pixel circuits will be described. In the configurations of the second and third embodiments, the MOS amplifier 604 and the selection switch 605 are increased in one pixel, and therefore the area of the pixel is pressed. By mixing the signal of the pixel 201 shown in FIG. 2 and the signal of the pixel 601 shown in FIG. 6, the number of switches can be reduced.

図12は、画素の配置を模式的に示した図である。(a)の画素は図2で示した画素201と同じ構成とし、(b)、(c)の画素は図6で示した画素601と同じ構成とする。V0、V2、V4、V6行目のカラーフィルターがR、Grの行はMOSアンプ、選択スイッチともに1つの構成の画素、V1、V3、V5、V7行目のカラーフィルターがGb、Bの行はMOSアンプ、選択スイッチともに2つの構成の画素である。(a)、(b)の画素の選択スイッチの動作を図11のn−2、n+2行目で示した動作、(c)の画素の選択スイッチの動作を図11のn行目で示した動作にすると、重みづけをすることが可能となる。   FIG. 12 is a diagram schematically illustrating the arrangement of pixels. The pixel (a) has the same configuration as the pixel 201 shown in FIG. 2, and the pixels (b) and (c) have the same configuration as the pixel 601 shown in FIG. The V0, V2, V4, and V6 row color filters are R and Gr rows are MOS amplifiers and the selection switch is a single pixel, and the V1, V3, V5, and V7 color filters are Gb and B rows. Both the MOS amplifier and the selection switch are pixels having two configurations. The operation of the pixel selection switch in (a) and (b) is shown in the n-2 and n + 2 rows in FIG. 11, and the operation of the pixel selection switch in (c) is shown in the n row in FIG. When in operation, it is possible to weight.

ここでは、重みづけが可能なのは、カラーフィルターのGb、Bが存在する行のみで、カラーフィルターのR、Grが存在する行では重みづけをすることが出来ないが、その分、スイッチの数を減らすことが可能となる。   Here, weighting is possible only in the rows where the color filters Gb and B exist, and weighting is not possible in the rows where the color filters R and Gr exist. It becomes possible to reduce.

図13は、第5の実施形態の変形例の画素の配置を模式的に示した図である。(a)の画素は図2で示す画素201と同じ構成とし、(b)の画素は図6で示す画素601と同じ構成とする。V0、V1、V2、V3、V4、V6、V7行目はMOSアンプ、選択スイッチともに1つの構成の画素、V5行目はMOSアンプ、選択スイッチともに2つの構成の画素である。(a)の画素の選択スイッチの動作を図11のn−2、n+2行目で示した動作、(b)の画素の選択スイッチの動作を図11のn行目で示した動作にすると、重みづけをすることが可能となる。図12で示した構成と同じく、カラーフィルターのR、Grが存在する行では重みづけをすることが出来ない。また、カラーフィルターのGb、Bが存在する行も、重みづけ出来る画素が固定のため、3行分の平均化、5行分の平均化といった選択が出来ないが、より、スイッチの数を減らすことが可能となる。   FIG. 13 is a diagram schematically illustrating the arrangement of pixels according to a modification of the fifth embodiment. The pixel (a) has the same configuration as the pixel 201 shown in FIG. 2, and the pixel (b) has the same configuration as the pixel 601 shown in FIG. The V0, V1, V2, V3, V4, V6, and V7 rows are pixels having one configuration for both the MOS amplifier and the selection switch, and the V5 row is a pixel having two configurations for both the MOS amplifier and the selection switch. When the operation of the pixel selection switch in (a) is the operation shown in the n-2 and n + 2 rows in FIG. 11, and the operation of the pixel selection switch in (b) is the operation shown in the nth row in FIG. It is possible to weight. Similar to the configuration shown in FIG. 12, weighting cannot be performed in a row where the color filters R and Gr exist. In addition, since the pixels that can be weighted are fixed in the row where the color filters Gb and B exist, it is not possible to select averaging of three rows, averaging of five rows, but the number of switches is further reduced. It becomes possible.

図14は、第5の実施形態のさらなる変形例の画素の配置を模式的に示した図である。(a)の画素は図2で示す画素201と同じ構成とし、(b)、(c)の画素は図6で示す画素601と同じ構成とする。カラーフィルターがR、Bの画素はMOSアンプ、選択スイッチともに1つの構成の画素、カラーフィルターがGr、Gbの画素はMOSアンプ、選択スイッチともに2つの構成の画素である。(a)、(b)の画素の選択スイッチの動作を図11のn−2、n+2行目で示した動作、(c)の画素の選択スイッチの動作を図11のn行目で示した動作にすると、重みづけをすることが可能となる。   FIG. 14 is a diagram schematically illustrating the arrangement of pixels according to a further modification of the fifth embodiment. The pixel (a) has the same configuration as the pixel 201 shown in FIG. 2, and the pixels (b) and (c) have the same configuration as the pixel 601 shown in FIG. Pixels with R and B color filters are pixels of one configuration for both the MOS amplifier and selection switch, and pixels with color filters Gr and Gb are pixels of two configurations for both the MOS amplifier and selection switch. The operation of the pixel selection switch in (a) and (b) is shown in the n-2 and n + 2 rows in FIG. 11, and the operation of the pixel selection switch in (c) is shown in the n row in FIG. When in operation, it is possible to weight.

ここでは、重みづけが可能なのは、カラーフィルターのGr、Gbの画素のみで、カラーフィルターのR、Bの画素では重みづけをすることが出来ないが、その分、スイッチの数を減らすことが可能となる。カラーフィルターのR、Bの画素のみ重みづけを行い、Gr、Gbの画素で重みづけを行わない構成であってもよい。また、(b)の構成の画素は、(a)の構成と同じでもよい。   Here, only Gr and Gb pixels of the color filter can be weighted, and weighting cannot be performed on the R and B pixels of the color filter, but the number of switches can be reduced accordingly. It becomes. A configuration may be used in which weighting is performed only on the R and B pixels of the color filter and weighting is not performed on the Gr and Gb pixels. Further, the pixel having the configuration (b) may be the same as the configuration (a).

上述の画素構成、駆動であれば、画素内のスイッチの数を減らしつつ、重みづけを行うことが可能となる。重みづけを行う行や色フィルターが限定されるため、第3及び第4の実施形態の方法に対しては、解像度は下がってしまうが、画素内のスイッチの数を減らすことが可能となるので、より峡ピッチの画素の撮像装置において適切である。   With the pixel configuration and driving described above, weighting can be performed while reducing the number of switches in the pixel. Since the weighting rows and color filters are limited, the resolution is lowered with respect to the methods of the third and fourth embodiments, but the number of switches in the pixel can be reduced. This is suitable for an image pickup device having pixels with more gorgeous pitches.

上記の撮像素子の駆動方法を撮像装置であるデジタルカメラに適用した場合の一例について説明する。   An example in which the above-described imaging element driving method is applied to a digital camera which is an imaging apparatus will be described.

図15において、レンズ部1501は被写体の光学像を撮像素子1505に結像させ、レンズ駆動装置1502によってズーム制御、フォーカス制御、絞り制御などがおこなわれる。メカニカルシャッター1503はシャッター駆動装置1504によって制御される。撮像素子1505はレンズ部1501で結像された被写体像を画像信号として取り込む。撮像信号処理回路1506は撮像素子1505より出力される画像信号に各種の補正を行ったり、データを圧縮したりする。タイミング発生部1507は撮像素子1505、撮像信号処理回路1506に、各種タイミング信号を出力する駆動手段である。全体制御・演算部1509は各種演算と撮像装置全体を制御する。メモリ1508は画像データを一時的に記憶する。記録媒体制御I/F部1510は記録媒体に記録または読み出しを行うためのインターフェースである。記録媒体1511は画像データの記録または読み出しを行うための半導体メモリ等の着脱可能な記録媒体である。表示部1512は各種情報や撮影画像を表示する。   In FIG. 15, a lens unit 1501 forms an optical image of a subject on an image sensor 1505, and zoom control, focus control, aperture control, and the like are performed by a lens driving device 1502. The mechanical shutter 1503 is controlled by a shutter driving device 1504. The image sensor 1505 captures the subject image formed by the lens unit 1501 as an image signal. The image signal processing circuit 1506 performs various corrections on the image signal output from the image sensor 1505 and compresses data. A timing generator 1507 is a driving unit that outputs various timing signals to the image sensor 1505 and the image signal processing circuit 1506. A total control / calculation unit 1509 controls various calculations and the entire imaging apparatus. The memory 1508 temporarily stores image data. A recording medium control I / F unit 1510 is an interface for performing recording or reading on a recording medium. A recording medium 1511 is a detachable recording medium such as a semiconductor memory for recording or reading image data. A display unit 1512 displays various information and captured images.

次に、前述の構成における撮影時のデジタルカメラの動作について説明する。メイン電源がオンされると、コントロール系の電源がオンし、更に撮像信号処理回路1506などの撮像系回路の電源がオンされる。   Next, the operation of the digital camera at the time of shooting in the above configuration will be described. When the main power supply is turned on, the power supply for the control system is turned on, and the power supply for the image pickup system circuit such as the image pickup signal processing circuit 1506 is turned on.

その後、図示しないレリーズボタンが押されると、焦点検出装置1514から出力された信号をもとに高周波成分を取り出し、被写体の焦点検出演算を全体制御・演算部1509で行う。その後、レンズ駆動装置1502によりレンズ部を駆動して合焦か否かを判断し、合焦していないと判断した時は、再びレンズ部を駆動し焦点検出を行う。撮像素子1505にて焦点検出を行う際には、シャッター1503を開き撮像素子1505に被写体像を投影させ、撮像素子1505での焦点検出信号を用いて撮像信号処理回路1506および全体制御・演算部1509で焦点検出演算を行ってもよい。そして、合焦が確認された後に撮影動作が開始される。   Thereafter, when a release button (not shown) is pressed, a high-frequency component is extracted based on the signal output from the focus detection device 1514 and the subject focus detection calculation is performed by the overall control / calculation unit 1509. Thereafter, the lens unit is driven by the lens driving device 1502 to determine whether it is in focus. When it is determined that the lens unit is not in focus, the lens unit is driven again to perform focus detection. When focus detection is performed by the image sensor 1505, the shutter 1503 is opened to project a subject image on the image sensor 1505, and an image signal processing circuit 1506 and an overall control / calculation unit 1509 are used using a focus detection signal from the image sensor 1505. The focus detection calculation may be performed with Then, after the in-focus state is confirmed, the photographing operation is started.

撮影動作が終了すると、撮像素子1505から出力された画像信号は撮影信号処理回路1506で画像処理され、全体制御・演算部1509によりメモリ1508に書き込まれる。その後、メモリ1508に蓄積されたデータは、全体制御・演算部1509の制御により記録媒体制御I/F部1510を通り半導体メモリ等の着脱可能な記録媒体1511に記録される。また、図示しない外部I/F部を通り直接コンピュータ等に入力して画像の加工を行ってもよい。   When the photographing operation ends, the image signal output from the image sensor 1505 is subjected to image processing by the photographing signal processing circuit 1506 and written to the memory 1508 by the overall control / arithmetic unit 1509. Thereafter, the data stored in the memory 1508 is recorded on a removable recording medium 1511 such as a semiconductor memory through the recording medium control I / F unit 1510 under the control of the overall control / arithmetic unit 1509. Further, the image may be processed by directly inputting to a computer or the like through an external I / F unit (not shown).

(その他の実施形態)
また、本発明は、以下の処理を実行することによっても実現される。即ち、上述した実施形態の機能を実現するソフトウェア(プログラム)を、ネットワーク又は各種記憶媒体を介してシステム或いは装置に供給し、そのシステム或いは装置のコンピュータ(またはCPUやMPU等)がプログラムを読み出して実行する処理である。
(Other embodiments)
The present invention can also be realized by executing the following processing. That is, software (program) that realizes the functions of the above-described embodiments is supplied to a system or apparatus via a network or various storage media, and a computer (or CPU, MPU, etc.) of the system or apparatus reads the program. It is a process to be executed.

100:撮像素子、101:画素アレイ、102:垂直選択回路、103:読み出し回路、104:水平選択回路、202:フォトダイオード 100: imaging device, 101: pixel array, 102: vertical selection circuit, 103: readout circuit, 104: horizontal selection circuit, 202: photodiode

Claims (5)

フォトダイオードと、前記フォトダイオードの信号を読み出すMOSアンプとを各々が有し、行列状に配置された複数の画素と、
前記複数の画素の信号が出力される列信号線と、
それぞれの画素の前記MOSアンプを介して所定数の画素の信号を前記列信号線に同時に出力することが可能な選択手段とを備え、
前記選択手段により前記列信号線に同時に信号が出力される前記所定数の画素のうち、少なくとも1つの画素の前記MOSアンプの、酸化膜厚、ゲート長、ゲート幅のいずれかが他の画素と異なり、
前記選択手段により前記複数の画素の信号を別々に前記列信号線に出力させる場合に、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅のいずれかが異なる画素と、前記MOSアンプの酸化膜厚、ゲート長、ゲート幅が同一の画素とで、異なる補正値を用いて画素の信号を補正することを特徴とする撮像素子。
A plurality of pixels each having a photodiode and a MOS amplifier that reads out a signal of the photodiode, arranged in a matrix,
Column signal lines from which signals of the plurality of pixels are output;
Selection means capable of simultaneously outputting a signal of a predetermined number of pixels to the column signal line via the MOS amplifier of each pixel;
Of the predetermined number of pixels to which signals are simultaneously output to the column signal line by the selection means, any one of the oxide film thickness, gate length, and gate width of the MOS amplifier of at least one pixel is different from that of other pixels. different Ri,
When the signal of the plurality of pixels is separately output to the column signal line by the selection unit, the pixel having a different oxide film thickness, gate length, or gate width of the MOS amplifier, and the oxide film of the MOS amplifier An image sensor, wherein a pixel signal is corrected using different correction values for pixels having the same thickness, gate length, and gate width .
フォトダイオードと、前記フォトダイオードの信号を読み出す第1のMOSアンプと、前記フォトダイオードの信号を読み出す第2のMOSアンプとを各々が有し、行列状に配置された複数の画素と、
前記画素の信号が出力される列信号線と、
それぞれの画素の前記第1および第2のMOSアンプの少なくとも一つを介して所定数の画素の信号を前記列信号線に同時に出力することが可能な選択手段とを備え、
前記所定数の画素の内の一部の画素の信号を、それぞれの画素の前記第1および第2のMOSアンプを介して前記列信号線に出力し、前記所定数の画素の内の他の画素の信号を、それぞれの画素の前記第1または第2のMOSアンプを介して前記列信号線に出力することを特徴とする撮像素子。
A plurality of pixels each having a photodiode, a first MOS amplifier for reading out the signal of the photodiode, and a second MOS amplifier for reading out the signal of the photodiode;
A column signal line from which the pixel signal is output;
Selection means capable of simultaneously outputting a signal of a predetermined number of pixels to the column signal line via at least one of the first and second MOS amplifiers of each pixel;
Signals of some of the predetermined number of pixels are output to the column signal line via the first and second MOS amplifiers of the respective pixels, and other signals of the predetermined number of pixels are output. An image sensor, wherein a pixel signal is output to the column signal line via the first or second MOS amplifier of each pixel.
前記第1および第2のMOSアンプを介して前記列信号線に信号を出力する画素は行方向に異なる位置に配置されていることを特徴とする請求項に記載の撮像素子。 3. The image pickup device according to claim 2 , wherein pixels that output signals to the column signal lines via the first and second MOS amplifiers are arranged at different positions in the row direction. 前記第1および第2のMOSアンプを介して前記列信号線に信号を出力する画素は色フィルターが異なることを特徴とする請求項2または3に記載の撮像素子。 4. The image pickup device according to claim 2, wherein a pixel that outputs a signal to the column signal line via the first and second MOS amplifiers has a different color filter. 5. 請求項1乃至のいずれか1項に記載の撮像素子を備えることを特徴とする撮像装置。 Imaging apparatus characterized by comprising an imaging element according to any one of claims 1 to 4.
JP2014123816A 2014-06-16 2014-06-16 Imaging device and imaging apparatus Expired - Fee Related JP6393087B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014123816A JP6393087B2 (en) 2014-06-16 2014-06-16 Imaging device and imaging apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014123816A JP6393087B2 (en) 2014-06-16 2014-06-16 Imaging device and imaging apparatus

Publications (3)

Publication Number Publication Date
JP2016005104A JP2016005104A (en) 2016-01-12
JP2016005104A5 JP2016005104A5 (en) 2017-07-27
JP6393087B2 true JP6393087B2 (en) 2018-09-19

Family

ID=55224100

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014123816A Expired - Fee Related JP6393087B2 (en) 2014-06-16 2014-06-16 Imaging device and imaging apparatus

Country Status (1)

Country Link
JP (1) JP6393087B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7057635B2 (en) 2017-08-15 2022-04-20 キヤノン株式会社 Imaging equipment, cameras and transportation equipment

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5250474B2 (en) * 2009-04-28 2013-07-31 パナソニック株式会社 Solid-state imaging device
JP2012114524A (en) * 2010-11-19 2012-06-14 Panasonic Corp Solid-state image pickup device

Also Published As

Publication number Publication date
JP2016005104A (en) 2016-01-12

Similar Documents

Publication Publication Date Title
CN105530427B (en) Photographing element, photographic device
US7978240B2 (en) Enhancing image quality imaging unit and image sensor
CN104869290B (en) Photographing element, camera device
JP5739640B2 (en) Imaging device and imaging apparatus
JP4691930B2 (en) PHYSICAL INFORMATION ACQUISITION METHOD, PHYSICAL INFORMATION ACQUISITION DEVICE, PHYSICAL QUANTITY DISTRIBUTION SENSING SEMICONDUCTOR DEVICE, PROGRAM, AND IMAGING MODULE
JP4821921B2 (en) Solid-state imaging device and electronic apparatus
JP2013066140A (en) Imaging device, signal processing method, and program
JP6872956B2 (en) Imaging system and control method of imaging system
JP6166562B2 (en) IMAGING ELEMENT, ITS DRIVING METHOD, AND IMAGING DEVICE
US11159757B2 (en) Image sensor and image capturing apparatus
US20200260041A1 (en) Image capturing apparatus
JP5885431B2 (en) Imaging device and imaging apparatus
JP2013183380A (en) Image sensor, driving method for image sensor, and imaging system
JP2016058877A (en) Imaging apparatus and control method thereof
JP5452269B2 (en) Imaging device
JP6393087B2 (en) Imaging device and imaging apparatus
JP2018093301A (en) Image pick-up device and control method of the same
JP2016103701A (en) Imaging element and method of controlling the same
JP6980859B2 (en) Image sensor
JP5683985B2 (en) Solid-state imaging device and imaging device
JP6590055B2 (en) Imaging device
JP6402807B2 (en) Imaging device
JP2015173387A (en) Imaging element, driving method of the same, and program
WO2020203799A1 (en) Imaging element and imaging device
US20190335102A1 (en) Image capturing apparatus and control method thereof

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170612

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170612

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180420

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180427

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180613

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180727

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180824

R151 Written notification of patent or utility model registration

Ref document number: 6393087

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees