JP6011806B2 - ラッチ及びフリップフロップ - Google Patents
ラッチ及びフリップフロップ Download PDFInfo
- Publication number
- JP6011806B2 JP6011806B2 JP2013135899A JP2013135899A JP6011806B2 JP 6011806 B2 JP6011806 B2 JP 6011806B2 JP 2013135899 A JP2013135899 A JP 2013135899A JP 2013135899 A JP2013135899 A JP 2013135899A JP 6011806 B2 JP6011806 B2 JP 6011806B2
- Authority
- JP
- Japan
- Prior art keywords
- latch
- signal
- input
- inverter
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000000903 blocking effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 16
- 230000004048 modification Effects 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 6
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 6
- 101150110971 CIN7 gene Proteins 0.000 description 5
- 101100508840 Daucus carota INV3 gene Proteins 0.000 description 5
- 101150110298 INV1 gene Proteins 0.000 description 5
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 4
- 101150070189 CIN3 gene Proteins 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 230000007257 malfunction Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Description
図1は、本発明の実施形態1に係るフリップフロップの回路図である。図1のフリップフロップは、入力信号Dを入力とするP型トランジスタT01とN型トランジスタT02とで構成されたインバータINV1と、インバータINV1の出力とノードn1との間に介在し、クロック信号CKを制御入力とするP型トランジスタT03で構成された制御スイッチSW1と、ノードn1を入力としノードn2を出力とするP型トランジスタT05とN型トランジスタT06とで構成されたインバータINV2と、P型トランジスタT07とP型トランジスタT08とN型トランジスタT09とN型トランジスタT10との直列回路で構成されてノードn2を入力としノードn1を出力とするインバータINVZ1と、ノードn2とノードn3との間に介在し、クロック信号CKを制御入力とするN型トランジスタT12で構成された制御スイッチSW2と、ノードn3を入力としノードn4を出力とするP型トランジスタT13とN型トランジスタT14とで構成されたインバータINV3と、P型トランジスタT15とP型トランジスタT16とN型トランジスタT17とN型トランジスタT18との直列回路で構成されてノードn4を入力としノードn3を出力とするインバータINVZ2と、ノードn4を入力とし出力信号Qを出力とするP型トランジスタT19とN型トランジスタT20とで構成されたインバータINV4とから構成される。
図5は、本発明の実施形態2に係るフリップフロップの回路図である。実施形態2では、実施形態1のトランジスタT08,T09,T16,T17のドレイン及びソースにそれぞれ並列にトランジスタT27,T28,T29,T30を接続し、それらのゲートには、イネーブル信号ENと、トランジスタT25,T26からなるインバータINV5によるイネーブル反信号NENとを、それぞれ図5のように接続する。
図6は、本発明の実施形態3に係るフリップフロップの回路図である。実施形態3では、実施形態1のトランジスタT08,T09,T16,T17のドレイン及びソースにそれぞれ並列にトランジスタT31,T28,T29,T32を接続し、それらのゲートにはクロック信号CKを、それぞれ図6のように接続する。
図7は、本発明の実施形態4に係るフリップフロップの回路図である。図7のフリップフロップは、クロック信号CKを入力としクロック反信号NCKを出力とするP型トランジスタT21とN型トランジスタT22とで構成されたインバータINV6と、入力信号Dを入力とするP型トランジスタT01とN型トランジスタT02とで構成されたインバータINV1と、インバータINV1の出力とノードn1との間に介在し、クロック信号CKを制御入力とするP型トランジスタT03とクロック反信号NCKを制御入力とするN型トランジスタT04とで構成された制御スイッチSW1と、ノードn1を入力としノードn2を出力とするP型トランジスタT05とN型トランジスタT06とで構成されたインバータINV2と、P型トランジスタT07とP型トランジスタT08とN型トランジスタT09とN型トランジスタT10との直列回路で構成されてノードn2を入力としノードn1を出力とするインバータINVZ1と、ノードn2とノードn3との間に介在し、クロック反信号NCKを制御入力とするP型トランジスタT11とクロック信号CKを制御入力とするN型トランジスタT12とで構成された制御スイッチSW2と、ノードn3を入力としノードn4を出力とするP型トランジスタT13とN型トランジスタT14とで構成されたインバータINV3と、P型トランジスタT15とP型トランジスタT16とN型トランジスタT17とN型トランジスタT18との直列回路で構成されてノードn4を入力としノードn3を出力とするインバータINVZ2と、ノードn4を入力とし出力信号Qを出力とするP型トランジスタT19とN型トランジスタT20とで構成されたインバータINV4とから構成される。
D 入力信号
EN イネーブル信号
INV1〜INV7 インバータ
INVZ1,INVZ2 ハイインピーダンス出力可能なインバータ
n1〜n4 ノード
NCK クロック反信号
NEN イネーブル反信号
SW1,SW2 制御スイッチ
T01〜T32 トランジスタ
Q 出力信号
Claims (11)
- 入力信号を受ける入力端子と、制御信号を受ける制御端子と、前記制御信号によって前記入力信号の透過又は遮断を行う制御スイッチと、内部のラッチ信号及びラッチ帰還信号とを備えたラッチであって、
前記入力信号と前記ラッチ信号とが一致するとき、前記ラッチ信号及び前記ラッチ帰還信号は保持され、
前記入力信号が前記制御信号によって透過されているとき、前記入力信号が変化すると、前記ラッチ信号は変化し、前記ラッチ帰還信号はハイインピーダンス状態を経て変化した後、前記ラッチ信号及び前記ラッチ帰還信号は保持されることを特徴とするラッチ。 - 請求項1記載のラッチにおいて、
前記入力信号と前記ラッチ信号とが一致せず、かつ前記入力信号が前記制御信号によって遮断されているとき、前記ラッチ帰還信号はハイインピーダンス状態となることを特徴とするラッチ。 - 請求項1記載のラッチにおいて、
前記入力信号と前記ラッチ信号とが一致せず、かつ前記入力信号が前記制御信号によって遮断されているとき、前記ラッチ帰還信号は保持されることを特徴とするラッチ。 - 請求項1記載のラッチにおいて、
イネーブル信号を受けるイネーブル入力端子を更に備え、
前記イネーブル信号は、前記ラッチ帰還信号のハイインピーダンス状態と保持状態とを切り替えることを特徴とするラッチ。 - 入力信号を受ける入力端子と、
制御信号を受ける制御端子と、
前記入力端子に入力が接続された第1のインバータと、
前記制御信号により開閉が制御される制御スイッチと、
前記制御スイッチを介して前記第1のインバータの出力に入力が接続された第2のインバータと、
前記第2のインバータの出力にゲートが接続されたトランジスタと、前記入力端子にゲートが接続されたトランジスタとの直列回路を有し、かつ前記第2のインバータの入力に出力が接続された第3のインバータとを備えたことを特徴とするラッチ。 - 請求項5記載のラッチにおいて、
前記制御スイッチは、P型トランジスタ又はN型トランジスタのいずれか一方のみで構成されたことを特徴とするラッチ。 - 請求項5記載のラッチにおいて、
前記第2のインバータのスイッチングレベルは、前記制御スイッチを構成するトランジスタの閾値電圧よりも高いことを特徴とするラッチ。 - 請求項5記載のラッチにおいて、
前記第3のインバータにて、前記第2のインバータの出力にゲートが接続されたトランジスタのオフ電流よりも、前記入力端子にゲートが接続されたトランジスタのオフ電流の方が大きいことを特徴とするラッチ。 - 請求項5記載のラッチにおいて、
イネーブル信号を受けるイネーブル入力端子を更に備え、
前記第3のインバータは、前記入力端子にゲートが接続されたトランジスタのドレイン及びソースにおいて並列接続され、かつ前記イネーブル入力端子にゲートが接続されたトランジスタを更に有することを特徴とするラッチ。 - 請求項5記載のラッチにおいて、
前記第3のインバータは、前記入力端子にゲートが接続されたトランジスタのドレイン及びソースにおいて並列接続され、かつ前記制御端子にゲートが接続されたトランジスタを更に有することを特徴とするラッチ。 - 請求項1〜10のいずれか1項に記載のラッチを2個以上組み合わせて構成されたことを特徴とするフリップフロップ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013135899A JP6011806B2 (ja) | 2013-06-28 | 2013-06-28 | ラッチ及びフリップフロップ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013135899A JP6011806B2 (ja) | 2013-06-28 | 2013-06-28 | ラッチ及びフリップフロップ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015012424A JP2015012424A (ja) | 2015-01-19 |
JP6011806B2 true JP6011806B2 (ja) | 2016-10-19 |
Family
ID=52305222
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013135899A Active JP6011806B2 (ja) | 2013-06-28 | 2013-06-28 | ラッチ及びフリップフロップ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6011806B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10230373B2 (en) | 2015-04-27 | 2019-03-12 | Samsung Electronics Co., Ltd. | Clock gating circuit |
KR102441781B1 (ko) * | 2015-04-27 | 2022-09-08 | 삼성전자주식회사 | 반도체 회로 |
KR101699241B1 (ko) * | 2015-08-18 | 2017-01-25 | (주)에이디테크놀로지 | 저전력, 고속 처리가 가능한 플립플랍 회로 |
EP3806332B1 (en) * | 2018-06-04 | 2023-12-27 | National University Corporation Kyoto Institute of Technology | D-type flip-flop circuit |
JP7255044B2 (ja) * | 2018-09-26 | 2023-04-11 | 東芝情報システム株式会社 | フリップフロップ回路及び半導体装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6310913A (ja) * | 1986-07-02 | 1988-01-18 | Toshiba Corp | 雑音除去回路 |
US5311070A (en) * | 1992-06-26 | 1994-05-10 | Harris Corporation | Seu-immune latch for gate array, standard cell, and other asic applications |
JP3572700B2 (ja) * | 1995-02-06 | 2004-10-06 | ヤマハ株式会社 | Mos型スタティックフリップフロップ |
JP3713881B2 (ja) * | 1997-04-18 | 2005-11-09 | 松下電器産業株式会社 | 半導体集積回路 |
JP2004343570A (ja) * | 2003-05-16 | 2004-12-02 | Sony Corp | フリップフロップ回路 |
CN100340060C (zh) * | 2003-08-20 | 2007-09-26 | 松下电器产业株式会社 | 半导体集成电路 |
JP4524453B2 (ja) * | 2004-03-05 | 2010-08-18 | ルネサスエレクトロニクス株式会社 | フリップフロップ回路 |
JP5339282B2 (ja) * | 2009-02-06 | 2013-11-13 | 独立行政法人 宇宙航空研究開発機構 | シングルイベント耐性のラッチ回路 |
JP5093860B2 (ja) * | 2010-07-30 | 2012-12-12 | ルネサスエレクトロニクス株式会社 | 半導体集積回路 |
-
2013
- 2013-06-28 JP JP2013135899A patent/JP6011806B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2015012424A (ja) | 2015-01-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6011806B2 (ja) | ラッチ及びフリップフロップ | |
JP4262053B2 (ja) | スリープモードでデータ保存が可能なmtcmosフリップ・フロップ回路 | |
JP2008219491A (ja) | マスタスレーブ型フリップフロップ回路およびラッチ回路 | |
US20150358004A1 (en) | D-type flip-flop and clock generating circuit | |
US8970274B2 (en) | Pulse latches | |
WO2018171249A1 (zh) | 一种电平转换电路及方法 | |
US8829963B1 (en) | Negative edge preset reset flip-flop with dual-port slave latch | |
JP2007028532A (ja) | フリップフロップ回路 | |
US9755618B1 (en) | Low-area low clock-power flip-flop | |
JP5141393B2 (ja) | レベルアップ変換回路 | |
US9654088B2 (en) | Hysteresis circuit | |
US10355672B2 (en) | Semiconductor device with power gating scheme | |
JP2009225169A (ja) | フリップフロップ回路 | |
JP2004112310A (ja) | トランジスタ回路 | |
JP6617879B2 (ja) | 半導体集積回路、ラッチ回路およびフリップフロップ回路 | |
KR100925034B1 (ko) | 비동기 디지털 신호레벨 변환회로 | |
JP2008109608A (ja) | フリップフロップ回路 | |
JP2006279203A (ja) | レベル変換回路 | |
US20120068751A1 (en) | High-speed latch circuit | |
JP5115275B2 (ja) | 出力バッファ回路 | |
KR100699448B1 (ko) | 고신뢰성 저누설 다중 문턱 cmos 래치 회로 및플립플롭 | |
KR100378686B1 (ko) | 플립플롭 회로 | |
US9479147B2 (en) | Synchroniser flip-flop | |
JP2003152528A (ja) | Cmosバッファ回路 | |
JP2009194560A (ja) | 分周回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20150225 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150722 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160523 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160607 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160728 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160830 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160906 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6011806 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
SZ03 | Written request for cancellation of trust registration |
Free format text: JAPANESE INTERMEDIATE CODE: R313Z03 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |