JP5868757B2 - 薄膜トランジスタとその製造方法及び表示装置 - Google Patents
薄膜トランジスタとその製造方法及び表示装置 Download PDFInfo
- Publication number
- JP5868757B2 JP5868757B2 JP2012073968A JP2012073968A JP5868757B2 JP 5868757 B2 JP5868757 B2 JP 5868757B2 JP 2012073968 A JP2012073968 A JP 2012073968A JP 2012073968 A JP2012073968 A JP 2012073968A JP 5868757 B2 JP5868757 B2 JP 5868757B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- thin film
- semiconductor
- lyophilic
- drain electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Thin Film Transistor (AREA)
Description
図1は、第1の実施形態に係わる薄膜トランジスタの概略構成を示す平面図であり、図2は図1のA−A’断面図である。なお、これらの図では、半導体薄膜を塗布する前の状態を示している。
図5は、第2の実施形態に係わる薄膜トランジスタの概略構成を示す平面図であり、図6は図5のB−B’断面図である。なお、図1及び図2と同一部分には同一符号を付して、その詳しい説明は省略する。
図9は、第3の実施形態に係わる薄膜トランジスタの概略構成を示す平面図であり、図10(a)は図9のC−C’断面図、10(b)は図9のD−D’断面図である。なお、図1及び図2と同一部分には同一符号を付して、その詳しい説明は省略する。
図12及び図13は、第4の実施形態に係わる表示装置の要部構成を説明するためのもので、図12は2画素のパターンレイアウト図、図13(a)は1画素の回路構成図、図13(b)は図12のE−E’断面図を示している。なお、図1と同一部分には同一符号を付して、その詳しい説明は省略する。また、画素10はマトリクス配置されているが、図では1画素又は2画素のみを示している。
なお、本発明は上述した各実施形態に限定されるものではない。
101…基板
102…ゲート電極
103…ゲート絶縁膜
104,504…ソース電極
105,505…ドレイン電極
106…補助電極
112…ゲート配線
114…ソース配線
115…ドレイン配線
120…素子形成領域
121…親液面
122…疎液面
130,530…半導体薄膜
135…結晶粒界
150,550…素子形成領域(親疎液パターン)
200…アプリケータ
202…半導体溶液
203…メニスカス面
500…駆動用トランジスタ
600…補助容量
514…電源線
515…画素電極
541…層間絶縁層
542…バンク絶縁層
543…発光機能層
544…電子注入層
545…カソード電極
700…OLED素子
Claims (10)
- 絶縁膜上にソース電極およびドレイン電極を形成する工程と、
前記絶縁膜上の前記ソース電極および前記ドレイン電極間のチャネル部を含む素子形成領域に半導体溶液に対する親液部を形成すると共に、前記絶縁膜上の前記素子形成領域の周辺に前記半導体溶液に対する疎液部を形成する工程と、
前記親液部及び疎液部上に、半導体材料を溶媒に溶解した半導体溶液をアプリケータと前記基板との間に保持させて線状のメニスカス面を形成し、該メニスカス面を移動させて前記半導体溶液を塗布することにより、前記チャネル部及び前記ソース/ドレイン電極上に半導体薄膜を形成する工程と、
を含む薄膜トランジスタの製造方法であって、
前記ソース電極および前記ドレイン電極のうち、前記半導体溶液の塗布の上流側の電極に連続し、該電極の幅よりもチャネル幅方向の幅の広い補助電極を設け、
前記親液部及び疎液部を形成する際に、前記ソース電極および前記ドレイン電極近傍の前記親液部のチャネル幅方向の長さを、前記ソース電極および前記ドレイン電極よりも長く、且つ前記補助電極よりも短くしたことを特徴とする薄膜トランジスタの製造方法。 - 基板上にゲート電極を形成する工程と、
前記基板上に前記ゲート電極を覆うようにゲート絶縁膜を形成する工程と、
前記ゲート絶縁膜上に前記ゲート電極に対応させてソース電極およびドレイン電極を形成する工程と、
前記ゲート絶縁膜上の前記ソース電極および前記ドレイン電極間のチャネル部を含む素子形成領域に半導体溶液に対する親液部を形成すると共に、前記ゲート絶縁膜上の前記素子形成領域の周辺に前記半導体溶液に対する疎液部を形成する工程と、
前記親液部及び疎液部上に、半導体材料を溶媒に溶解した半導体溶液をアプリケータと前記基板との間に保持させて線状のメニスカス面を形成し、該メニスカス面を移動させて前記半導体溶液を塗布することにより、前記チャネル部及び前記ソース/ドレイン電極上に半導体薄膜を形成する工程と、
を含む薄膜トランジスタの製造方法であって、
前記ゲート電極に接続されるゲート配線を有し、前記ゲート絶縁膜上の表面に、前記ゲート配線に沿って前記チャネル部まで、前記半導体溶液に対する親液部を形成し、
前記メニスカス面の移動によって、前記ゲート配線に沿った親液部上に前記半導体薄膜を形成し、これと連続させて前記チャネル部の親液部に前記半導体薄膜を形成することを特徴とする薄膜トランジスタの製造方法。 - 前記半導体薄膜を形成する際に、前記メニスカス面をチャネル長方向に沿って移動させることを特徴とする請求項1又は2に記載の薄膜トランジスタの製造方法。
- 前記親液部及び前記疎液部を形成する際に、前記ソース電極および前記ドレイン電極の近傍で該電極のチャネル幅方向よりも広く前記親液部を形成すると共に、その周辺に前記疎液部を形成することを特徴とする請求項1〜3の何れかに記載の薄膜トランジスタの製造方法。
- 前記親液部及び疎液部を形成する際に、前記ソース電極および前記ドレイン電極のうち前記半導体溶液の塗布の上流側の電極よりも上流に、該電極面よりも前記半導体溶液と前記基板との間の接触角が大きい親液部を形成することを特徴とする請求項1〜3の何れかに記載の薄膜トランジスタの製造方法。
- 前記親液部及び疎液部を形成する際に、前記絶縁膜上に、フェノール基が出ている親液面を形成した後、前記チャネル周辺部の所定のパターンで前記フェノール基からなる表面層を除去し、除去した表面にHMDS処理で疎液面を形成することを特徴とする請求項1〜3の何れかに記載の薄膜トランジスタの製造方法。
- 前記ソース電極および前記ドレイン電極の表面は前記半導体溶液に対して親液性を有することを特徴とする請求項1〜6の何れかに記載の薄膜トランジスタの製造方法。
- 前記絶縁膜上の前記親液部に対する前記半導体溶液の接触角よりも、前記ソース電極および前記ドレイン電極に対する前記半導体溶液の接触角の方が小さいことを特徴とする請求項1〜7の何れかに記載の薄膜トランジスタの製造方法。
- 絶縁膜上に設けられたソース電極およびドレイン電極と、
前記ソース電極および前記ドレイン電極の一方に連続して、前記ソース電極および前記ドレイン電極間のチャネル部とは反対側に設けられ、該電極の幅よりもチャネル幅方向の幅の広い補助電極と、
前記絶縁膜上の前記チャネル部の領域と、前記ソース電極および前記ドレイン電極上、前記ソース電極および前記ドレイン電極につながる少なくとも一方の配線上、及び前記補助電極上に連続して形成され、且つチャネル長方向に結晶粒界が揃った半導体薄膜と、
を具備し、
前記半導体薄膜のパターンは、前記ソース電極および前記ドレイン電極近傍のチャネル幅方向の長さが、前記ソース電極および前記ドレイン電極よりも長く、且つ前記補助電極よりも短いことを特徴とする薄膜トランジスタ。 - 基板上に表示セルとなる単位画素が二次元配列され、各画素毎に該画素を駆動する薄膜トランジスタが設けられた表示装置であって、前記薄膜トランジスタは、
絶縁膜上に設けられたソース/ドレイン電極と、
前記ソース電極および前記ドレイン電極の一方に連続して、前記ソース電極および前記ドレイン電極間のチャネル部とは反対側に設けられ、該電極の幅よりもチャネル幅方向の幅の広い補助電極と、
前記絶縁膜上の前記チャネル部の領域と、前記ソース電極および前記ドレイン電極上、前記ソース電極および前記ドレイン電極につながる少なくとも一方の配線上、及び前記補助電極上に連続して形成され、且つチャネル長方向に結晶粒界が揃った半導体薄膜と、
を具備し、
前記半導体薄膜のパターンは、前記ソース電極および前記ドレイン電極近傍のチャネル幅方向の長さが、前記ソース電極および前記ドレイン電極よりも長く、且つ前記補助電極よりも短いことを特徴とする薄膜トランジスタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012073968A JP5868757B2 (ja) | 2012-03-28 | 2012-03-28 | 薄膜トランジスタとその製造方法及び表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012073968A JP5868757B2 (ja) | 2012-03-28 | 2012-03-28 | 薄膜トランジスタとその製造方法及び表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013207071A JP2013207071A (ja) | 2013-10-07 |
JP5868757B2 true JP5868757B2 (ja) | 2016-02-24 |
Family
ID=49525869
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012073968A Expired - Fee Related JP5868757B2 (ja) | 2012-03-28 | 2012-03-28 | 薄膜トランジスタとその製造方法及び表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5868757B2 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6156191B2 (ja) * | 2014-02-27 | 2017-07-05 | 株式会社デンソー | 有機半導体装置およびその製造方法 |
WO2015185774A1 (es) * | 2014-06-02 | 2015-12-10 | Consejo Superior De Investigaciones Científicas | Procedimiento para la fabricación de una película orgánica semiconductora, película orgánica semiconductora y dispositivo electrónico que la contiene |
JP6432189B2 (ja) * | 2014-07-18 | 2018-12-05 | 株式会社デンソー | 有機半導体装置およびその製造方法 |
US9738807B2 (en) | 2014-10-08 | 2017-08-22 | Kabushiki Kaisha Toshiba | Method of forming pattern and pattern |
WO2016152492A1 (ja) * | 2015-03-26 | 2016-09-29 | 富士フイルム株式会社 | マトリクス装置およびマトリクス装置の製造方法 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006269599A (ja) * | 2005-03-23 | 2006-10-05 | Sony Corp | パターン形成方法、有機電界効果型トランジスタの製造方法、及び、フレキシブルプリント回路板の製造方法 |
JP4961819B2 (ja) * | 2006-04-26 | 2012-06-27 | 株式会社日立製作所 | 電界効果トランジスタ及びその製造方法 |
JP5092269B2 (ja) * | 2006-04-26 | 2012-12-05 | コニカミノルタホールディングス株式会社 | 有機半導体薄膜および有機半導体デバイスの製造方法 |
CN101884255B (zh) * | 2008-03-31 | 2012-06-27 | 松下电器产业株式会社 | 将两种物质有选择地配置于基板的表面的方法 |
JP5476712B2 (ja) * | 2008-12-17 | 2014-04-23 | 株式会社リコー | 有機トランジスタアレイ、表示パネル及び表示装置 |
JP2011082419A (ja) * | 2009-10-09 | 2011-04-21 | Sony Corp | 薄膜トランジスタ、薄膜トランジスタの製造方法、表示装置、および電子機器 |
JP2012033617A (ja) * | 2010-07-29 | 2012-02-16 | Dainippon Printing Co Ltd | 有機トランジスタ素子用テンプレートおよびその製造方法、並びに有機トランジスタ素子およびその製造方法 |
-
2012
- 2012-03-28 JP JP2012073968A patent/JP5868757B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2013207071A (ja) | 2013-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7807496B2 (en) | Field effect transistor and its manufacturing method | |
JP4460643B2 (ja) | 有機elディスプレイパネル及びその製造方法 | |
CN101582391B (zh) | 图样形成方法、半导体装置制造方法以及显示器制造方法 | |
JP2007088471A (ja) | 表示装置と表示装置の製造方法{displayapparatusandmanufacturingmethodthereof} | |
US20080061288A1 (en) | Wiring pattern, electronic device, organic semiconductor device, layered wiring pattern, and layered wiring substrate using the wiring pattern | |
JP5868757B2 (ja) | 薄膜トランジスタとその製造方法及び表示装置 | |
CN101359720B (zh) | 有机晶体管及有源矩阵基板 | |
JP4137915B2 (ja) | 有機薄膜トランジスタ及びその製造方法、並びにこの有機薄膜トランジスタを備える平板表示装置 | |
US7947612B2 (en) | Electronic device array | |
JP2008186885A (ja) | 薄膜半導体装置の製造方法および薄膜半導体装置 | |
JP2010093093A (ja) | 半導体装置およびその製造方法 | |
JPWO2008075625A1 (ja) | 半導体デバイス | |
US7960207B2 (en) | Organic thin film transistor and method of fabricating the same | |
KR20080029279A (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 | |
JP6259390B2 (ja) | 有機トランジスタの製造方法、有機トランジスタ | |
JP5449736B2 (ja) | ボトムゲート型有機薄膜トランジスタ及びその製造方法 | |
KR101424012B1 (ko) | 표시장치와 그 제조방법 | |
JP5987274B2 (ja) | アクティブマトリクス基板 | |
JP4605319B2 (ja) | 薄膜トランジスタの製造方法、及び薄膜トランジスタ | |
JP5066848B2 (ja) | 薄膜トランジスタの製造方法 | |
JP5272280B2 (ja) | 薄膜トランジスタアレイとディスプレイ及び薄膜トランジスタアレイの製造方法 | |
JP5630364B2 (ja) | 有機半導体素子の製造方法および有機半導体素子 | |
JP6331644B2 (ja) | 薄膜トランジスタアレイおよびその製造方法 | |
JP5757142B2 (ja) | 有機半導体素子の製造方法 | |
JP2008192669A (ja) | 有機半導体用組成物、及びトランジスタの製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20130731 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140129 |
|
RD07 | Notification of extinguishment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7427 Effective date: 20140319 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20141226 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150106 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150210 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150331 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150427 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151208 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160106 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5868757 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
LAPS | Cancellation because of no payment of annual fees |