JP5787926B2 - 半導体スイッチ回路 - Google Patents
半導体スイッチ回路 Download PDFInfo
- Publication number
- JP5787926B2 JP5787926B2 JP2013074969A JP2013074969A JP5787926B2 JP 5787926 B2 JP5787926 B2 JP 5787926B2 JP 2013074969 A JP2013074969 A JP 2013074969A JP 2013074969 A JP2013074969 A JP 2013074969A JP 5787926 B2 JP5787926 B2 JP 5787926B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- switch
- voltage
- booster circuit
- capacitive element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/08—Circuits specially adapted for the generation of control voltages for semiconductor devices incorporated in static converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0054—Gating switches, e.g. pass gates
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0081—Power supply means, e.g. to the switch driver
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Electronic Switches (AREA)
- Waveguide Switches, Polarizers, And Phase Shifters (AREA)
Description
と、所定の電圧が供給されるとともに、第2の制御信号が入力され、第1の制御信号を出
力するレベルシフタと、電源電圧を昇圧し、所定の電圧をレベルシフタに出力する昇圧回
路と、第2の制御信号をレベルシフタに出力する制御回路と、基準電圧を生成する基準電
圧回路と、所定の電圧に相当する電圧及び基準電圧を入力するコンパレータ、コンパレー
タの出力端子に接続された第1のスイッチ、第1の容量性素子、第2の容量性素子、第1
及び第2の抵抗素子を有し、前記昇圧回路及び前記レベルシフタと前記グランドとの間に
おいて第1の容量性素子及び第2の容量性素子からなる等価容量を変化させる容量切り替
え回路と、昇圧回路の出力端子と及びグランドとの間の接続の切り替えを行う第2のスイ
ッチとを有する。
第1の実施形態の半導体スイッチ回路1の構成例を示す回路図である。半導体スイッチ回路1は、信号伝送用スイッチ2と、レベルシフタ3と、容量切り替え回路4と、制御回路5と、昇圧回路6と、第2のスイッチ7とスイッチ切り換え回路8と外部電源電圧Vcc及び基準電圧回路10を有する。
第2の実施形態について説明する。図5は、第2の実施形態の半導体スイッチ回路1の構成例を示す回路図である。
図6は、第3の実施形態の半導体スイッチ回路1の構成例を示す回路図である。第3の実施形態は、信号伝送用スイッチ2のNMOSのゲート・ソース間電圧を負側にバイアスするために実施されるものである。第3の実施形態は、負電圧発生回路18により発生された電圧Vn(<0)及び外部電源電圧Vccから、抵抗素子により分圧されたものがVnrであり、これと基準電圧Vrefとを比較する点で第2の実施形態と異なる。なお、Vcc>0、Vn<0であることから、基準電圧VrefをグランドGNDすなわち0Vに選ぶことも可能である。動作において、第2の実施形態と同様なので省略する。本実施形態において、レベルシフタ3にはHighレベルとして外部電源電圧Vcc、Lowレベルとして負電圧発生回路18の電圧Vnを信号伝送用スイッチ2に印加することが可能である。このため、正の電圧、負の電圧でのon、offのスイッチの切り替え可能となる。
2 信号伝送用スイッチ
3 レベルシフタ
4 容量切り替え回路
5 制御回路
6 昇圧回路
7 第2のスイッチ
8 スイッチ切り換え回路
10 基準電圧回路
11 コンパレータ
12 第1の抵抗素子
13 第2の抵抗素子
14 第1の容量性素子
15 第2の容量性素子
16 第1のスイッチ
17 論理和回路
18 負電圧発生回路
Vcc 外部電源電圧
GND グランド
Claims (7)
- 制御端子を有し、第1の制御信号により動作する信号伝送用スイッチと、
所定の電圧が供給されるとともに、第2の制御信号が入力され、前記第1の制御信号を
出力するレベルシフタと、
電源電圧を昇圧し、前記所定の電圧を前記レベルシフタに出力する昇圧回路と、
前記第2の制御信号を前記レベルシフタに出力する制御回路と、
前記所定の電圧に相当する電圧及び基準電圧を入力するコンパレータ、前記コンパレー
タの出力端子に接続された第1のスイッチ、第1の容量性素子、第2の容量性素子、前記
昇圧回路に接続される第1の抵抗素子及び前記第1の抵抗素子とグランドとの間に接続さ
れる第2の抵抗素子を有し、前記昇圧回路及び前記レベルシフタと前記グランドとの間に
おいて前記第1の容量性素子及び前記第2の容量性素子からなる等価容量を前記昇圧回路
の出力電圧に応じて変化させる容量切り替え回路と、
前記昇圧回路の出力端子とグランドとの間の接続の切り替えを行う第2のスイッチと、
を有する半導体スイッチ回路。 - 制御端子を有し、第1の制御信号により動作する信号伝送用スイッチと、
所定の電圧が供給されるとともに、第2の制御信号が入力され、前記第1の制御信号を
出力するレベルシフタと、
電源電圧を昇圧し、前記所定の電圧を前記レベルシフタに出力する昇圧回路と、
前記第2の制御信号を前記レベルシフタに出力する制御回路と、
前記所定の電圧に相当する電圧及び基準電圧を入力するコンパレータ、前記コンパレー
タの出力端子に接続された第1のスイッチ、第1の容量性素子及び第2の容量性素子を有
し、前記昇圧回路及び前記レベルシフタと前記グランドとの間において前記第1の容量性
素子及び前記第2の容量性素子からなる等価容量を前記昇圧回路の出力電圧に応じて変化
させる容量切り替え回路と、
を有する半導体スイッチ回路。 - 前記容量切り替え回路は、さらに前記昇圧回路に接続される第1の抵抗素子と、前記第
1の抵抗素子に接続される第2の抵抗素子とを有し、前記コンパレータは前記第1の抵抗
素子及び前記第2の抵抗素子の共通接続部分に接続される請求項2に記載の半導体スイッ
チ回路。 - 前記昇圧回路及びグランドに接続される第2のスイッチを有し、前記第2のスイッチは
前記昇圧回路の出力端子とグランドとの間の接続の切り替えを行う請求項2に記載の半導
体スイッチ回路。 - 前記第1の容量性素子及び前記第2の容量性素子は前記昇圧回路及び前記レベルシフタ
の共通接続部分に並列接続される請求項2又は3に記載の半導体スイッチ回路。 - 前記容量切り替え回路は、入力端子に前記コンパレータの出力端子及び前記スイッチ切
り換え回路の出力端子に接続され、出力端子に前記第1のスイッチに接続される論理和回
路を有し、前記コンパレータ及びスイッチ切り換え回路の信号に基づいて前記第1の容量
性素子及び前記第2の容量性素子の等価容量を変化させる請求項5に記載の半導体スイッ
チ回路。 - 前記昇圧回路は負の方向に昇圧する請求項2乃至6に記載の半導体スイッチ回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013074969A JP5787926B2 (ja) | 2013-03-29 | 2013-03-29 | 半導体スイッチ回路 |
US14/194,627 US9225229B2 (en) | 2013-03-29 | 2014-02-28 | Semiconductor switch circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013074969A JP5787926B2 (ja) | 2013-03-29 | 2013-03-29 | 半導体スイッチ回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014200020A JP2014200020A (ja) | 2014-10-23 |
JP5787926B2 true JP5787926B2 (ja) | 2015-09-30 |
Family
ID=51620150
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013074969A Expired - Fee Related JP5787926B2 (ja) | 2013-03-29 | 2013-03-29 | 半導体スイッチ回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9225229B2 (ja) |
JP (1) | JP5787926B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6776517B2 (ja) * | 2015-09-30 | 2020-10-28 | ブラザー工業株式会社 | ヘッド駆動ic及び液体吐出装置 |
KR102364528B1 (ko) * | 2017-07-07 | 2022-02-17 | 어드밴스드 에너지 인더스트리즈 인코포레이티드 | 플라즈마 전력 전달 시스템을 위한 주기 간 제어 시스템 및 그 동작 방법 |
US11651939B2 (en) * | 2017-07-07 | 2023-05-16 | Advanced Energy Industries, Inc. | Inter-period control system for plasma power delivery system and method of operating same |
US11615943B2 (en) * | 2017-07-07 | 2023-03-28 | Advanced Energy Industries, Inc. | Inter-period control for passive power distribution of multiple electrode inductive plasma source |
TWI704439B (zh) * | 2019-09-06 | 2020-09-11 | 新唐科技股份有限公司 | 啟動電路及其操作方法 |
JP7330146B2 (ja) * | 2020-08-07 | 2023-08-21 | 株式会社東芝 | スイッチ回路 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4811317U (ja) * | 1971-06-19 | 1973-02-08 | ||
US5754419A (en) * | 1996-02-28 | 1998-05-19 | Astec International Limited | Surge and overcurrent limiting circuit for power converters |
US6912139B2 (en) * | 2002-11-14 | 2005-06-28 | Fyre Storm, Inc. | Multi-channel control methods for switched power converters |
US7317302B1 (en) * | 2005-03-04 | 2008-01-08 | National Semiconductor Corporation | Converter with feedback voltage referenced to output voltage |
US7355468B2 (en) * | 2006-06-23 | 2008-04-08 | Infineon Technologies Flash Gmbh & Co. Kg | Voltage generator circuit, method for providing an output voltage and electronic memory device |
US7786712B2 (en) * | 2006-12-30 | 2010-08-31 | Advanced Analogic Technologies, Inc. | High-efficiency DC/DC voltage converter including up inductive switching pre-regulator and capacitive switching post-converter |
JP4903845B2 (ja) | 2009-08-31 | 2012-03-28 | 株式会社東芝 | 半導体スイッチ |
JP5378930B2 (ja) | 2009-09-28 | 2013-12-25 | ルネサスエレクトロニクス株式会社 | 半導体装置及び無線通信装置 |
JP2011259192A (ja) * | 2010-06-09 | 2011-12-22 | Sony Corp | マルチバイブレータ回路および電圧変換回路 |
JP2012049962A (ja) * | 2010-08-30 | 2012-03-08 | Toshiba Corp | 半導体スイッチ回路 |
-
2013
- 2013-03-29 JP JP2013074969A patent/JP5787926B2/ja not_active Expired - Fee Related
-
2014
- 2014-02-28 US US14/194,627 patent/US9225229B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US9225229B2 (en) | 2015-12-29 |
JP2014200020A (ja) | 2014-10-23 |
US20140292302A1 (en) | 2014-10-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5787926B2 (ja) | 半導体スイッチ回路 | |
KR101350461B1 (ko) | 튜너블 커패시터 | |
CN106712748B (zh) | 偏置开关的方法和装置 | |
CN107342685B (zh) | Dcdc转换器 | |
US8497726B2 (en) | Level shifter | |
JP2013172482A (ja) | スイッチ制御回路、半導体装置および無線通信装置 | |
JP6292901B2 (ja) | 基準電圧回路 | |
JP2006304013A (ja) | スイッチ回路 | |
US10348305B2 (en) | Level shift circuit | |
US20130015902A1 (en) | Resistor-sharing switching circuit | |
US20160026200A1 (en) | Power supply circuit | |
CN108880233B (zh) | 一种电荷泵电路 | |
US10033358B2 (en) | Buffer circuit and voltage generator using the same | |
JP2016009938A (ja) | 正負電位生成回路 | |
US9571094B2 (en) | Switch circuit | |
CN114826217A (zh) | 方波产生方法及方波产生电路 | |
JP2011067025A (ja) | Dc−dcコンバータ | |
CN108736878B (zh) | 电压电平移位器 | |
JP2022053029A (ja) | スイッチ回路 | |
WO2018146949A1 (ja) | 電気回路、及び電子機器 | |
EP2779450B1 (en) | A method and apparatus for generating an oscillation signal | |
JP4780302B2 (ja) | 高周波スイッチ回路 | |
CN110829829B (zh) | 时钟波高值升压电路 | |
CN108932006B (zh) | 位准转换电路 | |
JP2017153095A (ja) | 半導体回路及び半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD07 | Notification of extinguishment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7427 Effective date: 20140812 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140902 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150205 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20150216 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20150218 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150410 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150417 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150616 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150703 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150728 |
|
LAPS | Cancellation because of no payment of annual fees |