JP5780491B2 - Manufacturing method of silicon epitaxial wafer - Google Patents
Manufacturing method of silicon epitaxial wafer Download PDFInfo
- Publication number
- JP5780491B2 JP5780491B2 JP2012149710A JP2012149710A JP5780491B2 JP 5780491 B2 JP5780491 B2 JP 5780491B2 JP 2012149710 A JP2012149710 A JP 2012149710A JP 2012149710 A JP2012149710 A JP 2012149710A JP 5780491 B2 JP5780491 B2 JP 5780491B2
- Authority
- JP
- Japan
- Prior art keywords
- wafer
- temperature distribution
- temperature
- wafer surface
- distribution
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 title claims description 28
- 229910052710 silicon Inorganic materials 0.000 title claims description 28
- 239000010703 silicon Substances 0.000 title claims description 28
- 238000004519 manufacturing process Methods 0.000 title claims description 12
- 238000000034 method Methods 0.000 claims description 27
- 230000015572 biosynthetic process Effects 0.000 claims description 5
- 230000002093 peripheral effect Effects 0.000 claims description 4
- 239000000758 substrate Substances 0.000 description 17
- 239000007789 gas Substances 0.000 description 16
- 239000013078 crystal Substances 0.000 description 6
- 239000012535 impurity Substances 0.000 description 6
- 239000002019 doping agent Substances 0.000 description 5
- ZDHXKXAHOVTTAH-UHFFFAOYSA-N trichlorosilane Chemical compound Cl[SiH](Cl)Cl ZDHXKXAHOVTTAH-UHFFFAOYSA-N 0.000 description 4
- 239000005052 trichlorosilane Substances 0.000 description 4
- 238000001947 vapour-phase growth Methods 0.000 description 4
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 3
- 229910052796 boron Inorganic materials 0.000 description 3
- 239000012159 carrier gas Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 230000000052 comparative effect Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- 239000002994 raw material Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
Images
Landscapes
- Chemical Vapour Deposition (AREA)
Description
本発明は、シリコンエピタキシャルウェーハの製造方法に関する。 The present invention relates to a method for manufacturing a silicon epitaxial wafer.
シリコンエピタキシャルウェーハは、パワーデバイス等の用途の場合、エピタキシャル膜を形成するシリコン基板として、不純物を高濃度に添加することにより、P型又はN型のいずれかの導電型を備えるよう構成された低抵抗基板が用いられる。 In the case of applications such as power devices, a silicon epitaxial wafer is a low-concentration structure configured to have either P-type or N-type conductivity by adding impurities at a high concentration as a silicon substrate on which an epitaxial film is formed. A resistive substrate is used.
導電型をP型とする場合には、不純物としてボロン(B)等が添加され、N型とする場合には、不純物としてリン(P)、アンチモン(Sb)、ヒ素(As)等がシリコン基板に添加される。 When the conductivity type is P-type, boron (B) or the like is added as an impurity. When the conductivity type is N-type, phosphorus (P), antimony (Sb), arsenic (As), or the like is added as a silicon substrate. To be added.
但し、このような不純物が添加されたシリコン基板上に、エピタキシャル膜を成長させるべく前記シリコン基板を高温(1000〜1200℃)に加熱すると、上述した不純物がシリコン基板から飛び出し、成長したエピタキシャル膜中に取り込まれる現象(オートドープ)が発生するという問題がある。 However, when the silicon substrate is heated to a high temperature (1000 to 1200 ° C.) to grow an epitaxial film on the silicon substrate to which such impurities are added, the above-mentioned impurities jump out of the silicon substrate and grow in the grown epitaxial film. There is a problem that a phenomenon (auto-doping) is taken in.
このオートドープの発生は、抵抗率のウェーハ面内均一性の悪化等を引き起こすことから、できる限り抑制する必要がある。 The occurrence of this auto-doping causes a deterioration in the uniformity of the in-wafer surface of the resistivity and the like, and therefore needs to be suppressed as much as possible.
オートドープの発生を改善する方法として、ウェーハ面内の温度分布を調整することが用いられており、具体的には、ウェーハ外周部の温度をウェーハ中心部の温度よりも低くなるように加熱することが行われている。 As a method for improving the occurrence of auto-doping, adjusting the temperature distribution in the wafer surface is used. Specifically, the temperature at the outer periphery of the wafer is heated to be lower than the temperature at the center of the wafer. Things have been done.
しかし、抵抗率のウェーハ面内均一性を改善するために、ウェーハを加熱する際にウェーハ外周側の温度をウェーハ中心部の温度よりも低くしたウェーハ面内温度分布では、スリップが発生してしまうという問題がある。 However, in order to improve the uniformity of the resistivity within the wafer surface, when the wafer is heated, a slip occurs in the wafer surface temperature distribution in which the temperature on the outer periphery of the wafer is lower than the temperature at the center of the wafer. There is a problem.
すなわち、抵抗率のウェーハ面内均一性を改善するためには、ウェーハ外周部の温度をウェーハ中心部の温度よりも低くしたウェーハ面内温度分布が望ましいが、スリップの発生を防ぐためには、ウェーハ外周部の温度とウェーハ中心部の温度とが同じ温度分布となるのが望ましい(図1参照)。このように、抵抗率のウェーハ面内均一性とスリップの発生の防止を防ぐ二つの品質の最適条件が相反するため、両者を両立させることが困難であった。 That is, in order to improve the uniformity of resistivity within the wafer surface, a temperature distribution in the wafer surface where the temperature at the outer periphery of the wafer is lower than the temperature at the center of the wafer is desirable. It is desirable that the temperature at the outer periphery and the temperature at the center of the wafer have the same temperature distribution (see FIG. 1). As described above, the optimum conditions of the two qualities that prevent the uniformity of the resistivity within the wafer surface and the prevention of slipping are contradictory, making it difficult to achieve both.
例えば、特許文献1はシリコンエピタキシャル層の成長方法に関し、オートドープとスリップを同時になくす方法として、スリップフリーの温度分布にして、ウェーハ周辺部側と中央部側への原料ガス中のドーパント濃度を変更する方法が記載されている。しかし、かかる方法では、原料ガス中のドーパント濃度をドーパントの質量流量に基づいて調整したりしなければならず、制御が難しいという問題があった。
For example,
また、例えば、特許文献2はシリコンエピタキシャル層の成長方法に関し、オートドープとスリップを同時になくす方法として、基板の昇温の途中まで上方のランプのみで加熱し、その後は下方のRFコイルも加えて加熱する方法が記載されている。しかし、かかる方法の場合、ウェーハの面内温度分布に基づいた方法でないため、ばらつきが出てしまい、歩留まりが悪くなるおそれがあった。 Further, for example, Patent Document 2 relates to a method for growing a silicon epitaxial layer. As a method for eliminating auto-doping and slip at the same time, heating is performed only with an upper lamp until the temperature of the substrate is raised, and then a lower RF coil is added. A method of heating is described. However, since this method is not a method based on the in-plane temperature distribution of the wafer, there is a possibility that variations occur and the yield deteriorates.
本発明は、上記従来技術の問題点に鑑みてなされたもので、エピタキシャル成長中のウェーハ面内温度の適正化を図ることによって、スリップの発生を改善しつつ、エピタキシャル膜の抵抗率分布を調整することができるシリコンエピタキシャルウェーハの製造方法を提供することを目的とする。 The present invention has been made in view of the above-mentioned problems of the prior art, and adjusts the resistivity distribution of the epitaxial film while improving the occurrence of slip by optimizing the temperature in the wafer surface during epitaxial growth. An object of the present invention is to provide a method for manufacturing a silicon epitaxial wafer.
上記目的を達成するために本発明者らは鋭意検討した結果、スリップに最適な温度分布と抵抗率分布に最適な温度分布とをエピタキシャル成長における別々の工程に割り当てることによって、スリップの発生を改善しつつ、エピタキシャル膜の抵抗率分布を調整することができるのではないかと考え、本発明に至った。 In order to achieve the above object, the present inventors have intensively studied, and as a result, the occurrence of slip is improved by assigning the optimum temperature distribution for slip and the optimum temperature distribution for resistivity distribution to separate processes in epitaxial growth. However, the inventors considered that the resistivity distribution of the epitaxial film could be adjusted, and reached the present invention.
本発明のシリコンエピタキシャルウェーハの製造方法は、少なくとも昇温工程とプリベーク工程とエピタキシャル成膜工程とを含むシリコンエピタキシャルウェーハの製造方法において、ウェーハの中心部と外周部の温度差により示されるウェーハ面内温度分布に関し、前記昇温工程及び前記プリベーク工程は第一のウェーハ面内温度分布で行い、前記エピタキシャル成膜工程は第二のウェーハ面内温度分布で行い、前記第二のウェーハ面内温度分布は前記第一のウェーハ面内温度分布よりもウェーハ外周部の温度が低い温度分布であるシリコンエピタキシャルウェーハの製造方法であって、前記ウェーハ面内温度分布の定義を下記式(1)の通りとしたとき、前記第一のウェーハ面内温度分布は、−0.5%〜0.5%であり、前記第二のウェーハ面内温度分布は、0.5%〜3.0%であることを特徴とする。
ウェーハ面内温度分布(%)={ウェーハ中心部の温度(℃)−ウェーハ外周から5mm内側の点の温度(℃)}/ウェーハ中心部の温度(℃)×100(%)・・・・(1)
The method for producing a silicon epitaxial wafer according to the present invention is a method for producing a silicon epitaxial wafer including at least a temperature raising step, a pre-bake step, and an epitaxial film forming step. Regarding the distribution, the temperature raising step and the pre-bake step are performed with a first wafer surface temperature distribution, the epitaxial film forming step is performed with a second wafer surface temperature distribution, and the second wafer surface temperature distribution is temperature of the wafer outer peripheral portion than the first wafer plane temperature distribution is a divorced epitaxial wafer manufacturing method of a low temperature distribution, and the definition of the wafer surface temperature distribution and as the following formula (1) When the first wafer in-plane temperature distribution is -0.5% to 0.5%, Eha plane temperature distribution is characterized by from 0.5% to 3.0%.
Wafer surface temperature distribution (%) = {temperature at the center of the wafer (° C.) − Temperature at a point 5 mm inside from the wafer periphery (° C.)} / Temperature at the center of the wafer (° C.) × 100 (%)... (1)
前記第一のウェーハ面内温度分布は、スリップ防止のための最適の温度分布とし、前記第二のウェーハ面内温度分布は、オートドープ防止のための最適の温度分布であるのが好ましい。 The first wafer in-plane temperature distribution is preferably an optimum temperature distribution for preventing slip, and the second wafer in-plane temperature distribution is preferably an optimum temperature distribution for preventing auto-doping.
ここで、ウェーハ外周部とは、ウェーハ外周から5mm内側の部分が好ましい。 Here, the wafer outer peripheral portion is preferably a portion inside 5 mm from the wafer outer periphery.
本発明によれば、エピタキシャル成長における各工程において、ウェーハ面内温度分布の適正化を図ることによって、スリップの発生を改善しつつ、エピタキシャル膜の抵抗率分布を調整することができるシリコンエピタキシャルウェーハの製造方法を提供することができるという著大な効果を奏する。 According to the present invention, in each process of epitaxial growth, by optimizing the temperature distribution in the wafer surface, manufacturing of a silicon epitaxial wafer capable of adjusting the resistivity distribution of the epitaxial film while improving the occurrence of slipping is achieved. There is a remarkable effect that a method can be provided.
図1にウェーハ面内温度分布によるスリップとエピタキシャル膜の抵抗率分布の関係を示す。図1において、ウェーハ面内温度分布は下記式(1)から算出される。
ウェーハ面内温度分布(%)={ウェーハ中心部の温度(℃)−ウェーハ外周から5mm内側の点の温度(℃)}/ウェーハ中心部の温度(℃)×100(%) ・・・・(1)
ウェーハ面内温度分布の定義を上記の通りとしたとき、前記昇温工程及び前記プリベーク工程を前記第一のウェーハ面内温度分布が、−0.5%〜0.5%であり、前記第二のウェーハ面内温度分布は、0.5%〜3.0%であるのが好適である。
FIG. 1 shows the relationship between the slip due to the temperature distribution in the wafer surface and the resistivity distribution of the epitaxial film. In FIG. 1, the wafer surface temperature distribution is calculated from the following equation (1).
Wafer surface temperature distribution (%) = {temperature at the center of the wafer (° C.) − Temperature at a point 5 mm inside from the wafer periphery (° C.)} / Temperature at the center of the wafer (° C.) × 100 (%) (1)
When the definition of the temperature distribution in the wafer surface is as described above, the temperature distribution in the first wafer surface in the temperature raising step and the pre-bake step is -0.5% to 0.5%, The second wafer surface temperature distribution is preferably 0.5% to 3.0%.
スリップは主に、熱処理中のウェーハを支持する治具とウェーハとの接触点から発生するものであり、特に昇温中に発生すると考えられている。そこで、エピタキシャル成膜工程の前である昇温工程及びプリベーク工程までを「スリップに最適な温度分布」、エピタキシャル成膜工程を「抵抗率分布に最適な温度分布」にすることで、両品質を満足することができることを見出した。 The slip is mainly generated from the contact point between the wafer supporting the wafer being heat-treated and the wafer, and is considered to occur particularly during the temperature rise. Therefore, by satisfying both qualities, the temperature rise process and pre-bake process before the epitaxial film formation process are set to “optimal temperature distribution for slip” and the epitaxial film formation process is set to “temperature distribution optimal for resistivity distribution”. I found that I can do it.
以下、本発明を実施例により説明する。但し、本発明は実施例に示す態様に限定されるものではない。 Hereinafter, the present invention will be described with reference to examples. However, this invention is not limited to the aspect shown in the Example.
図2は、本発明の製造方法に用いることができる枚葉式の気相成長装置を示す概略図である。図2に示す気相成長装置10のチャンバー(反応容器)12は、チャンバーベース11とチャンバーベース11を上下から挟む透明石英部材13、14とから形成される。
FIG. 2 is a schematic view showing a single-wafer type vapor phase growth apparatus that can be used in the production method of the present invention. A chamber (reaction vessel) 12 of the vapor
このチャンバー12内には、シリコン単結晶基板Wを上面のウェーハ載置面(座ぐり部)19で支持するサセプタ17が配置されている。このサセプタ17には、例えば3つ以上の貫通孔16が設けられ、この貫通孔16に挿入されて上下動することでシリコン単結晶基板Wの載置、離間を行うウェーハリフトピン15が配置されている。
In the
このサセプタ17はウェーハ回転機構18に接続されており、エピタキシャル成長中はサセプタ17を回転させることで、載置されたシリコン単結晶基板Wを回転させ、シリコンエピタキシャル層をシリコン単結晶基板W上に膜厚均一に成長させる。チャンバー12には、チャンバー12内に原料ガスおよびキャリアガス(例えば、水素)を含む気相成長ガスを導入して、サセプタ17上に載置されたシリコン単結晶基板Wの表面上に原料ガスとキャリアガスを供給するガス導入管20が接続されている。また、チャンバー12のガス導入管20が接続された側の反対側には、チャンバー12内からガスを排出するガス排出管21が接続されている。
The
(実施例1)
不純物としてボロンを含有した抵抗率が8.0〜12.0Ω・cm、直径が200mmのシリコン基板を用意した。そのシリコン基板上に、成長温度1150℃、ドーパントガスにBH3、成膜ガスにトリクロロシラン(TCS)を用いてエピ抵抗率10.0Ω・cm、エピ膜厚5μmとなるようなエピタキシャル膜を成長させるエピタキシャル成長(CVD法)を行うことによってサンプルとなるエピタキシャルウェーハを製造した。このとき昇温からプリベーク工程までを「スリップに最適な温度分布」(ウェーハ面内温度分布=0.3%)、成膜工程(ウェーハ温度=1150℃)を「抵抗率分布に最適な温度分布」(ウェーハ面内温度分布=0.9%)とした(図3参照)。このとき製造されたエピタキシャルウェーハのスリップ発生量を測定した。図4にそのときの結果を示す。
Example 1
A silicon substrate having a resistivity of 8.0 to 12.0 Ω · cm and a diameter of 200 mm containing boron as an impurity was prepared. An epitaxial film having an epi resistivity of 10.0 Ω · cm and an epi film thickness of 5 μm is grown on the silicon substrate using a growth temperature of 1150 ° C., a dopant gas of BH 3 , and a film forming gas of trichlorosilane (TCS). An epitaxial wafer as a sample was manufactured by performing epitaxial growth (CVD method). At this time, the temperature distribution to the pre-bake process is “optimum temperature distribution for slip” (wafer surface temperature distribution = 0.3%), and the film formation process (wafer temperature = 1150 ° C.) is “optimal temperature distribution for resistivity distribution. (Wafer surface temperature distribution = 0.9%) (see FIG. 3). The amount of slip generated in the epitaxial wafer manufactured at this time was measured. FIG. 4 shows the result at that time.
図4より、昇温途中で抵抗率分布に最適な温度分布に変更するとスリップが発生してしまうが、昇温からプリベーク工程までを「スリップに最適な温度分布」、成膜工程を「抵抗率分布に最適な温度分布」にすることでスリップは急激に改善されることが確認できた。 From FIG. 4, slipping occurs when the temperature distribution is changed to the optimum temperature distribution during the temperature rise, but the temperature distribution from the temperature rise to the pre-baking process is “optimal temperature distribution for slip”, and the film forming process is “resistivity”. It was confirmed that the slip was drastically improved by making the temperature distribution optimal for the distribution.
(比較例1)
不純物としてボロンを含有した抵抗率が8.0〜12.0Ω・cm、直径が200mmのシリコン基板を用意した。そのシリコン基板上に、成長温度1150℃、ドーパントガスにBH3、成膜ガスにトリクロロシラン(TCS)を用いてエピ抵抗率10.0Ω・cm、エピ膜厚5μmとなるようなエピタキシャル膜を成長させるエピタキシャル成長(CVD法)を行うことによってサンプルとなるエピタキシャルウェーハを製造した。このとき、昇温の途中まで(ウェーハ温度=1080℃まで)を「スリップに最適な温度分布」(ウェーハ面内温度分布=0.3%)で、昇温の途中からプリベーク工程および成膜工程を「抵抗率分布に最適な温度分布」(ウェーハ面内温度分布=0.9%)とした(図3参照)。このとき製造されたエピタキシャルウェーハのスリップ発生量を測定した。図4にそのときの結果を示す。
(Comparative Example 1)
A silicon substrate having a resistivity of 8.0 to 12.0 Ω · cm and a diameter of 200 mm containing boron as an impurity was prepared. An epitaxial film having an epi resistivity of 10.0 Ω · cm and an epi film thickness of 5 μm is grown on the silicon substrate using a growth temperature of 1150 ° C., a dopant gas of BH 3 , and a film forming gas of trichlorosilane (TCS). An epitaxial wafer as a sample was manufactured by performing epitaxial growth (CVD method). At this time, the pre-bake process and the film-forming process are performed from the middle of the temperature rise to the middle of the temperature rise (wafer temperature = 1080 ° C.) with “temperature distribution optimum for slip” (wafer in-plane temperature distribution = 0.3%). Was “optimal temperature distribution for resistivity distribution” (temperature distribution in wafer surface = 0.9%) (see FIG. 3). The amount of slip generated in the epitaxial wafer manufactured at this time was measured. FIG. 4 shows the result at that time.
以上の結果より、エピタキシャル成長時の昇温からプリベーク工程までを「スリップに最適な温度分布」、成膜ステップを「抵抗率分布に最適な温度分布」にすることで、スリップを改善しつつ、抵抗率分布を調整することができることが示された。 Based on the above results, resistance is improved while improving slip by setting the temperature distribution during epitaxial growth to the pre-bake process as “optimal temperature distribution for slip” and the film formation step as “optimal temperature distribution for resistivity distribution”. It was shown that the rate distribution can be adjusted.
なお、上記実施形態は、例示であり、本発明の特許請求の範囲に記載された技術的思想と実質的に同一な構成を有し、同様な作用効果を奏するものは、いかなるものであっても本発明の技術的範囲に包含される。 The above-described embodiment is an exemplification, and the embodiment having substantially the same configuration as the technical idea described in the claims of the present invention and having the same function and effect is any type. Are also included in the technical scope of the present invention.
10:気相成長装置、11:チャンバーベース、12:チャンバー、13,14:透明石英部材、15:ウェーハリフトピン、16:貫通孔、17:サセプタ、18:ウェーハ回転機構、19:ウェーハ載置面、20:ガス導入管、21:ガス排出管、W:シリコン単結晶基板。 10: Vapor growth apparatus, 11: Chamber base, 12: Chamber, 13, 14: Transparent quartz member, 15: Wafer lift pin, 16: Through hole, 17: Susceptor, 18: Wafer rotation mechanism, 19: Wafer mounting surface , 20: gas introduction pipe, 21: gas discharge pipe, W: silicon single crystal substrate.
Claims (2)
ウェーハの中心部と外周部の温度差により示されるウェーハ面内温度分布に関し、前記昇温工程及び前記プリベーク工程は第一のウェーハ面内温度分布で行い、前記エピタキシャル成膜工程は第二のウェーハ面内温度分布で行い、
前記第二のウェーハ面内温度分布は前記第一のウェーハ面内温度分布よりもウェーハ外周部の温度が低い温度分布であるシリコンエピタキシャルウェーハの製造方法であって、
前記ウェーハ面内温度分布の定義を下記式(1)の通りとしたとき、前記第一のウェーハ面内温度分布は、−0.5%〜0.5%であり、前記第二のウェーハ面内温度分布は、0.5%〜3.0%であることを特徴とするシリコンエピタキシャルウェーハの製造方法。
ウェーハ面内温度分布(%)={ウェーハ中心部の温度(℃)−ウェーハ外周から5mm内側の点の温度(℃)}/ウェーハ中心部の温度(℃)×100(%)・・・・(1) In a method for producing a silicon epitaxial wafer including at least a temperature raising step, a pre-bake step, and an epitaxial film formation step,
Regarding the temperature distribution in the wafer surface indicated by the temperature difference between the central portion and the outer periphery of the wafer, the temperature raising step and the pre-baking step are performed with the first wafer surface temperature distribution, and the epitaxial film forming step is performed with the second wafer surface. With internal temperature distribution,
The second is in the wafer plane temperature distribution method for manufacturing a divorced epitaxial wafer temperature is low the temperature distribution of the wafer outer peripheral portion than said first wafer surface temperature distribution,
When the definition of the temperature distribution in the wafer surface is as shown in the following formula (1), the temperature distribution in the first wafer surface is −0.5% to 0.5%, and the second wafer surface The method for producing a silicon epitaxial wafer, wherein the internal temperature distribution is 0.5% to 3.0% .
Wafer surface temperature distribution (%) = {temperature at the center of the wafer (° C.) − Temperature at a point 5 mm inside from the wafer periphery (° C.)} / Temperature at the center of the wafer (° C.) × 100 (%)... (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012149710A JP5780491B2 (en) | 2012-07-03 | 2012-07-03 | Manufacturing method of silicon epitaxial wafer |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012149710A JP5780491B2 (en) | 2012-07-03 | 2012-07-03 | Manufacturing method of silicon epitaxial wafer |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014013788A JP2014013788A (en) | 2014-01-23 |
JP5780491B2 true JP5780491B2 (en) | 2015-09-16 |
Family
ID=50109317
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012149710A Active JP5780491B2 (en) | 2012-07-03 | 2012-07-03 | Manufacturing method of silicon epitaxial wafer |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5780491B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102263683B1 (en) * | 2015-03-27 | 2021-06-09 | 에스케이실트론 주식회사 | Method for Fabricating Epitaxial Wafer |
CN111128696A (en) * | 2018-10-31 | 2020-05-08 | 胜高股份有限公司 | Method for producing epitaxial silicon wafer and epitaxial silicon wafer |
JP7567773B2 (en) | 2021-12-27 | 2024-10-16 | 株式会社Sumco | Method for manufacturing epitaxial wafer |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000064029A (en) * | 1998-08-20 | 2000-02-29 | Toshiba Mach Co Ltd | Temperature controlling mechanism in semiconductor producing device |
JP2002016004A (en) * | 2000-06-29 | 2002-01-18 | Shin Etsu Handotai Co Ltd | Method of manufacturing silicon epitaxial wafer |
JP2002164300A (en) * | 2000-11-29 | 2002-06-07 | Shin Etsu Handotai Co Ltd | Method of manufacturing semiconductor wafer |
JP3901155B2 (en) * | 2001-06-28 | 2007-04-04 | 信越半導体株式会社 | Vapor phase growth method and vapor phase growth apparatus |
-
2012
- 2012-07-03 JP JP2012149710A patent/JP5780491B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2014013788A (en) | 2014-01-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101430217B1 (en) | Epitaxial silicon carbide single-crystal substrate and method for producing the same | |
JP6009237B2 (en) | Epitaxial silicon wafer manufacturing method and epitaxial silicon wafer | |
JP6304699B2 (en) | Method for manufacturing epitaxial silicon carbide wafer | |
TW201529914A (en) | Silicon carbide epitaxial substrate, and method for producing silicon carbide epitaxial substrate | |
WO2014122854A1 (en) | Method for manufacturing silicon carbide semiconductor substrate and method for manufacturing silicon carbide semiconductor device | |
JP5780491B2 (en) | Manufacturing method of silicon epitaxial wafer | |
JP2013211500A (en) | Deposition method to silicon carbide substrate | |
JP2012238806A (en) | Susceptor support shaft for epitaxial wafer growth device and epitaxial growth device | |
JP6447960B2 (en) | Manufacturing method of silicon epitaxial wafer | |
CN115704106B (en) | SiC epitaxial wafer and method for producing SiC epitaxial wafer | |
TWI547981B (en) | Silicon electrode plate for plasma etching | |
JP5589867B2 (en) | Manufacturing method of silicon epitaxial wafer | |
JP2011077476A (en) | Susceptor for epitaxial growth | |
CN115704109A (en) | SiC epitaxial wafer and method for producing SiC epitaxial wafer | |
JP5316487B2 (en) | Manufacturing method of silicon epitaxial wafer | |
JP7448076B2 (en) | SiC epitaxial wafer | |
JP5877500B2 (en) | Manufacturing method of silicon epitaxial wafer | |
WO2023199656A1 (en) | Method for producing polysilicon wafer | |
JP6117522B2 (en) | Method for manufacturing epitaxial silicon carbide wafer | |
KR101138193B1 (en) | Method for Manufacturing Multilayer Epitaxial Silicon Single Crystal Wafer and Multilayer Epitaxial Silicon Single Crystal Wafer | |
JP2014154587A (en) | Silicon carbide semiconductor substrate manufacturing method and silicon carbide semiconductor device manufacturing method | |
WO2017183277A1 (en) | Method for producing epitaxial wafer | |
JP2017208470A (en) | Epitaxial wafer manufacturing method | |
JP2013045805A (en) | Silicon epitaxial wafer manufacturing method | |
TW202409365A (en) | Epitaxial wafer |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140716 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150424 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150430 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150604 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150622 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5780491 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150705 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |