JP5644686B2 - スイッチング素子の駆動回路 - Google Patents
スイッチング素子の駆動回路 Download PDFInfo
- Publication number
- JP5644686B2 JP5644686B2 JP2011130912A JP2011130912A JP5644686B2 JP 5644686 B2 JP5644686 B2 JP 5644686B2 JP 2011130912 A JP2011130912 A JP 2011130912A JP 2011130912 A JP2011130912 A JP 2011130912A JP 5644686 B2 JP5644686 B2 JP 5644686B2
- Authority
- JP
- Japan
- Prior art keywords
- opening
- switching element
- closing means
- capacitor
- switching
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Electronic Switches (AREA)
Description
以下、本発明にかかるスイッチング素子の駆動回路の第1の実施形態について、図面を参照しつつ説明する。
スイッチング素子SW1〜SW6がオフ状態となって且つメインスイッチMがオフ状態となる状態である。ここでは、メインスイッチMの電位は、負であって且つその絶対値が、バッテリ12の端子電圧Vccに等しくなる。
スイッチング素子SW5,SW6をオン状態とすることで、バッテリ12によってコンデンサCを充電する状態である。これにより、コンデンサCの充電電圧がバッテリ12の端子電圧Vccから乖離する事態を回避する。
バッテリ12によるコンデンサCの充電を終了し、スイッチング素子SW1〜SW6の全てがオフとなる状態である。
メインスイッチMのゲートに正の電荷を充電する処理を行うべく、スイッチング素子SW1をオンとした状態である。
メインスイッチMのゲートに正の電荷を充電する処理を行うべく、スイッチング素子SW2をオンとした状態である。これにより、端子T1の電圧は、バッテリ12の端子電圧Vccの2倍となるため、メインスイッチMのゲート電圧Vgeは、バッテリ12の端子電圧Vccの2倍にまで充電される。
メインスイッチMのゲートの充電が完了し、スイッチング素子SW1,SW2をオフとした状態である。
スイッチング素子SW5,SW6をオン状態とすることで、バッテリ12によってコンデンサCを充電する状態である。これにより、コンデンサCの充電電圧がバッテリ12の端子電圧Vccから乖離する事態を回避する。
バッテリ12によるコンデンサCの充電を終了し、スイッチング素子SW1〜SW6の全てがオフとなる状態である。
メインスイッチMのゲートから正の電荷を放電させる処理を行うべく、スイッチング素子SW4をオンとした状態である。
メインスイッチMのゲートから正の電荷を放電させる処理を行うべく、スイッチング素子SW3をオンとした状態である。これにより、メインスイッチMのゲート電圧は、負となって且つその絶対値がコンデンサCの充電電圧に等しくなる。
<第2の実施形態>
以下、第2の実施形態について、先の第1の実施形態との相違点を中心に図面を参照しつつ説明する。
<第3の実施形態>
以下、第3の実施形態について、先の第1の実施形態との相違点を中心に図面を参照しつつ説明する。
<その他の実施形態>
なお、上記各実施形態は、以下のように変更して実施してもよい。
上記第1の実施形態等において、モード2でコンデンサCの充電処理を行なわず、且つスイッチング素子SW2をオンした後にスイッチング素子SW1をオンするなら、逆流防止用ダイオードD2を削除しても、スイッチング素子SW3の寄生ダイオードを介したゲート充電を回避することができる。
ダイオードが並列接続されたトランジスタとしては、MOS等の電界効果トランジスタに限らず、たとえば絶縁ゲートバイポーラトランジスタ(IGBT)等であってもよい。
第1接続状態への切り替えに際し、スイッチング素子SW1をオン状態に切り替えた後にスイッチング素子SW2をオン状態に切り替えるものに限らず、たとえばこれらを同時としてもよい。ただし、この場合、スイッチング素子SW2のゲート駆動回路部分を先の図3に示した構成に対して変更する。
コンデンサCの充電処理については、先の図2および図4に例示したものに限らない。たとえばメインスイッチMのオン状態への切り替えとオフ状態への切り替えとを周期とした場合の複数周期に1度、メインスイッチMのオン状態時に充電処理を行なってもよい。また、オン状態への切り替えおよびオフ状態への切り替えからなるパターンの複数周期に一度充電処理を行うものにも限らず、所定時間経過時であって且つメインスイッチMがオン状態またはオフ状態で定常となっているときに充電処理を行うものであってもよい。
「駆動対象スイッチング素子について」
IGBTに限らず、たとえばパワーMOS電界効果トランジスタ等の電界効果トランジスタであってもよい。この際、Nチャネルのものに限らず、Pチャネルのものであってもよい。ただし、Pチャネルの場合、オン状態用の電荷は、負の電荷となり、また、直流電圧源は、駆動対象スイッチング素子の高電位側の端部(ソース)に接続される。
「ゲート抵抗について」
充電用抵抗体14の接続箇所としては、上記実施形態において例示したものに限らず、たとえばスイッチング素子SW2およびコンデンサC間であってもよい。
Claims (11)
- 駆動対象スイッチング素子の電流経路の一対の端部のいずれか一方に一対の電極のうちのいずれか一方が接続される直流電圧源を前記駆動対象スイッチング素子のオン状態用の電荷の供給手段として利用するスイッチング素子の駆動回路において、
コンデンサと、
前記コンデンサの一方の端子と前記一対の電極のうちのいずれか他方とを接続して且つ前記コンデンサの他方の端子を前記駆動対象スイッチング素子の開閉制御端子に接続する第1接続状態と、前記コンデンサの一方の端子を前記駆動対象スイッチング素子の開閉制御端子に接続して且つ前記コンデンサの他方の端子を前記一対の電極のうちのいずれか一方に接続する第2接続状態と、前記コンデンサの一方の端子を前記一対の電極のうちのいずれか一方に接続して且つ前記コンデンサの他方の端子を前記一対の電極のうちのいずれか他方に接続する第3接続状態と、を切り替え可能な切替回路とを備えることを特徴とするスイッチング素子の駆動回路。 - 前記切替回路は、
前記コンデンサの一方の端子と前記一対の電極のうちのいずれか他方との間を開閉する第1開閉手段と、
前記コンデンサの他方の端子と前記駆動対象スイッチング素子の開閉制御端子との間を開閉する第2開閉手段と、
前記コンデンサの一方の端子と前記駆動対象スイッチング素子の開閉制御端子との間を開閉する第3開閉手段と、
前記コンデンサの他方の端子と前記一対の電極のうちのいずれか一方との間を開閉する第4開閉手段と、
前記コンデンサの一方の端子と前記一対の電極のうちのいずれか一方との間を開閉する第5開閉手段と、
前記コンデンサの他方の端子と前記一対の電極のうちのいずれか他方とを接続する第6開閉手段と、
を備えることを特徴とする請求項1記載のスイッチング素子の駆動回路。 - 前記オン状態用の電荷は、正の電荷であり、
前記第5開閉手段、および前記第6開閉手段は、いずれも整流手段が並列接続されたスイッチング素子であり、
前記第5開閉手段、前記第3開閉手段および前記コンデンサの接続点または前記第5開閉手段、前記第1開閉手段および前記コンデンサの接続点と、前記第5開閉手段、前記第4開閉手段および前記一対の電極のうちのいずれか一方の接続点との間には、前記第5開閉手段を構成するスイッチング素子に並列接続された整流手段とは逆方向を順方向とする整流手段が接続されており、
前記第6開閉手段、前記第2開閉手段および前記コンデンサの接続点または前記第6開閉手段、前記第4開閉手段および前記コンデンサの接続点と、前記第6開閉手段、前記第1開閉手段および前記一対の電極のうちのいずれか他方の接続点との間には、前記第6開閉手段を構成するスイッチング素子に並列接続された整流手段とは逆方向を順方向とする整流手段が接続されていることを特徴とする請求項2記載のスイッチング素子の駆動回路。 - 前記第1接続状態への切り替えを、前記第1開閉手段を閉状態とした後に前記第2開閉手段を閉状態に切り替えることで行う切替制御手段を備えることを特徴とする請求項2または3記載のスイッチング素子の駆動回路。
- 前記オン状態用の電荷は、正の電荷であり、
前記第3開閉手段は、整流手段が並列接続されたスイッチング素子であり、
前記第3開閉手段、第1開閉手段および前記コンデンサの接続点または前記第3開閉手段、第5開閉手段および前記コンデンサの接続点と、前記第3開閉手段、前記第2開閉手段および前記開閉制御端子の接続点との間には、前記第3開閉手段を構成するスイッチング素子に並列接続された整流手段とは逆方向を順方向とする整流手段が接続されていることを特徴とする請求項4記載のスイッチング素子の駆動回路。 - 前記第2接続状態への切り替えを、前記第4開閉手段を閉状態とした後に前記第3開閉手段を閉状態に切り替えることで行う切替制御手段を備えることを特徴とする請求項2〜5のいずれか1項に記載のスイッチング素子の駆動回路。
- 前記オン状態用の電荷は、正の電荷であり、
前記第2開閉手段は、整流手段が並列接続されたスイッチング素子であり、
前記第2開閉手段、前記第4開閉手段および前記コンデンサの接続点または前記第2開閉手段、前記第6開閉手段および前記コンデンサの接続点と、前記第2開閉手段、前記開閉制御端子および前記第3開閉手段の接続点との間には、前記第2開閉手段を構成するスイッチング素子に並列接続された整流手段とは逆方向を順方向とする整流手段が接続されていることを特徴とする請求項6記載のスイッチング素子の駆動回路。 - 前記第1接続状態、前記第3接続状態、前記第2接続状態および前記第3接続状態の各状態を順次実現する接続パターンが繰り返されるように、前記切替回路を操作する操作手段をさらに備えることを特徴とする請求項1〜7のいずれか1項に記載のスイッチング素子の駆動回路。
- 前記第1接続状態および前記第2接続状態が1度ずつ実現される周期よりも前記第3接続状態が2度行なわれるまでの期間を長くすべく、前記切替回路を操作する操作手段をさらに備えることを特徴とする請求項1〜7のいずれか1項に記載のスイッチング素子の駆動回路。
- 前記コンデンサの静電容量は、前記第2接続状態が実現されていないときにおける前記駆動対象スイッチング素子の前記いずれか一方の端部と前記開閉制御端子との間の静電容量よりも大きいことを特徴とする請求項1〜9のいずれか1項に記載のスイッチング素子の駆動回路。
- 前記駆動対象スイッチング素子の前記いずれか一方の端部と前記開閉制御端子との間に、抵抗体およびコンデンサの直列接続体を接続したことを特徴とする請求項1〜10のいずれか1項に記載のスイッチング素子の駆動回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011130912A JP5644686B2 (ja) | 2011-06-13 | 2011-06-13 | スイッチング素子の駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011130912A JP5644686B2 (ja) | 2011-06-13 | 2011-06-13 | スイッチング素子の駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013005005A JP2013005005A (ja) | 2013-01-07 |
JP5644686B2 true JP5644686B2 (ja) | 2014-12-24 |
Family
ID=47673160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011130912A Expired - Fee Related JP5644686B2 (ja) | 2011-06-13 | 2011-06-13 | スイッチング素子の駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5644686B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5561352B2 (ja) * | 2012-02-22 | 2014-07-30 | 株式会社デンソー | 駆動回路 |
JP5733330B2 (ja) * | 2013-03-22 | 2015-06-10 | 株式会社デンソー | 駆動回路 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4682173B2 (ja) * | 2007-07-12 | 2011-05-11 | 株式会社日立製作所 | 電圧駆動型半導体素子のドライブ回路及びインバータ装置 |
JP4916964B2 (ja) * | 2007-07-12 | 2012-04-18 | ルネサスエレクトロニクス株式会社 | Dc−dcコンバータ、ドライバic、およびシステムインパッケージ |
JP2009200891A (ja) * | 2008-02-22 | 2009-09-03 | Fuji Electric Holdings Co Ltd | ゲート駆動回路 |
-
2011
- 2011-06-13 JP JP2011130912A patent/JP5644686B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2013005005A (ja) | 2013-01-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10854500B2 (en) | Gate driver circuitry for power transistors | |
ES2784300T3 (es) | Convertidor de potencia resonante auto-oscilante | |
JP4916964B2 (ja) | Dc−dcコンバータ、ドライバic、およびシステムインパッケージ | |
JP6392347B2 (ja) | スイッチング回路およびこれを備えた電源回路 | |
JP6934087B2 (ja) | ゲート駆動回路 | |
US8766711B2 (en) | Switching circuit with controlled driver circuit | |
US20150311792A1 (en) | Switched reference mosfet drive assist circuit | |
US10389240B2 (en) | Switching regulator with multiple MOSFET types | |
US8854089B2 (en) | Power switch driving circuits and power converters thereof | |
JP5811961B2 (ja) | 半導体素子駆動回路 | |
Seidel et al. | Area efficient integrated gate drivers based on high-voltage charge storing | |
JP6090007B2 (ja) | 駆動回路 | |
KR20170131452A (ko) | 파워 fet들의 캐스코드 스택용 드라이브 | |
JP2023166269A (ja) | 電源用半導体装置及びスイッチトキャパシタコンバータ | |
JP2023166268A (ja) | 電源用半導体装置及びスイッチトキャパシタコンバータ | |
US20140210443A1 (en) | Dc-dc buck circuit | |
JP5644686B2 (ja) | スイッチング素子の駆動回路 | |
JP5541349B2 (ja) | 半導体装置 | |
US20240113609A1 (en) | Voltage regulator module and method of operating the same | |
Gabian et al. | 5V-to-4V integrated buck converter for battery charging applications with an on-chip decoupling capacitor | |
JP4311683B2 (ja) | 半導体装置、降圧チョッパレギュレータ、電子機器 | |
CN114629367A (zh) | 驱动装置、半导体装置及驱动方法 | |
EP2504910A1 (en) | Switching mode power supply comprising asynchronous limiter circuit | |
JP6530199B2 (ja) | 半導体装置 | |
TWI752716B (zh) | 開關式穩壓器及電源管理積體電路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130808 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140206 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20141007 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141020 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5644686 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |