[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP5599860B2 - Manufacturing method of semiconductor package substrate - Google Patents

Manufacturing method of semiconductor package substrate Download PDF

Info

Publication number
JP5599860B2
JP5599860B2 JP2012238486A JP2012238486A JP5599860B2 JP 5599860 B2 JP5599860 B2 JP 5599860B2 JP 2012238486 A JP2012238486 A JP 2012238486A JP 2012238486 A JP2012238486 A JP 2012238486A JP 5599860 B2 JP5599860 B2 JP 5599860B2
Authority
JP
Japan
Prior art keywords
semiconductor package
manufacturing
layer
forming
package substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2012238486A
Other languages
Japanese (ja)
Other versions
JP2013058775A (en
Inventor
ション キム,ドン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electro Mechanics Co Ltd
Original Assignee
Samsung Electro Mechanics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electro Mechanics Co Ltd filed Critical Samsung Electro Mechanics Co Ltd
Publication of JP2013058775A publication Critical patent/JP2013058775A/en
Application granted granted Critical
Publication of JP5599860B2 publication Critical patent/JP5599860B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Engineering & Computer Science (AREA)
  • Wire Bonding (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Description

本発明は、半導体パッケージ基板の製造方法に関する。   The present invention relates to a method for manufacturing a semiconductor package substrate.

最近、電子産業は、電子機器の小型化、薄型化に伴い、部品実装の際に高密度化、高精度化および高集積化が可能なプリント基板を用いた実装技術を採用している趨勢にある。   In recent years, the electronic industry has been adopting mounting technology that uses printed circuit boards that can achieve higher density, higher accuracy, and higher integration when mounting components, as electronic devices become smaller and thinner. is there.

このようなプリント基板を用いている分野としては、工場自動化(FA)機器、事務室自動化(OA)機器、通信機器、放送機器、携帯型コンピュータなどの多くの分野がある。   Fields using such printed circuit boards include many fields such as factory automation (FA) equipment, office automation (OA) equipment, communication equipment, broadcasting equipment, and portable computers.

特に、電子製品が小型化、高密度化、パッケージ(package)化および個人携帯化により軽薄短小化するにつれて、プリント基板も小型化および高密度化が同時に進んでいる。このため、基板のバンプ形成のための多くの工程が現在開発および量産されている。   In particular, as electronic products become smaller, lighter, and smaller due to miniaturization, high density, packaging, and personal portability, printed circuit boards are simultaneously becoming smaller and higher density. For this reason, many processes for forming bumps on the substrate are currently being developed and mass-produced.

最も多く使用するバンプ形成法は、金属マスクを用いた半田ペーストの印刷法である。   The most frequently used bump forming method is a solder paste printing method using a metal mask.

ところが、金属マスク印刷法は、微細ピッチバンプでは、バンプの高さおよび形状などの品質水準に追いつき難い傾向があって、これを解決するための方法として、金属ポスト(metal post)を形成してバンプの高さを確保することにより微細ピッチにおいても信頼性を持つ方法に関する研究が盛んに行われている。   However, the metal mask printing method has a tendency that it is difficult to catch up with the quality level such as the height and shape of the bump in the fine pitch bump, and as a method for solving this, a metal post (metal post) is formed. Many studies have been conducted on methods for ensuring reliability even at fine pitches by ensuring the height of the bumps.

以下、図1〜図9を参照して、従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明する。   Hereinafter, a method for manufacturing a semiconductor package substrate according to an embodiment of the prior art will be described with reference to FIGS.

まず、図1を参照すると、絶縁層11の両面に第1配線12とフリップチップボンディング用接続パッド13、および第2配線14と半田パッド15を含む回路パターンが形成されたベース基板10を準備する。   First, referring to FIG. 1, a base substrate 10 having a circuit pattern including a first wiring 12, a flip chip bonding connection pad 13, a second wiring 14 and a solder pad 15 on both surfaces of an insulating layer 11 is prepared. .

次いで、図2を参照すると、前記ベース基板10の両面に第1および第2半田レジスト層16、17を形成し、図3を参照すると、前記第1および第2半田レジスト層16、17にオープン部18、19を形成して前記接続パッド13および半田パッド15を露出させる。   Next, referring to FIG. 2, first and second solder resist layers 16 and 17 are formed on both surfaces of the base substrate 10. Referring to FIG. 3, the first and second solder resist layers 16 and 17 are open. The portions 18 and 19 are formed to expose the connection pad 13 and the solder pad 15.

次いで、図4を参照すると、前記露出された接続パッド13を含んで前記第1半田レジスト層16上にシード層20を形成する。   Next, referring to FIG. 4, a seed layer 20 is formed on the first solder resist layer 16 including the exposed connection pads 13.

その後、図5を参照すると、前記ベース基板10の両面に第1および第2ドライフィルム21、22を塗布し、図6を参照すると、パターニングして、ポストが形成されるべき部位に開口部23を形成する。   Thereafter, referring to FIG. 5, first and second dry films 21 and 22 are applied to both surfaces of the base substrate 10, and referring to FIG. 6, patterning is performed and openings 23 are formed at portions where posts are to be formed. Form.

次いで、図7を参照すると、前記開口部23に電解銅メッキによって充填(24)する。   Next, referring to FIG. 7, the opening 23 is filled with electrolytic copper plating (24).

その次、図8を参照すると、前記第1および第2ドライフィルム21、22を剥離し、図9を参照すると、フラッシュエッチングによって第1半田レジスト層16上のシード層20を除去した後、無電解メッキの際に使用された触媒(例えば、Pd)を除去することにより、バンプ形成工程を完成する。   Next, referring to FIG. 8, the first and second dry films 21 and 22 are peeled off. Referring to FIG. 9, after the seed layer 20 on the first solder resist layer 16 is removed by flash etching, the first and second dry films 21 and 22 are removed. The bump forming process is completed by removing the catalyst (for example, Pd) used in the electrolytic plating.

ところが、上述した従来の技術によって金属ポストを形成するためには、当該金属をメッキしなければならず、メッキを施すためには半田レジスト層上に導電性シート層が要求される。代表的なシード層形成方法としては、スパッター方法と、Pd触媒を用いる無電解化学銅(electroless copper plating)方法がある。   However, in order to form a metal post by the above-described conventional technique, the metal must be plated, and in order to perform plating, a conductive sheet layer is required on the solder resist layer. As a typical seed layer forming method, there are a sputtering method and an electroless copper plating method using a Pd catalyst.

スパッター法は、プラズマまたはイオンビーム前処理を施しても、低い接着力のため、形成されたシート層が離れ易いから、以後の回路工程を行い難い。   In sputter method, even if plasma or ion beam pretreatment is performed, the formed sheet layer is easily separated due to low adhesive force, so that subsequent circuit steps are difficult to perform.

化学銅、すなわち無電解メッキによるシード層形成は、半田レジスト層との低い接着力の問題だけでなく、金属ポスト形成以後にエッチング工程によって除去した後、触媒として用いたPdを除去しなければならない難しさもある。   The formation of the seed layer by chemical copper, that is, electroless plating, requires not only the problem of low adhesion with the solder resist layer, but also removal of Pd used as a catalyst after removal by an etching process after the formation of the metal post. There are also difficulties.

また、益々微細化する微細バンプピッチで半田レジスト上に残存しているPdは、マイグレーション(migration)による短絡(short)不良をもたらすことが可能な物質として作用することができる。   Further, Pd remaining on the solder resist at a finer bump pitch that becomes increasingly finer can act as a substance that can cause a short circuit failure due to migration.

本発明は、上述した従来の技術の問題点を解決するためのもので、その目的は、高密度のバンプピッチに対応可能な半導体パッケージ基板の製造方法を提供することにある。   The present invention is to solve the above-described problems of the conventional technology, and an object of the present invention is to provide a method of manufacturing a semiconductor package substrate that can cope with a high-density bump pitch.

本発明の他の目的は、高密度、高信頼性のポストバンプを有する半導体パッケージ基板の製造方法を提供することにある。   Another object of the present invention is to provide a method for manufacturing a semiconductor package substrate having post bumps with high density and high reliability.

本発明の別の目的は、微細ピッチのオープン部を実現することが可能な半導体パッケージ基板の製造方法を提供することにある。   Another object of the present invention is to provide a method for manufacturing a semiconductor package substrate capable of realizing an open portion with a fine pitch.

上記目的を達成するために、本発明のある観点によれば、接続パッドを有するベース基板を準備する段階と、前記ベース基板上に、ポリイミドを含む保護層および金属層を積層する段階と、前記金属層および保護層にオープン部を形成して前記接続パッドを露出させる段階と、前記オープン部にポストバンプを形成する段階と、前記金属層を除去する段階とを含んでなる半導体パッケージ基板の製造方法を提供する。   To achieve the above object, according to an aspect of the present invention, a step of preparing a base substrate having connection pads, a step of laminating a protective layer and a metal layer containing polyimide on the base substrate, Manufacturing a semiconductor package substrate comprising: forming an open part in a metal layer and a protective layer to expose the connection pad; forming a post bump on the open part; and removing the metal layer Provide a method.

前記方法において、前記接続パッドを露出させる段階の前に、前記金属層の一部を厚さ方向に除去する段階とをさらに含んでもよい。   The method may further include a step of removing a part of the metal layer in a thickness direction before the step of exposing the connection pad.

前記オープン部の形成は、レーザー加工によって行われてもよい。   The open portion may be formed by laser processing.

前記ポストバンプを形成する段階は、前記露出された接続パッドを含むオープン部の内壁および金属層上にシード層を形成する段階と、前記シード層が形成された金属層上に、前記オープン部に対応する開口部を有するメッキレジストパターンを積層してポストバンプ形成用ホールを形成する段階と、前記ポストバンプ形成用ホールに電解メッキによって充填する段階と、前記メッキレジストパターンを除去する段階とを含んでもよい。   The step of forming the post bump includes forming a seed layer on the inner wall and the metal layer of the open part including the exposed connection pad, and forming the seed layer on the metal layer on which the seed layer is formed. Forming a post-bump forming hole by laminating plating resist patterns having corresponding openings, filling the post-bump forming hole by electrolytic plating, and removing the plating resist pattern. But you can.

前記金属層上に形成されたシード層は、前記金属層除去の際に共に除去されてもよい。   The seed layer formed on the metal layer may be removed together when the metal layer is removed.

前記シード層を形成する段階は、無電解メッキまたは蒸着によって行われてもよい。   The step of forming the seed layer may be performed by electroless plating or vapor deposition.

前記充填する段階の前に、前記シード層が形成された接続パッド上に表面処理層を形成する段階をさらに含んでもよい。   The method may further include forming a surface treatment layer on the connection pad on which the seed layer is formed before the filling step.

前記金属層は、銅箔であってもよい。   The metal layer may be a copper foil.

前記ポストバンプを形成する段階の後に、前記ポストバンプの表面を平坦化する段階をさらに含んでもよい。   The method may further include a step of planarizing a surface of the post bump after the step of forming the post bump.

本発明の好適なある観点によれば、ポリイミドを含む保護層上に金属層をさらに形成することにより、保護層との接着力を向上させることができる。   According to a preferred aspect of the present invention, the adhesion with the protective layer can be improved by further forming a metal layer on the protective layer containing polyimide.

本発明の他の観点によれば、シード層の形成のために高温で自体積層可能な熱可塑性ポリイミドを金属層と同時に積層することにより、密着力を向上させて高密度のバンプピッチに対応することができる。   According to another aspect of the present invention, a thermoplastic polyimide that can be laminated at a high temperature for the formation of a seed layer is laminated at the same time as the metal layer, thereby improving adhesion and supporting a high density bump pitch. be able to.

また、シード層のエッチング後に別途の触媒除去工程を省略し、残留する触媒によるマイグレーションのおそれがないため、高密度、高信頼性の金属ポストを製造することができる。   In addition, a separate catalyst removal step is omitted after etching the seed layer, and there is no fear of migration due to the remaining catalyst, so that a high-density and highly reliable metal post can be manufactured.

本発明の別の観点によれば、ポスト形成のための保護層のオープン部をレーザー工法で加工して微細ピッチのオープン部の大きさを実現することができるため、微細ピッチバンプの形成に有利である。   According to another aspect of the present invention, the size of the fine pitch open portion can be realized by processing the open portion of the protective layer for forming the post by a laser method, which is advantageous for forming fine pitch bumps. It is.

従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(1)である。It is process flowchart (1) shown roughly in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(2)である。It is process flowchart (2) shown roughly in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(3)である。It is process flowchart (3) shown schematically in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(4)である。It is a process flow chart (4) shown roughly in order to explain the manufacturing method of the semiconductor package substrate concerning one example of conventional technology. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(5)である。It is process flowchart (5) shown schematically in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(6)である。It is process flowchart (6) shown roughly in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(7)である。It is process flowchart (7) shown roughly in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(8)である。It is process flowchart (8) shown roughly in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 従来の技術の一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(9)である。It is process flowchart (9) shown schematically in order to demonstrate the manufacturing method of the semiconductor package board | substrate which concerns on one Example of a prior art. 半導体パッケージ基板の構造を説明するために概略的に示す断面図である。It is sectional drawing shown schematically in order to demonstrate the structure of a semiconductor package board | substrate. 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(1)である。5 is a process flow chart (1) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention. 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(2)である。5 is a process flowchart (2) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention. 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(3)である。5 is a process flowchart (3) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention. 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(4)である。FIG. 5 is a process flowchart (4) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention. 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(5)である。FIG. 10 is a process flow chart (5) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention. 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(6)である。FIG. 10 is a process flowchart (6) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention; 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(7)である。FIG. 10 is a process flowchart (7) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention; 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(8)である。FIG. 10 is a process flowchart (8) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention; 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(9)である。10 is a process flowchart (9) schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention; 本発明の好適な一実施例に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図(10)である。10 is a process flowchart (10) schematically illustrating a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention;

本発明の目的、特定の利点および新規の特徴は、添付図面に連関する以下の詳細な説明と好適な実施例からさらに明白になるであろう。   Objects, specific advantages and novel features of the present invention will become more apparent from the following detailed description and preferred embodiments when taken in conjunction with the accompanying drawings.

これに先立ち、本明細書および特許請求の範囲に使用された用語または単語は、通常的で辞典的な意味で解釈されてはならず、発明者が自分の発明を最善の方法で説明するために用語の概念を適切に定義することができるという原則に基づき、本発明の技術的思想に符合する意味と概念で解釈されなければならない。   Prior to this, terms or words used in the specification and claims should not be construed in a normal and lexical sense, so that the inventor best describes the invention. Based on the principle that the concept of terms can be appropriately defined, it must be interpreted with the meaning and concept consistent with the technical idea of the present invention.

本発明において、各図面の構成要素に参照番号を付加するにおいて、同一の構成要素については、他の図面上に表示されても、出来る限り同一の番号を付することに留意すべきであろう。なお、本発明を説明するにおいて、本発明の要旨を無駄に乱すおそれのある公知の関連技術に対する詳細な説明は省略する。本明細書において、第1、第2などの用語は、一つの構成要素を他の構成要素から区別するために使用されるもので、構成要素を限定するものではない。   In the present invention, it is to be noted that when reference numerals are added to components in each drawing, the same components are given the same numbers as much as possible even if they are displayed on other drawings. . In the description of the present invention, detailed descriptions of known related technologies that may unnecessarily disturb the gist of the present invention are omitted. In the present specification, terms such as “first” and “second” are used to distinguish one component from other components, and do not limit the components.

以下、添付図面を参照して、本発明の好適な実施形態を詳細に説明する。   Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

(半導体パッケージ基板)
図10は、半導体パッケージ基板の構造を説明するために概略的に示す断面図である。
(Semiconductor package substrate)
FIG. 10 is a cross-sectional view schematically showing the structure of the semiconductor package substrate.

図10を参照すると、前記半導体パッケージ基板は、接続パッド103を有するベース基板100と、前記ベース基板100上に形成され、前記接続パッド103を露出させる第1オープン部108を有し、ポリイミドを含む保護層106と、前記保護層106の第1オープン部108に形成されたポストバンプ115とを含む。   Referring to FIG. 10, the semiconductor package substrate includes a base substrate 100 having connection pads 103, a first open portion 108 formed on the base substrate 100 and exposing the connection pads 103, and includes polyimide. The protective layer 106 includes post bumps 115 formed on the first open portion 108 of the protective layer 106.

前記ベース基板100には、接続パッド103の他に、通常の配線102、104および半田パッド105が備えられてもよい。   In addition to the connection pads 103, the base substrate 100 may be provided with normal wirings 102 and 104 and solder pads 105.

また、前記半田パッド105上には、当業界における公知によって前記半田パッド105を露出させる第2オープン部109を有する半田レジスト層107が備えられてもよい。   Further, a solder resist layer 107 having a second open portion 109 that exposes the solder pad 105 may be provided on the solder pad 105 as is well known in the art.

前記ベース基板100は、絶縁層101に接続パッド103を含む少なくとも1層の回路が形成された回路基板であって、好ましくはプリント基板である。本図面では、説明の便宜上、具体的な内層回路構成は省略して図示したが、当業者であれば、前記ベース基板100として、絶縁層101に少なくとも1層の回路が形成された通常の多層回路基板が適用できることを十分認識することができるであろう。   The base substrate 100 is a circuit substrate in which at least one circuit including the connection pads 103 is formed on the insulating layer 101, and is preferably a printed circuit board. In this drawing, for the sake of convenience of explanation, a specific inner layer circuit configuration is omitted, but those skilled in the art will understand that a normal multilayer in which at least one circuit is formed on the insulating layer 101 as the base substrate 100. It will be appreciated that a circuit board can be applied.

前記絶縁層としては、プリント基板の絶縁層として用いられる樹脂絶縁層が使用できる。前記樹脂絶縁層としては、エポキシ樹脂などの熱硬化性樹脂、ポリイミドなどの熱可塑性樹脂、またはこれらにガラス繊維または無機フィラーなどの補強材が含浸された樹脂、例えばプリプレグが使用でき、また、熱硬化性樹脂および/または光硬化性樹脂などが使用できるが、これに限定されない。   As the insulating layer, a resin insulating layer used as an insulating layer of a printed board can be used. As the resin insulating layer, a thermosetting resin such as an epoxy resin, a thermoplastic resin such as polyimide, or a resin impregnated with a reinforcing material such as glass fiber or inorganic filler, such as a prepreg, can be used. A curable resin and / or a photocurable resin can be used, but is not limited thereto.

前記接続パッド103は、フリップチップボンディング用パッドであることが好ましい。   The connection pad 103 is preferably a flip chip bonding pad.

前記接続パッド103を含む回路は、回路基板分野で回路用伝導性金属として使用されるものであれば制限なく適用可能であり、プリント基板では銅を使用することが典型的である。   The circuit including the connection pads 103 can be applied without limitation as long as it is used as a conductive metal for circuits in the circuit board field, and copper is typically used for printed boards.

前記保護層106は、最外層回路を保護する保護層の機能を有し、電気的絶縁のために形成されるものであって、最外層の接続パッド103を露出させるためにオープン部108が形成される。前記保護層106は、ポリイミドを含み、好ましくは熱可塑性ポリイミドからなる。   The protective layer 106 functions as a protective layer for protecting the outermost layer circuit, and is formed for electrical insulation, and an open portion 108 is formed to expose the outermost connection pad 103. Is done. The protective layer 106 includes polyimide, preferably made of thermoplastic polyimide.

前記ポストバンプ115は、電子部品と内層回路とを電気的に接続させる役割を果たし、前記保護層106の外方に突出した構造を持つことができる。   The post bump 115 serves to electrically connect the electronic component and the inner layer circuit, and may have a structure protruding outward from the protective layer 106.

前記ポストバンプ115は、シード層110と、前記シード層110上に形成された電解メッキ層114とを含んで構成できる。前記シード層110は無電解メッキ層であってもよい。   The post bump 115 may include a seed layer 110 and an electrolytic plating layer 114 formed on the seed layer 110. The seed layer 110 may be an electroless plating layer.

前記ポストバンプ115は、銅、ニッケル、錫、金、これらの合金、またはこれらの組み合わせよりなる群から選ばれる金属で構成できるが、特にこれに限定されない。   The post bump 115 can be made of a metal selected from the group consisting of copper, nickel, tin, gold, alloys thereof, or combinations thereof, but is not particularly limited thereto.

前記接続パッド103上には、必要に応じて表面処理層がさらに備えられてもよい。   A surface treatment layer may be further provided on the connection pad 103 as necessary.

前記表面処理層は、当業界における公知のものであれば特に限定されないが、例えば、電解金メッキ(Electro Gold Plating)、無電解金メッキ(Immersion Gold Plating)、OSP(Organic Solderability Preservative)、または無電解錫メッキ(Immersion Tin Plating)、無電解銀メッキ(Immersion Silver Plating)、ENIG(Electroless Nickel and Immersion Gold、無電解ニッケルメッキ/置換金メッキ)、DIGメッキ(Direct Immersion Gold Plating)、HASL(Hot Air Solder Levelling)などによって形成できる。   The surface treatment layer is not particularly limited as long as it is known in the art. For example, electro gold plating, electroless gold plating, OSP (Organic Solderability Preservative), or electroless tin. Plating (Immersion Tin Plating), Electroless Silver Plating (EN) (Electroless Nickel and Immersion Gold, Electroless Nickel / Displacement Gold Plating), DIG Plating (Direct Immersion GoldPlatHolding) Such Can be formed.

一方、前記半田レジスト層107は、前記保護層106と共に最外層回路を保護する保護層の機能を有し、電気的絶縁のために形成されるものであって、最外層の半田パッド105を露出させるためにオープン部109が形成される。前記半田レジスト層107は、当業界における公知によって、例えば、半田レジストインク、半田レジストフィルムまたはカプセル化剤などで構成できるが、これに限定されない。また、前記半田レジスト層107は前記保護層106と同一の材料で構成してもよい。   On the other hand, the solder resist layer 107 has a function of a protective layer for protecting the outermost layer circuit together with the protective layer 106, and is formed for electrical insulation, and exposes the outermost solder pad 105. For this purpose, an open portion 109 is formed. The solder resist layer 107 can be formed of, for example, a solder resist ink, a solder resist film, or an encapsulating agent as is well known in the art, but is not limited thereto. The solder resist layer 107 may be made of the same material as the protective layer 106.

また、前記半田パッド105上には、前述した表面処理層がさらに備えられてもよく、当業界における公知によって通常の半田ボールなどの半田バンプが形成できる。   In addition, the above-described surface treatment layer may be further provided on the solder pad 105, and a solder bump such as a normal solder ball can be formed as known in the art.

上述した半導体パッケージ基板は、ポリイミドを含む保護層を備えることにより、接着力特性が向上して高密度、高信頼性の微細バンプピッチを実現することができる。   The semiconductor package substrate described above is provided with a protective layer containing polyimide, thereby improving the adhesive strength characteristics and realizing a fine bump pitch with high density and high reliability.

(半導体パッケージ基板の製造方法)
図11〜図20は、本発明の好適な一実施形態に係る半導体パッケージ基板の製造方法を説明するために概略的に示す工程流れ図である。
(Method for manufacturing semiconductor package substrate)
FIG. 11 to FIG. 20 are process flow diagrams schematically showing a method for manufacturing a semiconductor package substrate according to a preferred embodiment of the present invention.

まず、図11を参照すると、接続パッド103を有するベース基板100を準備する。   First, referring to FIG. 11, a base substrate 100 having connection pads 103 is prepared.

前記ベース基板100には、接続パッド103の他に、通常の配線102、104および半田パッド105が備えられてもよい。   In addition to the connection pads 103, the base substrate 100 may be provided with normal wirings 102 and 104 and solder pads 105.

前記ベース基板100は、絶縁層101に接続パッド103を含む少なくとも1層の回路が形成された回路基板であって、好ましくはプリント基板である。本図面では、便宜上、具体的な内層回路構成は省略して示したが、当業者であれば、前記ベース基板100として、絶縁層101に少なくとも1層の回路が形成された通常の多層プリント基板が適用できることを十分認識することができる。   The base substrate 100 is a circuit substrate in which at least one circuit including the connection pads 103 is formed on the insulating layer 101, and is preferably a printed circuit board. In this drawing, for the sake of convenience, a specific inner layer circuit configuration is omitted. However, those skilled in the art will recognize that the base substrate 100 is a normal multilayer printed circuit board in which at least one circuit is formed on the insulating layer 101. Can be fully recognized.

前記絶縁層としては、プリント基板の絶縁層として用いられる樹脂絶縁層が使用できる。   As the insulating layer, a resin insulating layer used as an insulating layer of a printed board can be used.

前記樹脂絶縁層としては、エポキシ樹脂などの熱硬化性樹脂、ポリイミドなどの熱可塑性樹脂、またはこれらにガラス繊維または無機フィラーなどの補強材が含浸された樹脂、例えばプリプレグが使用でき、また、熱硬化性樹脂および/または光硬化性樹脂などが使用できるが、これに限定されない。   As the resin insulating layer, a thermosetting resin such as an epoxy resin, a thermoplastic resin such as polyimide, or a resin impregnated with a reinforcing material such as glass fiber or inorganic filler, such as a prepreg, can be used. A curable resin and / or a photocurable resin can be used, but is not limited thereto.

前記接続パッド103は、フリップチップボンディング用パッドであることが好ましい。   The connection pad 103 is preferably a flip chip bonding pad.

前記接続パッド103を含む回路は、回路基板分野で回路用伝導性金属として使用されるものであれば制限なく適用可能であり、プリント基板では銅を使用することが典型的である。   The circuit including the connection pads 103 can be applied without limitation as long as it is used as a conductive metal for circuits in the circuit board field, and copper is typically used for printed boards.

次に、図12を参照すると、前記ベース基板100上に、ポリイミドを含む保護層106および金属層106Aを積層する。   Next, referring to FIG. 12, a protective layer 106 containing polyimide and a metal layer 106 </ b> A are stacked on the base substrate 100.

前記保護層106は、最外層回路を保護する保護層の機能を有し、電気的絶縁のために形成されるものである。前記保護層106は、ポリイミドを含み、好ましくは熱可塑性ポリイミドからなる。   The protective layer 106 functions as a protective layer for protecting the outermost layer circuit and is formed for electrical insulation. The protective layer 106 includes polyimide, preferably made of thermoplastic polyimide.

前記金属層106Aは、好ましくは銅箔である。   The metal layer 106A is preferably a copper foil.

一方、前記保護層106および金属層106Aの積層工程と共に、前記ベース基板100の下面には、当業界における公知の通常の半田レジスト層107の積層工程が行われてもよい。   On the other hand, together with the step of laminating the protective layer 106 and the metal layer 106A, the lower surface of the base substrate 100 may be subjected to a step of laminating an ordinary solder resist layer 107 known in the art.

前記半田レジスト層107は、前記保護層106と共に最外層回路を保護する保護層の機能を有し、電気的絶縁のために形成される。前記半田レジスト層107は、当業界における公知によって、例えば、半田レジストインク、半田レジストフィルムまたはカプセル化剤などで構成できるが、これに限定されない。また、前記半田レジスト層107は、前記保護層106と同一の材料で構成してもよい。   The solder resist layer 107 functions as a protective layer for protecting the outermost layer circuit together with the protective layer 106, and is formed for electrical insulation. The solder resist layer 107 can be formed of, for example, a solder resist ink, a solder resist film, or an encapsulating agent as is well known in the art, but is not limited thereto. The solder resist layer 107 may be made of the same material as the protective layer 106.

図13を参照すると、選択的に、前記金属層106Aの一部を通常のエッチングまたは研磨工程によって、例えば3μm内外で厚さ方向に除去することにより、通常のシード層代用のシード金属層106aを形成することができる。   Referring to FIG. 13, a part of the metal layer 106A is selectively removed by a normal etching or polishing process, for example, in the thickness direction at 3 μm inside or outside, so that a seed metal layer 106a instead of a normal seed layer is formed. Can be formed.

前記工程は、実際適用された金属層106Aの厚さに応じて選択的に適用可能である。   The above process can be selectively applied according to the thickness of the actually applied metal layer 106A.

本発明では、前記金属層106Aを、前記ポリイミドを含む保護層106と共に積層することにより、既存に比べて接着力特性を向上させることができる。   In the present invention, by laminating the metal layer 106A together with the protective layer 106 containing polyimide, the adhesive strength characteristics can be improved as compared with the existing one.

それだけでなく、保護層106上に別途の工程によってシード層を形成する従来の技術に比べて、保護層106と金属層106Aとを物理的な方法で接合させたため、接着特性を改善させることができるとともに、後続の工程でシード層のエッチング後に別途の触媒を除去する工程を省略することができる。   In addition, compared to the conventional technique in which the seed layer is formed on the protective layer 106 by a separate process, the protective layer 106 and the metal layer 106A are bonded by a physical method, so that the adhesion characteristics can be improved. In addition, it is possible to omit a step of removing a separate catalyst after etching the seed layer in a subsequent step.

これにより、触媒除去工程が省略され、エッチング後に残っている触媒によるマイグレーションのおそれがないため、高密度、高信頼性のポストバンプを製造することができる。   As a result, the catalyst removal step is omitted, and there is no risk of migration due to the catalyst remaining after etching, so that a high-density, high-reliability post bump can be manufactured.

特に、保護層として、高温で自体積層可能な熱可塑性ポリイミドを使用する場合には、上述した効果をさらに倍加させることができるという利点がある。   In particular, when a thermoplastic polyimide that can be laminated at a high temperature is used as the protective layer, there is an advantage that the above-described effects can be further doubled.

次いで、図14を参照すると、前記シード金属層106aおよび保護層106に第1オープン部108を形成して前記接続パッド103を露出させる。   Next, referring to FIG. 14, a first open part 108 is formed in the seed metal layer 106 a and the protective layer 106 to expose the connection pad 103.

前記オープン部108の形成は、Yagレーザーなどの通常のレーザー加工によって行われる。この場合、微細ピッチのオープン部の大きさを実現することができるため、微細ピッチバンプの形成に有利である。   The opening 108 is formed by ordinary laser processing such as a Yag laser. In this case, the size of the fine pitch open portion can be realized, which is advantageous for forming fine pitch bumps.

一方、前記第1オープン部108の形成の際に、前記半田レジスト層107に第2オープン部109を一緒に形成して半田パッド105を露出させることができる。   Meanwhile, when the first open part 108 is formed, the solder pad 105 may be exposed by forming the second open part 109 together with the solder resist layer 107.

次いで、図15を参照すると、前記露出された接続パッド103を含む第1オープン部108の内壁およびシード金属層106a上にシード層110を形成する。   Next, referring to FIG. 15, a seed layer 110 is formed on the inner wall of the first open part 108 including the exposed connection pad 103 and the seed metal layer 106a.

前記シード層110は、通常の無電解メッキまたはスパッターなどの蒸着によって形成できる。また、上述したように、保護層106上にシード金属層106aが形成されており、保護層106に直接シード層を形成する従来の技術に比べて接着力特性を向上させることができて高密度、高信頼性のポスト形成が可能である。   The seed layer 110 can be formed by vapor deposition such as normal electroless plating or sputtering. In addition, as described above, the seed metal layer 106a is formed on the protective layer 106, and the adhesion property can be improved compared with the conventional technique in which the seed layer is directly formed on the protective layer 106, and the density is high. Highly reliable post formation is possible.

次に、図16を参照すると、前記シード層110の形成されたシード金属層106a上に第1感光性メッキレジスト111を積層する。   Next, referring to FIG. 16, a first photosensitive plating resist 111 is stacked on the seed metal layer 106a on which the seed layer 110 is formed.

前記第1感光性メッキレジスト111は、レジストインクまたはドライフィルムなどの塗布によって形成できる。   The first photosensitive plating resist 111 can be formed by applying a resist ink or a dry film.

一方、前記第1感光性メッキレジスト111の塗布の際に、下面の第2オープン部109が形成された半田レジスト層107にも第2感光性メッキレジスト112が共に形成されてもよい。   On the other hand, when the first photosensitive plating resist 111 is applied, the second photosensitive plating resist 112 may be formed on the solder resist layer 107 on which the second open portion 109 on the lower surface is formed.

次いで、図17を参照すると、前記第1感光性メッキレジスト111に、通常の露光/現像を含むフォトリソグラフィー工程によって、前記第1オープン部108に対応する開口部を形成してポストバンプ形成用溝113を形成する。   Next, referring to FIG. 17, an opening corresponding to the first open portion 108 is formed in the first photosensitive plating resist 111 by a photolithography process including normal exposure / development to form a post bump forming groove. 113 is formed.

選択的に、前記シード層111の形成された接続パッド103上に表面処理層を形成する段階をさらに含んでもよい。   Optionally, the method may further include forming a surface treatment layer on the connection pad 103 on which the seed layer 111 is formed.

前記表面処理層は、当業界における公知のものであれば特に限定されないが、例えば、電解金メッキ(Electro Gold Plating)、無電解金メッキ(Immersion Gold Plating)、OSP(Organic Solderability Preservative)、または無電解錫メッキ(Immersion Tin Plating)、無電解銀メッキ(Immersion Silver Plating)、ENIG(Electroless Nickel and Immersion Gold、無電解ニッケルメッキ/置換金メッキ)、DIGメッキ(Direct Immersion Gold Plating)、HASL(Hot Air Solder Levelling)などによって形成できる。   The surface treatment layer is not particularly limited as long as it is known in the art. For example, electro gold plating, electroless gold plating, OSP (Organic Solderability Preservative), or electroless tin. Plating (Immersion Tin Plating), Electroless Silver Plating (EN) (Electroless Nickel and Immersion Gold, Electroless Nickel / Displacement Gold Plating), DIG Plating (Direct Immersion GoldPlatHolding) Such Can be formed.

次いで、図18を参照すると、前記ポストバンプ形成用溝113を電解メッキによって充填(114)する。   Next, referring to FIG. 18, the post bump forming groove 113 is filled (114) by electrolytic plating.

この際、前記シード層110およびシード金属層106aがメッキ引込線として機能することができる。   At this time, the seed layer 110 and the seed metal layer 106a can function as plating lead wires.

次いで、図19を参照すると、前記第1感光性メッキレジスト111を除去する。前記除去過程は、通常の剥離によって行われてもよい。この際、前記第1感光性メッキレジスト111を除去するとき、下面の第2感光性メッキレジスト112も共に除去することができる。   Next, referring to FIG. 19, the first photosensitive plating resist 111 is removed. The removing process may be performed by normal peeling. At this time, when the first photosensitive plating resist 111 is removed, the second photosensitive plating resist 112 on the lower surface can be removed together.

次いで、図20を参照すると、前記保護層106上に形成されたシード層110およびシード金属層106aを除去して保護層106を露出させ、ポストバンプ115を形成する。   Referring to FIG. 20, the seed layer 110 and the seed metal layer 106 a formed on the protective layer 106 are removed to expose the protective layer 106, thereby forming a post bump 115.

前記シード層110およびシード金属層106aの除去は、通常のフラッシュエッチングなどのエッチング工程によって行われてもよい。   The removal of the seed layer 110 and the seed metal layer 106a may be performed by an ordinary etching process such as flash etching.

前記ポストバンプ115は、銅、ニッケル、錫、金、これらの合金またはこれらの組み合わせで構成できる。   The post bump 115 can be made of copper, nickel, tin, gold, alloys thereof, or combinations thereof.

また、前記ポストバンプ115の表面には、必要に応じて当業界における公知の表面処理層がさらに形成できる。   Further, a surface treatment layer known in the art can be further formed on the surface of the post bump 115 as required.

一方、前記ポストバンプ115の形成後に、必要に応じて、前記ポストバンプ115の高さバラツキ、例えばメッキバラツキを減らすために、ポストバンプ115の表面を平坦化する段階がさらに行われてもよい。前記平坦化過程は、形成されたポストバンプ115に実質的な損傷を与えなければ特に限定されず、当業界における公知の全ての工法が適用可能である。   Meanwhile, after the formation of the post bump 115, a step of planarizing the surface of the post bump 115 may be further performed as necessary in order to reduce height variation of the post bump 115, for example, plating variation. The flattening process is not particularly limited as long as it does not substantially damage the post bumps 115 formed, and any method known in the art can be applied.

前述したように、本発明の好適な一実施形態によれば、高密度のバンプピッチに対応するためのポストバンプ形成の際に、ポリイミドを含む保護層と金属層を同時に積層することにより、シード層の機能と共に通常のシード層形成の際に接着力特性を向上させることができる。   As described above, according to a preferred embodiment of the present invention, a seed layer is formed by simultaneously laminating a protective layer containing polyimide and a metal layer when forming post bumps to accommodate a high density bump pitch. In addition to the function of the layer, it is possible to improve the adhesive strength characteristics when forming a normal seed layer.

本発明の好適な別の実施形態によれば、保護層として、高温で自体積層可能な熱可塑性ポリイミドを金属層と同時に積層することにより、保護層と金属層とを物理的な方法で接合させて接着力特性をさらに倍加して向上させることができる。   According to another preferred embodiment of the present invention, as a protective layer, a thermoplastic polyimide that can be laminated at a high temperature is laminated at the same time as the metal layer, so that the protective layer and the metal layer are bonded by a physical method. Thus, the adhesive property can be further doubled and improved.

また、上述したように、保護層上にシード層の役割を果たす金属層を導入して接着力を向上させることにより、通常の無電解メッキなどによって形成されたシード層を除去した後にも、別途の触媒を除去する必要がない。   In addition, as described above, a metal layer serving as a seed layer is introduced on the protective layer to improve the adhesion, so that the seed layer formed by ordinary electroless plating or the like is removed separately. There is no need to remove the catalyst.

これにより、除去後に残っている触媒によるマイグレーションのおそれがないため、高密度、高信頼性のポストバンプを製造することができる。   Thereby, since there is no fear of migration due to the catalyst remaining after the removal, a high-density, high-reliability post bump can be manufactured.

本発明の好適な別の実施形態によれば、バンプを形成するために保護層を開口する方法としてレーザー工法を適用することにより、微細ピッチのオープン部の形成が可能であって微細ピッチバンプの形成に有利である。   According to another preferred embodiment of the present invention, by applying a laser method as a method of opening a protective layer to form a bump, it is possible to form a fine pitch open portion, and It is advantageous for formation.

以上、本発明を具体的な実施例によって詳細に説明したが、これは本発明を具体的に説明するためのものに過ぎず、本発明に係る半導体パッケージ基板の製造方法は、これに限定されず、当該分野における通常の知識を有する者であれば、本発明の技術的思想内でその変形または改良を加え得るのは明白である。   As described above, the present invention has been described in detail with reference to specific embodiments. However, this is only for specifically describing the present invention, and the method for manufacturing a semiconductor package substrate according to the present invention is not limited thereto. It is obvious that those having ordinary knowledge in the field can make modifications or improvements within the technical idea of the present invention.

本発明の単純な変形ないし変更はいずれも本発明の領域に属するものであり、本発明の具体的な保護範囲は特許請求の範囲によって明確になるであろう。   All simple modifications and variations of the present invention belong to the scope of the present invention, and the specific scope of protection of the present invention will be apparent from the claims.

本発明は、高密度のバンプピッチに対応可能な半導体パッケージ基板の製造方法に適用可能である。   The present invention can be applied to a method for manufacturing a semiconductor package substrate that can cope with a high-density bump pitch.

100 ベース基板
101 絶縁層
102、104 配線
103 接続パッド
105 半田パッド
106 保護層
106A 金属層
106a シード金属層
107 半田レジスト層
108 第1オープン部
109 第2オープン部
110 シード層
111 第1感光性メッキレジスト
112 第2感光性メッキレジスト
113 ポストバンプ形成用溝
114 電解メッキ充填
115 ポストバンプ
DESCRIPTION OF SYMBOLS 100 Base substrate 101 Insulating layer 102,104 Wiring 103 Connection pad 105 Solder pad 106 Protective layer 106A Metal layer 106a Seed metal layer 107 Solder resist layer 108 1st open part 109 2nd open part 110 Seed layer 111 1st photosensitive plating resist 112 Second photosensitive plating resist 113 Post bump forming groove 114 Electrolytic plating filling 115 Post bump

Claims (14)

接続パッドを有するベース基板を準備する段階と、
前記ベース基板上に、熱可塑性ポリイミドを含む保護層および金属層を積層する段階と、
前記金属層および前記保護層にオープン部を形成して前記接続パッドを露出させる段階と、
前記オープン部にポストバンプを形成する段階と、
前記金属層を除去する段階と、を含んでなることを特徴とする半導体パッケージ基板の製造方法。
Providing a base substrate having connection pads;
Laminating a protective layer and a metal layer containing thermoplastic polyimide on the base substrate;
Forming an open part in the metal layer and the protective layer to expose the connection pad;
Forming a post bump in the open portion;
Removing the metal layer. A method for manufacturing a semiconductor package substrate, comprising:
前記接続パッドを露出させる段階の前に、
前記金属層の一部を厚さ方向に除去する段階を、さらに含むことを特徴とする請求項1に記載の半導体パッケージ基板の製造方法。
Before the step of exposing the connection pad,
The method of manufacturing a semiconductor package substrate according to claim 1, further comprising removing a part of the metal layer in a thickness direction.
前記オープン部の形成は、レーザー加工によって行われることを特徴とする請求項1に記載の半導体パッケージ基板の製造方法。   The method of manufacturing a semiconductor package substrate according to claim 1, wherein the open portion is formed by laser processing. 前記ポストバンプを形成する段階は、
前記露出された接続パッドを含むオープン部の内壁および金属層上にシード層を形成する段階と、
前記シード層が形成された金属層上に、前記オープン部に対応する開口部を有するメッキレジストパターンを積層してポストバンプ形成用ホールを形成する段階と、
前記ポストバンプ形成用ホールに電解メッキによって充填する段階と、
前記メッキレジストパターンを除去する段階と、を含んでなることを特徴とする請求項1に記載の半導体パッケージ基板の製造方法。
The step of forming the post bump includes
Forming a seed layer on the inner wall and the metal layer of the open part including the exposed connection pads;
A step of forming a post bump forming hole by laminating a plating resist pattern having an opening corresponding to the open portion on the metal layer on which the seed layer is formed;
Filling the post bump forming hole by electrolytic plating;
The method of manufacturing a semiconductor package substrate according to claim 1, further comprising: removing the plating resist pattern.
前記金属層上に形成されたシード層は、前記金属層除去の際に共に除去されることを特徴とする請求項に記載の半導体パッケージ基板の製造方法。 5. The method of manufacturing a semiconductor package substrate according to claim 4 , wherein the seed layer formed on the metal layer is removed together when the metal layer is removed. 前記シード層を形成する段階は、無電解メッキまたは蒸着によって行われることを特徴とする請求項に記載の半導体パッケージ基板の製造方法。 The method of manufacturing a semiconductor package substrate according to claim 4 , wherein the step of forming the seed layer is performed by electroless plating or vapor deposition. 前記充填する段階の前に、
前記シード層が形成された接続パッド上に表面処理層を形成する段階をさらに含むことを特徴とする請求項に記載の半導体パッケージ基板の製造方法。
Before the filling step,
The method of manufacturing a semiconductor package substrate according to claim 4 , further comprising forming a surface treatment layer on the connection pad on which the seed layer is formed.
前記ポストバンプは、銅、ニッケル、錫、金、これらの合金、またはこれらの組み合わせよりなる群から選ばれる金属で構成されることを特徴とする請求項1に記載の半導体パッケージ基板の製造方法。   2. The method of manufacturing a semiconductor package substrate according to claim 1, wherein the post bumps are made of a metal selected from the group consisting of copper, nickel, tin, gold, alloys thereof, or combinations thereof. 前記金属層は、銅箔であることを特徴とする請求項1に記載の半導体パッケージ基板の製造方法。   The method of manufacturing a semiconductor package substrate according to claim 1, wherein the metal layer is a copper foil. 前記ポストバンプを形成する段階の後に、
前記ポストバンプの表面を平坦化する段階を、さらに含むことを特徴とする請求項1に記載の半導体パッケージ基板の製造方法。
After the step of forming the post bump,
The method of manufacturing a semiconductor package substrate according to claim 1, further comprising planarizing a surface of the post bump.
前記接続パッドは、フリップチップボンディング用接続パッドであることを特徴とする請求項1に記載の半導体パッケージ基板の製造方法。   2. The method of manufacturing a semiconductor package substrate according to claim 1, wherein the connection pad is a flip-chip bonding connection pad. 接続パッドを有するベース基板を準備する段階と、Providing a base substrate having connection pads;
前記ベース基板上に、ポリイミドを含む保護層および金属層を積層する段階と、Laminating a protective layer and a metal layer containing polyimide on the base substrate;
前記金属層および前記保護層にオープン部を形成して前記接続パッドを露出させる段階と、Forming an open part in the metal layer and the protective layer to expose the connection pad;
前記露出された接続パッドを含むオープン部の内壁および金属層上にシード層を形成する段階と、Forming a seed layer on the inner wall and the metal layer of the open part including the exposed connection pads;
前記シード層が形成された金属層上に、前記オープン部に対応する開口部を有するメッキレジストパターンを積層してポストバンプ形成用ホールを形成する段階と、A step of forming a post bump forming hole by laminating a plating resist pattern having an opening corresponding to the open portion on the metal layer on which the seed layer is formed;
前記ポストバンプ形成用ホールにポストバンプを形成する段階と、Forming a post bump in the post bump forming hole;
前記メッキレジストパターンを除去する段階と、Removing the plating resist pattern;
前記金属層及び金属層上のシード層を除去する段階と、を含んでなることを特徴とする半導体パッケージ基板の製造方法。Removing the metal layer and the seed layer on the metal layer. A method for manufacturing a semiconductor package substrate, comprising:
前記ポストバンプを形成する段階は、The step of forming the post bump includes
前記ポストバンプ形成用ホールに電解メッキによって充填して行われることを特徴とする請求項12に記載の半導体パッケージ基板の製造方法。13. The method of manufacturing a semiconductor package substrate according to claim 12, wherein the post bump forming hole is filled by electrolytic plating.
前記ポリイミドは、熱可塑性ポリイミドであることを特徴とする請求項12に記載の半導体パッケージ基板の製造方法。The method of manufacturing a semiconductor package substrate according to claim 12, wherein the polyimide is a thermoplastic polyimide.
JP2012238486A 2010-09-02 2012-10-30 Manufacturing method of semiconductor package substrate Expired - Fee Related JP5599860B2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2010-0085898 2010-09-02
KR1020100085898A KR101278426B1 (en) 2010-09-02 2010-09-02 Manufacturing method of Semiconductor package substrate

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010248373A Division JP2012054519A (en) 2010-09-02 2010-11-05 Semiconductor package substrate and its manufacturing method

Publications (2)

Publication Number Publication Date
JP2013058775A JP2013058775A (en) 2013-03-28
JP5599860B2 true JP5599860B2 (en) 2014-10-01

Family

ID=45907500

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2010248373A Pending JP2012054519A (en) 2010-09-02 2010-11-05 Semiconductor package substrate and its manufacturing method
JP2012238486A Expired - Fee Related JP5599860B2 (en) 2010-09-02 2012-10-30 Manufacturing method of semiconductor package substrate

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2010248373A Pending JP2012054519A (en) 2010-09-02 2010-11-05 Semiconductor package substrate and its manufacturing method

Country Status (2)

Country Link
JP (2) JP2012054519A (en)
KR (1) KR101278426B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6087061B2 (en) * 2012-04-12 2017-03-01 新光電気工業株式会社 Bump and bump forming method
JP7068957B2 (en) 2018-07-31 2022-05-17 新光電気工業株式会社 Manufacturing method of wiring board, semiconductor device and wiring board
JP7370926B2 (en) 2020-04-24 2023-10-30 新光電気工業株式会社 Terminal structure, wiring board and terminal structure manufacturing method
KR20230030995A (en) * 2021-08-26 2023-03-07 엘지이노텍 주식회사 Circuit board and package board

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000031640A (en) * 1998-07-08 2000-01-28 Ibiden Co Ltd Printed wiring board and manufacture thereof
JP3056192B1 (en) 1999-01-18 2000-06-26 富山日本電気株式会社 Method of manufacturing mounting board with solder resist layer having bumps formed on electrode pads
JP4353873B2 (en) * 2004-08-26 2009-10-28 イビデン株式会社 Printed wiring board
KR20070036531A (en) * 2005-09-29 2007-04-03 매그나칩 반도체 유한회사 Method for fabricating module of semiconductor chip
JP4428337B2 (en) * 2005-12-02 2010-03-10 ソニー株式会社 Manufacturing method of semiconductor device
JP4918780B2 (en) * 2005-12-15 2012-04-18 凸版印刷株式会社 Multilayer wiring board manufacturing method and semiconductor device
KR100850212B1 (en) * 2007-04-20 2008-08-04 삼성전자주식회사 Method for a semiconductor device manufacturing having an even coating thickness in electroless plating
JP2009049055A (en) * 2007-08-14 2009-03-05 Enrei Yu Method of forming metal bump on semiconductor coupling sheet
KR101512490B1 (en) * 2007-11-22 2015-04-17 삼성전자주식회사 Composition for etching a conductive layer under bump and method of forming a electro-conductive bump structure using the same
JP2009135147A (en) * 2007-11-28 2009-06-18 Shinko Electric Ind Co Ltd Connection structure of wiring board and electronic element, and electronic device
JP5520425B2 (en) * 2009-01-10 2014-06-11 宛伶 兪 Method for forming a metal bump and seal of a semiconductor member

Also Published As

Publication number Publication date
KR20120022363A (en) 2012-03-12
JP2012054519A (en) 2012-03-15
KR101278426B1 (en) 2013-06-24
JP2013058775A (en) 2013-03-28

Similar Documents

Publication Publication Date Title
JP5997260B2 (en) Printed circuit board and manufacturing method thereof
JP6711509B2 (en) Printed circuit board, semiconductor package and manufacturing method thereof
JP7074409B2 (en) Built-in element type printed circuit board
JP2010135721A (en) Printed circuit board comprising metal bump and method of manufacturing the same
KR102194722B1 (en) Package board, method for manufacturing the same and package on package having the thereof
JPWO2007126090A1 (en) CIRCUIT BOARD, ELECTRONIC DEVICE DEVICE, AND CIRCUIT BOARD MANUFACTURING METHOD
KR101516072B1 (en) Semiconductor Package and Method of Manufacturing The Same
JP2016063130A (en) Printed wiring board and semiconductor package
KR20170009128A (en) Circuit board and manufacturing method of the same
TWI772480B (en) Method of manufacturing semiconductor package substrate and semiconductor package substrate manufactured using the same
US20160143137A1 (en) Printed circuit board and method of manufacturing the same, and electronic component module
JP2010129998A (en) Printed circuit board with metal bump, and method of manufacturing the same
JP5989329B2 (en) Method for manufacturing printed circuit board
KR20110003093A (en) A method of manufacturing a printed circuit board comprising a metal bump
JP5599860B2 (en) Manufacturing method of semiconductor package substrate
CN108811301B (en) Circuit board structure and manufacturing method thereof
KR20130057314A (en) Printed circuit board and method of manufacturing a printed circuit board
KR102207272B1 (en) Printed circuit board and method of manufacturing the same, and electronic component module
JP2019212692A (en) Wiring board and manufacturing method thereof
US9491871B2 (en) Carrier substrate
JP6798076B2 (en) Embedded substrate and manufacturing method of embedded substrate
KR20150135046A (en) Package board, method for manufacturing the same and package on packaage having the thereof
JP2013065811A (en) Printed circuit board and method for manufacturing the same
KR20150065029A (en) Printed circuit board, manufacturing method thereof and semiconductor package
US20120266463A1 (en) Method for manufacturing printed circuit board

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20131101

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140310

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140401

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140623

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140715

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140813

R150 Certificate of patent or registration of utility model

Ref document number: 5599860

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees