JP5466218B2 - 半導体パッケージ - Google Patents
半導体パッケージ Download PDFInfo
- Publication number
- JP5466218B2 JP5466218B2 JP2011202268A JP2011202268A JP5466218B2 JP 5466218 B2 JP5466218 B2 JP 5466218B2 JP 2011202268 A JP2011202268 A JP 2011202268A JP 2011202268 A JP2011202268 A JP 2011202268A JP 5466218 B2 JP5466218 B2 JP 5466218B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor package
- land
- package
- conductor pattern
- solder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Description
図9は、従来のLGAパッケージ101の一例を示す平面図である。図9において、各パッケージランド103は該ランド103近傍のビア105に配線107で接続され、それぞれ半導体チップの電極(図示せず)に接続されている。各パッケージランド103の径は、ソルダーレジスト開口109よりも小さく、いわゆるNSMD(Non Solder Mask Defined)構造になっている。パッケージランド103周辺はソルダーレジスト111で覆われている。
また、本発明によれば、半導体パッケージが接合される実装基板であって、前記実装基板の一方の面に複数の外部接続端子が設けられ、少なくとも一つの前記外部接続端子の周囲の一部または全部を囲むように壁状部材が設けられている、実装基板が提供される。
前記半導体パッケージまたは前記実装基板の少なくともいずれか一方が、前記第一の外部接続端子の少なくとも一つの周囲の一部または全部を囲むように設けられている壁状部材、または前記第二の外部接続端子の少なくとも一つの周囲の一部または全部を囲むように設けられている壁状部材を含み、
前記半導体パッケージにおける前記第一の外部接続端子と、前記実装基板における前記第二の外部接続端子とが接合され、
前記壁状部材が設けられている領域において、前記半導体パッケージと前記実装基板との間の隙間が、その他の領域における前記半導体パッケージと前記実装基板との間の隙間よりも狭い、
半導体装置が提供される。
図1は、本実施形態のLGAパッケージ101の一例を示す平面図である。LGAパッケージ101には、一方の面に外部接続端子として複数のパッケージランド103が設けられる。ランド構造はNSMD構造になっており、各パッケージランド103は下層配線と接続するビア105に配線107でそれぞれ繋がっている。
押しつぶされたはんだは周辺に広がろうとするため、はんだブリッジが発生しやすい。しかしながら、本実施形態においては、ランドの周囲の一部または全部を取り囲むダミー配線151およびダミーパターン153が存在することで、隣接ランド間においてはんだの流れが遮蔽される。すなわち、LGAパッケージ101と実装基板121と間の隙間201がより狭くなるため、はんだが流れにくくなる。その結果、隣接ランド間においてはんだブリッジを防止できる。また、はんだはLGAパッケージ101と実装基板121との隙間がより広い部分に流れる傾向にある。しかしながら、このような隣接ランド間以外のところにはんだがはみ出たとしても、電気的には遮断されるため何ら問題はない。
さらに、本発明の他の実施形態を説明する。図4に、本実施形態におけるLGAパッケージ101を示す。本実施形態のLGAパッケージ101においては、第一の実施形態におけるダミー配線151に加えて、LGAパッケージ101のコーナーに位置するパッケージランド103からパッケージ外側に向かうダミー配線155(壁状部材)が設けられている。かかるダミー配線155は、パッケージランド103からLGAパッケージ101の外周方向に延伸して設けられる。また、ダミー配線155は実際に機能する信号配線でもよく、配線の太さ、長さ、および形状にとらわれない。
図5は、本実施形態におけるLGAパッケージ101の平面図である。LGAパッケージ101のコーナーに位置するパッケージランド103と隣接するランド間には、パッケージランド103の周囲の一部を取り囲むように電気的に独立したダミーパターン157が設けられている。またコーナーのパッケージランド103に繋がるビア105の反対方向にも、LGAパッケージ101のコーナーに向かってダミー配線155が設けられている。ダミー配線155は信号配線でもよい。また、図5はLGAパッケージ101を示すが、LGAパッケージ101が搭載される実装基板側にも同様のダミー配線等の壁状部材を設けてもよい。
本実施形態においては、第一および第二の実施形態と同等の効果が得られる。
図6は、本実施形態におけるLGAパッケージ101の平面図である。コーナーに位置するパッケージランド103と隣接ランドとの間のソルダーレジスト111上に、壁状部材として絶縁体の印刷物159が設けられている。印刷物159は、LGAパッケージ101のコーナーに位置するパッケージランド103の周囲の一部を取り囲むように、LGAパッケージ101の外周に向かう方向に設けられている。あるいは、図7に示すように、印刷物159は、実装基板121のコーナーに位置する基板ランド123とこれに対向する基板ランドとの間に設けられていてもよい。印刷物159は、コーナーに位置する基板ランド123に接続するビアから、対向する基板ランドの周囲の一部を取り囲むように設けられている。
本実施形態においては、第一の実施形態と同等の効果が得られる。
例えば、上記実施形態では、LGAパッケージについて説明したが、半導体パッケージはBGAパッケージであってもよい。特にボール端子の高さが低いBGAパッケージにおいて、本発明の効果が顕著に得られ、例えばボール端子の高さは0.05mm以上、0.1mm以下である。
なお本発明によれば、以下の発明が開示されている。
(付記1)
一方の面に複数の外部接続端子が設けられた半導体パッケージであって、少なくとも一つの前記外部接続端子の周囲の一部または全部を囲むように壁状部材が設けられている、半導体パッケージ。
(付記2)
前記壁状部材が、前記半導体パッケージの端部またはコーナーに位置する前記外部接続端子とこれに隣接または対向する他の外部接続端子との間に設けられている、付記1に記載の半導体パッケージ。
(付記3)
前記壁状部材が、配線、ダミー配線、ダミーパターン、および印刷物からなる群より選択される少なくとも一つである、付記1または2に記載の半導体パッケージ。
(付記4)
前記壁状部材の高さが15μm以上、40μm以下である、付記1乃至3のいずれかに記載の半導体パッケージ。
(付記5)
さらに、壁状部材が、前記半導体パッケージのコーナーに位置する前記外部接続端子から前記半導体パッケージの外周方向に延伸して設けられている、付記1乃至4のいずれかに記載の半導体パッケージ。
(付記6)
前記半導体パッケージがBGA(Ball Grid Array)またはLGA(Land Grid Array)パッケージである、付記1乃至5のいずれかに記載の半導体パッケージ。
(付記7)
半導体パッケージが接合される実装基板であって、前記実装基板の一方の面に複数の外部接続端子が設けられ、少なくとも一つの前記外部接続端子の周囲の一部または全部を囲むように壁状部材が設けられている、実装基板。
(付記8)
前記壁状部材が、前記実装基板の端部またはコーナーに位置する前記外部接続端子とこれに隣接または対向する他の外部接続端子との間に設けられている、付記7に記載の実装基板。
(付記9)
前記壁状部材が、配線、ダミー配線、ダミーパターン、および印刷物からなる群より選択される少なくとも一つである、付記7または8に記載の実装基板。
(付記10)
前記壁状部材の高さが15μm以上、40μm以下である、付記7乃至9のいずれかに記載の実装基板。
(付記11)
さらに、壁状部材が、前記実装基板のコーナーに位置する前記外部接続端子から前記実装基板の外周方向に延伸して設けられている、付記7乃至10のいずれかに記載の実装基板。
(付記12)
一方の面に第一の外部接続端子が複数設けられた半導体パッケージと、一方の面に第二の外部接続端子が複数設けられた実装基板とを含む半導体装置であって、
前記半導体パッケージまたは前記実装基板の少なくともいずれか一方が、前記第一の外部接続端子の少なくとも一つの周囲の一部または全部を囲むように設けられている壁状部材、または前記第二の外部接続端子の少なくとも一つの周囲の一部または全部を囲むように設けられている壁状部材を含み、
前記半導体パッケージにおける前記第一の外部接続端子と、前記実装基板における前記第二の外部接続端子とが接合され、
前記壁状部材が設けられている領域において、前記半導体パッケージと前記実装基板との間の隙間が、その他の領域における前記半導体パッケージと前記実装基板との間の隙間よりも狭い、半導体装置。
(付記13)
前記壁状部材が、前記半導体パッケージの端部またはコーナーに位置する前記第一の外部接続端子とこれに隣接または対向する他の外部接続端子との間、および前記実装基板の端部またはコーナーに位置する前記第二の外部接続端子とこれに隣接または対向する他の外部接続端子との間の少なくともいずれか一方に設けられている、付記12に記載の半導体装置。
(付記14)
前記半導体パッケージおよび前記実装基板の両方が前記壁状部材を含み、前記半導体パッケージにおける前記壁状部材と、前記実装基板における前記壁状部材とが対向する位置に設けられている、付記12または13に記載の半導体装置。
(付記15)
前記壁状部材が、配線、ダミー配線、ダミーパターン、および印刷物からなる群より選択される少なくとも1つである、付記12乃至14のいずれかに記載の半導体装置。
(付記16)
前記壁状部材の高さが15μm以上、40μm以下である、付記12乃至15のいずれかに記載の半導体装置。
(付記17)
さらに、壁状部材が、前記半導体パッケージのコーナーに位置する前記第一の外部接続端子から前記半導体パッケージの外周方向に延伸して設けられ、または前記実装基板のコーナーに位置する前記第二の外部接続端子から前記実装基板の外周方向に延伸して設けられている、付記12乃至16のいずれかに記載の半導体装置。
(付記18)
前記壁状部材が設けられている領域において、前記半導体パッケージと前記実装基板との間の隙間の高さが0μm以上、30μm以下である、付記12乃至17のいずれかに記載の半導体装置。
101 LGAパッケージ
103 パッケージランド
105 ビア
107 配線
109 ソルダーレジスト開口
111 ソルダーレジスト
113 基材
121 実装基板
123 基板ランド
125 ビア
127 配線
129 ソルダーレジスト開口
131 ソルダーレジスト
133 配線
141 コーナー端子
143 隣接端子
145 はんだブリッジ
147 ランド剥がれ
151 ダミー配線
153 ダミーパターン
155 ダミー配線
157 ダミーパターン
159 印刷物
201 隙間
203 隙間
Claims (11)
- 半導体パッケージであって、
前記半導体パッケージのコーナー部に設けられ、NSMD(Non Solder Mask Defined)構造を有する第1ランドと、
前記第1ランドの隣に位置し、NSMD構造を有する第2ランドと、
一端が前記第1ランドに接続され、他端が前記コーナー部の縁に向けて延伸する第1導体パターンと、
前記第1導体パターンを覆うソルダーレジストと、
前記第1ランドと前記第2ランドの間に設けられ、前記ソルダーレジストで覆われた第2導体パターンと、
前記第1ランドよりも前記半導体パッケージの内側に位置する第1ビアと、
前記第1ビアと前記第1ランドとを接続するビア接続配線と、
を備え、
前記第1導体パターンの前記一端は、前記ソルダーレジストに覆われておらず、
前記ビア接続配線は、前記第1ランドと接続する端部を除いて、前記ソルダーレジストに覆われており、
前記第2導体パターンは、前記ビア接続配線側から、前記第1ランドと前記第2ランドの間を介して前記コーナー部の縁に向けて延伸している半導体パッケージ。 - 請求項1に記載の半導体パッケージにおいて、
前記第2導体パターンは、前記ビア接続配線と電気的に繋がっている半導体パッケージ。 - 請求項1に記載の半導体パッケージにおいて、
前記第2導体パターンは、前記ビア接続配線と電気的に繋がっていない半導体パッケージ。 - 請求項1〜3のいずれか一項に記載の半導体パッケージにおいて、
前記第1導体パターン又は前記第2導体パターンが設けられている部分における前記ソルダーレジストの上面の高さは、前記第1導体パターン及び前記第2導体パターンが設けられていない部分における前記ソルダーレジストの上面の高さよりも高い、半導体パッケージ。 - 請求項4に記載の半導体パッケージにおいて、
前記第1導体パターン及び前記第2導体パターンの高さは40μm以下である半導体パッケージ。 - 請求項4又は5に記載の半導体パッケージにおいて、
前記第1導体パターン及び前記第2導体パターンの高さは15μm以上である半導体パッケージ。 - 請求項1〜6のいずれか一項に記載の半導体パッケージにおいて、
前記第1導体パターンの他端は、開放端である半導体パッケージ。 - 請求項1〜7のいずれか一項に記載の半導体パッケージにおいて、
LGA(Land Grid Array)である半導体パッケージ。 - 請求項1〜8のいずれか一項に記載の半導体パッケージにおいて、
第1の前記第1導体パターン及び第2の前記第1導体パターンを備え、
前記第1の第1導体パターンは、前記コーナー部を形成している2辺の一方の辺に沿って延伸しており、
前記第2の第1導体パターンは、前記コーナー部を形成している2辺の他方の辺に沿って延伸している半導体パッケージ。 - 請求項1〜8のいずれか一項に記載の半導体パッケージにおいて、
前記第1導体パターンは、前記第1ランドから、前記半導体パッケージのうち前記第1ランドが設けられているコーナーに向かって延伸している半導体パッケージ。 - 請求項1〜10のいずれか一項に記載の半導体パッケージにおいて、
前記第2導体パターンの一端は、開放端である半導体パッケージ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011202268A JP5466218B2 (ja) | 2011-09-15 | 2011-09-15 | 半導体パッケージ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011202268A JP5466218B2 (ja) | 2011-09-15 | 2011-09-15 | 半導体パッケージ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007242450A Division JP2009076569A (ja) | 2007-09-19 | 2007-09-19 | 半導体パッケージ、実装基板、およびこれらを含む半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011254112A JP2011254112A (ja) | 2011-12-15 |
JP5466218B2 true JP5466218B2 (ja) | 2014-04-09 |
Family
ID=45417751
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011202268A Expired - Fee Related JP5466218B2 (ja) | 2011-09-15 | 2011-09-15 | 半導体パッケージ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5466218B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013236039A (ja) * | 2012-05-11 | 2013-11-21 | Renesas Electronics Corp | 半導体装置 |
US9607862B2 (en) | 2012-09-11 | 2017-03-28 | Globalfoundries Inc. | Extrusion-resistant solder interconnect structures and methods of forming |
KR102214512B1 (ko) * | 2014-07-04 | 2021-02-09 | 삼성전자 주식회사 | 인쇄회로기판 및 이를 이용한 반도체 패키지 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63278398A (ja) * | 1987-05-11 | 1988-11-16 | N T Pii Kk | プリント配線板における半田ブリッジ防止用バリアの形成方法 |
JPH0883865A (ja) * | 1994-09-14 | 1996-03-26 | Citizen Watch Co Ltd | 樹脂封止型半導体装置 |
JP2907168B2 (ja) * | 1996-12-20 | 1999-06-21 | 日本電気株式会社 | 半導体装置および半導体装置と基板の接合構造 |
JP2005252074A (ja) * | 2004-03-05 | 2005-09-15 | Renesas Technology Corp | 半導体装置及び電子装置 |
JP2006128515A (ja) * | 2004-10-29 | 2006-05-18 | Sanyo Electric Co Ltd | 回路装置 |
-
2011
- 2011-09-15 JP JP2011202268A patent/JP5466218B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2011254112A (ja) | 2011-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5107959B2 (ja) | 基板 | |
TWI399146B (zh) | 一種印刷電路板及其製作方法和球柵陣列焊盤圖案 | |
JP2011166081A (ja) | 半導体装置、半導体パッケージ、インタポーザ、半導体装置の製造方法、及びインタポーザの製造方法 | |
JP6439046B2 (ja) | 半導体装置 | |
JP5466218B2 (ja) | 半導体パッケージ | |
JP2007088313A (ja) | 半導体装置 | |
JP2009105209A (ja) | 電子装置及びその製造方法 | |
JP2009076569A (ja) | 半導体パッケージ、実装基板、およびこれらを含む半導体装置 | |
JP6015242B2 (ja) | 半導体装置及び回路基板 | |
JP2004289156A (ja) | リセスボンド半導体パッケージ基板 | |
US8243462B2 (en) | Printed wiring board, semiconductor device, and method for manufacturing printed wiring board | |
JP5229267B2 (ja) | 電子装置 | |
JP2009239240A5 (ja) | ||
JP5372235B2 (ja) | 半導体装置および半導体装置実装体 | |
JP2007005452A (ja) | 半導体装置 | |
JP4665827B2 (ja) | 半導体装置及びその実装構造 | |
KR100350424B1 (ko) | 반도체소자 | |
JP2013211497A (ja) | 部品接合構造 | |
JP2016134417A (ja) | 半導体パッケージ基板、および半導体パッケージと、その製造方法 | |
JP7459610B2 (ja) | 電子装置 | |
JP6467797B2 (ja) | 配線基板、配線基板を用いた半導体装置およびこれらの製造方法 | |
WO2015033509A1 (ja) | プリント配線板およびそれを備えた半導体装置 | |
JP2010165852A (ja) | 積層型半導体装置 | |
JP2009231467A (ja) | 基板ユニット,電子装置,及び基板ユニット製造方法 | |
KR100772107B1 (ko) | 볼 그리드 어레이 패키지 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110915 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110915 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130130 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130205 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130402 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140121 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140123 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |