JP5395566B2 - 表示装置及びその製造方法 - Google Patents
表示装置及びその製造方法 Download PDFInfo
- Publication number
- JP5395566B2 JP5395566B2 JP2009191313A JP2009191313A JP5395566B2 JP 5395566 B2 JP5395566 B2 JP 5395566B2 JP 2009191313 A JP2009191313 A JP 2009191313A JP 2009191313 A JP2009191313 A JP 2009191313A JP 5395566 B2 JP5395566 B2 JP 5395566B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- etching
- conductive film
- oxide conductive
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 36
- 239000000758 substrate Substances 0.000 claims description 80
- 238000005530 etching Methods 0.000 claims description 76
- 239000004065 semiconductor Substances 0.000 claims description 71
- 238000002161 passivation Methods 0.000 claims description 61
- 229910052751 metal Inorganic materials 0.000 claims description 41
- 239000002184 metal Substances 0.000 claims description 41
- 238000000034 method Methods 0.000 claims description 28
- 238000007689 inspection Methods 0.000 claims description 16
- 238000000059 patterning Methods 0.000 claims description 12
- 150000001875 compounds Chemical class 0.000 claims description 4
- 239000010408 film Substances 0.000 description 131
- 239000004973 liquid crystal related substance Substances 0.000 description 8
- 230000005669 field effect Effects 0.000 description 7
- 230000000694 effects Effects 0.000 description 3
- 238000007789 sealing Methods 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 238000004380 ashing Methods 0.000 description 2
- 238000005260 corrosion Methods 0.000 description 2
- 230000007797 corrosion Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 239000002253 acid Substances 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000005401 electroluminescence Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
Images
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
図1(A)〜図7(B)は、本発明の第1の実施の形態に係る表示装置の製造方法を説明するための図である。
図11(A)〜図13(B)は、本発明の第2の実施の形態に係る表示装置の製造方法を説明するための図である。本実施の形態のプロセスは、途中までは第1の実施の形態と同じである。具体的には、第1の実施の形態で図1(A)〜図6(B)までを参照して説明した工程(配線30をパターニングし、配線30の上にパッシベーション膜36を形成するまでの工程)を行う。その後、基板10を切断する工程(図7(A)及び図7(B)参照)の前に、パッシベーション膜36をエッチングする。
図14〜図24(B)は、本発明の第3の実施の形態に係る表示装置の製造方法を説明するための図である。本実施の形態で製造される表示装置は、IPS(In Plane Switching)方式の液晶表示装置など、2層の酸化物半導体層を用いた液晶表示装置である。
Claims (3)
- (a)基板に半導体層を形成する工程と、
(b)前記半導体層上に金属層を形成する工程と、
(c)前記金属層上に、厚い第1部分と薄い第2部分を有するエッチングレジストを形成する工程と、
(d)前記エッチングレジストを介して、前記半導体層及び前記金属層をエッチングによってパターニングして、前記金属層から配線を形成し、前記半導体層の前記配線下の部分を残す工程と、
(e)前記配線の電気的検査を行う工程と、
(f)前記エッチングレジストを薄くすることで、前記第2部分を除去して前記第1部分を残す工程と、
(g)残された前記第1部分を介して、前記半導体層を残す選択的エッチングによって、前記配線をドレイン電極及びソース電極に分離されるようにパターニングする工程と、
(h)前記基板を切断する工程と、
を含み、
前記配線をパターニングする(g)工程で、前記基板の切断ラインよりも内側に引っ込むような切断面で、前記半導体層を残すように前記配線を切断するようにエッチングすることを特徴とする表示装置の製造方法。 - 請求項1に記載された表示装置の製造方法において、
(i)前記配線をパターニングする(g)工程後であって、前記基板を切断する(h)工程前に行う、前記配線の上にパッシベーション膜を形成する工程と、
(j)前記パッシベーション膜をエッチングして、前記配線との電気的接続を図るためのスルーホールを前記パッシベーション膜に形成する工程と、
をさらに含み、
前記パッシベーション膜をエッチングする(j)工程で、前記基板の切断ラインよりも内側に引っ込むような切断面で、前記パッシベーション膜に貫通穴又は切り欠きを形成するとともに、前記配線を切断したときに残された前記半導体層を切断するようにエッチングすることを特徴とする表示装置の製造方法。 - (a)基板に、酸化物半導体からなる第1酸化導電膜を形成する工程と、
(b)前記第1酸化導電膜上に第1金属層を形成する工程と、
(c)前記第1金属層上に、厚い第1部分と薄い第2部分を有するエッチングレジストを形成する工程と、
(d)前記エッチングレジストを介して、前記第1酸化導電膜及び前記第1金属層をエッチングによってパターニングして、前記第1酸化導電膜からコモン電極を形成し、前記第1金属層からゲート配線を形成し、前記第1金属層の前記コモン電極上の部分を残し、前記第1酸化導電膜の前記ゲート配線下の部分を残す工程と、
(e)前記ゲート配線の電気的検査を行う工程と、
(f)前記エッチングレジストを薄くすることで、前記第2部分を除去して前記第1部分を残す工程と、
(g)残された前記第1部分を介して、前記第1酸化導電膜を残す選択的エッチングによって、前記第1金属層の前記コモン電極上の前記部分を除去する工程と、
(h)前記ゲート配線上にゲート絶縁膜を形成する工程と、
(i)前記ゲート絶縁膜上に、パターニングされた半導体層及び前記半導体層上の信号配線を形成する工程と、
(j)前記信号配線上に、絶縁性を有する半導体化合物からなるパッシベーション膜を形成する工程と、
(k)前記パッシベーション膜をエッチングして、前記信号配線との電気的接続を図るためのスルーホールを前記パッシベーション膜に形成する工程と、
(l)前記パッシベーション膜上及び前記信号配線の前記スルーホール内の部分上に、前記酸化物半導体からなる第2酸化導電膜を形成する工程と、
(m)前記第2酸化導電膜をエッチングして画素電極を形成する工程と、
(n)前記画素電極を形成した後に、前記基板を切断する工程と、
を含み、
前記第1金属層の前記コモン電極上の前記部分を除去する(g)工程で、前記ゲート配線の、前記半導体層が形成される第1位置よりも前記基板の切断ラインよりも内側に引っ込むような切断面を有する第2位置で、前記ゲート配線を切断するようにエッチングし、前記第2位置で前記ゲート配線のエッチングされた部分下の前記第1酸化導電膜を残し、
前記パッシベーション膜をエッチングする(k)工程で、前記第2位置に残された前記第1酸化導電膜の幅を内側に含む大きさの貫通穴又は切り欠きを、前記パッシベーション膜及び前記ゲート絶縁膜に形成し、
前記第2酸化導電膜を形成する(l)工程で、前記第1酸化導電膜の前記貫通穴又は前記切り欠き内の部分上にも前記第2酸化導電膜を形成し、
前記第2酸化導電膜をエッチングする(m)工程で、前記第1酸化導電膜の前記貫通穴又は前記切り欠き内の部分もエッチングして前記第1酸化導電膜を切断することを特徴とする表示装置の製造方法。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009191313A JP5395566B2 (ja) | 2009-08-20 | 2009-08-20 | 表示装置及びその製造方法 |
US12/805,851 US8633491B2 (en) | 2009-08-20 | 2010-08-20 | Display device and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009191313A JP5395566B2 (ja) | 2009-08-20 | 2009-08-20 | 表示装置及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011043639A JP2011043639A (ja) | 2011-03-03 |
JP5395566B2 true JP5395566B2 (ja) | 2014-01-22 |
Family
ID=43831115
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009191313A Active JP5395566B2 (ja) | 2009-08-20 | 2009-08-20 | 表示装置及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5395566B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20240266355A1 (en) * | 2022-03-23 | 2024-08-08 | Boe Technology Group Co., Ltd. | Display substrate and display device |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1020288A (ja) * | 1996-06-28 | 1998-01-23 | Optrex Corp | 液晶表示素子のスティック基板 |
JP3149793B2 (ja) * | 1996-07-22 | 2001-03-26 | 日本電気株式会社 | 反射型液晶表示装置及びその製造方法 |
JP2003177419A (ja) * | 1998-01-30 | 2003-06-27 | Sharp Corp | 液晶表示装置における基板および液晶表示装置 |
JP3820743B2 (ja) * | 1998-03-30 | 2006-09-13 | セイコーエプソン株式会社 | アクティブマトリクス基板およびアクティブマトリクス基板の製造方法および表示装置 |
KR101126396B1 (ko) * | 2004-06-25 | 2012-03-28 | 엘지디스플레이 주식회사 | 박막트랜지스터 어레이 기판 및 그 제조방법 |
JP4798336B2 (ja) * | 2005-01-11 | 2011-10-19 | カシオ計算機株式会社 | 回路基板装置の製造方法 |
JP5081444B2 (ja) * | 2006-12-21 | 2012-11-28 | 株式会社ジャパンディスプレイイースト | 表示装置 |
JP5044273B2 (ja) * | 2007-04-27 | 2012-10-10 | 三菱電機株式会社 | 薄膜トランジスタアレイ基板、その製造方法、及び表示装置 |
JP2008300755A (ja) * | 2007-06-04 | 2008-12-11 | Ips Alpha Technology Ltd | 表示装置 |
KR100920483B1 (ko) * | 2007-07-20 | 2009-10-08 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이 기판 및 그 제조방법 |
-
2009
- 2009-08-20 JP JP2009191313A patent/JP5395566B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2011043639A (ja) | 2011-03-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5080239B2 (ja) | 液晶表示装置用アレイ基板及びその製造方法 | |
EP3483926B1 (en) | Method for manufacturing an array substrate of an ffs type tft-lcd | |
US10056414B2 (en) | Thin film transistor array substrate having black matrix formed in non-display zone and common electrode formed in display zone | |
JP6230253B2 (ja) | Tftアレイ基板およびその製造方法 | |
KR100841379B1 (ko) | 전기광학 표시장치 및 그 제조방법 | |
JP6184268B2 (ja) | 薄膜トランジスタアレイ基板およびその製造方法 | |
JP2010026269A (ja) | 液晶表示装置 | |
KR20080059889A (ko) | 박막트랜지스터 액정표시장치용 어레이 기판 및 그제조방법 | |
KR102071008B1 (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 | |
JP2012018970A (ja) | 薄膜トランジスタアレイ基板、その製造方法、及び液晶表示装置 | |
KR101709346B1 (ko) | 횡전계형 액정표시장치 및 그의 제조방법 | |
KR20110118999A (ko) | 프린지 필드 스위칭 모드 액정표시장치용 어레이기판 및 이의 제조 방법 | |
US8743328B2 (en) | Manufacturing method for a liquid crystal display device wherein each side of a metal pattern and a semiconductor pattern facing an etched space is contacted by an insulating layer | |
US9257454B2 (en) | Thin film transistor array substrate | |
JP2010102220A (ja) | 液晶装置の製造方法および液晶装置 | |
KR20120036186A (ko) | 배선, 배선 형성 방법, 상기 배선을 이용한 표시 장치, 및 상기 표시 장치의 제조 방법 | |
JP2010097077A (ja) | 表示装置及びその製造方法 | |
JP5395566B2 (ja) | 表示装置及びその製造方法 | |
TWI460515B (zh) | 一種邊緣電場型液晶顯示器陣列基板及其製造方法 | |
JP5324359B2 (ja) | 表示装置及びその製造方法 | |
JP4842709B2 (ja) | 表示装置の製造方法 | |
KR20150023160A (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 | |
US8633491B2 (en) | Display device and manufacturing method thereof | |
KR102093903B1 (ko) | 박막 트랜지스터 표시판 및 그 제조 방법 | |
JP5908036B2 (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120718 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130314 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130326 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130514 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130709 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130830 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20130909 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131008 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131018 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5395566 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |