JP5212359B2 - 多層配線基板及びその製造方法 - Google Patents
多層配線基板及びその製造方法 Download PDFInfo
- Publication number
- JP5212359B2 JP5212359B2 JP2009503965A JP2009503965A JP5212359B2 JP 5212359 B2 JP5212359 B2 JP 5212359B2 JP 2009503965 A JP2009503965 A JP 2009503965A JP 2009503965 A JP2009503965 A JP 2009503965A JP 5212359 B2 JP5212359 B2 JP 5212359B2
- Authority
- JP
- Japan
- Prior art keywords
- hole
- base material
- wiring board
- multilayer wiring
- material layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 23
- 239000004020 conductor Substances 0.000 claims description 243
- 239000000919 ceramic Substances 0.000 claims description 83
- 239000000463 material Substances 0.000 claims description 65
- 238000000034 method Methods 0.000 claims description 29
- 239000000758 substrate Substances 0.000 claims description 17
- 229910010293 ceramic material Inorganic materials 0.000 claims description 11
- 230000001678 irradiating effect Effects 0.000 claims description 8
- 230000000149 penetrating effect Effects 0.000 claims description 6
- 238000010030 laminating Methods 0.000 claims description 5
- 238000010304 firing Methods 0.000 claims description 2
- 230000017525 heat dissipation Effects 0.000 description 47
- 230000005855 radiation Effects 0.000 description 8
- 239000011521 glass Substances 0.000 description 5
- 230000010354 integration Effects 0.000 description 5
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 4
- 229910052802 copper Inorganic materials 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 229910052709 silver Inorganic materials 0.000 description 4
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 239000000843 powder Substances 0.000 description 3
- 238000007639 printing Methods 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- CPLXHLVBOLITMK-UHFFFAOYSA-N Magnesium oxide Chemical compound [Mg]=O CPLXHLVBOLITMK-UHFFFAOYSA-N 0.000 description 2
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 2
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 2
- MCMNRKCIXSYSNV-UHFFFAOYSA-N Zirconium dioxide Chemical compound O=[Zr]=O MCMNRKCIXSYSNV-UHFFFAOYSA-N 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 239000005388 borosilicate glass Substances 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011256 inorganic filler Substances 0.000 description 2
- 229910003475 inorganic filler Inorganic materials 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 2
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 238000005245 sintering Methods 0.000 description 2
- 238000009751 slip forming Methods 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- IMROMDMJAWUWLK-UHFFFAOYSA-N Ethenol Chemical compound OC=C IMROMDMJAWUWLK-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 239000011230 binding agent Substances 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- KZHJGOXRZJKJNY-UHFFFAOYSA-N dioxosilane;oxo(oxoalumanyloxy)alumane Chemical compound O=[Si]=O.O=[Si]=O.O=[Al]O[Al]=O.O=[Al]O[Al]=O.O=[Al]O[Al]=O KZHJGOXRZJKJNY-UHFFFAOYSA-N 0.000 description 1
- 238000007606 doctor blade method Methods 0.000 description 1
- 239000000945 filler Substances 0.000 description 1
- 229910052839 forsterite Inorganic materials 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000009766 low-temperature sintering Methods 0.000 description 1
- HCWCAKKEBCNQJP-UHFFFAOYSA-N magnesium orthosilicate Chemical compound [Mg+2].[Mg+2].[O-][Si]([O-])([O-])[O-] HCWCAKKEBCNQJP-UHFFFAOYSA-N 0.000 description 1
- 239000000395 magnesium oxide Substances 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 229910052863 mullite Inorganic materials 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 229910052697 platinum Inorganic materials 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 239000002002 slurry Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0201—Thermal arrangements, e.g. for cooling, heating or preventing overheating
- H05K1/0203—Cooling of mounted components
- H05K1/0204—Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate
- H05K1/0206—Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate by printed thermal vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
- H01L23/367—Cooling facilitated by shape of device
- H01L23/3677—Wire-like or pin-like cooling fins or heat sinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00011—Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/095—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
- H01L2924/097—Glass-ceramics, e.g. devitrified glass
- H01L2924/09701—Low temperature co-fired ceramic [LTCC]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/03—Use of materials for the substrate
- H05K1/0306—Inorganic insulating substrates, e.g. ceramic, glass
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/03—Conductive materials
- H05K2201/0332—Structure of the conductor
- H05K2201/0335—Layered conductors or foils
- H05K2201/0352—Differences between the conductors of different layers of a multilayer
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/095—Conductive through-holes or vias
- H05K2201/09627—Special connections between adjacent vias, not for grounding vias
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09209—Shape and layout details of conductors
- H05K2201/09654—Shape and layout details of conductors covering at least two types of conductors provided for in H05K2201/09218 - H05K2201/095
- H05K2201/09736—Varying thickness of a single conductor; Conductors in the same plane having different thicknesses
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
- H05K3/107—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by filling grooves in the support with conductive material
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
- H05K3/12—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
- H05K3/1258—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by using a substrate provided with a shape pattern, e.g. grooves, banks, resist pattern
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/40—Forming printed elements for providing electric connections to or between printed circuits
- H05K3/4038—Through-connections; Vertical interconnect access [VIA] connections
- H05K3/4053—Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques
- H05K3/4061—Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques for via connections in inorganic insulating substrates
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
- H05K3/4611—Manufacturing multilayer circuits by laminating two or more circuit boards
- H05K3/4626—Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
- H05K3/4629—Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
Description
11 セラミック層(基材層)
13 端子電極
14 ビアホール導体
17 放熱用ビアビアホール導体
18 放熱用連続ビアホール導体
100 キャリアフィルム
111A セラミックグリーンシート(未焼成の基材層)
117 放熱用ビアホール導体部
118、118A 放熱用連続ビアホール導体部
119 導体面部
本実施形態の多層配線基板10は、例えば図1に示すように、複数の基材層(例えばセラミック層)11Aが積層されてなる積層体11と、この積層体11内に設けられた配線パターン12と、積層体11の側面に形成された端子電極13と、を備えている。積層体11の一方の主面(上面)は全面が複数の第1、第2の電子部品51、52を搭載する平坦面として形成されている。積層体11の他方の主面(下面)の中央にはキャビティ10Aが形成され、このキャビティ10Aの底面に第3の電子部品53が搭載されている。第1、第2、第3の電子部品51、52、53は、いずれも配線パターン12を介して多層配線基板10を搭載するマザーボード等の実装用基板の表面電極(図示せず)に接続される。第1、第3の電子部品51、53は、それぞれ例えばシリコン半導体素子やガリウム砒素半導体素子等の能動素子からなり、第2の電子部品52は、例えばコンデンサ、インダクタ等の受動素子からなっている。
まず、低温焼結セラミック材料(例えば、Al2O3をフィラーとし、ホウ珪酸ガラスを焼結助材として含むセラミック材料)をビニルアルコール等のバインダ中に分散させてスラリーを調製した後、このスラリーをドクターブレード法等によって、図2の(a)に示すようにキャリアフィルム100上に塗布して低温焼結用のセラミックグリーンシート111Aを所定の大きさで作製する。セラミックグリーンシート111Aは複数の多層配線基板10が同時に作製される大きさである。尚、図2ではキャリアフィルム100とセラミックグリーンシート111Aを上下逆にして示してある。
本実施形態の多層配線基板10Aは、図4に示すように放熱用連続ビアホール導体18Aが第1の実施形態と異なること以外は第1の実施形態に準じて構成されている。従って、ここでは放熱用連続ビアホール導体18Aを中心に説明し、その他の部分には第1の実施形態と同一または相当部分には同一符号を付してその説明を省略する。
本実施形態の多層配線基板は、図6に示すようにセラミック層11B及び放熱用連続ビアホール導体18Bが第1の実施形態と異なること以外は第1の実施形態に準じて構成されている。従って、ここでは放熱用連続ビアホール導体18Bを中心に説明し、その他の部分には第1の実施形態と同一または相当部分には同一符号を付してその説明を省略する。
Claims (19)
- 複数の基材層を積層してなる積層体と、この積層体の側面に形成された端子電極と、を備えた多層配線基板であって、上記積層体の一方及び/または他方の主面から、その内部の上記複数の基材層のうち、上記主面を含む基材層より内側にある少なくとも一層の基材層を貫通するまで延びる、上記積層体に搭載される電子部品に接続するためのビアホール導体と、このビアホール導体と上記端子電極とに接続され且つ上記主面を含む基材層より内側にある上記少なくとも一層の基材層内で面方向に導体が連設されてなり、上記積層体に搭載される電子部品に上記ビアホール導体を介して接続される連続ビアホール導体と、を備えたことを特徴とする多層配線基板。
- 上記連続ビアホール導体が同一の上記基材層に複数形成されていることを特徴とする請求項1に記載の多層配線基板。
- 上記基材層の上記連続ビアホール導体が形成されている領域が導体膜によって被覆されていることを特徴とする請求項1または請求項2に記載の多層配線基板。
- 上記導体膜は、複数の上記連続ビアホール導体に跨るように形成されていることを特徴とする請求項3に記載の多層配線基板。
- 上記導体膜は、上記連続ビアホール導体と電気的に導通していることを特徴とする請求項3または請求項4に記載の多層配線基板。
- 上記連続ビアホール導体は、少なくとも一つの上記基材層を介して上下に配置されていることを特徴とする請求項1〜請求項5のいずれか1項に記載の多層配線基板。
- 上記連続ビアホール導体は、他の基材層よりも薄い基材層に形成されていることを特徴とする請求項1〜請求項6のいずれか1項に記載の多層配線基板。
- 上記連続ビアホール導体は、基材層を貫通することを特徴とする請求項1〜請求項6のいずれか1項に記載の多層配線基板。
- 上記連続ビアホール導体は、基材層を貫通しないことを特徴とする請求項1〜請求項6のいずれか1項に記載の多層配線基板。
- 上記ビアホール導体の上記基材層での軸芯方向の断面積は、上記連続ビアホール導体の上記基材層での軸芯方向の断面積より大きく形成されていることを特徴とする請求項1〜請求項9のいずれか1項に記載の多層配線基板。
- 上記電子部品の外部端子電極が上記積層体の主面に露出した上記ビアホール導体に接続されていることを特徴とする請求項1〜請求項10のいずれか1項に記載の多層配線基板。
- 上記積層体は、一方の主面にキャビティを有することを特徴とする請求項1〜請求項11のいずれか1項に記載の多層配線基板。
- 上記基材層は、低温焼結セラミック材料からなることを特徴とする請求項1〜請求項12のいずれか1項に記載の多層配線基板。
- 複数の基材層を積層してなる積層体と、この積層体の側面に形成された端子電極と、を備えた多層配線基板を製造するに際し、
上記複数の基材層のうち、上記積層体の一方及び/または他方の主面を含む基材層以外の少なくとも一層の基材層に、その基材層を上下に貫通する貫通孔と、この貫通孔から複数連続する第2貫通孔または半貫通孔とを上記基材層の面方向へ延びるように形成する第1の工程と、
上記貫通孔及び上記第2貫通孔または上記半貫通孔に導電性材料を充填することにより、ビアホール導体、及びこのビアホール導体を介して上記積層体に搭載される電子部品に接続するための連続ビアホール導体を形成する第2の工程と、
上記貫通孔に連なるように少なくとも上記主面を含む基材層に上下方向に形成された第3の貫通孔に上記導電性材料を充填することにより、上記ビアホール導体と上記積層体に搭載される電子部品とを接続するためのビアホール導体を上記少なくとも一層の基材層から上記主面まで形成する第2Aの工程と、を備えた
ことを特徴とする多層配線基板の製造方法。 - 上記導電性材料によって上記貫通孔、及び上記第2貫通孔または上記半貫通孔を被覆する導体膜を上記基材層上に形成する第3の工程を備えたことを特徴とする請求項14に記載の多層配線基板の製造方法。
- 上記第1の工程では、上記基材層にレーザを照射することにより、上記貫通孔、及び上記第2貫通孔または上記半貫通孔を形成することを特徴とする請求項14または請求項15に記載の多層配線基板の製造方法。
- 上記基材層は、キャリアフィルムによって支持されており、キャリアフィルム側からレーザを照射することにより、上記貫通孔を形成することを特徴とする請求項14〜請求項16のいずれか1項に記載の多層配線基板の製造方法。
- 上記基材層は、キャリアフィルムによって支持されており、上記基材層側からレーザを照射することにより、上記貫通孔及び半貫通孔を形成することを特徴とする請求項14〜請求項16のいずれか1項に記載の多層配線基板の製造方法。
- 上記第1、第2の工程における基材層は、未焼成のセラミックシートであり、この基材層を含む未焼成の積層体を作製した後、上記未焼成の積層体を焼成する第4の工程を備えたことを特徴とする請求項14〜請求項18のいずれか1項に記載の多層配線基板の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009503965A JP5212359B2 (ja) | 2007-03-09 | 2008-02-29 | 多層配線基板及びその製造方法 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007060765 | 2007-03-09 | ||
JP2007060765 | 2007-03-09 | ||
JP2009503965A JP5212359B2 (ja) | 2007-03-09 | 2008-02-29 | 多層配線基板及びその製造方法 |
PCT/JP2008/053609 WO2008111408A1 (ja) | 2007-03-09 | 2008-02-29 | 多層配線基板及びその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2008111408A1 JPWO2008111408A1 (ja) | 2010-06-24 |
JP5212359B2 true JP5212359B2 (ja) | 2013-06-19 |
Family
ID=39759351
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009503965A Active JP5212359B2 (ja) | 2007-03-09 | 2008-02-29 | 多層配線基板及びその製造方法 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP5212359B2 (ja) |
WO (1) | WO2008111408A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4942862B1 (ja) * | 2011-07-29 | 2012-05-30 | 日本碍子株式会社 | 積層焼結セラミック配線基板、及び当該配線基板を含む半導体パッケージ |
WO2014171403A1 (ja) * | 2013-04-17 | 2014-10-23 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置 |
JP5859678B1 (ja) * | 2014-05-30 | 2016-02-10 | 株式会社メイコー | プリント配線基板の製造方法 |
WO2016052284A1 (ja) * | 2014-09-30 | 2016-04-07 | 株式会社村田製作所 | 多層基板 |
JPWO2016080333A1 (ja) | 2014-11-21 | 2017-08-24 | 株式会社村田製作所 | モジュール |
DE102017118490A1 (de) * | 2017-08-14 | 2019-02-14 | Tdk Electronics Ag | LED Modul |
CN111741592B (zh) * | 2020-06-17 | 2021-09-21 | 珠海越亚半导体股份有限公司 | 多层基板及其制作方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1154939A (ja) * | 1997-07-31 | 1999-02-26 | Kyocera Corp | 配線基板 |
JP2003197810A (ja) * | 2001-12-26 | 2003-07-11 | Kyocera Corp | 電子部品 |
JP2003347746A (ja) * | 2002-05-28 | 2003-12-05 | Kyocera Corp | 多層回路基板 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5952666U (ja) * | 1982-09-28 | 1984-04-06 | 富士通株式会社 | 3次元多層構造をもつ半導体装置 |
JP2005159039A (ja) * | 2003-11-26 | 2005-06-16 | Kyocera Corp | 回路形成用積層体および回路基板 |
JP4748161B2 (ja) * | 2005-07-12 | 2011-08-17 | 株式会社村田製作所 | 多層配線基板及びその製造方法 |
-
2008
- 2008-02-29 JP JP2009503965A patent/JP5212359B2/ja active Active
- 2008-02-29 WO PCT/JP2008/053609 patent/WO2008111408A1/ja active Application Filing
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1154939A (ja) * | 1997-07-31 | 1999-02-26 | Kyocera Corp | 配線基板 |
JP2003197810A (ja) * | 2001-12-26 | 2003-07-11 | Kyocera Corp | 電子部品 |
JP2003347746A (ja) * | 2002-05-28 | 2003-12-05 | Kyocera Corp | 多層回路基板 |
Also Published As
Publication number | Publication date |
---|---|
JPWO2008111408A1 (ja) | 2010-06-24 |
WO2008111408A1 (ja) | 2008-09-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4748161B2 (ja) | 多層配線基板及びその製造方法 | |
US8139368B2 (en) | Component-containing module | |
JP6539992B2 (ja) | 配線回路基板、半導体装置、配線回路基板の製造方法、半導体装置の製造方法 | |
US5519176A (en) | Substrate and ceramic package | |
JP5212359B2 (ja) | 多層配線基板及びその製造方法 | |
US7684207B2 (en) | Composite electronic component | |
US20050236180A1 (en) | Laminate ceramic circuit board and process therefor | |
JP2008294253A (ja) | 発光素子実装用配線基板 | |
JP2008172113A (ja) | 配線基板 | |
JP5842859B2 (ja) | 多層配線基板およびこれを備えるモジュール | |
JP4752612B2 (ja) | 突起電極付き回路基板の製造方法 | |
JP2010171275A (ja) | 多層セラミック基板およびこれを用いた電子部品並びに多層セラミック基板の製造方法 | |
JP2007251017A (ja) | 配線基板および多数個取り配線基板ならびにその製造方法 | |
JP2017059831A (ja) | 配線基板およびその製造方法 | |
JP2004056115A (ja) | 多層配線基板 | |
JP4057843B2 (ja) | 多層回路基板 | |
KR100956212B1 (ko) | 다층 세라믹 기판의 제조 방법 | |
JP2005277163A (ja) | 配線基板 | |
JP2006032442A (ja) | 多層基板及びその製造方法 | |
KR100900671B1 (ko) | 다층 배선 기판에 사용되는 도전성 비아 형성 방법 | |
JP2007234662A (ja) | 複数個取り配線基板 | |
JP3188911B2 (ja) | 多層セラミック基板及びその作製方法、並びに半導体パッケージ | |
JP2006041242A (ja) | セラミック配線基板 | |
JP6258768B2 (ja) | 配線基板および電子装置 | |
JP2010141152A (ja) | 配線基板およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110802 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111003 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120515 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120711 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121023 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130129 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130211 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5212359 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160308 Year of fee payment: 3 |