[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP5191727B2 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP5191727B2
JP5191727B2 JP2007329501A JP2007329501A JP5191727B2 JP 5191727 B2 JP5191727 B2 JP 5191727B2 JP 2007329501 A JP2007329501 A JP 2007329501A JP 2007329501 A JP2007329501 A JP 2007329501A JP 5191727 B2 JP5191727 B2 JP 5191727B2
Authority
JP
Japan
Prior art keywords
random number
number generation
circuit
generation circuit
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2007329501A
Other languages
English (en)
Other versions
JP2009151587A5 (ja
JP2009151587A (ja
Inventor
登 片岡
文章 古森
高志 渡邊
太 古田
景山  寛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Liquid Crystal Display Co Ltd
Original Assignee
Panasonic Liquid Crystal Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Liquid Crystal Display Co Ltd filed Critical Panasonic Liquid Crystal Display Co Ltd
Priority to JP2007329501A priority Critical patent/JP5191727B2/ja
Priority to US12/314,846 priority patent/US8493307B2/en
Priority to CN2008101856998A priority patent/CN101471022B/zh
Publication of JP2009151587A publication Critical patent/JP2009151587A/ja
Publication of JP2009151587A5 publication Critical patent/JP2009151587A5/ja
Application granted granted Critical
Publication of JP5191727B2 publication Critical patent/JP5191727B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/58Random or pseudo-random number generators
    • G06F7/582Pseudo-random number generators
    • G06F7/584Pseudo-random number generators using finite field arithmetic, e.g. using a linear feedback shift register
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2207/00Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F2207/58Indexing scheme relating to groups G06F7/58 - G06F7/588
    • G06F2207/583Serial finite field implementation, i.e. serial implementation of finite field arithmetic, generating one new bit or trit per step, e.g. using an LFSR or several independent LFSRs; also includes PRNGs with parallel operation between LFSR and outputs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Description

本発明は、表示装置に係り、特に、表示装置に用いられる乱数発生回路に有効な技術に関する。
中型の液晶表示パネルを有するTFT(Thin Film Transistor)方式の液晶表示装置は、携帯端末、ノート型パーソナルコンピュータ等の表示部として広く使用されている。
この中型の液晶表示装置では、外部から入力されるデータの入力装置として、タッチパネルを併設するものがある。また、従来から用いられているキーボードも外付けの入力装置として用いられている。
これら入力装置から入力されたデータには、秘密保持のため暗号化等の符号化が施される場合がある。符号化のためには一般に乱数が用いられており、表示装置にも乱数発生回路を備える必要が生じていた。
しかしながら、従来の表示装置は乱数発生回路を備えてなく、汎用の表示装置に最適な乱数発生装置について試行されている。
一方、従来から様々な乱数発生回路が提案されており、「特許文献1」には、M系列と呼ばれる乱数をシフトレジスタにて発生させる回路の記載がある。しかしながら、「特許文献1」は表示装置に用いられる乱数発生回路について記載あるものではない。
特開平06−051957号公報
前述した表示装置において、ランダム性の高い乱数発生回路を用いると、回路規模が大きくなり、材料費の上昇と設置領域の確保が困難であるといった問題が生じる。
また、表示装置において、電磁波ノイズ(EMI)対策のために、回路から出力する信号の電圧変化を抑える要求もある。乱数発生回路より乱数を発生するとそのランダム性が高いという特徴より、電圧変化が頻繁であり電磁波ノイズが増加するという問題も発生した。
本発明は、前記問題点を解決するためになされたものであり、本発明の目的は、表示装置において、最適な乱数発生回路を用いるとともに、回路規模を抑え、電磁波ノイズの対策も可能となる技術を提供することにある。
本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述及び添付図面によって明らかにする。
本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、下記の通りである。
表示パネルと、前記表示パネルの各画素を駆動する駆動回路と、駆動回路に表示データを出力する制御回路とを備え、制御回路には乱数発生回路を設ける。乱数発生回路はn個のシフトレジスタ回路を備え、n個のシフトレジスタ回路の出力信号は出力回路に入力する。出力回路ではn個のシフトレジスタ回路の出力信号から、n倍の周波数の出力信号を発生させる。
n個のシフトレジスタ回路を設けることで、乱数発生回路から発生する乱数のランダム性が向上する。また、n個のシフトレジスタ回路を用いることで、n倍の周波数の信号を乱数として発生させることも可能である。
以下、図面を参照して本発明の実施例を詳細に説明する。
なお、実施例を説明するための全図において、同一機能を有するものは同一符号を付け、その繰り返しの説明は省略する。
図1は、本発明の1実施の形態である液晶表示装置の概略構成を示すブロック図である。同図に示すように、液晶表示装置は液晶表示パネル1と走査線側回路基板31と映像信号線側回路基板32と制御回路基板33とから構成される。
液晶表示パネル1は、薄膜トランジスタ10、画素電極11、対向電極15等が形成されるTFT基板2と、カラーフィルタ等が形成されるフィルタ基板(図示せず)とを、所定の間隙を隔てて重ね合わせ、該両基板間の周縁部近傍に枠状に設けたシール材(図示せず)により、両基板を貼り合わせると共に、シール材の内側に液晶組成物を封入、封止し、さらに、両基板の外側に偏光板を貼り付けて構成される。
なお、本実施の形態は対向電極15がTFT基板2に設けられる所謂横電界方式の液晶表示パネルにも、対向電極15がフィルタ基板に設けられる所謂縦電界方式の液晶表示パネルにも同様に適用される。
図1においては、図中x方向に延在しy方向に並設される走査信号線(ゲート信号線とも呼ぶ)21と、y方向に延在しx方向に並設される映像信号線(ドレイン信号線とも呼ぶ)22とが設けられており、走査信号線21と映像信号線22とで囲まれる領域に画素部8が形成されている。
なお、液晶表示パネル1は多数の画素部8をマトリクス状に備えているが、図を解り易くするため、図1では画素部8を1つだけ示している。マトリクス状に配置された画素部8は表示領域9を形成し、各画素部8が表示画像の画素の役割をはたし、表示領域9に画像を表示する。
各画素部8の薄膜トランジスタ10は、ソースが画素電極11に接続され、ドレインが映像信号線22に接続され、ゲートが走査信号線21に接続される。この薄膜トランジスタ10は、画素電極11に表示電圧(階調電圧)を供給するためのスイッチとして機能する。
なお、ソース、ドレインの呼び方は、バイアスの関係で逆になることもあるが、ここでは、映像信号線22に接続される方をドレインと称する。
映像信号線22は駆動回路6に接続され、駆動回路6からは映像信号が供給される。走査信号線21は駆動回路5に接続され、駆動回路5からは走査信号が供給される。
駆動回路5は走査線側回路基板31と接続しており、走査線側回路基板31を介して制御信号が制御回路3から供給され、電源電圧が電源回路41から供給される。
駆動回路6は映像信号線側回路基板32と接続しており、映像信号線側回路基板32を介して制御信号が制御回路3から供給され、電源電圧が電源回路41から供給される。
制御回路3と電源回路4とは、制御回路基板33に設けられている。制御回路基板33には乱数発生回路200が設けられており、乱数発生回路200からは乱数が発生する。乱数発生回路200には伝送配線201が接続され、伝送配線201により乱数発生回路200からの信号が映像信号線側回路基板32等に伝えられる。なお、乱数発生回路200の詳細については後述する。
次に図2を用いて、液晶表示装置100が適用される端末装置400について説明する。液晶表示装置100は端末装置400の表示部として用いられる。液晶表示装置100と併設してタッチセンサパネル420が設けられ、液晶表示装置100とタッチセンサパネル420とで表示・入力部300を形成する。
図3に表示・入力部300の概略正面図を示す。表示・入力部300は端末装置400の利用者に、タッチ入力部410を示し、入力した情報を表示部411に表示する。
利用者はタッチ入力部410を指先等で触れることで、接触した位置に表示された情報に基くデータを端末装置400に入力する。入力されたデータは端末装置400にて処理され表示部411にも確認のため表示される。
なお、この時秘匿性の高いデータの場合には、入力されたデータは暗号化処理等の加工が施される。また、表示部411には実際のデータが表示されずに例えばアスタリスク等が表示される。
タッチセンサパネル420から入力された位置データは、まず入力装置制御回路421に伝達されデータ処理されてデータバス435を経由してCPU430に転送される。
CPU430では入力データに対して必要な処理が選択され実行される。液晶表示装置100に対しては、入力データに基いて表示内容が選択されデータバス435を介して画像集積回路451に伝達される。
画像集積回路451では画像表示に必要な処理が行われ、液晶表示装置100に対して表示データが出力する。このとき、表示データに暗号化処理等が施されている場合には、液晶表示装置100側にも乱数発生回路200が必要となる。
端末装置400は特に外部通信回路441を備えており、LAN等の通信回線442を利用して遠隔地の中央処理装置470とデータのやり取りを行うため暗号化処理等が必須となっている。中央処理装置470は例えば外部通信回路441とサーバ471とから構成される。なお、符号437は端末装置400の電源回路で、符号436は電源電圧線である。
次に図3を用いて表示・入力部300を説明する。表示・入力部300は液晶表示装置100とタッチセンサパネル420とが平面的に重ねられて形成されている。図3では利用者から見た表示・入力部300を示しており、液晶表示装置100とタッチセンサパネル420との区別は示していない。
表示・入力部300は液晶表示装置100を用いて、入力を促すようにタッチ入力部410を表示する。利用者はタッチ入力部410に指先等で接触することでデータを入力する。
タッチセンサパネル420は、利用者が触れた位置情報を入力装置制御回路421を介して端末装置400に伝える。端末装置400はタッチセンサパネル420からの位置情報を元に入力データを判断することになる。
すなわち、表示・入力部300では位置情報が重要な意味を持つこととなり、表示画像にも入力装置としての機能が備わっていることとなる。なお、タッチ入力部410に利用者が接触した際に、入力動作を確認可能なように入力データを示す領域の表示が変化することがある。
例えば、タッチ入力部410の数字2を囲む四角内部を利用者が触った場合に、数字2を囲む四角内部の表示が反転したり、背景色が変化したりする。
次に図4に表示・入力部300の実装形態を示す。表示・入力部300は利用者に対面するように、端末装置400の主基板431と離れて実装される。また、入出力用基板432を分離して設け、ケーブル433で主基板431と入出力用基板432とを接続し、ケーブル434で入出力用基板432と表示・入力部300とを接続して実装される場合もある。
入出力用基板432には入力装置制御回路421と表示制御装置422とが設けられる。表示制御装置422は液晶表示装置100に汎用性を持たせるために設けられており、例えば、表示制御装置422によりアナログ信号入力にもデジタル信号入力にも対応可能である。
また、デジタル信号にも規格による差異があるので、表示制御装置422は画像集積回路451の出力する表示データを液晶表示装置100の制御回路3に受け渡すための処理を行う。また、表示制御装置422は液晶表示装置100用の低電圧差動信号等を出力することも可能である。
図5から図8を用いて、主基板431と表示・入力部300との間で伝送される信号について説明する。主基板431内ではデータの転送はデータバス435を介して行われるが、画像集積回路451は表示データ規格の信号445が表示制御装置411に出力している。
この画像集積回路451から出力される信号445は一般に3V〜5Vで振幅するデジタル信号で、8〜32ビットのパラレル信号である。よって信号445によって発生するノイズが問題となるため、配線の設計には注意が必要である。
次に画像集積回路451からは液晶表示装置100の制御回路3にデジタル信号446が出力している。デジタル信号446も3V〜5Vで振幅し、8〜64ビットのパラレル信号である。よって信号446によって発生するノイズが問題となるため、配線の設計には注意が必要である。
また、制御回路3と駆動回路6または駆動回路5の間にもデジタル信号446が出力されている。これらのデジタル信号446は前述した映像信号線側回路基板32や走査線側回路基板31を介して伝送される。
図6は入出力基板432から低電圧差動信号447が出力される場合を示している。表示制御装置411からの出力はトランスミッタ448で低電圧差動信号447に変換されている。
低電圧差動信号447はEMI対策に有効であるため、発生するノイズはデジタル信号446等よりも小さいが、場合によっては低電圧差動信号447にもノイズ対策が必要となる。
なお、図6の場合も表示制御装置411からトランスミッタ448の間はデジタル信号446で伝送されており表示制御装置411からトランスミッタ448の間はノイズ対策が必要となる。
次に図7に入出力基板432から低電圧差動信号447が出力され、制御回路3からも低電圧差動信号447が出力される場合を示す。映像信号線側回路基板32や走査線側回路基板31上にもEMI対策に有効である低電圧差動信号447で信号が供給されノイズが低減される。
なお、制御回路3内部ではデジタル信号で信号が処理されるため、一旦制御回路3内部では低電圧差動信号447からデジタル信号に変換され、制御回路3から出力する際に、映像信号線側回路基板32や走査線側回路基板31用の低電圧差動信号447に変換される。
図8は画像集積回路451に表示制御装置411の機能が含まれる場合を示す。図8では画像集積回路451から直接に制御回路3に低電圧差動信号447が出力している。この場合では、画像集積回路451から制御回路3との間ではノイズの発生が抑えられる。ただし、制御回路3と駆動回路6または駆動回路5の間にデジタル信号446を出力している場合は、制御回路3以降のノイズ対策が必要となる。
次に図9を用いて、乱数発生回路200について説明する。符号210は初期値保持回路で、符号220はシフトレジスタ回路、符号230は出力回路である。
シフトレジスタ回路220は、帰還経路221により最終段の値を初段に戻して乱数を発生している。シフトレジスタ回路220は後述するように途中の段から値を取り出し帰還経路221の値と排他的論理和をとり、演算結果を初段に戻すことで乱数を発生させることが可能である。
シフトレジスタ回路220は単体で乱数を発生させることが可能であるが、図9では並列に8個のシフトレジスタ回路220を設け、各シフトレジスタ回路220の出力を出力回路230に入力し、出力回路230から乱数を出力している。
また、8個のシフトレジスタ回路220それぞれに異なった初期値を設定するために、8個のレジスタ210を用意し、各レジスタ210には異なる初期値を格納している。シフトレジスタ220は動作開始時にレジスタ210から異なる初期値を読み込むことで、異なるパターンの乱数を発生することが可能となっている。
図10に初期値の転送方法を示す。初期値転送配線224により転送される初期値は、初期値転送制御信号線225がハイになることで、AND回路226を介して各フリップフロップ221に格納される。なお、フリップフロップ221−1は初段のフリップフロップで、221−8は最終段のフリップフロップを示している。
図11に初期値判定回路227を追加したものを示す。シフトレジスタ220は全フリップフロップ221の初期値が0の場合に乱数を発生させることができないので、初期値判定回路227を用いて全フリップフロップ221が0で無いかを判定する。
次に図12にシフトレジスタ220の帰還経路221について説明する。図12(a)では、最終段のフリップフロップ222−8の出力と5段目のフリップフロップ222−5との出力とを排他的論理和回路223により演算し、その結果を初段のフリップフロップ回路222−1に入力することで、乱数を発生している。
図13(a)には初期値(1,0,0,0,0,0,0,0)を設定した場合の乱数が発生する模様を示す。期間T1では初段のフリップフロップ222−1には値“1”が保持され、基本クロックに同期してフリップフロップ222−1に保持された値“1”は次段のフリップフロップに転送される。なお、フリップフロップ間の転送に用いられる基本クロックは、表示データを転送するクロックを用いることも可能である。
期間T6では、5段目のフリップフロップ222−5に値“1”が保持されると、最終段のフリップフロップ222−8が保持する値“0”との間で排他的論理和が演算され、演算結果“1”が初段のフリップフロップ222−1に保持される。以下同様に基本クロックに同期してフリップフロップ222間を値が転送される。
m段のシフトレジスタ220を用いて乱数発生回路200を形成すると、(2のm乗−1)の周期で乱数を発生することが可能である。
図12(b)は初段のフリップフロップ222−1と2段目のフリップフロップ222−2との排他的論理和の演算結果と、最終段のフリップフリップ222−8と最終段の1つ手前のフリップフロップ222−7との間での排他的論理和の演算結果との間で更に排他的論理和を演算した結果を初段に入力するシフトレジスタ回路220を示す。
次に図13を用いて初期値について説明する。図13(a)と図13(b)とは同じシフトレジスタ220の発生する乱数のパターンを示す。図13(a)では初期値(1,0,0,0,0,0,0,0)による乱数のパターンを示しており、図13(b)では初期値(0,1,0,1,0,1,0,0)による乱数のパターンを示している。
図13(a)と図3(b)とから明らかなように、同じシフトレジスタ回路220でも、初期値が異なると乱数のパターンが異なっている。図9に示す乱数発生回路200では、異なる初期値を設定した複数のシフトレジスタ回路220を用いて乱数を発生させており、乱数発生回路200から発生する乱数のランダム性が向上している。また、段数の異なるシフトレジスタ回路を複数混在させることにより,生成される乱数の周期を長くすることができる。
一方、図12(b)のシフトレジスタ回路において異なるタップ列(排他的論理和演算を行うフリップフロップの組み合わせ)のシフトレジスタ回路を複数混在させることにより、同一初期値でもランダム性を高くすることができる。
次に図14、図15を用いて複数のシフトレジスタ回路220を用いて乱数発生回路200を形成した場合の問題点とその解決方法を説明する。
図14では、シフトレジスタ回路220の出力を一旦第1のラッチ回路231で保持し、その後、第2のラッチ回路232にデータを保持し、第2のラッチ回路232からシフトレジスタ回路220の基本クロックの8倍の周波数で読み出しシリアル出力回路233からシリアル信号として出力している。
図15(a)(b)に示すように、第2のラッチ回路232に保持されたデータD1からD8は、図15(c)に示すように8倍の周波数となり、シリアル出力回路233から出力される。例えば、シフトレジスタ回路220の転送クロックが表示データを転送するクロックに同期する場合でも、シリアル出力回路233からは、表示データ用転送クロックの8倍の周波数で信号を出力することが可能となる。
n個のシフトレジスタ回路220を用いて乱数を発生させる場合では、ランダム性は向上するが、n個の異なる乱数が発生することとなる。この場合、実際に乱数を利用する数以上の乱数が発生しており、利用数以上は無駄となってしまう。
そのため、出力回路230を設けてn倍の周波数のシリアル信号として出力することで、出力した乱数を無駄なく利用することが可能となる。
次に図16に8個のシフトレジスタ回路220を1個の出力回路230に入力させる回路を4個並列に並べた乱数発生回路200を示す。図16に示す乱数発生回路200ではランダム性を向上させ、さらに複数の乱数を得ることが可能となっている。
次に図17(a)に出力回路230の出力波形を示す。例えば出力回路230から期間P1にロウレベルの信号が出力し、期間P2にハイレベルの信号が出力し、期間P3にロウレベルの信号が出力するような、電圧変化が連続する場合について検討する。
期間P1と期間P2の境目では、急激に電圧が上昇するため電波ノイズとして図17(b)に示すような波形の電波が発生する。逆に期間P2と期間P3との境界でも急激に電圧が減少することで電波が発生する。
また、出力回路230と同じように、前述した画像集積回路451と制御回路3との間で転送されるデジタル信号446によっても電波が発生する。図18にデジタル信号446等によって液晶表示装置100から発生する電波610の周波数Fと強度Pとの測定結果の1例を示す。図中符号L1は液晶表示装置100から発生する電波610の平均的強度を示している。
デジタル信号446の基本周波数620だけではなく、周波数全般にわたってノイズが発生していることがわかる。液晶表示装置100では、一般にデジタル信号446は表示データで、基本周波数620は表示データの転送クロックの周波数であるため、EMI対策を考慮する必要が生じる。
図19に出力回路230に伝送配線201を設けた場合の発生電波630の様子を示す。乱数発生回路200による発生電波630はEMIの制限電波強度640よりも大きく、ノイズとして問題となるレベルとなっている。
図20ではシールド等を設けることで、液晶表示装置100から発生する電波610を低減し、平均的強度L2と小さくしている。さらに乱数発生回路200による発生電波630もEMIの制限電波強度640以下となっている。
さらに、乱数発生回路200による発生電波630は液晶表示装置100から発生する電波610を全周波数帯域にわたって覆うことが可能で、液晶表示装置100から発生する電波610が外部に出ることを防止することが可能である。
乱数発生回路200による発生電波630が全周波数帯域にわたることが可能な理由は、乱数発生回路200のランダム性が高いことと、デジタル信号446の基本周波数620でシフトレジスタ回路220を転送したとしても、シフトレジスタ回路220をN個設けて出力回路230でN倍の周波数として出力することで、基本周波数620のN倍の周波数領域の乱数が発生可能なことによる。
すなわち、基本波でランダム系列を発生させることでランダム系列周期の逆数周波数から基本周波数まで帯域をカバーする。さらにランダム系列を基本周波数のN倍の周波数で出力することで、カバーする帯域をN倍に拡大することが可能になる。
次に図21に制御回路3にシフトレジスタ回路220を設け、出力回路230を制御回路3外に設けた場合の端子配置を示す。符号451、452はシフトレジスタ回路220と接続した端子の配置位置を示している。端子位置452に配置された端子は出力回路230と接続しており、出力回路230に入力された信号は出力回路230から伝送配線201に出力される。
伝送配線201はアンテナの役割をはたし、伝送配線201の形状や配置により乱数発生回路200による発生電波630の強度を制御することが可能である。なお、強度を弱める場合にはアッテネータ等を伝送配線201に接続することが可能である。
端子位置451の端子はシフトレジスタ回路220の出力を直接取り出しており、出力回路230で周波数を増加させる前の出力が伝送配線201に伝達される。周波数を増加させる前の出力を伝送配線201に伝達することで、低周波数側に広く電波を出力することが可能である。すなわち、基本周波数で振幅する信号も伝送配線201に出力可能である。
また、符号202は外部接続用のコネクタで伝送配線201を外部に設けた場合の接続に使用される。符号454に示す端子は例えば初期値を格納しておく外部記憶素子510との接続に用いられる。
以上、本発明者によってなされた発明を、前記実施例に基づき具体的に説明したが、本発明は、前記実施例に限定されるものではなく、その要旨を逸脱しない範囲において種々変更可能であることは勿論である。
本発明の液晶表示装置の概略構成を示すブロック図である。 本発明の液晶表示装置が適用される端末装置の概略構成を示すブロック図である。 本発明の液晶表示装置が適用される端末装置の表示・入力部の概略外形を示す正面図である。 本発明の液晶表示装置が適用される端末装置の概略実装構成を示すブロック図である。 本発明の液晶表示装置が適用される端末装置の信号の伝送経路を示すブロック図である。 本発明の液晶表示装置が適用される端末装置の信号の伝送経路を示すブロック図である。 本発明の液晶表示装置が適用される端末装置の信号の伝送経路を示すブロック図である。 本発明の液晶表示装置が適用される端末装置の信号の伝送経路を示すブロック図である。 本発明の液晶表示装置に用いられる乱数発生回路を示すブロック図である。 本発明の液晶表示装置に用いられる乱数発生回路を示す概略回路図である。 本発明の液晶表示装置に用いられる乱数発生回路を示す概略回路図である。 本発明の液晶表示装置に用いられる乱数発生回路を示す概略回路図である。 本発明の液晶表示装置に用いられる乱数発生回路の出力波形を示すタイムチャートである。 本発明の液晶表示装置に用いられる乱数発生回路の出力回路を示す概略回路図である。 本発明の液晶表示装置に用いられる乱数発生回路の出力回路の出力波形を説明するタイムチャートである。 本発明の液晶表示装置に用いられる乱数発生回路を示す概略ブロック図である。 本発明の液晶表示装置に用いられる乱数発生回路の出力電波を示す波形図である。 本発明の液晶表示装置から発生する電波の周波数と強度との関係を示す周波数特性図である。 本発明の液晶表示装置から発生する対策前の電波の周波数と強度との関係を示す周波数特性図である。 本発明の液晶表示装置から発生する電波の周波数と強度との関係を示す周波数特性図である。 本発明の液晶表示装置の制御回路の端子配置を示す概略外形図である。
符号の説明
1…液晶表示パネル、2…TFT基板、3…制御回路、5…駆動回路、6…駆動回路、8…画素部、9…表示領域、10…薄膜トランジスタ、11…画素電極、15…対向電極、21…走査信号線、22…映像信号線、25…対抗電極信号線、31…走査信号線側回路基板、32…映像信号線側回路基板、33…制御回路基板、41…電源回路、200…乱数発生回路、210…レジスタ、220…シフトレジスタ、221…帰還経路、222…フリップフロップ、223…排他的論理和回路、224…初期値転送配線、225…初期値転送制御信号線、226…AND回路、227…判定回路、230…出力回路、231…第1ラッチ回路、232…第2ラッチ回路、233…シリアル出力回路、300…表示・入力部、400…端末装置、231…第1ラッチ回路、420…タッチセンサパネル、421…入力装置制御回路、430…CPU、431…主基板、432…入出力用基板、433…ケーブル、434…ケーブル、435…データバス、436…電源線、437…電源回路、441…外部通信回路、442…通信回線、445…表示データ規格信号、446…CMOSレベル信号、447…低電圧差動信号。

Claims (14)

  1. 表示パネルと、
    前記表示パネルの各画素を駆動する駆動回路と、
    前記駆動回路に表示データを出力する制御回路とを備え、
    前記制御回路には、乱数発生回路が設けられ、
    前記乱数発生回路が発生したパルス信号の周波数をn倍化して出力する、出力回路を設
    け、
    前記出力回路はn個の前記乱数発生回路が出力するパルス信号をパラレルに入力し、n倍の周波数でシリアルに出力し、
    上記乱数発生回路が発生する電波強度は、上記表示データの転送クロックの周波数において、上記転送クロックにより発生する電波強度に対し大きい、ことを特徴とする表示装置。
  2. 前記乱数発生回路はn個のシフトレジスタを有することを特徴とする請求項1に記載の表
    示装置。
  3. 前記乱数発生回路はn個の初期値を格納するレジスタを有することを特徴とする請求項1
    に記載の表示装置。
  4. 前記乱数発生回路はn個のシフトレジスタを有し、該シフトレジスタは前記表示データの
    転送クロックに同期することを特徴とする請求項1に記載の表示装置。
  5. 表示パネルと、
    前記表示パネルの各画素を駆動する駆動回路と、
    前記駆動回路に表示データを出力する制御回路と、
    前記制御回路に設けられた乱数発生回路と、
    前記乱数発生回路の初期値を格納するメモリ素子と、
    前記乱数発生回路が発生した信号が入力する出力回路とを備え、
    前記出力回路は、n個の前記乱数発生回路が出力するパルス信号をパラレルに入力し、n倍の周波数でシリアルに出力し、
    上記乱数発生回路が発生する電波強度は、上記表示データの転送クロックの周波数において、上記転送クロックにより発生する電波強度に対し大きい、ことを特徴とする表示装置。
  6. 前記乱数発生回路はn個のシフトレジスタを有することを特徴とする請求項5に記載の
    表示装置。
  7. 前記乱数発生回路はn個の初期値を格納するレジスタを有することを特徴とする請求項
    5に記載の表示装置。
  8. 前記乱数発生回路はn個の初期値を格納するレジスタを有し、前記メモリ素子から初期
    値が前記レジスタに転送されることを特徴とする請求項5に記載の表示装置。
  9. 前記乱数発生回路はn個のシフトレジスタを有し、該シフトレジスタは前記表示データ
    の転送クロックに同期することを特徴とする請求項5に記載の表示装置。
  10. 表示パネルと、
    該表示パネルに平面的に重ねられたタッチパネルと、
    前記表示パネルの各画素を駆動する駆動回路と、
    前記駆動回路に表示データを出力する制御回路と、
    前記制御回路に設けられた乱数発生回路と、
    前記乱数発生回路の初期値を格納するメモリ素子と、
    前記乱数発生回路が発生した信号が入力する出力回路とを備え、
    前記出力回路は、前記乱数発生回路の発生した信号の周波数を変化させ、
    n個の前記乱数発生回路が出力するパルス信号をパラレルに入力し、n倍の周波数でシリアルに出力し、
    上記乱数発生回路が発生する電波強度は、上記表示データを転送する転送クロックの周波数において、上記転送クロックにより発生する電波強度に対し大きい、ことを特徴とする表示装置。
  11. 前記乱数発生回路はn個のシフトレジスタを有することを特徴とする請求項10に記載
    の表示装置。
  12. 前記乱数発生回路はn個の初期値を格納するレジスタを有することを特徴とする請求項
    10に記載の表示装置。
  13. 前記乱数発生回路はn個の初期値を格納するレジスタを有し、前記メモリ素子から初期
    値が前記レジスタに転送されることを特徴とする請求項10に記載の表示装置。
  14. 前記乱数発生回路はn個のシフトレジスタを有し、該シフトレジスタは前記表示データ
    の転送クロックに同期することを特徴とする請求項10に記載の表示装置。
JP2007329501A 2007-12-21 2007-12-21 表示装置 Active JP5191727B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2007329501A JP5191727B2 (ja) 2007-12-21 2007-12-21 表示装置
US12/314,846 US8493307B2 (en) 2007-12-21 2008-12-17 Display device
CN2008101856998A CN101471022B (zh) 2007-12-21 2008-12-19 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007329501A JP5191727B2 (ja) 2007-12-21 2007-12-21 表示装置

Publications (3)

Publication Number Publication Date
JP2009151587A JP2009151587A (ja) 2009-07-09
JP2009151587A5 JP2009151587A5 (ja) 2010-12-09
JP5191727B2 true JP5191727B2 (ja) 2013-05-08

Family

ID=40788033

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007329501A Active JP5191727B2 (ja) 2007-12-21 2007-12-21 表示装置

Country Status (3)

Country Link
US (1) US8493307B2 (ja)
JP (1) JP5191727B2 (ja)
CN (1) CN101471022B (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107564460B (zh) * 2017-10-31 2020-07-31 京东方科技集团股份有限公司 显示驱动电路及其驱动方法、显示驱动系统、显示装置
CN111477181B (zh) * 2020-05-22 2021-08-27 京东方科技集团股份有限公司 栅极驱动电路、显示基板、显示装置和栅极驱动方法
CN116601588A (zh) * 2020-06-23 2023-08-15 华为技术有限公司 交互式显示装置及其驱动方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4028622A (en) * 1976-06-28 1977-06-07 Bell Telephone Laboratories, Incorporated Selective intermodulation distortion measurement
JPH0651957A (ja) 1992-07-31 1994-02-25 Ricoh Co Ltd 乱数発生装置
JPH09179726A (ja) * 1995-12-25 1997-07-11 Nec Corp 擬似乱数発生装置
JP2937919B2 (ja) * 1997-01-16 1999-08-23 日本電気アイシーマイコンシステム株式会社 疑似乱数発生回路
JP3840027B2 (ja) * 1999-02-26 2006-11-01 キヤノン株式会社 画像表示装置及び表示制御方法
JP3827917B2 (ja) * 2000-05-18 2006-09-27 株式会社日立製作所 液晶表示装置および半導体集積回路装置
JP2002268874A (ja) * 2001-03-07 2002-09-20 Toshiba Corp 乱数シード生成回路及びこれを備えたドライバ、並びに、sdメモリカードシステム
US20040049525A1 (en) * 2002-09-06 2004-03-11 Koninklijke Philips Electronics N.V. Feedback random number generation method and system
JP4084801B2 (ja) * 2002-10-11 2008-04-30 富士通株式会社 Pn符号発生器、gold符号発生器、pn符号逆拡散器、pn符号発生方法、gold符号発生方法、pn符号逆拡散方法、及びコンピュータプログラム
JP4214454B2 (ja) * 2002-12-13 2009-01-28 ソニー株式会社 映像信号処理システム、映像信号処理装置および方法、記録媒体、並びにプログラム
JP3801140B2 (ja) * 2003-03-06 2006-07-26 セイコーエプソン株式会社 表示ドライバ、電気光学装置、及び駆動方法
JP4148876B2 (ja) * 2003-11-05 2008-09-10 シャープ株式会社 液晶表示装置ならびにその駆動回路および駆動方法
JP3657595B1 (ja) * 2003-11-28 2005-06-08 シャープ株式会社 ディスプレイシステム
US20070174374A1 (en) * 2004-01-30 2007-07-26 Victor Company Of Japan, Limited Pseudorandom number generator and pseudorandom number generation program
KR101230303B1 (ko) * 2005-08-29 2013-02-06 삼성디스플레이 주식회사 접촉 감지 기능이 있는 표시 장치
TWI378732B (en) * 2006-01-27 2012-12-01 Au Optronics Corp The dynamic index system
JP4678335B2 (ja) * 2006-05-30 2011-04-27 Fdk株式会社 物理乱数生成装置
JP5019427B2 (ja) * 2006-12-07 2012-09-05 ルネサスエレクトロニクス株式会社 駆動ドライバ、シフトレジスタ及び表示装置
US8134619B2 (en) * 2007-07-02 2012-03-13 Samsung Electronics Co., Ltd. Column noise reduction device and method thereof

Also Published As

Publication number Publication date
CN101471022B (zh) 2011-07-13
US8493307B2 (en) 2013-07-23
US20090160829A1 (en) 2009-06-25
CN101471022A (zh) 2009-07-01
JP2009151587A (ja) 2009-07-09

Similar Documents

Publication Publication Date Title
CN100536030C (zh) 双向移位寄存器
CN104103253B (zh) 发射电极扫描电路、阵列基板和显示装置
US20070216668A1 (en) Information terminal with image display apparatus
KR20150090634A (ko) 디스플레이 구동 집적회로, 디스플레이 장치 및 디스플레이 구동 집적회로의 동작 방법
JP5191727B2 (ja) 表示装置
JP2003005729A (ja) 2ポートデータ極性反転器を有する液晶表示装置及びその駆動方法
US7245281B2 (en) Drive circuit device for display device, and display device using the same
JP2009237249A (ja) 表示装置
CN204029332U (zh) 发射电极扫描电路、阵列基板和显示装置
KR100697999B1 (ko) 시프트 레지스터, 데이터선 구동 회로, 주사선 구동 회로,전기 광학 장치, 및 전자기기
JP2009216955A (ja) 表示装置
JP2005227675A (ja) 電気光学装置及び電子機器
JP2009301107A (ja) 表示装置
US20230231696A1 (en) Method for performing power disturbing operation to reduce success rate of cryptosystem power analysis attack, cryptosystem processing circuit, and electronic device
Tynymbayev et al. High-speed devices for modular reduction with minimal hardware costs
US6718478B2 (en) Circuit for generating a start pulse signal for a source driver IC in TFT-LCD on detecting a leading edge of a data enable
KR101944047B1 (ko) 액정표시장치
CN100514405C (zh) 显示装置的驱动电路
US7095349B1 (en) Numerically controlled oscillator and method for operating the same
TWI805285B (zh) 顯示驅動器積體電路及顯示驅動方法
KR101001999B1 (ko) 액정표시장치의 구동장치 및 방법
JP2006023589A (ja) 液晶表示装置
TWI400676B (zh) 顯示器及用於顯示器的閘極波型產生方法與電路
JP2011049843A (ja) 入力バッファー回路、集積回路装置及び電子機器
TW201537405A (zh) 觸控顯示模組及其驅動方法與源極驅動器

Legal Events

Date Code Title Description
RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20100127

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100303

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20101025

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20101025

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20110112

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120905

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120918

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20121109

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130108

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130130

R150 Certificate of patent or registration of utility model

Ref document number: 5191727

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160208

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313117

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250