JP5078223B2 - Organic EL pixel circuit - Google Patents
Organic EL pixel circuit Download PDFInfo
- Publication number
- JP5078223B2 JP5078223B2 JP2004289368A JP2004289368A JP5078223B2 JP 5078223 B2 JP5078223 B2 JP 5078223B2 JP 2004289368 A JP2004289368 A JP 2004289368A JP 2004289368 A JP2004289368 A JP 2004289368A JP 5078223 B2 JP5078223 B2 JP 5078223B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- control
- tft
- turned
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000003990 capacitor Substances 0.000 claims description 40
- 238000010586 diagram Methods 0.000 description 9
- 101100443251 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DIG2 gene Proteins 0.000 description 6
- 101100041128 Schizosaccharomyces pombe (strain 972 / ATCC 24843) rst2 gene Proteins 0.000 description 6
- 239000011159 matrix material Substances 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 5
- 101100041125 Arabidopsis thaliana RST1 gene Proteins 0.000 description 4
- 101100443250 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) DIG1 gene Proteins 0.000 description 4
- 230000000630 rising effect Effects 0.000 description 3
- 230000003111 delayed effect Effects 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 230000002093 peripheral effect Effects 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Shift Register Type Memory (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Description
本発明は、有機EL素子などの発光素子を含む画素回路に関する。 The present invention relates to a pixel circuit including a light emitting element such as an organic EL element.
従来より、有機EL素子を用いた有機ELパネルが知られており、その開発が進んでいる。この有機ELパネルにおいては、有機EL素子をマトリクス状に配置し、この有機EL素子の発光を個別に制御することで、表示を行う。特に、アクティブマトリクスタイプの有機ELパネルでは、画素毎に表示制御用のTFTを有し、このTFTの動作制御により画素毎の発光を制御できるため、非常に高精度の表示を行うことができる。 Conventionally, an organic EL panel using an organic EL element is known, and development thereof is progressing. In this organic EL panel, organic EL elements are arranged in a matrix and display is performed by individually controlling the light emission of the organic EL elements. In particular, an active matrix type organic EL panel has a display control TFT for each pixel, and the light emission for each pixel can be controlled by the operation control of the TFT. Therefore, display with very high accuracy can be performed.
図5に、アクティブマトリクスタイプの有機ELパネルにおける画素回路の一例を示す。画素の輝度を示すデータ電圧が供給されるデータラインは、ゲートがゲートラインに接続されたnチャネルの選択TFT10を介し、駆動TFT12のゲートに接続されている。また、駆動TFT12のゲートには、他端が容量電源ラインに接続された保持容量14の一端が接続され、駆動TFT12のゲート電圧を保持する。
FIG. 5 shows an example of a pixel circuit in an active matrix type organic EL panel. A data line to which a data voltage indicating the luminance of the pixel is supplied is connected to the gate of the driving
駆動TFT12のソースは、EL電源ラインに接続され、ドレインは有機EL素子16のアノードに接続され、有機EL素子16のカソードがカソード電源に接続されている。
The source of the driving TFT 12 is connected to the EL power supply line, the drain is connected to the anode of the
このような画素回路がマトリクス状に配置されており、所定のタイミングで、水平ライン毎に設けられたゲートラインがHレベルとなり、その行の選択TFT10がオン状態になる。この状態で、データラインには、順次データ電圧が供給されるため、そのデータ電圧は保持容量14に供給保持され、ゲートラインがLレベルとなってもその時の電圧を保持する。
Such pixel circuits are arranged in a matrix. At a predetermined timing, the gate line provided for each horizontal line becomes H level, and the
そして、この保持容量14に保持された電圧に応じて、駆動TFT12が動作して対応する駆動電流がEL電源からの有機EL素子16を介し、カソード電源に流れ、有機EL素子16がデータ電圧に応じて発光する。
Then, according to the voltage held in the
そして、ゲートラインを順次Hレベルとして、入力されてくるビデオ信号を対応する画素にデータ電圧として順次供給することで、マトリクス状に配置された、有機EL素子16がデータ電圧に応じて発光し、ビデオ信号についての表示が行われる。
Then, the gate lines are sequentially set to the H level, and the input video signals are sequentially supplied as data voltages to the corresponding pixels, so that the
しかし、このような画素回路において、マトリクス状に配置された画素回路の駆動TFTのしきい値電圧がばらつくと、輝度がばらつくことになり、表示品質が低下するという問題がある。そして、表示パネル全体の画素回路を構成するTFTについて、その特性を同一にすることは難しく、そのオンオフのしきい値がばらつくことを防止することは難しい。 However, in such a pixel circuit, if the threshold voltage of the driving TFTs of the pixel circuits arranged in a matrix varies, there is a problem that the luminance varies and the display quality deteriorates. It is difficult to make the characteristics of the TFTs constituting the pixel circuit of the entire display panel the same, and it is difficult to prevent the on / off threshold value from varying.
そこで、駆動TFTにおけるしきい値のバラツキの表示に対する影響を防止することが望まれる。 Therefore, it is desirable to prevent the influence on the display of the variation in threshold value in the driving TFT.
ここで、TFTのしきい値の変動への影響を防止するための回路については、従来より各種の提案がある(例えば、上記特許文献1)。 Here, various proposals have conventionally been made on a circuit for preventing the influence on the fluctuation of the threshold value of the TFT (for example, Patent Document 1).
しかし、この提案では、しきい値変動の補償をするための回路を必要とする。従って、このような回路を用いると、画素回路の素子数が増加し、開口率が小さくなってしまうという問題があった。また、補償のための回路を追加した場合、画素回路を駆動するための周辺回路についても変更が必要となるという問題もあった。 However, this proposal requires a circuit for compensating for threshold fluctuation. Therefore, when such a circuit is used, there is a problem that the number of elements of the pixel circuit increases and the aperture ratio becomes small. In addition, when a circuit for compensation is added, there is a problem that a peripheral circuit for driving the pixel circuit needs to be changed.
本発明は、効果的に駆動トランジスタのしきい値電圧の変動を補償できる画素回路を提供する。 The present invention provides a pixel circuit that can effectively compensate for fluctuations in the threshold voltage of a driving transistor.
本発明は、一端がデータラインに接続された選択トランジスタと、この選択トランジスタの他端に一端が接続されたコンデンサと、このコンデンサの他端に制御端が接続され、一端が電源ラインに接続された駆動トランジスタと、この駆動トランジスタの他端に一端が接続された制御トランジスタと、この制御トランジスタの他端に接続された有機EL素子と、前記駆動トランジスタをダイオード接続する短絡トランジスタと、前記選択トランジスタとコンデンサの接続部に一端が接続され、他端が一定電圧の電源に接続されたリセット制御トランジスタと、を含み、前記選択トランジスタがオフされている期間に、前記制御トランジスタをオフするとともに、前記短絡トランジスタおよびリセット制御トランジスタをオンして、前記駆動トランジスタの制御端に駆動トランジスタのしきい値電圧に対応する電圧を設定し、その後選択トランジスタをオンして、データラインに供給されるデータ電圧により前記駆動トランジスタの制御端の電圧をシフトさせて、このシフトした電圧に応じて駆動トランジスタに有機EL素子の駆動電流を流すことを特徴とする。 The present invention includes a selection transistor having one end connected to the data line, a capacitor having one end connected to the other end of the selection transistor, a control end connected to the other end of the capacitor, and one end connected to the power supply line. Drive transistor, a control transistor having one end connected to the other end of the drive transistor, an organic EL element connected to the other end of the control transistor, a short-circuit transistor diode-connecting the drive transistor, and the selection transistor And a reset control transistor having one end connected to the connection portion of the capacitor and the other end connected to a power supply having a constant voltage, and turning off the control transistor while the selection transistor is turned off, The short circuit transistor and the reset control transistor are turned on to A voltage corresponding to the threshold voltage of the driving transistor is set at the control terminal of the transistor, and then the selection transistor is turned on, and the voltage at the control terminal of the driving transistor is shifted by the data voltage supplied to the data line, The driving current of the organic EL element is caused to flow through the driving transistor in accordance with the shifted voltage.
また、前記リセット制御トランジスタの他端が接続される電源は、前記駆動トランジスタの一端が接続される電源ラインであることが好適である。 The power supply to which the other end of the reset control transistor is connected is preferably a power supply line to which one end of the drive transistor is connected.
また、前記短絡トランジスタと、リセット制御トランジスタは、同一極性であり、その制御端は、同一の第1リセット制御ラインに接続されていることが好適である。 The short-circuit transistor and the reset control transistor preferably have the same polarity, and their control terminals are preferably connected to the same first reset control line.
また、前記制御トランジスタの制御端は、前記短絡トランジスタおよびリセット制御トランジスタが接続される第1リセット制御ラインとは別に設けられた第2リセット制御ラインに接続されており、前記制御トランジスタをオフした後に前記短絡トランジスタおよびリセット制御トランジスタをオンし、前記短絡トランジスタおよびリセット制御トランジスタをオフした後に前記制御トランジスタをオンすることが好適である。 The control terminal of the control transistor is connected to a second reset control line provided separately from the first reset control line to which the short-circuit transistor and the reset control transistor are connected, and after the control transistor is turned off It is preferable to turn on the control transistor after turning on the short circuit transistor and the reset control transistor and turning off the short circuit transistor and the reset control transistor.
また、前記制御トランジスタの制御端は、前記短絡トランジスタおよびリセット制御トランジスタが接続される第1リセット制御ラインとは別に設けられた第2リセット制御ラインに接続されており、前記短絡トランジスタおよびリセット制御トランジスタをオンした後に前記制御トランジスタをオフし、前記短絡トランジスタおよびリセット制御トランジスタをオフした後に前記制御トランジスタをオンすることが好適である。 The control terminal of the control transistor is connected to a second reset control line provided separately from a first reset control line to which the short-circuit transistor and the reset control transistor are connected, and the short-circuit transistor and the reset control transistor It is preferable to turn off the control transistor after turning on, and turn on the control transistor after turning off the short-circuit transistor and the reset control transistor.
また、前記制御トランジスタがオンした後に、前記選択トランジスタをオンして、データラインに供給されるデータ電圧により前記駆動トランジスタの制御端の電圧をシフトさせて、このシフトした電圧に応じて前記駆動トランジスタに有機EL素子の駆動電流を流すことが好適である。 In addition, after the control transistor is turned on, the selection transistor is turned on, and the voltage at the control end of the drive transistor is shifted by the data voltage supplied to the data line, and the drive transistor according to the shifted voltage. It is preferable to pass a driving current for the organic EL element.
また、前記選択トランジスタをオンして、データラインに供給されるデータ電圧により前記駆動トランジスタの制御端の電圧をシフトさせた後、前記選択トランジスタがオンの期間において前記制御トランジスタをオンし、その後前記選択トランジスタをオフすることが好適である。 Further, after the selection transistor is turned on and the voltage at the control end of the driving transistor is shifted by the data voltage supplied to the data line, the control transistor is turned on in the period when the selection transistor is on, and then the control transistor is turned on. It is preferable to turn off the selection transistor.
また、前記制御トランジスタは、前記短絡トランジスタおよびリセット制御トランジスタとは反対の極性であり、前記制御トランジスタの制御端は前記短絡トランジスタおよびリセット制御トランジスタと同一の第1リセット制御ラインに接続されていることが好適である。 The control transistor has a polarity opposite to that of the short-circuit transistor and the reset control transistor, and a control terminal of the control transistor is connected to the same first reset control line as the short-circuit transistor and the reset control transistor. Is preferred.
また、前記駆動トランジスタは、Pチャネルトランジスタであり、前記制御トランジスタは、nチャネルトランジスタであることが好適である。 The drive transistor is preferably a P-channel transistor, and the control transistor is preferably an n-channel transistor.
また、前記駆動トランジスタと、前記制御トランジスタとの間に、電流を駆動トランジスタ側から制御トランジスタ側へ向けて流すダイオードを配置することが好適である。 In addition, it is preferable that a diode that allows current to flow from the drive transistor side to the control transistor side is disposed between the drive transistor and the control transistor.
また、前記駆動トランジスタのドレインと、前記制御トランジスタのドレインを連続する半導体層によって形成し、これらドレイン同士の接続部において、PN接合のダイオードを形成することが好適である。 Preferably, the drain of the driving transistor and the drain of the control transistor are formed by a continuous semiconductor layer, and a PN junction diode is formed at a connection portion between these drains.
以上説明したように、本発明によれば、選択トランジスタがオフされている期間に、制御トランジスタをオフするとともに、短絡トランジスタおよびリセット制御トランジスタをオンして、駆動トランジスタの制御端に駆動トランジスタのしきい値電圧に対応する電圧を設定し、これをコンデンサに保持する。従って、各画素の駆動トランジスタの間でしきい値電圧にバラツキがあっても、これを補償して、ビデオ信号に応じた電流を有機EL素子に供給することができる。 As described above, according to the present invention, the control transistor is turned off, the short-circuit transistor and the reset control transistor are turned on while the selection transistor is turned off, and the drive transistor is connected to the control terminal of the drive transistor. A voltage corresponding to the threshold voltage is set and held in the capacitor. Therefore, even if there is a variation in the threshold voltage between the drive transistors of each pixel, this can be compensated and a current corresponding to the video signal can be supplied to the organic EL element.
特に、リセット制御トランジスタにより、コンデンサの選択トランジスタ側の電圧を一定電位(例えば、電源電圧)に設定している。このため、前の書き込みデータ影響を排除して、短絡トランジスタをオンしたときに、コンデンサに駆動トランジスタのしきい値電圧に応じた電圧を確実に保持することができる。また、しきい値電圧のセットの際には、データラインの電圧を変更する必要はなく、水平ドライバの動作が簡略化される。また、選択トランジスタがオフの期間であれば、データラインのリセットをいずれのタイミングでも行うことができ、リセットの時間を長くして、確実なしきい値電圧のセットが行える。 In particular, the voltage on the selection transistor side of the capacitor is set to a constant potential (for example, power supply voltage) by the reset control transistor. For this reason, it is possible to eliminate the influence of the previous write data and reliably hold the voltage according to the threshold voltage of the drive transistor in the capacitor when the short-circuit transistor is turned on. Further, when setting the threshold voltage, it is not necessary to change the voltage of the data line, and the operation of the horizontal driver is simplified. In addition, if the selection transistor is in an off period, the data line can be reset at any timing, and the reset time can be lengthened to reliably set the threshold voltage.
また、制御トランジスタの制御端と、短絡トランジスタおよびリセット制御トランジスタの制御端とを別のリセット制御ラインに接続することで、短絡トランジスタと、制御トランジスタの同時オンを確実に防止することができる。 Further, by connecting the control terminal of the control transistor and the control terminals of the short-circuit transistor and the reset control transistor to different reset control lines, it is possible to reliably prevent the short-circuit transistor and the control transistor from being simultaneously turned on.
また、制御トランジスタと短絡トランジスタおよびリセット制御トランジスタの極性を反対にし、制御トランジスタの制御端と、短絡トランジスタおよびリセット制御トランジスタの制御端とを同一リセット制御ラインに接続することで、ラインの本数を減少することができる。 Also, the number of lines is reduced by reversing the polarity of the control transistor, short-circuit transistor and reset control transistor, and connecting the control terminal of the control transistor and the control terminal of the short-circuit transistor and reset control transistor to the same reset control line. can do.
また、選択トランジスタがオンの期間において制御トランジスタをオンし、その後選択トランジスタをオフする。制御トランジスタをオンすると、有機EL素子に電流が流れ始め、これによって、駆動トランジスタの有機EL素子側の端子の電圧が低くなり、これによって駆動トランジスタの制御端電圧が低くなりやすい。しかし、本発明では、この時に選択トランジスタがオンしている。そこで、コンデンサのデータライン側の電圧が変化しにくく、従って駆動トランジスタの制御端電圧の変動を抑制することができる。 Further, the control transistor is turned on while the selection transistor is on, and then the selection transistor is turned off. When the control transistor is turned on, a current starts to flow through the organic EL element, whereby the voltage at the terminal on the organic EL element side of the drive transistor is lowered, and the control terminal voltage of the drive transistor is likely to be lowered. However, in the present invention, the selection transistor is turned on at this time. Therefore, the voltage on the data line side of the capacitor is unlikely to change, and therefore fluctuations in the control terminal voltage of the drive transistor can be suppressed.
また、前記駆動トランジスタは、pチャネルトランジスタであり、前記制御トランジスタは、nチャネルトランジスタであり、前記駆動トランジスタと、制御トランジスタとの間にダイオードが形成されていることで、駆動トランジスタと制御トランジスタを同一の半導体層を用いて形成することができ、効率的なレイアウトが可能になる。 The drive transistor is a p-channel transistor, the control transistor is an n-channel transistor, and a diode is formed between the drive transistor and the control transistor, so that the drive transistor and the control transistor are It can be formed using the same semiconductor layer, and an efficient layout becomes possible.
以下、本発明の実施形態について、図面に基づいて説明する。 Hereinafter, embodiments of the present invention will be described with reference to the drawings.
図1は、実施形態に係る1画素の画素回路の構成を示す図である。垂直方向に伸びるデータラインDLには、pチャネルの選択TFT20のドレインが接続されている。この選択TFT20のゲートは水平方向に伸びるゲートラインGLに接続され、ソースはコンデンサ22の一端に接続されている。コンデンサ22の他端はpチャネルの駆動TFT24のゲートに接続されている。さらに、選択TFT20のソースと、コンデンサ22の接続部には、pチャネルのリセット制御TFT26のドレインが接続されており、このリセット制御TFT26のソースは垂直方向に伸びる電源ラインPVDDに接続されている。さらに、駆動TFT24のゲートには、pチャネルの短絡TFT28のソースが接続され、この短絡TFT28のドレインは、駆動TFT24のドレインに接続されている。そして、リセット制御TFT26と短絡TFT28のゲートは、リセットラインRL1に接続されている。
FIG. 1 is a diagram illustrating a configuration of a pixel circuit of one pixel according to the embodiment. The drain of the p-
また、駆動TFT24のソースは、電源ラインPVDDに接続され、ドレインはpチャネルの制御TFT30のソースに接続されている。この制御TFT30のドレインは、有機EL素子32のアノードに接続され、ゲートは水平方向に伸びるリセットラインRL2に接続されている。有機EL素子32のカソードは、カソード電源CVに接続されている。ここで、通常の場合、有機EL素子32のカソードは全画素共通になっており、このカソードが所定の電位のカソード電源CVに接続されている。
The source of the driving TFT 24 is connected to the power supply line PVDD, and the drain is connected to the source of the p-
次に、この画素回路の動作について、図2に基づいて説明する。ゲートラインGLが該当水平ライン(行)の画素が選択される1H(水平期間)の選択期間だけLレベルになる。そして、この選択期間に先だって、リセットラインRL2がHレベルになり、次に所定の短期間Δだけ遅れてリセットラインRL1がLレベルになる。これによって、選択TFT20がオフされている状態で、制御TFT30がオフされ、さらにリセット制御TFT26と短絡TFT28がオンされる。
Next, the operation of this pixel circuit will be described with reference to FIG. The gate line GL is at the L level only during the selection period of 1H (horizontal period) in which pixels of the corresponding horizontal line (row) are selected. Prior to this selection period, the reset line RL2 becomes H level, and then the reset line RL1 becomes L level after a predetermined short period Δ. As a result, the
これによって、コンデンサ22の駆動TFT24のゲートに接続されているのと反対側がPVDDの電位に保たれている状態で、駆動TFT24のゲート・ドレイン間は短絡TFT28によって短絡され、駆動TFT24はダイオード接続される。そこで、駆動TFT24のゲート電位は、PVDDよりしきい値電圧Vtだけ低い電圧になり、このしきい値電圧Vtの電圧が、コンデンサ22に保持される。そして、このようなコンデンサ22への充電が完了した後、リセットラインRL1がHレベルとなり、これに対し所定の短時間後に、リセットラインRL2がLレベルになり、リセット制御TFT26と短絡TFT28がオフされ、その後制御TFT30がオンされる。
As a result, the gate and drain of the driving
次に、該当水平ラインの選択期間に入り、ゲートラインGLがLレベルになり、これによって選択TFT20がオンになる。この状態で、水平ドライバは、ビデオラインから供給される各画素のビデオ信号を各データラインに順次供給する。従って、データラインDLには、対応する画素についてビデオ信号が設定される。そして、このデータラインDLは、ゲートラインGLがHレベルになるまで、ビデオ信号の電位を維持する。このために、データラインDLに、コンデンサなどを接続して、電位を維持できるようにするとよい。
Next, in the selection period of the corresponding horizontal line, the gate line GL becomes L level, and thereby the
そして、ゲートラインGLをHレベルに戻した後、一旦データラインを一定電位(例えば、PVDD)に戻す。これによって、次のビデオ信号についてのデータラインDLへのセットに問題がなくなる。 Then, after returning the gate line GL to the H level, the data line is once returned to a constant potential (for example, PVDD). As a result, there is no problem in setting the next video signal to the data line DL.
データラインDLがビデオ信号の電位に設定されると、コンデンサ22の他端である駆動TFT24のゲート電位は、ビデオ信号の電位によりシフトされ、このゲート電位に応じた電流が駆動TFT24、制御TFT30を介し、有機EL素子32に流れる。そして、ゲートラインGLがHレベルに復帰して選択TFT20がオフした後も、駆動TFT24のゲート電位はそのときの電圧のまま保たれる。
When the data line DL is set to the potential of the video signal, the gate potential of the driving
このように、本実施形態では、最初に駆動TFT24のゲートに、PVDDより駆動TFT24のしきい値電圧Vt分だけ低い電圧を設定し、これをコンデンサ22に保持する。従って、各画素の駆動TFT24の間でしきい値電圧Vtにバラツキがあっても、これを補償して、ビデオ信号に応じた電流を有機EL素子32に供給することができる。
Thus, in this embodiment, first, a voltage lower than PVDD by the threshold voltage Vt of the driving
特に、リセット制御TFT26により、コンデンサ22の選択TFT20側の電圧を一定電位(この例ではPVDD)に設定している。このため、前フレームでの書き込みデータの影響を排除して、短絡TFT28をオンしたときに、コンデンサ22に駆動TFT24のしきい値電圧Vtに応じた電圧を確実に保持することができる。また、しきい値電圧のセットの際には、データラインDLの電圧を変更する必要はなく、水平ドライバの動作が簡略化される。また、該当するゲートラインGLがHレベルの期間であれば、データラインのリセットをいずれのタイミングでも行うことができ、リセットの時間を長くして、確実なしきい値電圧のセットが行える。
In particular, the voltage on the
さらに、本実施形態では、リセット制御TFT26と短絡TFT28を同時に駆動するが、制御TFT30のオフの期間を、リセット制御TFT26と短絡TFT28のオンの期間より長くして、制御TFT30のオフの期間にのみ、リセット制御TFT26と短絡TFT28がオンするようにしている。これによって、制御TFT30がオンしているときに、駆動TFT24がダイオード接続されることを確実に防止でき、有機EL素子32に不要な電流が流れてしまうことを確実に防止することができる。
Furthermore, in this embodiment, the
また、本画素回路では、トランジスタとして、すべてpチャネルTFTを使用しており、その作成が容易となる。しかし、駆動TFT24以外は、nチャネルTFTに変更しても何ら問題はない。なお、制御信号の極性は反転する必要がある。また、駆動TFT24も、そのソース側電位を固定する手段を設ければ、nチャネルTFTを採用することができる。
Further, in the present pixel circuit, all p-channel TFTs are used as the transistors, and the creation thereof becomes easy. However, except for the driving
図3に、他の構成例を示す。この例では、制御TFT30にリセット制御TFT26および短絡TFT28とは、反対の極性であるnチャネルTFTを利用している。そして、このnチャネルの制御TFT30のゲートは、リセット制御TFT26および短絡TFT28のゲートともにリセットラインRL1に接続されている。これによって、リセットラインRL1をHレベルにセットすることで、制御TFT30がオン、リセット制御TFT26および短絡TFT28がオフされ、リセットラインRL1をLレベルにセットすることで、制御TFT30がオフ、リセット制御TFT26および短絡TFT28がオンされる。
FIG. 3 shows another configuration example. In this example, an n-channel TFT having a polarity opposite to that of the
この構成では、1本のリセットラインRL1を利用して、制御TFT30、リセット制御TFT26および短絡TFT28のオンオフを制御する。従って、リセットラインを1本にすることができるというメリットがある。また、制御TFT30のオフと、短絡TFT28のオンが同時に行われるため、両者がオンする可能性があるが、制御TFT30がnチャネルであり、pチャネルの短絡TFT28より動作が速く先にオフするため、両者が同時オンすることを防止できている。
In this configuration, on / off of the
図4に、他の構成例を示す。この例では、リセット制御TFT26および短絡TFT28をnチャネルTFTとし、制御TFT30にその反対の極性のpチャネルTFTを利用している。そして、このpチャネルの制御TFT30のゲートは、リセット制御TFT26および短絡TFT28のゲートとともにリセットラインRL1に接続されている。これによって、リセットラインRL1をHレベルにセットすることで、リセット制御TFT26および短絡TFT28がオン、制御TFT30がオフされ、リセットラインRL1をLレベルにセットすることで、リセット制御TFT26および短絡TFT28がオフ、制御TFT30がオンされる。
FIG. 4 shows another configuration example. In this example, the
この構成では、図3の構成と同様に、1本のリセットラインRL1を利用して、リセット制御TFT26、短絡TFT28および制御TFT30のオンオフを制御しているため、同様にリセットラインを1本にできるというメリットを有する。
In this configuration, similarly to the configuration of FIG. 3, since one reset line RL1 is used to control the on / off of the
「さらに他の構成例」
図6には、さらに他の構成例を示す。この例では、駆動TFT24以外の選択TFT20、リセット制御TFT26、短絡TFT28、制御TFT30にnチャネルTFTを利用している。
"Other configuration examples"
FIG. 6 shows still another configuration example. In this example, n-channel TFTs are used for the
そして、駆動TFT24と、制御TFT30は、1つの連続する半導体層を用いて構成されている。駆動TFT24のドレインは、p型不純物がドープされており、一方制御TFT30のドレインは、n型不純物がドープされている。ダイオード40は、この連続する半導体層におけるpn接合によって生じるものである。ここで、図のように、ダイオード40を短絡TFT28との接続部より、駆動TFT24側に配置することで、短絡TFT28から制御TFT30への電流が阻止されることがなくなり、駆動TFT24のゲート電圧のリセットが問題なく行える。なお、駆動TFT24と、制御TFT30を別個の半導体層を用いて構成し、その接続はメタル層を利用すれば、ダイオード40を省略できるが、この場合メタル層との2つのコンタクトが必要となり、レイアウト時に不利となる。
The driving
制御TFT30のソースは、有機EL素子32のアノードに接続され、ゲートは水平方向に伸びるリセットラインRL2に接続されている。有機EL素子32のカソードは、カソード電源CVに接続されている。ここで、通常の場合、有機EL素子32のカソードは全画素共通になっており、このカソードが所定の電位のカソード電源CVに接続されている。
The source of the
次に、この画素回路の動作について、図7に基づいて説明する。ゲートラインGLが該当水平ライン(行)の画素が選択される1H(水平期間)の選択期間だけHレベルになる。図において、ゲートラインGL(−1)は、該当水平ラインの1つ上の水平ラインについてのゲートラインであり、1H前のタイミングでHレベルになる。そして、GL(−1)がHレベルとなるとこれと同時にリセットラインRL1がHレベルになる。このリセットラインRL1のHレベルによって、選択TFT20がオフ、制御TFT30がオンの状態で、リセット制御TFT26および短絡TFT28がオンし、有機EL素子32に所定の電流が流れる。これによって、コンデンサ22の選択TFT20側が電源電圧PVDDの状態で、駆動TFT24のドレインソース間が短絡され、駆動TFT24のゲートから電荷が引き抜かれ、リセットされる。
Next, the operation of this pixel circuit will be described with reference to FIG. The gate line GL is at the H level only during the selection period of 1H (horizontal period) in which the pixels of the corresponding horizontal line (row) are selected. In the figure, a gate line GL (−1) is a gate line for the horizontal line one level above the corresponding horizontal line, and becomes H level at the timing 1H before. When GL (-1) becomes H level, the reset line RL1 becomes H level at the same time. By the H level of the reset line RL1, the
次に、所定の短期間Δだけ遅れてリセットラインRL2がLレベルになり、制御TFT30がオフする。一方、リセット制御TFT26と短絡TFT28はオンしているため、コンデンサ22の駆動TFT24のゲートに接続されているのと反対側がPVDDの電位に保たれている状態で、駆動TFT24のゲート・ドレイン間は短絡TFT28によって短絡され、駆動TFT24はダイオード接続される。そこで、駆動TFT24のゲート電位は、PVDDよりしきい値電圧Vtだけ低い電圧になり、このしきい値電圧Vtの電圧が、コンデンサ22に保持される。
Next, the reset line RL2 becomes L level with a delay of a predetermined short period Δ, and the
このように、1H前の水平期間において、コンデンサ22に駆動TFT24のしきい値電圧Vtが充電される。次に、リセットラインRL1がLレベルとなり、リセット制御TFT26と短絡TFT28がオフされる。ここで、リセットラインRL2は、Lレベルに維持され、制御TFT30はオフのままにする。
Thus, the threshold voltage Vt of the driving
次に、該当水平ラインの選択期間に入り、ゲートラインGLがHレベルになり、これによって選択TFT20がオンになる。この状態で、水平ドライバは、ビデオラインDLから供給される各画素のビデオ信号を各データラインDLに順次供給する。従って、データラインDLには、対応する画素についてビデオ信号が設定される。そして、このデータラインDLは、ゲートラインGLがLレベルになるまで、ビデオ信号の電位を維持する。このために、データラインDLに、コンデンサなどを接続して、電位を維持できるようにするとよい。
Next, in the selection period of the corresponding horizontal line, the gate line GL becomes H level, and thereby the
データラインDLがビデオ信号の電位に設定されると、コンデンサ22の他端である駆動TFT24のゲート電位は、ビデオ信号の電圧(データ電圧)によりシフトされる。そして、リセットラインRL2がHレベルとなり、制御TFT30がオンとなり、駆動TFT24にそのゲート電位に応じた電流が流れ、これが制御TFT30を介し、有機EL素子32に流れる。ゲートラインGLがLレベルに復帰して選択TFT20がオフした後も、駆動TFT24のゲート電位はそのときの電圧のまま保たれ、有機EL素子32にはビデオ信号の電圧に応じた電流が流れ、発光する。
When the data line DL is set to the video signal potential, the gate potential of the driving
そして、ゲートラインGLをLレベルに戻した後、一旦データラインDLを一定電位(例えば、PVDD)に戻す。これによって、次のビデオ信号についてのデータラインDLへのセットに問題がなくなる。 Then, after returning the gate line GL to the L level, the data line DL is once returned to a constant potential (for example, PVDD). As a result, there is no problem in setting the next video signal to the data line DL.
このように、本実施形態では、最初に駆動TFT24のゲートに、PVDDより駆動TFT24のしきい値電圧Vt分だけ低い電圧を設定し、これをコンデンサ22に保持する。従って、各画素の駆動TFT24の間でしきい値電圧Vtにバラツキがあっても、これを補償して、ビデオ信号に応じた電流を有機EL素子32に供給することができる。
Thus, in this embodiment, first, a voltage lower than PVDD by the threshold voltage Vt of the driving
特に、リセット制御TFT26により、コンデンサ22の選択TFT20側の電圧を一定電位(この例ではPVDD)に設定している。このため、前フレームでの書き込みデータ影響を排除して、短絡TFT28をオンしたときに、コンデンサ22に駆動TFT24のしきい値電圧Vtに応じた電圧を確実に保持することができる。また、しきい値電圧Vtのセットの際には、データラインDLの電圧を変更する必要はなく、水平ドライバの動作が簡略化される。また、該当するゲートラインGLがLレベルの期間であれば、駆動トランジスタのゲート電圧のリセットをいずれのタイミングでも行うこともでき、リセットの時間を長くして、確実なしきい値電圧のセットが行える。
In particular, the voltage on the
さらに、制御TFT30がオンしている状態で、リセット制御TFT26と短絡TFT28を同時にオンする。このため、駆動TFT24のゲート電圧のリセットが確実に行える。
Further, the
そして、本実施形態では、ゲートラインGLがHレベルで選択TFT20がオンしている状態で、リセットラインRL2をHレベルとして、制御TFT30をオンする。制御TFT30がオンすると、有機EL素子32に電流が流れ始め、駆動TFT24のドレイン電圧が下がり、この影響でそのゲート電圧も下がりやすい。本実施形態では、この制御TFT30がオンするときに、選択TFT20がオンであり、コンデンサ22の一端がデータラインDLに接続されている。従って、制御TFT30がオンすることで、駆動TFT24のドレイン電位が変動しても、コンデンサ22の一端の電位は変動しにくいのでゲート電位は変動しにくく、入力されたビデオデータに則した電位を保持することができ、データ電圧に応じた有機EL素子32の発光が達成できる。
In this embodiment, in a state where the gate line GL is at the H level and the
また、制御TFT30をpチャネルにすると、リーク電流が生じやすく、駆動TFT24のゲートドレイン間を短絡TFT28をオンして駆動TFT24のゲート電圧をPVDD−Vtにセットする際に、ゲート電圧が低くなる傾向がある。制御TFT30をnチャネルにすることによって、リーク電流を減少して、駆動TFT24の正確なゲート電圧セットが行える。
Further, when the
また、本実施形態において、PVDDは5V未満、データラインDLにセットされるデータ電圧の黒レベル電圧はPVDDより2V程度高い電圧に設定される。これによって、黒レベルの際に駆動TFT24のゲートをソースの電圧であるPVDDに対し、十分高い電圧として、電流が流れるのを防止して、黒レベルを達成することができる。
In this embodiment, PVDD is set to less than 5V, and the black level voltage of the data voltage set on the data line DL is set to a voltage about 2V higher than PVDD. As a result, the black level can be achieved by setting the gate of the
「タイミング発生回路の構成」
図8には、上述のようなリセットラインRL1、RL2に供給する信号RST1、RST2の発生回路が示されている。
"Configuration of timing generator"
FIG. 8 shows a circuit for generating the signals RST1 and RST2 supplied to the reset lines RL1 and RL2 as described above.
入力信号としては、1水平ライン上のゲート信号の反転信号であるXGL(−1)と、当該水平ラインのゲート信号の反転信号であるXGLと、水平方向のドライバ最終段の出力信号の反転信号であるXHOUTと、を利用する。 As input signals, XGL (−1) which is an inverted signal of the gate signal on one horizontal line, XGL which is an inverted signal of the gate signal on the horizontal line, and an inverted signal of the output signal of the horizontal driver final stage. XHOUT is used.
XGLは、インバータ50によって反転され、GLが出力される。また、XGL(−1)がインバータ52によって反転されてリセット信号RST1として出力される。
XGL is inverted by the
XGLと、XHOUTは、ノアゲート54に入力される。このノアゲート54の出力は、nチャネルTFT56のゲートに供給されるとともに、ノアゲート58に入力される。
XGL and XHOUT are input to the NOR
TFT56は、ソースがグランドに接続され、ドレインはpチャネルTFT60のドレインに接続され、このTFT60のソースが電源に接続されている。また、TFT60のゲートには、XGL(−1)が供給されている。
The source of the
TFT60とTFT56の接続部は、ノアゲート58に入力されるとともに、この入力ラインには、インバータ62a、62bの直列接続からなるラッチ回路62が接続されている。すなわち、TFT60とTFT56の接続部からノアゲート58の入力ラインには、インバータ62aに入力され、インバータ62bの出力が返されている。従って、TFT60とTFT56の接続部が変化した場合に、その変化がラッチ回路62に取り込まれた後、ノアゲート58への入力が変化する。
A connection portion between the
このような回路における動作について、図9に基づいて説明する。XGL(−1)、XGLは、1水平ラインの選択期間だけLレベルになる信号であり、Lレベルになる期間が1Hだけシフトしている。XHOUTは、1Hに1回Lレベルになる信号であり、各ラインのゲート信号がLレベルになる期間の終了前においてLレベルとなり、ゲート信号がHレベルになる若干前にHレベルに戻る。 The operation in such a circuit will be described with reference to FIG. XGL (−1) and XGL are signals that are at the L level only during the selection period of one horizontal line, and the period of the L level is shifted by 1H. XHOUT is a signal that becomes L level once in 1H, and becomes L level before the end of the period when the gate signal of each line becomes L level, and returns to H level slightly before the gate signal becomes H level.
このような信号によって、TFT60のゲートに入力される信号Aは、XGL(−1)と同じ信号となる。ノアゲート54の出力信号である信号Bは、XGLと、XHOUTの両方がLレベルの時のみHレベルとなる。
With such a signal, the signal A input to the gate of the
さらに、ノアゲート58の入力ラインの信号Cは、XGL(−1)のLレベルによって立ち上がり、ノアゲート54のHレベルによって立ち下がる信号となる。ここで、TFT60、56の能力と、ラッチ回路62に能力に差があり、ラッチ回路62の書き込みに時間が掛かると、その能力差に応じて遅れることになる。すなわち、XGL(−1)の立ち下がりに応じてTFT60、56の接続点は上昇しようとするが、ラッチ回路62の出力がHレベルになるまでの期間Δだけ、立ち上がるのが遅れる。一方、ノアゲート54の出力がHレベルとなった場合にも、信号Bは、Δだけ遅れてLレベルになる。
Further, the signal C on the input line of the NOR
さらに、リセット信号RST2は、ノアゲート58の出力であり、ノアゲート58の入力が2つともLレベルの時のみHレベルを出力する。従って、リセット信号RST2は、信号Cの立ち上がりによって、Lレベルとなり、その後の信号Bの立ち下がりによって、Hレベルとなる。
Further, the reset signal RST2 is an output of the NOR
このようにして、リセット信号RST2の立ち下がりタイミングは、リセット信号RST1の立ち上がりタイミングに比べ、若干遅れる。この遅れ時間は、TFT60、56の能力と、ラッチ回路62を構成するインバータ62a、62bの能力に差によって決定される。例えば、ラッチ回路62を構成するインバータ62a、62bの能力をTFT60、56の能力の2倍程度に設定することが好適である。これによって、例えば400nsec程度の遅延が得られる。一方、この程度の遅延を容量によって得ようとすると、かなりの面積が必要となる。このため、この回路によって、効果的な信号の遅延を図ることできる。
In this way, the falling timing of the reset signal RST2 is slightly delayed from the rising timing of the reset signal RST1. This delay time is determined by a difference between the capabilities of the
一方、リセット信号RST2の立ち上がりは、信号XHOUTの立ち上がりに同期しており、予め定められたタイミングである。ゲートラインGLの立ち下がりより、所定の短時間1fH(ここで、1fHは、最小周期であり、例えば、200nsec程度である。)だけ、早い。従って、この回路によって、所定時間だけ、選択TFT20と、制御TFT30が両方オンする時間を設けることができる。
On the other hand, the rising edge of the reset signal RST2 is synchronized with the rising edge of the signal XHOUT and has a predetermined timing. It is earlier than the fall of the gate line GL by a predetermined short time 1fH (where 1fH is a minimum period, for example, about 200 nsec). Therefore, this circuit can provide a time for both the
このように、本回路によれば、所定の遅延時間を2つのTFT56、60の直列接続からなるドライバーと、ラッチ回路62の能力差によって、得ることができる。従って、通常のように容量を設け、その充電時間を利用する回路に比べ、所要面積を小さくすることができる。
Thus, according to the present circuit, a predetermined delay time can be obtained by the difference in capability between the driver composed of the series connection of the two
10,20 選択TFT、12,24 駆動TFT、14 保持容量、16,32 有機EL素子、22 コンデンサ、26 リセット制御TFT、28 短絡TFT、30 制御TFT、CV カソード電源、DL データライン、GL ゲートライン、PVDD 電源ライン、RL1,RL2 リセットライン。 10, 20 Selection TFT, 12, 24 Drive TFT, 14 Holding Capacitance, 16, 32 Organic EL Element, 22 Capacitor, 26 Reset Control TFT, 28 Short-circuit TFT, 30 Control TFT, CV Cathode Power Supply, DL Data Line, GL Gate Line , PVDD power line, RL1, RL2 reset line.
Claims (4)
この選択トランジスタの他端に一端が接続されたコンデンサと、
このコンデンサの他端に制御端が接続され、一端が電源ラインに接続された駆動トランジスタと、
この駆動トランジスタの他端に一端が接続された制御トランジスタと、
この制御トランジスタの他端に接続された有機EL素子と、
前記駆動トランジスタをダイオード接続する短絡トランジスタと、
前記選択トランジスタとコンデンサの接続部に一端が接続され、他端が一電圧の電源に接続されたリセット制御トランジスタと、
を含み、
前記選択トランジスタがオフされている期間に、前記制御トランジスタをオフするとともに、前記短絡トランジスタおよびリセット制御トランジスタをオンして、前記駆動トランジスタの制御端にこの駆動トランジスタのしきい値電圧に対応する電圧を設定し、
その後、前記選択トランジスタをオンして、前記データラインに供給されるデータ電圧により前記駆動トランジスタの制御端の電圧をシフトさせて、このシフトした電圧に応じて前記駆動トランジスタに前記有機EL素子の駆動電流を流し、
前記選択トランジスタがオフされている期間においては、前記制御トランジスタをオフした後に前記短絡トランジスタおよびリセット制御トランジスタをオンし、前記短絡トランジスタおよびリセット制御トランジスタをオフした後に前記制御トランジスタをオンすることを特徴とする有機EL画素回路。 A select transistor having one end connected to the data line;
A capacitor having one end connected to the other end of the selection transistor;
Control end to the other end of the capacitor is connected, the drive motion transistor having one end connected to a power supply line,
A control transistor having one end connected to the other end of the drive transistor;
An organic EL element connected to the other end of the control transistor;
A short-circuit transistor that diode-connects the drive transistor;
A reset control transistor having one end connected to the connection portion of the selection transistor and the capacitor, and the other end connected to a power source of one voltage;
Including
While the selection transistor is turned off, the control transistor is turned off, the short-circuit transistor and the reset control transistor are turned on, and a voltage corresponding to the threshold voltage of the drive transistor is applied to the control terminal of the drive transistor. Set
Thereafter, the selection transistor is turned on, and the voltage at the control end of the driving transistor is shifted by the data voltage supplied to the data line, and the driving transistor drives the organic EL element according to the shifted voltage. Current flow,
In a period in which the selection transistor is off , the short-circuit transistor and the reset control transistor are turned on after the control transistor is turned off, and the control transistor is turned on after the short-circuit transistor and the reset control transistor are turned off. An organic EL pixel circuit.
前記リセット制御トランジスタの他端が接続される電源は、前記駆動トランジスタの一端が接続される電源ラインであることを特徴とする有機EL画素回路。 The organic EL pixel circuit according to claim 1,
The organic EL pixel circuit, wherein the power supply to which the other end of the reset control transistor is connected is a power supply line to which one end of the drive transistor is connected.
前記短絡トランジスタおよびリセット制御トランジスタは、同一極性であり、その制御端は、同一の第1リセット制御ラインに接続されていることを特徴とする有機EL画素回路。 The organic EL pixel circuit according to claim 1 or 2,
The short-circuit transistor and the reset control transistor have the same polarity, and their control terminals are connected to the same first reset control line.
この選択トランジスタの他端に一端が接続されたコンデンサと、
このコンデンサの他端に制御端が接続され、一端が電源ラインに接続された駆動トランジスタと、
この駆動トランジスタの他端に一端が接続された制御トランジスタと、
この制御トランジスタの他端に接続された有機EL素子と、
前記駆動トランジスタをダイオード接続する短絡トランジスタと、
前記選択トランジスタとコンデンサの接続部に一端が接続され、他端が一電圧の電源に接続されたリセット制御トランジスタと、
を含み、
前記選択トランジスタがオフされている期間に、前記制御トランジスタをオフするとともに、前記短絡トランジスタおよびリセット制御トランジスタをオンして、前記駆動トランジスタの制御端にこの駆動トランジスタのしきい値電圧に対応する電圧を設定し、
その後、前記選択トランジスタをオンして、前記データラインに供給されるデータ電圧により前記駆動トランジスタの制御端の電圧をシフトさせて、このシフトした電圧に応じて前記駆動トランジスタに前記有機EL素子の駆動電流を流し、
前記短絡トランジスタおよびリセット制御トランジスタは、同一極性であり、その制御端は、同一の第1リセット制御ラインに接続されており、前記制御トランジスタの制御端は、前記短絡トランジスタおよびリセット制御トランジスタが接続される第1リセット制御ラインとは別に設けられた第2リセット制御ラインに接続されており、
前記選択トランジスタがオフされている期間においては、前記短絡トランジスタおよびリセット制御トランジスタをオンした後に前記制御トランジスタをオフし、前記短絡トランジスタおよびリセット制御トランジスタをオフした後に、前記選択トランジスタがオンされている期間において、前記制御トランジスタをオンすることを特徴とする有機EL画素回路。 A select transistor having one end connected to the data line;
A capacitor having one end connected to the other end of the selection transistor;
Control end to the other end of the capacitor is connected, the drive motion transistor having one end connected to a power supply line,
A control transistor having one end connected to the other end of the drive transistor;
An organic EL element connected to the other end of the control transistor;
A short-circuit transistor that diode-connects the drive transistor;
A reset control transistor having one end connected to the connection portion of the selection transistor and the capacitor, and the other end connected to a power source of one voltage;
Including
While the selection transistor is turned off, the control transistor is turned off, the short-circuit transistor and the reset control transistor are turned on, and a voltage corresponding to the threshold voltage of the drive transistor is applied to the control terminal of the drive transistor. Set
Thereafter, the selection transistor is turned on, and the voltage at the control end of the driving transistor is shifted by the data voltage supplied to the data line, and the driving transistor drives the organic EL element according to the shifted voltage. Current flow,
The short-circuit transistor and the reset control transistor have the same polarity, their control ends are connected to the same first reset control line, and the control transistor is connected to the short-circuit transistor and the reset control transistor. Connected to a second reset control line provided separately from the first reset control line,
In a period in which the selection transistor is turned off, the control transistor is turned off after the short-circuit transistor and the reset control transistor are turned on, and the selection transistor is turned on after the short-circuit transistor and the reset control transistor are turned off. An organic EL pixel circuit , wherein the control transistor is turned on during a period .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004289368A JP5078223B2 (en) | 2003-09-30 | 2004-09-30 | Organic EL pixel circuit |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003342469 | 2003-09-30 | ||
JP2003342469 | 2003-09-30 | ||
JP2004289368A JP5078223B2 (en) | 2003-09-30 | 2004-09-30 | Organic EL pixel circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005128521A JP2005128521A (en) | 2005-05-19 |
JP5078223B2 true JP5078223B2 (en) | 2012-11-21 |
Family
ID=34655736
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004289368A Expired - Lifetime JP5078223B2 (en) | 2003-09-30 | 2004-09-30 | Organic EL pixel circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5078223B2 (en) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100536235B1 (en) * | 2003-11-24 | 2005-12-12 | 삼성에스디아이 주식회사 | Light emitting display device and driving method thereof |
JP4974471B2 (en) * | 2004-04-12 | 2012-07-11 | 三洋電機株式会社 | Organic EL pixel circuit and driving method thereof |
CA2518276A1 (en) * | 2005-09-13 | 2007-03-13 | Ignis Innovation Inc. | Compensation technique for luminance degradation in electro-luminance devices |
JP5656321B2 (en) * | 2005-10-18 | 2015-01-21 | 株式会社半導体エネルギー研究所 | Semiconductor device, display device, display module, and electronic apparatus |
KR101324756B1 (en) | 2005-10-18 | 2013-11-05 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | Display device and driving method thereof |
JP5013697B2 (en) | 2005-10-19 | 2012-08-29 | 三洋電機株式会社 | Display device |
KR100732828B1 (en) * | 2005-11-09 | 2007-06-27 | 삼성에스디아이 주식회사 | Pixel and Organic Light Emitting Display Using the same |
JP2007140318A (en) * | 2005-11-22 | 2007-06-07 | Sony Corp | Pixel circuit |
JP2007187779A (en) * | 2006-01-12 | 2007-07-26 | Seiko Epson Corp | Electronic circuit, electronic apparatus, driving method thereof, and electronic equipment |
JP2008083680A (en) * | 2006-08-17 | 2008-04-10 | Seiko Epson Corp | Electro-optical device and electronic apparatus |
EP2369571B1 (en) | 2007-03-08 | 2013-04-03 | Sharp Kabushiki Kaisha | Display device and its driving method |
BR112012000498A2 (en) | 2009-07-10 | 2020-08-11 | Sharp Kabushiki Kaisha | display device |
KR101082283B1 (en) | 2009-09-02 | 2011-11-09 | 삼성모바일디스플레이주식회사 | Organic Light Emitting Display Device and Driving Method Thereof |
US8743027B2 (en) * | 2011-08-30 | 2014-06-03 | E Ink Holdings Inc. | OLED driving circuit and method of the same used in display panel |
CN105144274B (en) | 2013-04-23 | 2017-07-11 | 夏普株式会社 | Display device and its driving current detection method |
JP2014219516A (en) | 2013-05-07 | 2014-11-20 | 三星ディスプレイ株式會社Samsung Display Co.,Ltd. | Pixel circuit and method of driving the same |
CN105206220B (en) * | 2014-06-13 | 2018-03-27 | 京东方科技集团股份有限公司 | Pixel-driving circuit, driving method, array base palte and display device |
CN105225636B (en) * | 2014-06-13 | 2017-05-31 | 京东方科技集团股份有限公司 | Pixel-driving circuit, driving method, array base palte and display device |
CN104464630B (en) * | 2014-12-23 | 2018-07-20 | 昆山国显光电有限公司 | Pixel circuit and its driving method and active matrix/organic light emitting display |
CN109064978A (en) * | 2018-09-28 | 2018-12-21 | 昆山国显光电有限公司 | Pixel circuit, its driving method and display device |
CN109036289A (en) * | 2018-09-28 | 2018-12-18 | 昆山国显光电有限公司 | Pixel circuit, its driving method and display device |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4230744B2 (en) * | 2001-09-29 | 2009-02-25 | 東芝松下ディスプレイテクノロジー株式会社 | Display device |
JP3732477B2 (en) * | 2001-10-26 | 2006-01-05 | 株式会社半導体エネルギー研究所 | Pixel circuit, light emitting device, and electronic device |
JP2003195809A (en) * | 2001-12-28 | 2003-07-09 | Matsushita Electric Ind Co Ltd | El display device and its driving method, and information display device |
JP3832415B2 (en) * | 2002-10-11 | 2006-10-11 | ソニー株式会社 | Active matrix display device |
JP2006106141A (en) * | 2004-09-30 | 2006-04-20 | Sanyo Electric Co Ltd | Organic el pixel circuit |
-
2004
- 2004-09-30 JP JP2004289368A patent/JP5078223B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2005128521A (en) | 2005-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5078223B2 (en) | Organic EL pixel circuit | |
US10504438B2 (en) | Pixel circuit and driving method thereof, display panel | |
US10825396B2 (en) | Pixel driving circuit and method for controlling the same, display driving circuit and method for controlling the same, and display panel | |
US10229639B2 (en) | Pixel driving circuit for compensating drifting threshold voltage of driving circuit portion and driving method thereof | |
US10679554B2 (en) | Pixel circuit with compensation for drift of threshold voltage of OLED, driving method thereof, and display device | |
US10796625B2 (en) | Pixel circuit having dual-gate transistor, and driving method and display thereof | |
CN104715723B (en) | Display device and its image element circuit and driving method | |
JP4398413B2 (en) | Pixel drive circuit with threshold voltage compensation | |
JP5562251B2 (en) | Organic EL display device and control method thereof | |
JP5352101B2 (en) | Display panel | |
US9691328B2 (en) | Pixel driving circuit, pixel driving method and display apparatus | |
WO2011125107A1 (en) | Organic el display device and method for controlling same | |
KR101507259B1 (en) | Image display device | |
CN112470210B (en) | Clock and voltage generating circuit and display device including the same | |
EP3208794B1 (en) | Driver device, driving method, and display device | |
CN105575327A (en) | Pixel circuit and driving method thereof, and organic electroluminescent display panel | |
US10553159B2 (en) | Pixel circuit, display panel and display device | |
US20180247592A1 (en) | Pixel Driving Circuit and Driving Method Thereof, Array Substrate, and Display Device | |
US11195454B2 (en) | Pixel driving circuit, driving method thereof, display panel and display device | |
KR100661041B1 (en) | Organic el pixel circuit | |
WO2020062813A1 (en) | Pixel circuit and driving method therefor, and display device | |
JP4889205B2 (en) | Active matrix display device | |
JP6379344B2 (en) | Driving method of display device | |
JP5015428B2 (en) | Display device | |
CN110070830B (en) | Pixel driving circuit and display panel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070911 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20101201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110104 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120214 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120508 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120515 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120731 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120828 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5078223 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150907 Year of fee payment: 3 |