[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP4906140B2 - Substrate processing system - Google Patents

Substrate processing system Download PDF

Info

Publication number
JP4906140B2
JP4906140B2 JP2010075580A JP2010075580A JP4906140B2 JP 4906140 B2 JP4906140 B2 JP 4906140B2 JP 2010075580 A JP2010075580 A JP 2010075580A JP 2010075580 A JP2010075580 A JP 2010075580A JP 4906140 B2 JP4906140 B2 JP 4906140B2
Authority
JP
Japan
Prior art keywords
substrate
coating
processing
processing unit
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010075580A
Other languages
Japanese (ja)
Other versions
JP2010161407A (en
Inventor
雄一 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Electron Ltd
Original Assignee
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Electron Ltd filed Critical Tokyo Electron Ltd
Priority to JP2010075580A priority Critical patent/JP4906140B2/en
Publication of JP2010161407A publication Critical patent/JP2010161407A/en
Application granted granted Critical
Publication of JP4906140B2 publication Critical patent/JP4906140B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
  • Container, Conveyance, Adherence, Positioning, Of Wafer (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)

Description

本発明は、例えば半導体ウエハ等の基板の被加工膜に複数回のパターニングを行う技術に好適な基板処理システムに関する。   The present invention relates to a substrate processing system suitable for a technique for performing patterning a plurality of times on a film to be processed of a substrate such as a semiconductor wafer.

半導体デバイスの製造においては、被処理基板である半導体ウエハ(以下、単にウエハという)上に回路パターンを形成するためにフォトリソグラフィ技術が用いられている。フォトリソグラフィを用いた回路パターンの形成は、ウエハ上にレジスト液を塗布してレジスト膜を形成し、このレジスト膜に光を照射して回路パターンに対応するようにレジスト膜を露光した後、これを現像処理するといった手順で行われる。   In the manufacture of semiconductor devices, a photolithography technique is used to form a circuit pattern on a semiconductor wafer (hereinafter simply referred to as a wafer) that is a substrate to be processed. Circuit pattern formation using photolithography involves applying a resist solution on a wafer to form a resist film, irradiating the resist film with light and exposing the resist film so as to correspond to the circuit pattern. Is carried out by a procedure such as developing.

半導体デバイスは近時、動作速度の向上等の観点から高集積化の傾向にあるため、フォトリソグラフィ技術においては、ウエハ上に形成される回路パターンの微細化が要求されている。このため、従来から露光に用いる光を短波長化することが進められているが、45nmノード以降の超微細な半導体デバイスに十分対応できていないのが現状である。   In recent years, semiconductor devices tend to be highly integrated from the viewpoint of improving the operation speed, and so in the photolithography technology, miniaturization of circuit patterns formed on a wafer is required. For this reason, the wavelength of light used for exposure has been conventionally shortened, but the current situation is that it cannot sufficiently cope with ultrafine semiconductor devices of 45 nm node and beyond.

そこで、45nmノード以降の超微細な半導体デバイスに対応可能なパターニング技術として、一つの層のパターン形成に際して複数回のパターニングを行う技術が提案されている(例えば特許文献1)。この中で、パターニングを2回行う技術をダブルパターニングと称している。   Therefore, as a patterning technique capable of dealing with ultrafine semiconductor devices of 45 nm node and beyond, a technique of performing patterning a plurality of times when forming a pattern of one layer has been proposed (for example, Patent Document 1). Among these, the technique of performing patterning twice is called double patterning.

ダブルパターニングでは1層のパターン形成のために異なる露光パターンで2度の露光を行うことになるため、従来の装置を適用するとフォトリソグラフィとエッチングを2回繰り返すことが必要となる。しかし、この手法では1層のパターン形成のためのコストが2倍となってしまい、また、工程も長くなるため、生産性の点で問題である。このような問題を解消するために、異なる露光パターンでフォトリソグラフィを2回繰り返した後にエッチングを行う方式が検討されている。   In double patterning, two exposures are performed with different exposure patterns in order to form a single layer pattern. Therefore, when a conventional apparatus is applied, it is necessary to repeat photolithography and etching twice. However, this method has a problem in terms of productivity because the cost for forming a single layer pattern is doubled and the process becomes longer. In order to solve such a problem, a method of performing etching after repeating photolithography twice with different exposure patterns has been studied.

しかしながら、このような方式でダブルパターニングを効率よく行うシステムや方法が確立していないのが現状である。   However, the present situation is that a system or method for efficiently performing double patterning by such a method has not been established.

特開平7−147219号公報JP-A-7-147219

本発明はかかる事情に鑑みてなされたものであって、1層に対する複数回パターニングを高効率で行うことが可能な基板処理システムを提供することを目的とする。   The present invention has been made in view of such circumstances, and an object of the present invention is to provide a substrate processing system capable of performing patterning a single layer a plurality of times with high efficiency.

上記課題を解決するため、本発明の第1の観点では、複数枚の基板を収納するキャリアの搬入出を行うキャリアブロックと、
キャリアブロックから一枚ずつ搬入された基板に対して感光材料膜を含む塗布膜を形成する塗布処理、および所定の露光パターンに露光された前記感光材料膜を現像する現像処理を行う処理部と、
前記処理部と前記感光材料膜を所定の露光パターンに露光する露光装置との間で基板を受け渡すインターフェイスブロックと、
これらの間で基板を搬送する基板搬送機構と
を具備し、一つの基板に対して少なくとも2回の露光を行う露光装置に対応可能な基板処理システムであって、
前記処理部は、1回目の露光に対応する1回目の塗布処理を行う第1塗布処理部と、1回目の現像処理を行う第1現像処理部と、2回目の露光に対応する2回目の塗布処理を行う第2塗布処理部と、2回目の現像処理を行う第2現像処理部とを有し、
前記第2現像処理部の上に前記第1塗布処理部が積層されてなる第1積層体と、前記第1現像処理部の上に前記第2塗布処理部が積層されてなる第2積層体とが並置されていることを特徴とする基板処理システムを提供する。
In order to solve the above problems, in the first aspect of the present invention, a carrier block that carries in and out a carrier that stores a plurality of substrates;
A processing unit for performing a coating process for forming a coating film including a photosensitive material film on a substrate carried one by one from a carrier block, and a developing process for developing the photosensitive material film exposed to a predetermined exposure pattern;
An interface block that delivers a substrate between the processing unit and an exposure apparatus that exposes the photosensitive material film in a predetermined exposure pattern;
A substrate processing system comprising a substrate transport mechanism for transporting a substrate between them, and capable of supporting an exposure apparatus that performs exposure at least twice on one substrate,
The processing unit includes a first coating processing unit that performs a first coating process corresponding to a first exposure, a first development processing unit that performs a first development process, and a second time corresponding to a second exposure. A second application processing unit for performing an application process and a second development processing unit for performing a second development process;
A first stacked body in which the first coating processing section is stacked on the second development processing section, and a second stacked body in which the second coating processing section is stacked on the first development processing section. And a substrate processing system characterized by being juxtaposed.

上記第1の観点において、前記インターフェイスブロックは、複数枚の基板のバッファリングを行うバッファ部を有する構成とすることができる。   In the first aspect, the interface block may include a buffer unit that buffers a plurality of substrates.

本発明の第2の観点では、複数枚の基板を収納するキャリアの搬入出を行うキャリアブロックと、
キャリアブロックから一枚ずつ搬入された基板に対して感光材料膜を含む塗布膜を形成する塗布処理、および所定の露光パターンに露光された前記感光材料膜を現像する現像処理を行う処理部と、
前記処理部と前記感光材料膜を所定の露光パターンに露光する露光装置との間で基板を受け渡すインターフェイスブロックと、
これらの間で基板を搬送する基板搬送機構と
を具備し、一つの基板に対して少なくとも2回の露光を行う露光装置に対応可能な基板処理システムであって、
前記処理部は、1回目の露光に対応する1回目の塗布処理を行う第1塗布処理部と、1回目の現像処理を行う第1現像処理部と、2回目の露光に対応する2回目の塗布処理を行う第2塗布処理部と、2回目の現像処理を行う第2現像処理部とを有し、
前記第2現像処理部の上に前記第1塗布処理部が積層されてなる第1積層体と、前記第1現像処理部の上に前記第2塗布処理部が積層されてなる第2積層体とが並置され、
前記インターフェイスブロックは、複数枚の基板のバッファリングを行うバッファ部を有し、
露光装置のスループットの半分のスループットになるように、前記バッファ部で基板のバッファリングを行うことを特徴とする基板処理システムを提供する。
In the second aspect of the present invention, a carrier block that carries in and out a carrier that stores a plurality of substrates,
A processing unit for performing a coating process for forming a coating film including a photosensitive material film on a substrate carried one by one from a carrier block, and a developing process for developing the photosensitive material film exposed to a predetermined exposure pattern;
An interface block that delivers a substrate between the processing unit and an exposure apparatus that exposes the photosensitive material film in a predetermined exposure pattern;
A substrate processing system comprising a substrate transport mechanism for transporting a substrate between them, and capable of supporting an exposure apparatus that performs exposure at least twice on one substrate,
The processing unit includes a first coating processing unit that performs a first coating process corresponding to a first exposure, a first development processing unit that performs a first development process, and a second time corresponding to a second exposure. A second application processing unit for performing an application process and a second development processing unit for performing a second development process;
A first stacked body in which the first coating processing section is stacked on the second development processing section, and a second stacked body in which the second coating processing section is stacked on the first development processing section. And juxtaposed,
The interface block has a buffer unit for buffering a plurality of substrates,
Provided is a substrate processing system characterized in that the buffering of the substrate is performed by the buffer unit so that the throughput is half the throughput of the exposure apparatus.

上記第1および第2の観点において、前記バッファ部は、基板を露光装置へ搬入する際にバッファリングを行う搬入用バッファカセットを有するものとすることができる。また、前記バッファ部は、さらに露光装置から搬出された基板をバッファリングする搬出用バッファカセットを有するものとすることができる。さらに、前記搬入用バッファカセットまたは前記搬入用および前記搬出用バッファカセットは、1回目露光用と2回目露光用とを有することが好ましい。   In the first and second aspects, the buffer section may include a loading buffer cassette that performs buffering when the substrate is loaded into the exposure apparatus. The buffer section may further include a carry-out buffer cassette for buffering the substrate carried out from the exposure apparatus. Further, it is preferable that the carry-in buffer cassette or the carry-in and carry-out buffer cassette has a first exposure and a second exposure.

また、前記基板搬送機構による基板の搬送を制御する搬送制御機構をさらに具備し、前記搬送制御機構は、基板を前記キャリアブロックのキャリアから前記処理部の前記第1塗布処理部へ搬送し、前記第1塗布処理部での塗布処理終了後、その基板を前記インターフェイスブロックを介して前記露光装置へ搬送し、前記露光装置での1回目の露光の後、その基板を前記インターフェイスブロックを介して前記処理部の前記第1現像処理部へ搬送し、前記第1現像処理部での現像処理終了後、その基板を前記第2塗布処理部へ搬送し、前記第2塗布処理部での塗布処理終了後、その基板を前記インターフェイスブロックを介して前記露光装置へ搬送し、前記露光装置での2回目の露光の後、その基板を前記インターフェイスブロックを介して前記処理部の前記第2現像処理部へ搬送し、前記第2現像処理部での現像処理終了後、その基板を前記キャリアブロックのキャリアに収納するように、前記搬送機構を制御するようにすることが好ましい。   Further, the apparatus further includes a conveyance control mechanism that controls conveyance of the substrate by the substrate conveyance mechanism, and the conveyance control mechanism conveys the substrate from the carrier of the carrier block to the first coating processing unit of the processing unit, After completion of the coating process in the first coating processing unit, the substrate is transported to the exposure apparatus via the interface block, and after the first exposure in the exposure apparatus, the substrate is transferred to the exposure block via the interface block. The processing unit is transported to the first development processing unit, and after the development processing in the first development processing unit is completed, the substrate is transported to the second coating processing unit, and the coating processing in the second coating processing unit is completed. After that, the substrate is transported to the exposure apparatus through the interface block, and after the second exposure in the exposure apparatus, the substrate is moved forward through the interface block. The transport mechanism is controlled so as to be transported to the second development processing section of the processing section, and after the development processing in the second development processing section is completed, the substrate is stored in the carrier of the carrier block. Is preferred.

また、前記第1塗布処理部および前記第2塗布処理部は、感光材料膜を塗布するためのユニットが集積した感光材料膜塗布処理層を有し、前記第1現像処理部および前記第2現像処理部は、現像処理を行うためのユニットが集積した現像処理層を有し、前記搬送機構は、前記感光材料膜塗布処理層内および前記現像処理層内でそれぞれ各ユニットへの基板の搬送を行う主搬送装置と、前記第1積層体および前記第2積層体のそれぞれに、各処理層を縦方向に繋ぐ受け渡し機構とを有することが好ましい。   The first coating processing unit and the second coating processing unit include a photosensitive material film coating processing layer in which units for coating a photosensitive material film are integrated, and the first development processing unit and the second development processing unit. The processing unit has a development processing layer in which units for performing the development processing are integrated, and the transport mechanism transports the substrate to each unit in the photosensitive material film coating processing layer and in the development processing layer, respectively. It is preferable to have a main transfer device to be performed and a delivery mechanism for connecting each processing layer in the vertical direction to each of the first laminate and the second laminate.

また、前記第1塗布処理部は、前記感光材料膜塗布処理層の他、前記感光材料膜の下部に反射防止膜を形成するためのユニットが集積した下部反射防止膜塗布処理層および前記感光材料膜の上部に反射防止膜を形成するためのユニットが集積した上部反射防止膜塗布処理層の少なくとも一方を有するようにすることができる。また、前記第2塗布処理部は、前記感光材料膜塗布処理層の他、第1塗布処理部で塗布処理により形成された塗布膜の洗浄処理および表面処理の少なくとも一方を行うユニットが集積した洗浄/表面処理層を有するようにすることができる。この場合に、前記洗浄/表面処理層は、表面処理としてキュア処理を行うものとすることができる。また、前記第2塗布処理部は、前記感光材料膜塗布処理層の他、前記感光材料膜の上部に反射防止膜を形成するためのユニットが集積した上部反射防止膜塗布処理層を有する構成とすることができる。   In addition to the photosensitive material film coating processing layer, the first coating processing section includes a lower antireflection film coating processing layer in which units for forming an antireflection film are formed below the photosensitive material film, and the photosensitive material. It is possible to have at least one of an upper antireflection film coating treatment layer in which units for forming the antireflection film are integrated on the top of the film. In addition to the photosensitive material film coating processing layer, the second coating processing section includes a cleaning unit in which units for performing at least one of cleaning processing and surface processing of the coating film formed by coating processing in the first coating processing section are integrated. / A surface treatment layer can be provided. In this case, the cleaning / surface treatment layer may be cured as a surface treatment. In addition, the second coating processing unit includes an upper antireflection film coating processing layer in which units for forming an antireflection film are formed on the photosensitive material film, in addition to the photosensitive material film coating processing layer. can do.

本発明によれば、一つの基板に対して少なくとも2回の露光を行う露光装置に対応可能であり、処理部として、1回目の露光に対応する1回目の塗布処理を行う第1塗布処理部と、1回目の現像処理を行う第1現像処理部と、2回目の露光に対応する2回目の塗布処理を行う第2塗布処理部と、2回目の現像処理を行う第2現像処理部とを有するようにしたので、複数回のパターニングをウエハWを外部に出すことなく連続して行うことができる。このため複数回のパターニングを極めて高効率で行うことができる。
また、基板処理システムでのスループットが露光装置の半分になるようにインターフェイスブロックにバッファ部を設けたので、露光装置の高スループット化に追従する必要はなく、基板処理システムへの負荷を軽減することができる。
According to the present invention, it is possible to correspond to an exposure apparatus that performs at least two exposures on a single substrate, and as a processing unit, a first coating processing unit that performs a first coating process corresponding to the first exposure. A first development processing unit that performs the first development processing, a second coating processing unit that performs the second coating processing corresponding to the second exposure, and a second development processing unit that performs the second development processing. Therefore, the patterning can be continuously performed a plurality of times without taking out the wafer W to the outside. For this reason, multiple times of patterning can be performed with extremely high efficiency.
In addition, the buffer block is provided in the interface block so that the throughput of the substrate processing system is half that of the exposure apparatus, so it is not necessary to follow the high throughput of the exposure apparatus, and the load on the substrate processing system can be reduced. Can do.

本発明の一実施形態に係る基板処理システムを示す概略斜視図。1 is a schematic perspective view showing a substrate processing system according to an embodiment of the present invention. 図1の基板処理システムのDEV層部分を示す概略水平断面図。FIG. 2 is a schematic horizontal sectional view showing a DEV layer portion of the substrate processing system of FIG. 1. 図1の基板処理システムの概略側面図。The schematic side view of the substrate processing system of FIG. DEV層のレイアウトを示す斜視図。The perspective view which shows the layout of a DEV layer. DEV層の現像ユニットを示す斜視図。The perspective view which shows the developing unit of a DEV layer. DEV層の加熱ユニットとメインアームを示す縦断面図。The longitudinal cross-sectional view which shows the heating unit and main arm of a DEV layer. C/S層におけるキュアユニットを示す断面図。Sectional drawing which shows the cure unit in a C / S layer. 搬送層を示す断面図。Sectional drawing which shows a conveyance layer. インターフェイスアームを模式的に示す斜視図。The perspective view which shows an interface arm typically. 本実施形態に係る基板処理システムを制御する制御系を示す図。The figure which shows the control system which controls the substrate processing system which concerns on this embodiment. フォトリソグラフィによるパターニングを2回繰り返すタイプのダブルパターニングの手順を説明するための図。The figure for demonstrating the procedure of the double patterning of the type which repeats the patterning by photolithography twice. 本実施形態の基板処理システムと露光装置における処理動作を模式的に示す図。The figure which shows typically the processing operation in the substrate processing system and exposure apparatus of this embodiment.

以下、添付図面を参照して本発明の実施形態について具体的に説明する。図1は本発明の一実施形態に係る基板処理システムを示す概略斜視図、図2は図1の基板処理システムのDEV層部分を示す概略水平断面図、図3は図1の基板処理システムの概略側面図である。   Hereinafter, embodiments of the present invention will be specifically described with reference to the accompanying drawings. 1 is a schematic perspective view showing a substrate processing system according to an embodiment of the present invention, FIG. 2 is a schematic horizontal sectional view showing a DEV layer portion of the substrate processing system of FIG. 1, and FIG. 3 is a diagram of the substrate processing system of FIG. It is a schematic side view.

この基板処理システム100は、ウエハに対してフォトレジストを含む塗布膜の塗布処理および露光後の現像処理を行うものとして構成されており、2回パターニングを行うダブルパターニングに対応するものであり、大気雰囲気中のクリーンルーム内に設置されている。基板処理システム100は、被処理基板であるウエハWが複数枚収納されたキャリア20を搬入出するためのキャリアブロックS1と、ウエハWに対して感光材料であるフォトレジスト膜を含む塗布膜を形成する塗布処理、および所定の露光パターンに露光されたフォトレジスト膜を現像する現像処理を行う処理ブロックS2と、インターフェイスブロックS3とを備えており、インターフェイスブロックS3に露光装置200が接続した状態で使用される。   The substrate processing system 100 is configured to perform a coating process of a coating film containing a photoresist on a wafer and a development process after exposure, and corresponds to double patterning in which patterning is performed twice. It is installed in a clean room in an atmosphere. The substrate processing system 100 forms a carrier block S1 for carrying in and out a carrier 20 in which a plurality of wafers W to be processed are stored, and a coating film including a photoresist film as a photosensitive material with respect to the wafer W. And a processing block S2 for performing a developing process for developing a photoresist film exposed to a predetermined exposure pattern, and an interface block S3, and used in a state where the exposure apparatus 200 is connected to the interface block S3. Is done.

図1に示すように、キャリアブロックS1の下部には基板処理装置100の全体を制御する制御部10が設けられている。この制御部10の詳細は後述する。また、露光装置200にも図示しない制御部が設けられている。   As shown in FIG. 1, a controller 10 that controls the entire substrate processing apparatus 100 is provided below the carrier block S1. Details of the control unit 10 will be described later. The exposure apparatus 200 is also provided with a control unit (not shown).

なお、図1〜3において、基板処理システム100の幅方向がX方向、それと直交するキャリアブロックS1、処理ブロックS2、インターフェイスブロックS3の配列方向がY方向、鉛直方向がZ方向である。   1 to 3, the width direction of the substrate processing system 100 is the X direction, the arrangement direction of the carrier block S1, the processing block S2, and the interface block S3 orthogonal thereto is the Y direction, and the vertical direction is the Z direction.

キャリアブロックS1には、キャリア20を複数個載置可能な載置台21と、この載置台21から見て前方の壁面に設けられる開閉部22と、開閉部22を介してキャリア20からウエハWを取り出すためのトランスファーアームCとが設けられている。このトランスファーアームCは、進退自在、昇降自在、鉛直軸回りに回転自在、キャリア20の配列方向に移動自在に構成されている。   In the carrier block S 1, a mounting table 21 on which a plurality of carriers 20 can be mounted, an opening / closing part 22 provided on a front wall as viewed from the mounting table 21, and a wafer W from the carrier 20 via the opening / closing part 22. A transfer arm C for taking out is provided. The transfer arm C is configured to be movable forward and backward, freely movable up and down, rotatable around a vertical axis, and movable in the arrangement direction of the carriers 20.

処理ブロックS2は、筐体24にて周囲を囲まれた状態とされており、キャリアブロックS1に接続されている。処理ブロックS2は、複数の処理層が積層してなる第1および第2のサブブロックSB1、SB2を有し、これらはY方向に並置されている。   The processing block S2 is surrounded by the casing 24 and is connected to the carrier block S1. The processing block S2 includes first and second sub-blocks SB1 and SB2 formed by laminating a plurality of processing layers, and these are juxtaposed in the Y direction.

第1のサブブロックSB1においては、下側に2回目の現像処理を行う第2現像処理部42が配置され、その上に1回目の塗布処理を行う第1塗布処理部31が配置されている。第2現像処理部42は2つの同じ構造を有する現像処理層(DEV層)B1が上下に積層した状態で構成されている。第1塗布処理部31は、レジスト膜の下層側に形成される下部反射防止膜の塗布処理を行うための下部反射防止膜塗布処理層(BCT層)B2、レジスト液の塗布処理を行うためのレジスト塗布処理層(COT層)B3、レジスト膜の上層側に形成される反射防止膜の塗布処理を行うための上部反射防止膜塗布処理層(TCT層)B4が下から順に積層された構造を有している。また、第1のサブブロックSB1は、第2現像処理部42と第1塗布処理部31との間に第1搬送層M1を有し、最下段に第2搬送層M2を有している。   In the first sub-block SB1, a second development processing unit 42 that performs the second development processing is disposed on the lower side, and a first coating processing unit 31 that performs the first coating processing is disposed thereon. . The second development processing unit 42 is configured with two development processing layers (DEV layers) B1 having the same structure stacked one above the other. The first application processing unit 31 is a lower antireflection film application processing layer (BCT layer) B2 for applying a lower antireflection film formed on the lower layer side of the resist film, and a resist solution application process. A structure in which a resist coating treatment layer (COT layer) B3 and an upper antireflection coating coating layer (TCT layer) B4 for performing coating treatment of an antireflection coating formed on the upper side of the resist film are laminated in order from the bottom. Have. The first sub-block SB1 has the first transport layer M1 between the second development processing unit 42 and the first coating processing unit 31, and has the second transport layer M2 at the lowest level.

第2のサブブロックSB2においては、下側に1回目の現像処理を行う第1現像処理部41が配置され、その上に2回目の塗布処理を行う第2塗布処理部32が配置されている。第1現像処理部は2つの同じ構造を有する現像処理層(DEV層)B5が上下に積層した状態で構成されている。このDEV層B5はDEV層B1と同じ構造を有している。第2塗布処理部32は、1回目の塗布処理の際の最上層である上部反射防止膜の上に2回目の塗布処理を行う際に、表面にパーティクルが付着したまま塗布処理を行うことやリーチングが生じること等を防止する観点から設けられる、上部反射防止膜の洗浄処理および/またはキュア処理等の表面処理を行うための洗浄/表面処理層(C/S層)B6、レジスト液の塗布処理を行うためのレジスト塗布層(COT層)B7、レジスト膜の上層側に形成される反射防止膜の塗布処理を行うための上部反射防止膜塗布層(TCT層)B8が下から順に積層された構造を有している。また、第2のサブブロックSB2は、第1現像処理部41と第2塗布処理部32との間に第3搬送層M3を有し、最下段に第4搬送層M4を有している。なお、第1および第2のサブブロックSB1、SB2の各層間は仕切り板(ベース体)により区画されている。   In the second sub-block SB2, the first development processing unit 41 that performs the first development processing is disposed on the lower side, and the second coating processing unit 32 that performs the second coating processing is disposed thereon. . The first development processing unit is configured with two development processing layers (DEV layers) B5 having the same structure stacked one above the other. The DEV layer B5 has the same structure as the DEV layer B1. When the second coating process unit 32 performs the second coating process on the upper antireflection film, which is the uppermost layer in the first coating process, the second coating process unit 32 performs the coating process with particles attached to the surface. Cleaning / surface treatment layer (C / S layer) B6 for applying surface treatment such as cleaning treatment and / or curing treatment of the upper antireflection film provided from the viewpoint of preventing leaching, etc., application of resist solution A resist coating layer (COT layer) B7 for performing processing and an upper antireflection coating layer (TCT layer) B8 for performing coating processing of an antireflection film formed on the upper layer side of the resist film are laminated in order from the bottom. Have a structure. The second sub-block SB2 includes a third transport layer M3 between the first development processing unit 41 and the second coating processing unit 32, and includes a fourth transport layer M4 at the lowest level. Note that the interlayers of the first and second sub-blocks SB1 and SB2 are partitioned by a partition plate (base body).

また、処理ブロックS2は、そのキャリアブロックS1側部分に、処理層B1〜B4および搬送層M1、M2に沿って鉛直方向に複数の受け渡しステージが積層されて構成された第1の搬送用棚ユニットT1を有しており、また第1のサブブロックSB1と第2のサブブロックSB2との間の部分に、処理層B1〜B4および搬送層M1、M2、ならびに処理層B5〜B8および搬送層M3、M4に沿って鉛直方向に複数の受け渡しステージが積層されて構成された第2の搬送用棚ユニットT2を有しており、インターフェイスブロックS3側部分に、処理層B5〜B8および搬送層M3、M4に沿って鉛直方向に複数の受け渡しステージが積層されて構成された第3の搬送用棚ユニットT3を有している。   In addition, the processing block S2 is a first transport shelf unit configured by stacking a plurality of delivery stages in the vertical direction along the processing layers B1 to B4 and the transport layers M1 and M2 on the carrier block S1 side portion. T1 and in the portion between the first sub-block SB1 and the second sub-block SB2, the processing layers B1 to B4 and the transport layers M1 and M2, and the processing layers B5 to B8 and the transport layer M3 , A second transfer shelf unit T2 configured by stacking a plurality of delivery stages in the vertical direction along M4, and the processing layers B5 to B8 and the transfer layer M3 on the interface block S3 side portion, There is a third transfer shelf unit T3 configured by stacking a plurality of delivery stages in the vertical direction along M4.

次に、処理層B1〜B8および搬送層M1〜M4の構成について説明する。
本実施形態においてこれらの処理層B1〜B8には共通部分が多く含まれており、各処理層は略同様のレイアウトで構成されている。そこでDEV層B1を代表例として図4を参照しながら説明する。このDEV層B1の中央部には、Y方向に沿ってウエハWを搬送するための主搬送アーム(メインアーム)A1が移動する搬送用通路R1が形成されている。
Next, the configuration of the processing layers B1 to B8 and the transport layers M1 to M4 will be described.
In the present embodiment, these processing layers B1 to B8 include many common portions, and each processing layer has a substantially similar layout. Therefore, the DEV layer B1 will be described as a representative example with reference to FIG. A transfer path R1 in which a main transfer arm (main arm) A1 for transferring the wafer W along the Y direction moves is formed at the center of the DEV layer B1.

この搬送用通路R1の一方側には、液処理ユニットとして現像液の塗布処理を行うための複数個の塗布部を備えた現像ユニット3が搬送用通路R1に沿って設けられている。また搬送用通路R1の他方側には、加熱・冷却系の熱系処理ユニットを多段化した4個の棚ユニットU1,U2,U3,U4、排気ユニット5が搬送用通路R1に沿って設けられている。したがって現像ユニット3と棚ユニットU1〜U4とが搬送用通路R1を挟んで対向して配置されていることとなる。   On one side of the transport path R1, a developing unit 3 including a plurality of coating units for performing a coating process of a developer as a liquid processing unit is provided along the transport path R1. On the other side of the transfer passage R1, four shelf units U1, U2, U3, U4 and an exhaust unit 5 in which heating / cooling heat treatment units are multi-staged are provided along the transfer passage R1. ing. Therefore, the developing unit 3 and the shelf units U1 to U4 are arranged to face each other with the conveyance path R1 interposed therebetween.

図5(a),(b)に示すように、現像ユニット3は筐体30を有し、その内部には3つのウエハ保持部としてのスピンチャック31が配列されており、各スピンチャック31は駆動部32により鉛直軸回りに回転可能、かつ昇降可能に構成されている。またスピンチャック31の周囲にはカップ33が設けられ、当該カップ33の底面には排気管やドレイン管などを含む排液部(図示せず)が設けられている。図中34は薬液供給ノズルであり、この薬液供給ノズル34は昇降可能に設けられ、また駆動部35によりガイド36に沿ってY方向に移動可能に構成されている。   As shown in FIGS. 5A and 5B, the developing unit 3 has a housing 30, in which three spin chucks 31 as wafer holding units are arranged, and each spin chuck 31 is The drive unit 32 is configured to be rotatable about the vertical axis and to be movable up and down. A cup 33 is provided around the spin chuck 31, and a drainage unit (not shown) including an exhaust pipe and a drain pipe is provided on the bottom surface of the cup 33. In the figure, reference numeral 34 denotes a chemical liquid supply nozzle. The chemical liquid supply nozzle 34 is provided so as to be movable up and down, and is configured to be movable in the Y direction along the guide 36 by a drive unit 35.

この現像ユニット3では、ウエハWはメインアームA1により搬送用通路R1に面して設けられた搬送口37を介して筐体30内に搬入され、スピンチャック31に受け渡される。搬送口37はシャッタ38により開閉可能となっており、シャッタ38により搬送口37を閉塞することにより筺体30内へのパーティクルの流入を防ぐことができる。そして供給ノズル34から当該ウエハWの表面に現像液が供給され、ウエハWの表面に現像液の液膜を形成させ、その後図示しない洗浄液供給機構からの洗浄液によりウエハW表面の現像液が洗い流され、その後ウエハWを回転させて乾燥されることにより現像処理が終了する。   In the developing unit 3, the wafer W is loaded into the housing 30 by the main arm A 1 through the transfer port 37 provided facing the transfer path R 1 and is transferred to the spin chuck 31. The conveyance port 37 can be opened and closed by a shutter 38. By closing the conveyance port 37 with the shutter 38, inflow of particles into the housing 30 can be prevented. Then, a developing solution is supplied from the supply nozzle 34 to the surface of the wafer W, a liquid film of the developing solution is formed on the surface of the wafer W, and then the developing solution on the surface of the wafer W is washed away by a cleaning solution from a cleaning solution supply mechanism (not shown). Thereafter, the development process is completed by rotating the wafer W and drying it.

棚ユニットU1〜U4は現像ユニット3にて行われる処理の前処理および後処理を行うための熱系処理ユニットが2段に積層されており、またその棚ユニットU1〜U4の下部には排気ユニット5が設けられている。そして、熱系処理ユニットの中には、例えば露光後のウエハWを加熱処理したり、現像処理後のウエハWを乾燥させるために加熱処理したりする加熱ユニット4や、この加熱ユニット4における処理の後にウエハWを所定温度に調整するための冷却ユニット等が含まれている。具体的にはDEV層B1における棚ユニットU1,U2,U3は加熱ユニット4が2段に積層され、棚ユニットU4は冷却ユニットが2段に積層されている。   In the shelf units U1 to U4, thermal processing units for performing pre-processing and post-processing of processing performed in the developing unit 3 are stacked in two stages, and an exhaust unit is disposed below the shelf units U1 to U4. 5 is provided. In the thermal processing unit, for example, the heating unit 4 that heats the wafer W after exposure, or heats the wafer W after development processing to dry, and the processing in the heating unit 4 Thereafter, a cooling unit or the like for adjusting the wafer W to a predetermined temperature is included. Specifically, the shelf units U1, U2, and U3 in the DEV layer B1 have heating units 4 stacked in two stages, and the shelf unit U4 has stacked cooling units in two stages.

図6に示すように、加熱ユニット4は筐体40を有し、その内部には基台41が設置されている。筐体40の搬送用通路R1に面した部分にはウエハWの搬送口42が形成されている。筐体40の中には、粗熱取り用の冷却プレート43と、熱板44とが設けられている。冷却プレート43は図示する冷却位置と熱板44上の搬送位置との間で移動可能に構成されている。図中45は整流用のプレートである。ウエハWは昇降ピン47により冷却プレート43への受け渡しが行われ、昇降ピン48により熱板44に対するウエハWの受け渡しおよび冷却プレート43からと熱板44との間のウエハWの受け渡しがなされる。   As shown in FIG. 6, the heating unit 4 has a housing 40, and a base 41 is installed therein. A transfer port 42 for the wafer W is formed in a portion of the housing 40 facing the transfer path R1. In the housing 40, a cooling plate 43 for removing rough heat and a heating plate 44 are provided. The cooling plate 43 is configured to be movable between a cooling position shown in the drawing and a transfer position on the hot plate 44. In the figure, 45 is a plate for rectification. The wafer W is transferred to the cooling plate 43 by the lift pins 47, and the wafer W is transferred to the hot plate 44 by the lift pins 48 and the wafer W is transferred from the cooling plate 43 to the hot plate 44.

なお棚ユニットU4を構成する冷却ユニットの詳しい説明は省略するが加熱ユニット4と同様に搬送用通路R1に向かって搬送口42が開口された筺体を備え、その筺体内部には例えば水冷方式の冷却プレートを備えた構成の装置が用いられる。   Although a detailed description of the cooling unit constituting the shelf unit U4 is omitted, a casing having a transfer port 42 opened toward the transfer path R1 is provided in the same manner as the heating unit 4, and the inside of the casing is, for example, a water-cooling type cooling unit. An apparatus having a configuration including a plate is used.

また、図6に示すように、排気ユニット5は、筺体50において搬送用通路R1に面して開口された吸引口51と、筺体の内部の排気室53内を吸引排気する排気管54とを備え、排気室53内を排気して負圧化することで搬送用通路R1における気体を吸引してパーティクルを除去する。   As shown in FIG. 6, the exhaust unit 5 includes a suction port 51 that opens in the housing 50 so as to face the transfer passage R1, and an exhaust pipe 54 that sucks and exhausts the inside of the exhaust chamber 53 inside the housing. The exhaust chamber 53 is evacuated to a negative pressure, thereby sucking the gas in the transfer passage R1 and removing particles.

メインアームA1は、棚ユニットU1〜U4の各処理ユニット、現像ユニット3、第1の搬送用棚ユニットT1の受け渡しステージおよび第2の搬送用棚ユニットT2の受け渡しステージとの間でウエハWの受け渡しを行うように構成されている。メインアームA1は、図6に示すように、例えばウエハWの裏面側周縁領域を支持するための2本のアーム体61,62を備えており、これらアーム体61,62は搬送基体63上を互いに独立して進退自在に構成されている。また搬送基体63は、昇降基体64上に鉛直軸周りに回転自在に設けられている。昇降基体64は、昇降ガイドレール67に沿って昇降可能となっている。棚ユニットU1〜U4の4つの排気ユニット5の前面にはガイドレール65が水平に配置されており、このガイドレール65に沿って昇降ガイドレール67を介してメインアームA1が水平方向に移動可能となっている。昇降ガイドレール65には、吸引口51に対応する位置に孔66が設けられており、この孔66を介して搬送用通路R1の排気が行われる。昇降ガイドレール67の下端部は、ガイドレール65の下端を跨いで排気室5の内部に至り、昇降ガイドレール67をガイドレール65に沿って移動させるための駆動ベルト55に係止されている。   The main arm A1 transfers the wafer W between the processing units of the shelf units U1 to U4, the developing unit 3, the transfer stage of the first transfer shelf unit T1, and the transfer stage of the second transfer shelf unit T2. Is configured to do. As shown in FIG. 6, the main arm A <b> 1 includes, for example, two arm bodies 61 and 62 for supporting the peripheral area on the back surface side of the wafer W. The arm bodies 61 and 62 are arranged on the transfer base 63. It is configured to move forward and backward independently of each other. The transport base 63 is provided on the elevating base 64 so as to be rotatable around the vertical axis. The elevating base 64 can be moved up and down along the elevating guide rail 67. Guide rails 65 are horizontally arranged on the front surfaces of the four exhaust units 5 of the shelf units U1 to U4, and the main arm A1 can move in the horizontal direction along the guide rails 65 via the lifting guide rails 67. It has become. The elevating guide rail 65 is provided with a hole 66 at a position corresponding to the suction port 51, and the conveyance path R <b> 1 is exhausted through the hole 66. The lower end portion of the elevating guide rail 67 reaches the inside of the exhaust chamber 5 across the lower end of the guide rail 65 and is locked to a drive belt 55 for moving the elevating guide rail 67 along the guide rail 65.

次に、他の処理層について簡単に説明する。
DEV層B5は、上述したようにDEV層B1と全く同様に構成され、メインアームA1と全く同じ構成のメインアームA5によりウエハWの搬送を行う。また、BCT層B2、COT層B3,B7、TCT層B4,B8は、DEV層B1の現像ユニット3の代わりに、反射防止膜用の薬液あるいはレジスト膜形成用の薬液(レジスト液)を塗布する塗布ユニットが用いられる点が異なっている。これらの塗布ユニットの基本構造は現像ユニット3とほぼ同じであるが、現像ユニット3と異なり、スピンチャックを回転させながら塗布用の薬液をウエハの中心に滴下し、遠心力で広げて塗布膜を形成する。また、これら塗布系の処理ユニットB2〜B4、B7、B8は、棚ユニットU1〜U4を構成するユニットがDEV層B1とは一部異なっている。すなわち、DEV層B1の棚ユニットU1〜U4と同様の加熱ユニットおよび冷却ユニットが含まれている他、いずれかの処理層にウエハWの周縁部を露光する周縁露光ユニットが設けられており、COT層B3,B7の棚ユニットU1〜U4にはウエハWに対して疎水化処理を行うユニットが含まれている。なお、これら処理層B2,B3,B4,B7,B8にはメインアームA1と全く同じ構成のメインアームA2,A3,A4,A7,A8が設けられており、これらによりウエハWの搬送を行うようになっている。
Next, other processing layers will be briefly described.
As described above, the DEV layer B5 is configured in exactly the same way as the DEV layer B1, and the wafer W is transferred by the main arm A5 having the same configuration as the main arm A1. Further, the BCT layer B2, the COT layers B3 and B7, and the TCT layers B4 and B8 are coated with a chemical solution for antireflection film or a chemical solution for forming a resist film (resist solution) instead of the developing unit 3 of the DEV layer B1. The difference is that a coating unit is used. The basic structure of these coating units is almost the same as that of the developing unit 3, but unlike the developing unit 3, a coating chemical is dropped on the center of the wafer while rotating the spin chuck and spread by centrifugal force to form a coating film. Form. Further, these coating processing units B2 to B4, B7, and B8 are partially different from the DEV layer B1 in the units constituting the shelf units U1 to U4. That is, a heating unit and a cooling unit similar to the shelf units U1 to U4 of the DEV layer B1 are included, and a peripheral exposure unit that exposes the peripheral portion of the wafer W is provided on any one of the processing layers. The shelf units U1 to U4 of the layers B3 and B7 include units that perform a hydrophobic treatment on the wafer W. The processing layers B2, B3, B4, B7, and B8 are provided with main arms A2, A3, A4, A7, and A8 having the same configuration as the main arm A1, and the wafer W is transferred by these main arms. It has become.

洗浄/表面処理層(C/S層)B6は、DEV層B1の現像ユニット3の代わりに、洗浄ユニットが用いられる点が異なっている。洗浄ユニットの基本構造は現像ユニット3と同様、スピンチャックの周囲にカップが配置された構造を有しているが、現像ユニット3と異なり、スピンチャックを回転させながら純水または洗浄用薬液をウエハの中心に滴下し、遠心力で広げてウエハWの表面を洗浄する。また、洗浄/表面処理層(C/S層)B6は、棚ユニットU1〜U4を構成するユニットがDEV層B1とは一部異なっている。すなわち、DEV層B1の棚ユニットU1〜U4と同様の加熱ユニットおよび冷却ユニットが含まれている他、キュアユニットが設けられている。図7に示すように、キュアユニット8は、筐体81内にウエハ支持台82を設け、ウエハ支持台82上に支持されたウエハWの上方に紫外線ランプ83が配置された構成を有しており、ウエハWに紫外線を照射することによりその最上層にキュア処理を施す。なお、このC/S層B6では、メインアームA1と全く同じ構成を有するメインアームA6によりウエハWを搬送するようになっている。   The cleaning / surface treatment layer (C / S layer) B6 is different in that a cleaning unit is used instead of the development unit 3 of the DEV layer B1. The basic structure of the cleaning unit is the same as that of the developing unit 3 except that a cup is arranged around the spin chuck. Unlike the developing unit 3, pure water or cleaning chemicals are supplied to the wafer while rotating the spin chuck. The surface of the wafer W is washed by being dropped at the center of the wafer and spread by centrifugal force. The cleaning / surface treatment layer (C / S layer) B6 is partially different from the DEV layer B1 in the units constituting the shelf units U1 to U4. That is, in addition to the heating unit and the cooling unit similar to the shelf units U1 to U4 of the DEV layer B1, a cure unit is provided. As shown in FIG. 7, the cure unit 8 has a configuration in which a wafer support 82 is provided in a housing 81 and an ultraviolet lamp 83 is disposed above the wafer W supported on the wafer support 82. The uppermost layer is cured by irradiating the wafer W with ultraviolet rays. In the C / S layer B6, the wafer W is transferred by the main arm A6 having the same configuration as the main arm A1.

第1搬送層M1は、上述したように、第1のサブブロックSB1の上側のDEV層B1とBCT層B2との間に設けられ、ウエハWをキャリアブロックS1に隣接する第1の搬送用棚ユニットT1から中間の第2の搬送用棚ユニットT2へ直行してウエハWを搬送するものである。この第1搬送層M1は、図8に示すように、DEV層B1の搬送用通路R1とは仕切り板7aにより仕切られた搬送領域P1と直通搬送手段であるシャトルアーム7とを含んでいる。シャトルアーム7は、ウエハWの裏面側周縁領域を支持するためのアーム体71を備えており、このアーム体71は搬送基体72上を進退自在に構成されている。また搬送基体72は、移動基体73上に鉛直軸回りに回転自在に設けられている。シャトルアーム7の背面側には、搬送領域P1に沿って水平に筐体70が設けられている。筺体70内部は排気室70aにはシャトルアーム7を移動させるための駆動部(図示せず)が含まれている。筺体70の前面にはシャトルアーム7を水平方向にガイドするためのガイドレール74が筐体70の前面に沿って水平方向に延在するように設けられている。   As described above, the first transfer layer M1 is provided between the DEV layer B1 and the BCT layer B2 on the upper side of the first sub-block SB1, and the wafer W is placed on the first transfer shelf adjacent to the carrier block S1. The wafer W is transferred directly from the unit T1 to the intermediate second transfer shelf unit T2. As shown in FIG. 8, the first transport layer M1 includes a transport region P1 partitioned by a partition plate 7a from the transport path R1 of the DEV layer B1, and a shuttle arm 7 as a direct transport means. The shuttle arm 7 includes an arm body 71 for supporting the peripheral area on the back surface side of the wafer W, and the arm body 71 is configured to be movable back and forth on the transfer base 72. The transport base 72 is provided on the moving base 73 so as to be rotatable about the vertical axis. On the back side of the shuttle arm 7, a housing 70 is provided horizontally along the transfer area P1. Inside the housing 70, the exhaust chamber 70 a includes a drive unit (not shown) for moving the shuttle arm 7. A guide rail 74 for guiding the shuttle arm 7 in the horizontal direction is provided on the front surface of the housing 70 so as to extend in the horizontal direction along the front surface of the housing 70.

また筺体70は搬送領域P1に面して開口された吸引口75を備えており、当該吸引口75と重なるように前記ガイドレール74には横方向に間隔をおいて孔74aが設けられている。排気室70aの搬送領域P1と反対側には横方向に間隔をおいて複数箇所、排気口77が開口しており、排気口77には排気室70a内を吸引排気するための排気管78が接続されている。当該排気管78を介して排気室70aが負圧化されることで搬送領域P1における気体が排気室70aに流入するようになっている。搬送領域P1には例えば気体導入部79が横方向に、搬送領域P1全域をカバーするように設けられている。気体導入部79には一定の間隔をおいて気体導入口(図示せず)が設けられており、搬送領域P1に清浄気体が供給されるようになっている。このように搬送領域P1に清浄気体を供給しつつ、前記排気室70aを介して搬送領域P1を排気することにより、搬送領域P1のパーティクルを除去するようになっている。このとき、清浄気体の供給と排気とを調整することにより、搬送領域P1の圧力をクリーンルーム内の圧力よりも若干陽圧になるようコントロールすることにより、外部から搬送領域P1へのパーティクルの流入を抑制することができる。   The housing 70 is provided with a suction port 75 opened to face the transport region P1, and the guide rail 74 is provided with holes 74a spaced in the lateral direction so as to overlap the suction port 75. . A plurality of exhaust ports 77 are opened at intervals in the lateral direction on the side opposite to the transfer region P1 of the exhaust chamber 70a. The exhaust port 77 has exhaust pipes 78 for sucking and exhausting the inside of the exhaust chamber 70a. It is connected. The exhaust chamber 70a is made negative pressure through the exhaust pipe 78, so that the gas in the transport region P1 flows into the exhaust chamber 70a. In the transfer area P1, for example, a gas introduction part 79 is provided in the lateral direction so as to cover the entire transfer area P1. The gas introduction part 79 is provided with gas introduction ports (not shown) at regular intervals, so that clean gas is supplied to the transport region P1. In this way, particles in the transport region P1 are removed by exhausting the transport region P1 through the exhaust chamber 70a while supplying clean gas to the transport region P1. At this time, by adjusting the supply and exhaust of the clean gas, the pressure in the transfer area P1 is controlled to be slightly more positive than the pressure in the clean room, so that the inflow of particles from the outside to the transfer area P1 can be prevented. Can be suppressed.

第2搬送層M2は、第1のサブブロックSB1の最下段に設けられ、第1の搬送用棚ユニットT2から第1の搬送用棚ユニットT1へ直行してウエハWを搬送するものである他は、第1搬送層M1と全く同様に構成されている。また、第3搬送層M3は、第2のサブブロックSB2の上側のDEV層B5とC/S層B6との間に設けられ、中間の第2の搬送用棚ユニットT2からインターフェイスブロックS3に隣接する第3の搬送用棚ユニットT3へ直行してウエハWを搬送するものである他は、第1搬送層M1と全く同様に構成されている。第4搬送層M4は、第2のサブブロックSB2の最下段に設けられ、第3の搬送用棚ユニットT3から第2の搬送用棚ユニットT2へウエハを搬送するものである他は、第1搬送層M1と全く同様に構成されている。   The second transport layer M2 is provided at the lowermost stage of the first sub-block SB1, and transports the wafer W by going straight from the first transport shelf unit T2 to the first transport shelf unit T1. Is configured in exactly the same way as the first transport layer M1. The third transport layer M3 is provided between the DEV layer B5 and the C / S layer B6 on the upper side of the second sub-block SB2, and is adjacent to the interface block S3 from the intermediate second transport shelf unit T2. The configuration is the same as that of the first transfer layer M1, except that the wafer W is transferred to the third transfer shelf unit T3. The fourth transport layer M4 is provided at the lowermost stage of the second sub-block SB2, and transports wafers from the third transport shelf unit T3 to the second transport shelf unit T2. It is configured in exactly the same way as the transport layer M1.

第1のサブブロックSB1の処理層B1〜B4の搬送用通路R1および搬送層M1、M2の搬送領域P1におけるキャリアブロックS1と隣接する領域は、第1のウエハ受け渡し領域R2となっていて、前記第1の搬送用棚ユニットT1がこの受け渡し領域R2に設けられている。また、受け渡し領域R2には、この搬送用棚ユニットT1に対してウエハWの受け渡しを行うための昇降搬送手段である受け渡しアームD1が設けられている。   A region adjacent to the carrier block S1 in the transport path R1 of the processing layers B1 to B4 of the first sub-block SB1 and the transport region P1 of the transport layers M1 and M2 is a first wafer transfer region R2, and A first transport shelf unit T1 is provided in the delivery region R2. In the transfer area R2, a transfer arm D1, which is a lifting and lowering transfer means for transferring the wafer W to the transfer shelf unit T1, is provided.

この第1の搬送用棚ユニットT1は、第2搬送層M2に対応する位置に受け渡しステージTRSBを有し、各DEV層B1に対応する位置に受け渡しステージTRS1を有し、第1搬送層M1に対応する位置に受け渡しステージTRSAを有し、BCT層B2に対応する位置に2つの受け渡しステージTRS2を有し、COT層B3に対応する位置に2つの受け渡しステージTRS3を有し、TCT層B4に対応する位置に2つの受け渡しステージTRS4を有している。   The first transfer shelf unit T1 has a transfer stage TRSB at a position corresponding to the second transfer layer M2, and has a transfer stage TRS1 at a position corresponding to each DEV layer B1, and is attached to the first transfer layer M1. It has a delivery stage TRSA at a corresponding position, has two delivery stages TRS2 at a position corresponding to the BCT layer B2, has two delivery stages TRS3 at a position corresponding to the COT layer B3, and corresponds to the TCT layer B4 Two delivery stages TRS4 are provided at the positions to be operated.

トランスファーアームCは、第1の搬送用棚ユニットT1の最下段の第2搬送層M2に対応する受け渡しステージTRSBからBCT層B2に対応する受け渡しステージTRS2までにアクセス可能となっている。また、受け渡しアームD1は、最下段の受け渡しステージTRSBからTCT層B4に対応する最上段の受け渡しステージTRS4までにアクセス可能となっている。   The transfer arm C is accessible from the transfer stage TRSB corresponding to the lowermost second transfer layer M2 of the first transfer shelf unit T1 to the transfer stage TRS2 corresponding to the BCT layer B2. The delivery arm D1 is accessible from the lowermost delivery stage TRSB to the uppermost delivery stage TRS4 corresponding to the TCT layer B4.

受け渡しアームD1は、最下段の第2搬送層M2から最上段のTCT層B4の各層を移動して、各層に設けられた受け渡しステージTRSB〜TRS4に対してウエハWの受け渡しを行うことができるように、進退および昇降可能に構成されている。   The transfer arm D1 moves from the lowermost second transport layer M2 to the uppermost TCT layer B4 so that the wafer W can be transferred to the transfer stages TRSB to TRS4 provided in the respective layers. In addition, it is configured to be able to advance and retreat and to move up and down.

また、第1および第2搬送層M1、M2に対応する受け渡しステージTRSA、TRSBにはシャトルアーム7がアクセス可能となっており、DEV層B1、BCT層B2、COT層B3、TCT層B4にそれぞれ対応する受け渡しステージTRS1〜TRS4には、それぞれ各処理層のメインアームA1〜A4がアクセス可能となっている。   The shuttle arm 7 is accessible to the transfer stages TRSA and TRSB corresponding to the first and second transport layers M1 and M2, and the DEV layer B1, BCT layer B2, COT layer B3, and TCT layer B4 are respectively accessible. The main arms A1 to A4 of each processing layer can access the corresponding delivery stages TRS1 to TRS4, respectively.

第1のサブブロックSB1の処理層B1〜B4の搬送用通路R1および搬送層M1、M2の搬送領域P1と、第2サブブロックSB2の処理層B5〜B8の搬送用通路R1および搬送層M3、M4の搬送領域P1との間の領域は、第2のウエハ受け渡し領域R3となっていて、前記第1の搬送用棚ユニットT2がこの受け渡し領域R3に設けられている。また、受け渡し領域R3には、この搬送用棚ユニットT2に対してウエハWの受け渡しを行うための昇降搬送手段である受け渡しアームD2が設けられている。   The transport path R1 and transport layers M1 and M2 of the processing layers B1 to B4 of the first sub-block SB1, the transport path R1 and transport layer M3 of the processing layers B5 to B8 of the second sub-block SB2, A region between the transfer region P1 of M4 is a second wafer transfer region R3, and the first transfer shelf unit T2 is provided in the transfer region R3. In the transfer area R3, a transfer arm D2, which is a lifting and lowering transfer means for transferring the wafer W to the transfer shelf unit T2, is provided.

この搬送用棚ユニットT2は、第4搬送層M4に対応する位置に受け渡しステージTRSDを有し、各DEV層B5に対応する位置に受け渡しステージTRS5を有し、第3搬送層M3に対応する位置に受け渡しステージTRSCを有し、C/S層B6に対応する位置に2つの受け渡しステージTRS6を有し、COT層B7に対応する位置に2つの受け渡しステージTRS7を有し、TCT層B8に対応する位置に2つの受け渡しステージTRS8を有している。   The transport shelf unit T2 has a transfer stage TRSD at a position corresponding to the fourth transport layer M4, has a transfer stage TRS5 at a position corresponding to each DEV layer B5, and a position corresponding to the third transport layer M3. Has a delivery stage TRSC, has two delivery stages TRS6 at a position corresponding to the C / S layer B6, has two delivery stages TRS7 at a position corresponding to the COT layer B7, and corresponds to the TCT layer B8. Two delivery stages TRS8 are provided at the position.

第2の受け渡しアームD2は、最下段の受け渡しステージTRSDからTCT層B8に対応する最上段の受け渡しステージTRS8までにアクセス可能となっている。したがって、第2の受け渡しアームD2は、最下段の第4搬送層M4から最上段のTCT層B8の各層を移動して、各層に設けられた受け渡しステージTRSC〜TRS8に対してウエハWの受け渡しを行うことができるように、進退および昇降可能に構成されている。   The second delivery arm D2 is accessible from the lowermost delivery stage TRSD to the uppermost delivery stage TRS8 corresponding to the TCT layer B8. Therefore, the second transfer arm D2 moves from the lowermost fourth transfer layer M4 to the uppermost TCT layer B8 and transfers the wafer W to the transfer stages TRSC to TRS8 provided in the respective layers. It is configured to be able to advance and retreat and ascend and descend so that it can be performed.

また、第3および第4搬送層M3、M4に対応する受け渡しステージTRSC、TRSDにはシャトルアーム7がアクセス可能となっており、DEV層B5、C/S層B6、COT層B7、TCT層B8にそれぞれ対応する受け渡しステージTRS5〜TRS8には、それぞれ各処理層のメインアームA5〜A8がアクセス可能となっている。   The shuttle arm 7 is accessible to the transfer stages TRSC and TRSD corresponding to the third and fourth transport layers M3 and M4, and the DEV layer B5, C / S layer B6, COT layer B7, TCT layer B8. The main arms A5 to A8 of each processing layer are accessible to the transfer stages TRS5 to TRS8 respectively corresponding to.

DEV層B5の搬送用通路R1ならびに第3および第4搬送層M3、M4の搬送領域P1におけるインターフェイスブロックS3と隣接する領域は、第3のウエハ受け渡し領域R4となっていて、図2に示すように、前記第3の搬送用棚ユニットT3がこの領域R4に設けられている。   The area adjacent to the interface block S3 in the transfer path R1 of the DEV layer B5 and the transfer area P1 of the third and fourth transfer layers M3 and M4 is a third wafer transfer area R4, as shown in FIG. In addition, the third transfer shelf unit T3 is provided in the region R4.

この第3の搬送用棚ユニットT3は、第4搬送層M4に対応する位置に受け渡しステージTRSFを有し、各DEV層B1に対応する位置に受け渡しステージTRS9を有し、第3搬送層M3に対応する位置に受け渡しステージTRSEを有している。   The third transfer shelf unit T3 has a transfer stage TRSF at a position corresponding to the fourth transfer layer M4, has a transfer stage TRS9 at a position corresponding to each DEV layer B1, and is provided on the third transfer layer M3. A delivery stage TRSE is provided at a corresponding position.

そして、第3および第4搬送層M3、M4に対応する受け渡しステージTRSE、TRSFにはシャトルアーム7がアクセス可能となっており、DEV層B5に対応する受け渡しステージTRS7には、メインアームA5がアクセス可能となっている。   The shuttle arm 7 can access the transfer stages TRSE and TRSF corresponding to the third and fourth transport layers M3 and M4, and the main arm A5 can access the transfer stage TRS7 corresponding to the DEV layer B5. It is possible.

受け渡しステージTRS1〜TRS9およびTRSA〜TRSFは全て同じ構造を有しており、例えば直方体状の筺体内を備え、当該筺体内にウエハWを載置するステージが設けられ、また当該ステージ上を突没自在なピンが設けられて構成されている。また、ステージはウエハWの温度を予定した温度に調節する機構を有している。そして、筺体の各アームに向かう側面に設けられた搬送口を介して各アームが前記筺体内に進入し、前記ピンを介してステージから浮いたウエハWの裏面を各アームが保持して搬送可能であり、また各アームから突出した前記ピン上にウエハWを受け渡して前記ピンを下降させることによりプレート上にウエハWが載置可能である。   The delivery stages TRS1 to TRS9 and TRSA to TRSF all have the same structure. For example, the delivery stages TRS1 to TRS9 and TRSA to TRSF have a rectangular parallelepiped enclosure, and a stage on which the wafer W is placed is provided. A free pin is provided and configured. The stage also has a mechanism for adjusting the temperature of the wafer W to a predetermined temperature. Each arm enters the case through a transfer port provided on a side surface facing each arm of the case, and each arm can hold and transfer the back surface of the wafer W floating from the stage via the pin. In addition, the wafer W can be placed on the plate by delivering the wafer W onto the pins protruding from the arms and lowering the pins.

なお、本実施形態では処理層B2〜B4、B6〜B8において受け渡しステージを2つずつ設け、DEV層B1、B5および搬送層M1〜M4において1つずつ設けたが、これに限らず、各層の受け渡しステージの数は、予定される搬送シーケンスに応じて適宜決定すればよい。   In this embodiment, two delivery stages are provided in each of the processing layers B2 to B4 and B6 to B8, and one is provided in each of the DEV layers B1 and B5 and the transport layers M1 to M4. The number of delivery stages may be determined as appropriate according to the scheduled transfer sequence.

インターフェイスブロックS3には、露光装置200へウエハWを搬入する際、および露光装置200からウエハWを搬出する際に複数のウエハWを一時待機可能なバッファ部9を有している。バッファ部9は、1回目の露光の際に露光装置200に搬入するウエハWを収納する第1搬入バッファカセット(BuIN1)91、1回目の露光が終了後のウエハWを露光装置200から払い出されたウエハWを収納する第1搬出バッファカセット(BuOUT1)92、2回目の露光の際に露光装置200に搬入するウエハWを収納する第2搬入バッファカセット(BuIN2)93、2回目の露光が終了後のウエハWを露光装置200から払い出されたウエハWを収納する第2搬出バッファカセット(BuOUT2)94を有しており、上から第2搬入バッファカセット(BuIN2)93、第1搬入バッファカセット(BuIN1)91、第1搬出バッファカセット(BuOUT1)92、第2搬出バッファカセット(BuOUT2)94が配置されている(図3参照)。 The interface block S3 includes a buffer unit 9 that can temporarily wait for a plurality of wafers W when the wafer W is loaded into the exposure apparatus 200 and when the wafer W is unloaded from the exposure apparatus 200. The buffer unit 9 includes a first loading buffer cassette (Bu IN 1) 91 that stores a wafer W to be loaded into the exposure apparatus 200 during the first exposure, and the wafer W after the first exposure is completed from the exposure apparatus 200. second input buffer cassette containing the wafers W to be carried into the exposure apparatus 200 during the first unloading buffer cassette (Bu OUT 1) 92,2 th exposure that houses the paid out wafer W (Bu iN 2) 93 It has a second carry-out buffer cassette (Bu OUT 2) 94 for storing the wafer W that has been discharged from the exposure apparatus 200 after the second exposure has been completed. Bu IN 2) 93, first carry buffer cassette (Bu IN 1) 91, the first carry-out buffer cassette (Bu OUT 1) 92, a second carry-out buffer cassette (B OUT 2) 94 is arranged (see FIG. 3).

また、バッファ部9の処理ブロックS2側には、塗布後のウエハWを搬入バッファカセット91または93に搬入するための搬入用インターフェイスアームE1および搬出バッファカセット92または94からウエハWを搬出するための搬出用インターフェイスアームE2が設けられている。これらインターフェイスアームE1およびE2は、上記搬送用棚ユニットT3の受け渡しステージTRS9、TRSE、TRSFにもアクセス可能となっており、ウエハWを搬入バッファカセット91または93に搬入する際には、第3搬送層M3のシャトルアーム7により受け渡しステージTRSEにウエハWを受け渡した後、搬入用インターフェイスアームE1により搬入し、搬出バッファカセット92または94から搬出したウエハWを戻す際には、搬出用インターフェイスアームE2により受け渡しステージTRS9またはTRSFに受け渡す。   Further, on the processing block S 2 side of the buffer unit 9, the wafer W is unloaded from the loading interface arm E 1 and the unloading buffer cassette 92 or 94 for loading the coated wafer W into the loading buffer cassette 91 or 93. An unloading interface arm E2 is provided. These interface arms E1 and E2 can also access the transfer stages TRS9, TRSE, and TRSF of the transfer shelf unit T3. When the wafer W is transferred into the transfer buffer cassette 91 or 93, the third transfer is performed. When the wafer W is transferred to the transfer stage TRSE by the shuttle arm 7 of the layer M3 and then transferred by the transfer interface arm E1 and returned from the transfer buffer cassette 92 or 94, the transfer interface arm E2 returns the wafer W. Transfer to the transfer stage TRS9 or TRSF.

また、バッファ部9と露光装置200との間で1回目露光用のウエハWを搬送する1回目露光用インターフェイスアームE3と、バッファ部9と露光装置200との間で2回目露光用のウエハを搬送する2回目露光用インターフェイスアームE4とが設けられている。   Also, a first exposure interface arm E3 for transporting a first exposure wafer W between the buffer unit 9 and the exposure apparatus 200, and a second exposure wafer between the buffer unit 9 and the exposure apparatus 200. A second-exposure interface arm E4 is provided.

これらインターフェイスアームE1〜E4は同じ構造を有しており、例えば図9に示すように、ウエハWの裏面側中央領域を支持するための1本のアーム111が基台112に沿って進退自在に設けられている。前記基台112は、昇降台113に回転機構114により鉛直軸回りに回転自在に取り付けられ、昇降レール115に沿って昇降自在に設けられている。これにより、アーム111は、進退、昇降、鉛直軸回りに回転が可能な構成となっている。なお上記受け渡しアームD1、D2も、鉛直軸回りに回転しない他は、インターフェイスアームE1〜E4と同様に構成されている。   These interface arms E1 to E4 have the same structure. For example, as shown in FIG. 9, one arm 111 for supporting the central region on the back surface side of the wafer W can be moved forward and backward along the base 112. Is provided. The base 112 is attached to a lift 113 by a rotation mechanism 114 so as to be rotatable about a vertical axis, and is provided so as to be movable up and down along a lift rail 115. As a result, the arm 111 is configured to be able to advance and retreat, move up and down, and rotate about the vertical axis. The delivery arms D1 and D2 are configured in the same manner as the interface arms E1 to E4 except that they do not rotate around the vertical axis.

次に、制御部10について説明する。図10は制御部10の要部を示すブロック図である。
この制御部10は、基板処理システム100のメインアームA1〜A8、シャトルアーム7、トランスファーアームC、受け渡しアームD1、D2、インターフェイスアームE1〜E4等のウエハ搬送系、キャリアブロックS1、処理ブロックS2、インターフェイスブロックS3の各ユニット等の各構成部を制御するマイクロプロセッサ(MPU)を備えたコントローラ11と、オペレータが基板処理システム100の各構成部を管理するためにコマンドの入力操作等を行うキーボードや、基板処理システム100の各構成部の稼働状況を可視化して表示するディスプレイ等からなるユーザーインターフェイス12と、処理に必要なレシピ等の情報が記憶された記憶部13とを有している。
Next, the control unit 10 will be described. FIG. 10 is a block diagram showing the main part of the control unit 10.
The control unit 10 includes a wafer transfer system such as a main arm A1 to A8, a shuttle arm 7, a transfer arm C, a transfer arm D1 and D2, and an interface arm E1 to E4 of the substrate processing system 100, a carrier block S1, a processing block S2, A controller 11 having a microprocessor (MPU) for controlling each component such as each unit of the interface block S3, and a keyboard for an operator to input commands to manage each component of the substrate processing system 100; The user interface 12 includes a display that visualizes and displays the operating status of each component of the substrate processing system 100, and the storage unit 13 that stores information such as recipes necessary for processing.

記憶部13は、基板処理システム100で実行される各種処理をコントローラ11の制御にて実現するための制御プログラムや、基板処理システム100の処理の手順やウエハWの搬送スケジュール等を与えるプログラムすなわちレシピ等が格納されている。搬送スケジュールのレシピは、処理種別に応じたウエハWの搬送経路(ウエハWが置かれる受け渡しステージやユニットなどのモジュールの順番)を指定したものであり、オペレータが複数のレシピの中から実行するレシピを選択するようになっている。レシピ等の制御プログラムは記憶部13の中の記憶媒体に記憶されている。記憶媒体は、ハードディスク等の固定的なものであってもよいし、CDROM、DVD、フラッシュメモリ等の可搬性のものであってもよい。また、他の装置から、例えば専用回線を介してレシピを適宜伝送させるようにしてもよい。   The storage unit 13 is a program that gives a control program for realizing various processes executed by the substrate processing system 100 under the control of the controller 11, a processing procedure of the substrate processing system 100, a wafer W transfer schedule, and the like, that is, a recipe Etc. are stored. The recipe of the transfer schedule specifies the transfer path of the wafer W (order of modules such as a delivery stage and a unit on which the wafer W is placed) according to the processing type, and is a recipe that the operator executes from a plurality of recipes Is supposed to be selected. Control programs such as recipes are stored in a storage medium in the storage unit 13. The storage medium may be a fixed one such as a hard disk or a portable one such as a CDROM, DVD, or flash memory. Moreover, you may make it transmit a recipe suitably from another apparatus via a dedicated line, for example.

次に、以上のように構成された基板処理システム100によるウエハWの処理動作について説明する。
最初に、本実施形態の基板処理システム100で実施される、ウエハWの所定の膜に微細パターンを形成するためのダブルパターニングについて、図11を参照して説明する。なお、ここでは、簡略化のために、基板と被エッチング膜とレジスト膜のみを描いているが、実パターンでは反射防止膜、下地膜、ハードマスク層、エッチングストップ層等が適宜配置されている。
Next, the processing operation of the wafer W by the substrate processing system 100 configured as described above will be described.
First, double patterning for forming a fine pattern on a predetermined film of the wafer W, which is performed in the substrate processing system 100 of this embodiment, will be described with reference to FIG. Here, for the sake of simplicity, only the substrate, the film to be etched, and the resist film are drawn, but in the actual pattern, an antireflection film, a base film, a hard mask layer, an etching stop layer, and the like are appropriately arranged. .

まず、図11(a)に示すように、半導体基板(ウエハ)301上に形成された被エッチング膜302の上に1回目のレジスト塗布処理を行ってレジスト膜303を形成する(1回目塗布)。   First, as shown in FIG. 11A, a first resist coating process is performed on an etching target film 302 formed on a semiconductor substrate (wafer) 301 to form a resist film 303 (first coating). .

次に、図11(b)に示すように、1回目の露光および1回目の現像処理を行ってパターン部分304を有する1回目のレジストパターンを形成する(1回目パターニング)。   Next, as shown in FIG. 11B, a first resist pattern having a pattern portion 304 is formed by performing a first exposure and a first development process (first patterning).

次に、図11(c)に示すように、1回目のパターン部分304とその後の2回目塗布の際のレジストとがリーチング等を生じてパターン部分304に悪影響を及ぼささないように、パターン部分304に対して表面処理(キュア、コーティング等)を行って、表面処理部分305を形成する(パターンの表面処理)。   Next, as shown in FIG. 11 (c), the pattern portion 304 and the resist in the subsequent second application are not subjected to leaching or the like so that the pattern portion 304 is adversely affected. Surface treatment (cure, coating, etc.) is performed on 304 to form a surface treated portion 305 (pattern surface treatment).

次に、図11(d)に示すように、1回目のレジストパターンの上から2回目のレジスト塗布処理を行ってレジスト膜306を形成する(2回目塗布)。   Next, as shown in FIG. 11D, a resist film 306 is formed by performing a second resist coating process on the first resist pattern (second coating).

次に、図11(e)に示すように、2回目の露光および2回目の現像処理を行って、1回目のパターン部分304の互いに隣接するのもの同士の間にパターン部分307を形成し、微細パターンを得る(2回目パターニング)。   Next, as shown in FIG. 11E, a second exposure and a second development process are performed to form a pattern portion 307 between adjacent ones of the first pattern portion 304, A fine pattern is obtained (second patterning).

その後、2回目パターニングまで終了したウエハを別個に設けられたエッチング装置にてエッチングを行い、図11(f)に示すような微細なエッチングパターンを形成する(エッチング)。   Thereafter, the wafer that has been subjected to the second patterning is etched by an etching apparatus provided separately to form a fine etching pattern as shown in FIG. 11F (etching).

基板処理システム100においては、図11で例示したような2回のパターニングを以下のような処理動作で行う。
図12は、本実施形態の基板処理システム100と露光装置200における処理動作を模式的に示す図である。図12中、黒矢印は1回目のパターニングのための処理、白矢印は2回目のパターニングのための処理を示す。本実施形態では、図12に示すように、キャリアブロックS1に第1ロットの複数のウエハWが収納されたキャリア20をセットし、その中からウエハWを1枚ずつ取り出して、第1塗布処理部31において1回目のレジスト膜等の形成を行い、その後、インターフェイスブロックS3のバッファ部9の第1搬入バッファカセット(BuIN1)91に順次搬入する。1ロット分のウエハWが第1搬入バッファカセット(BuIN1)91に溜まった時点で露光装置200のステージ201へウエハWを順次搬送して1回目の露光処理を開始する。
In the substrate processing system 100, patterning twice as illustrated in FIG. 11 is performed by the following processing operation.
FIG. 12 is a diagram schematically showing processing operations in the substrate processing system 100 and the exposure apparatus 200 of the present embodiment. In FIG. 12, a black arrow indicates a process for the first patterning, and a white arrow indicates a process for the second patterning. In the present embodiment, as shown in FIG. 12, the carrier 20 containing the plurality of wafers W of the first lot is set in the carrier block S1, the wafers W are taken out one by one from the carrier, and the first coating process is performed. The first resist film or the like is formed in the section 31 and then sequentially loaded into the first loading buffer cassette (Bu IN 1) 91 of the buffer section 9 of the interface block S3. When the wafers W for one lot are accumulated in the first carry-in buffer cassette (Bu IN 1) 91, the wafers W are sequentially transferred to the stage 201 of the exposure apparatus 200, and the first exposure process is started.

引き続き第2ロットのウエハWを搭載したキャリア20をキャリアブロックS1にセットし、その中からウエハWを1枚ずつ取り出して同様に1回目のレジスト膜形成を行い、第1搬入バッファカセット(BuIN1)91に順次搬入し、1ロット分のウエハWが第1搬入バッファカセット(BuIN1)91に溜まった時点でウエハWを露光装置200のステージ201へウエハWを順次搬送して同様に1回目の露光処理を開始する。 Subsequently, the carrier 20 loaded with the second lot of wafers W is set in the carrier block S1, the wafers W are taken out one by one, and the first resist film is formed in the same manner, and the first carry-in buffer cassette (Bu IN 1) When the wafers W are sequentially loaded into 91 and the wafers W for one lot are accumulated in the first carry-in buffer cassette (Bu IN 1) 91, the wafers W are sequentially transferred to the stage 201 of the exposure apparatus 200 and similarly. The first exposure process is started.

一方、1回目の露光が終了してステージ201に搬出された第1ロットのウエハWは、第1搬出バッファカセット(BuOUT1)92に順次搬入される。そして、この第1搬出バッファカセット(BuOUT1)92からウエハWを順次取り出して第1現像処理部41で1回目の現像処理を行う。その後、1回目の現像処理後のウエハWに対して引き続いて第2塗布処理部32で2回目のレジスト膜等の形成を行い、その後、インターフェイスブロックS3のバッファ部9の第2搬入バッファカセット(BuIN2)93に順次搬入する。 On the other hand, the wafers W of the first lot that have been transferred to the stage 201 after the completion of the first exposure are sequentially loaded into the first carry-out buffer cassette (Bu OUT 1) 92. Then, the wafers W are sequentially taken out from the first carry-out buffer cassette (Bu OUT 1) 92, and the first development processing unit 41 performs the first development processing. Thereafter, the second coating processing unit 32 subsequently forms a second resist film or the like on the wafer W after the first development processing, and then the second loading buffer cassette (in the buffer unit 9 of the interface block S3). Bu IN 2) sequentially carry into 93.

このとき、露光装置200では、第2ロットのウエハWの1回目の露光が終了した時点でレチクルを2回目の露光に対応するものに交換する。その作業終了後、最初のロットのウエハWが第2搬入バッファカセット(BuIN2)93に溜まった時点で露光装置200のステージ201へウエハを順次搬送して2回目の露光処理を開始する。 At this time, in the exposure apparatus 200, when the first exposure of the wafers W of the second lot is completed, the reticle is replaced with one corresponding to the second exposure. After the work is completed, when the wafers W of the first lot are accumulated in the second carry-in buffer cassette (Bu IN 2) 93, the wafers are sequentially transferred to the stage 201 of the exposure apparatus 200 and the second exposure process is started.

これらの処理の途中の適宜の時期に、第3ロット、第4ロットのウエハWの処理を開始する。   Processing of the wafers W of the third lot and the fourth lot is started at an appropriate time during the processing.

2回目の露光が終了した後は、ステージ201に搬出された第1ロットのウエハWは、第2搬出バッファカセット(BuOUT2)94に順次搬入される。そして、この第2搬出バッファカセット(BuOUT2)94からウエハWを順次取り出して第2現像処理部42で2回目の現像処理を行い、2回目の現像処理が終了したウエハWはキャリア20に戻される。第2ロットのウエハWも同様に1回目の露光の後、同様に第1現像処理部41での1回目の現像処理、第2塗布処理部32での2回目のレジスト膜形成処理を行い、2回目の露光を行った後、2回目の現像処理を行ってキャリア20に戻される。 After the second exposure is completed, the wafers W of the first lot unloaded onto the stage 201 are sequentially loaded into the second unloading buffer cassette (Bu OUT 2) 94. Then, the wafers W are sequentially taken out from the second carry-out buffer cassette (Bu OUT 2) 94, and the second development processing unit 42 performs the second development process. The wafer W that has undergone the second development process is transferred to the carrier 20. Returned. Similarly, the second lot of wafers W are also subjected to the first development processing in the first development processing section 41 and the second resist film formation processing in the second coating processing section 32 after the first exposure, After the second exposure, the second development process is performed and the carrier 20 is returned.

以上の処理を多数のロットのウエハWに対して連続して実施するが、上述したように、本実施形態の基板処理システム100では、1回目の塗布・現像処理および2回目の塗布・現像処理を別々の処理部にて行うので、2回のパターニングを、ウエハWを外部に出すことなく連続して行うことができる。このため、ダブルパターニングを極めて高効率で行うことができる。また、このように露光装置200での2回の露光動作に対し、基板処理システム100は1回目の塗布・現像処理および2回目の塗布・現像処理を別々の処理部にて行う。したがって、定常状態においては、基板処理システム100での全体的なウエハ処理のスループットは、露光装置200でのスループットの半分でよく、露光装置の高スループット化に追従する必要はなく、基板処理システム100への負荷を軽減することができる。すなわち、ダブルパターニング処理においては、露光装置のスループットは200〜300枚/時間が要求されており、従来の塗布・現像システムを用いた場合には、露光装置のスループットに合わせて、現状の100〜150枚/時間を200〜300枚/時間にしなければならず、装置負担が極めて大きくなってしまうが、本実施形態の基板処理システム100を用いることにより、スループットを現状の100〜150枚/時間でよく、装置負担を軽減することができる。   The above processing is continuously performed on a large number of lots of wafers W. As described above, in the substrate processing system 100 of the present embodiment, the first coating / developing processing and the second coating / developing processing are performed. Since these are performed in separate processing units, the patterning can be performed twice without taking out the wafer W to the outside. For this reason, double patterning can be performed with extremely high efficiency. Further, the substrate processing system 100 performs the first application / development process and the second application / development process in separate processing units for the two exposure operations in the exposure apparatus 200 as described above. Accordingly, in the steady state, the overall wafer processing throughput in the substrate processing system 100 may be half of the throughput in the exposure apparatus 200, and it is not necessary to follow the increase in throughput of the exposure apparatus. Can reduce the load. That is, in the double patterning process, the throughput of the exposure apparatus is required to be 200 to 300 sheets / hour, and when a conventional coating / development system is used, the current 100 to 100 in accordance with the throughput of the exposure apparatus. 150 sheets / hour must be 200 to 300 sheets / hour, and the burden on the apparatus becomes extremely large. By using the substrate processing system 100 of this embodiment, the throughput is reduced to the current 100 to 150 sheets / hour. The apparatus burden can be reduced.

ただし、このようにスループットが異なる装置を連結してこれらの間でウエハを搬送する場合、その連結部ではウエハのバッファリングは必須である。そのため、本実施形態では、バッファ部9を設けウエハWのバッファリングを行っている。具体的には、スループットの低い基板処理システム100からスループットの高い露光装置200にウエハWを搬送する場合には、バッファがなければその部分で局部的にスループットが2倍となり通常の搬送アームでは露光装置200へのウエハWの供給が追いつかないし、また、露光装置200での1回目の露光と2回目の露光ではレチクルの交換が必要であるからロット毎の運用が必須である。したがって、本実施形態の場合には、搬入用バッファは必須である。これに対して、露光装置200からウエハWを搬出する場合には、搬送アームの性能が露光装置200のスループットに対応するものであれば対応可能であるから搬出用バッファは必須ではないが、スループット差を考慮すると、現実的には搬出用バッファも必要である。   However, when devices having different throughputs are connected in this way and wafers are transferred between them, wafer buffering is indispensable at the connecting part. Therefore, in the present embodiment, the buffer unit 9 is provided to buffer the wafer W. Specifically, when the wafer W is transferred from the substrate processing system 100 with a low throughput to the exposure apparatus 200 with a high throughput, if there is no buffer, the throughput is locally doubled at that portion, and exposure is performed with a normal transfer arm. The supply of the wafer W to the apparatus 200 cannot catch up, and since the reticle needs to be replaced in the first exposure and the second exposure in the exposure apparatus 200, the operation for each lot is indispensable. Therefore, in the case of this embodiment, the carry-in buffer is essential. On the other hand, when the wafer W is unloaded from the exposure apparatus 200, it can be handled as long as the performance of the transfer arm corresponds to the throughput of the exposure apparatus 200. Therefore, the unloading buffer is not essential. Considering the difference, an unloading buffer is actually necessary.

また、本実施形態では、第1塗布処理部31、第2塗布処理部32、第1現像処理部41、第2現像処理部42を積層して設けたので、2回ずつのレジスト等の塗布処理および現像処理をそれぞれ別個に行うシステムでありながらそのフットプリントを小さくすることができる。特に、第2現像処理部42の上に第1塗布処理部31を設けた積層体とし、第1現像処理部41の上に第2塗布処理部32を設けた積層体として、これらを並置することにより、効率的なウエハ搬送が可能となる。   In the present embodiment, the first coating processing unit 31, the second coating processing unit 32, the first development processing unit 41, and the second development processing unit 42 are provided in a stacked manner, so that application of resist or the like is performed twice. Although it is a system that performs processing and development processing separately, its footprint can be reduced. In particular, a stacked body in which the first coating processing unit 31 is provided on the second development processing unit 42 and a stacked body in which the second coating processing unit 32 is provided on the first development processing unit 41 are juxtaposed. As a result, efficient wafer transfer is possible.

さらに、各処理を行うセクションを1層の処理層としてまとめ、これを積層した構成としたので、この意味からもシステムのフットプリントを小さくすることができる。   Furthermore, since the sections for performing each process are combined as a single processing layer and stacked, the footprint of the system can be reduced from this point of view.

さらにまた、各処理層を2回ずつのレジスト等の塗布処理および現像処理を行う際の搬送を効率的に一筆書きで行えるように配置したので、処理の効率を一層高めることができる。   Furthermore, since each processing layer is arranged so that it can be efficiently transported in one stroke by performing application processing and development processing of resist or the like twice, the processing efficiency can be further improved.

次に、より具体的な処理動作について説明する。
外部から複数のウエハが収納されたキャリア20がキャリアブロックS1に搬入され、トランスファーアームCによりこのキャリア20内から1枚のウエハWが取り出され、処理ブロックSへ搬入される。そして、まず第1のサブブロックSB1の第1塗布処理部31にて1回目の塗布処理を行う。具体的には、まず、ウエハWをトランスファーアームCから第1の搬送用棚ユニットT1の受け渡しステージTRS2に受け渡し、受け渡しステージTRS2上のウエハWをBCT層B2のメインアームA2が受け取って、ウエハWを冷却ユニット→反射防止膜形成ユニット(図5の現像ユニット3に対応するユニット)→加熱ユニットの順序で搬送し、順次所定の処理を行うことにより下部反射防止膜(BARC)が形成される。そして、その後、ウエハWを受け渡しステージTRS2に戻す。
Next, a more specific processing operation will be described.
A carrier 20 storing a plurality of wafers from the outside is carried into the carrier block S1, and one wafer W is taken out from the carrier 20 by the transfer arm C and carried into the processing block S. First, the first coating process is performed in the first coating processing unit 31 of the first sub-block SB1. Specifically, first, the wafer W is transferred from the transfer arm C to the transfer stage TRS2 of the first transfer shelf unit T1, and the wafer W on the transfer stage TRS2 is received by the main arm A2 of the BCT layer B2, and the wafer W Is transferred in the order of cooling unit → antireflection film forming unit (unit corresponding to developing unit 3 in FIG. 5) → heating unit, and a predetermined antireflection film (BARC) is formed by sequentially performing predetermined processing. Thereafter, the wafer W is delivered and returned to the stage TRS2.

続いて、受け渡しステージTRS2のウエハWを受け渡しアームD1により、COT層B3の受け渡しステージTRS3に搬送し、受け渡しステージTRS3上のウエハWをCOT層B3のメインアームA3が受け取って、ウエハWを冷却ユニット→レジスト塗布ユニット(図5の現像ユニット3に対応するユニット)→加熱ユニットの順序で搬送し、順次所定の処理を行うことにより下部反射防止膜の上層にレジスト膜が形成される。そして、ウエハWを周縁露光ユニットに搬送して周縁部露光処理を行い、その後、受け渡しステージTRS3に戻す。   Subsequently, the wafer W of the transfer stage TRS2 is transferred to the transfer stage TRS3 of the COT layer B3 by the transfer arm D1, and the wafer W on the transfer stage TRS3 is received by the main arm A3 of the COT layer B3, and the wafer W is cooled by the cooling unit. → Resist coating unit (unit corresponding to developing unit 3 in FIG. 5) → Heating unit is transported in this order, and predetermined processing is sequentially performed to form a resist film on the lower antireflection film. Then, the wafer W is transferred to the peripheral exposure unit to perform peripheral edge exposure processing, and then returned to the delivery stage TRS3.

次に、受け渡しステージTRS3のウエハWを受け渡しアームD1により、TCT層B4の受け渡しステージTRS4に搬送し、受け渡しステージTRS4上のウエハWをTCT層B4のメインアームA4が受けとって、ウエハWを冷却ユニット→第2の反射防止膜形成ユニット(図5の現像ユニット3に対応するユニット)→加熱ユニットの順序で搬送し、レジスト膜の上層に上部反射防止膜(TARC)が形成される。そして、その後、ウエハWを受け渡しステージTRS4に戻す。
以上により、1回目の塗布処理が終了する。
Next, the wafer W of the transfer stage TRS3 is transferred to the transfer stage TRS4 of the TCT layer B4 by the transfer arm D1, and the main arm A4 of the TCT layer B4 receives the wafer W on the transfer stage TRS4, and the wafer W is cooled by the cooling unit. → Second antireflection film forming unit (unit corresponding to developing unit 3 in FIG. 5) → Heating unit is transported in this order to form an upper antireflection film (TARC) on the upper layer of the resist film. Thereafter, the wafer W is delivered and returned to the stage TRS4.
Thus, the first coating process is completed.

その後、受け渡しステージTRS4のウエハWを受け渡しアームD1により受け渡しステージTRSAに搬送する。次いで受け渡しステージTRSA上のウエハWを第1搬送層M1のシャトルアーム7が受け取って、第2の搬送用棚ユニットT2側に向きを変え、第2の搬送用棚ユニットT2側に移動し、ウエハWを第2の搬送用棚ユニットT2の受け渡しステージTRSCに搬送する。このステージTRSC上のウエハWを第2のサブブロックSB2に属する第3搬送層M3のシャトルアーム7が受け取って、第3の搬送用棚ユニットT3側に向きを変え、第3の搬送用棚ユニットT3側へ移動し、ウエハWを第3の搬送用棚ユニットT3の受け渡しステージTRSEに搬送する。受け渡しステージTRSE上のウエハWはインターフェイスブロックS3の搬入用インターフェイスアームE1によりバッファ部9の第1搬入バッファカセット(BuIN1)91に搬入される。 Thereafter, the wafer W of the transfer stage TRS4 is transferred to the transfer stage TRSA by the transfer arm D1. Next, the shuttle arm 7 of the first transfer layer M1 receives the wafer W on the transfer stage TRSA, changes the direction to the second transfer shelf unit T2, moves to the second transfer shelf unit T2, and moves to the wafer. W is transferred to the delivery stage TRSC of the second transfer shelf unit T2. The wafer W on the stage TRSC is received by the shuttle arm 7 of the third transfer layer M3 belonging to the second sub-block SB2, and turned to the third transfer shelf unit T3 side, so that the third transfer shelf unit The wafer W moves to the T3 side, and the wafer W is transferred to the transfer stage TRSE of the third transfer shelf unit T3. The wafer W on the transfer stage TRSE is loaded into the first loading buffer cassette (Bu IN 1) 91 of the buffer unit 9 by the loading interface arm E1 of the interface block S3.

第1搬入バッファカセット(BuIN1)91に1ロットのウエハWが溜まった時点で、その中のウエハWを1回目露光用インターフェイスアームE3により露光装置200へ搬送する。そして、露光装置200に搬送されたウエハWに1回目の露光が施される。 When one lot of wafers W is collected in the first carry-in buffer cassette (Bu IN 1) 91, the wafers W therein are transferred to the exposure apparatus 200 by the first exposure interface arm E3. Then, the first exposure is performed on the wafer W transferred to the exposure apparatus 200.

1回目の露光が終了したウエハWは、インターフェイスブロックS3へ搬出される。具体的には、1回目露光用インターフェイスアームE3により第1搬出バッファカセット(BuOUT1)92に搬入される。 The wafer W for which the first exposure has been completed is carried out to the interface block S3. Specifically, it is carried into the first carry-out buffer cassette (Bu OUT 1) 92 by the interface arm E3 for the first exposure.

その後、第1搬出バッファカセット(BuOUT1)92のウエハWを処理ブロックS2に搬入し、第2のサブブロックSB2の第1現像処理部41により1回目の現像処理を行う。具体的には、第1搬出バッファカセット(BuOUT1)92のウエハWを搬出用インターフェイスアームE2により取り出して、第3の搬送用棚ユニットT3のいずれかのDEV層B5に対応する受け渡しステージTRS9に搬送する。そして、受け渡しステージTRS9上のウエハWをDEV層B5のメインアームA5が受け取って、当該DEV層B5にて、棚ユニットU1〜U4に含まれる加熱ユニット4→冷却ユニット→現像ユニット3→加熱ユニット4→冷却ユニットの順序で搬送し、露光後ベーク処理、現像処理、ポストベーク処理等の所定の処理が行われる。こうして現像処理が行われたウエハWを第2の搬送用棚ユニットT2の受け渡しステージTRS5に搬送する。以上により、1回目の現像処理が終了する。 Thereafter, the wafer W of the first unloading buffer cassette (Bu OUT 1) 92 is loaded into the processing block S2, and the first developing process is performed by the first developing unit 41 of the second sub-block SB2. Specifically, the wafer W of the first carry-out buffer cassette (Bu OUT 1) 92 is taken out by the carry-out interface arm E2, and the delivery stage TRS9 corresponding to any DEV layer B5 of the third carrying shelf unit T3. Transport to. Then, the main arm A5 of the DEV layer B5 receives the wafer W on the transfer stage TRS9, and the heating unit 4 → cooling unit → developing unit 3 → heating unit 4 included in the shelf units U1 to U4 in the DEV layer B5. → The cooling unit is transported in the order, and predetermined processes such as post-exposure baking, development, and post-baking are performed. The wafer W thus developed is transferred to the transfer stage TRS5 of the second transfer shelf unit T2. Thus, the first development process is completed.

その後、引き続き第2のサブブロックSB2の第2塗布処理部32により2回目の塗布処理を行う。具体的には、まず、受け渡しステージTRS5上のウエハWを受け渡しアームD2により受け渡しステージTRS6へ受け渡し、受け渡しステージTRS6上のウエハWをC/S層B6のメインアームA6が受け取って、ウエハを洗浄処理ユニット(図5の現像ユニット3に対応するユニット)→加熱ユニット→冷却ユニット→キュアユニット8の順序で搬送し、1回目の塗布・露光・現像処理で形成したパターンの洗浄処理および表面処理として例えば紫外線照射によるキュア処理を行う。これにより2回目の塗布処理の際にパーティクルが付着したりリーチングを引き起こしたりすることを防止する。そして、その後、ウエハWを受け渡しステージTRS6に戻す。   Thereafter, the second coating process is continuously performed by the second coating processing unit 32 of the second sub-block SB2. Specifically, first, the wafer W on the transfer stage TRS5 is transferred to the transfer stage TRS6 by the transfer arm D2, and the wafer W on the transfer stage TRS6 is received by the main arm A6 of the C / S layer B6 to clean the wafer. For example, cleaning and surface treatment of a pattern formed in the first coating / exposure / development process by transporting in the order of unit (unit corresponding to the development unit 3 in FIG. 5) → heating unit → cooling unit → cure unit 8 Cure treatment by ultraviolet irradiation. This prevents particles from adhering or causing leaching during the second coating process. Thereafter, the wafer W is delivered and returned to the stage TRS6.

続いて、受け渡しステージTRS6のウエハWを受け渡しアームD2により、COT層B7の受け渡しステージTRS7に搬送し、受け渡しステージTRS7上のウエハWをCOT層B7のメインアームA7が受け取って、ウエハWを冷却ユニット→レジスト塗布ユニット(図5の現像ユニット3に対応するユニット)→加熱ユニットの順序で搬送し、順次所定の処理を行うことにより、1回目の塗布処理の際の上部反射防止膜の上層にレジスト膜が形成される。そして、ウエハWを周縁露光ユニットに搬送して周縁部露光処理を行い、その後、受け渡しステージTRS7に戻す。   Subsequently, the wafer W of the transfer stage TRS6 is transferred to the transfer stage TRS7 of the COT layer B7 by the transfer arm D2, and the wafer W on the transfer stage TRS7 is received by the main arm A7 of the COT layer B7, and the wafer W is cooled by the cooling unit. → Resist coating unit (unit corresponding to developing unit 3 in FIG. 5) → Transfer in order of heating unit and sequentially carry out predetermined processing, thereby resist on the upper layer of the upper antireflection film in the first coating process A film is formed. Then, the wafer W is transferred to the peripheral exposure unit to perform peripheral edge exposure processing, and then returned to the delivery stage TRS7.

次に、受け渡しステージTRS7のウエハWを受け渡しアームD2により、TCT層B8の受け渡しステージTRS8に搬送し、受け渡しステージTRS8上のウエハWをTCT層B8のメインアームA8が受けとって、ウエハWを冷却ユニット→第2の反射防止膜形成ユニット(図5の現像ユニット3に対応するユニット)→加熱ユニットの順序で搬送し、レジスト膜の上層に上部反射防止膜(TARC)が形成される。そして、その後、ウエハWを受け渡しステージTRS8に戻す。
以上により、2回目の塗布処理が終了する。
Next, the wafer W of the transfer stage TRS7 is transferred to the transfer stage TRS8 of the TCT layer B8 by the transfer arm D2, and the wafer W on the transfer stage TRS8 is received by the main arm A8 of the TCT layer B8. → Second antireflection film forming unit (unit corresponding to developing unit 3 in FIG. 5) → Heating unit is transported in this order to form an upper antireflection film (TARC) on the upper layer of the resist film. Thereafter, the wafer W is delivered and returned to the stage TRS8.
Thus, the second coating process is completed.

その後、受け渡しステージTRS8のウエハWを受け渡しアームD2により第2の搬送用棚ユニットT2の受け渡しステージTRSCに搬送する。このステージTRSC上のウエハWを第2のサブブロックSB2に属する第3搬送層M3のシャトルアーム7が受け取って、第3の搬送用棚ユニットT3側に向きを変え、第3の搬送用棚ユニットT3側へ移動し、ウエハWを第3の搬送用棚ユニットT3の受け渡しステージTRSEに搬送する。受け渡しステージTRSE上のウエハWはインターフェイスブロックS3の搬入用インターフェイスアームE1によりバッファ部9の第2搬入バッファカセット(BuIN2)93に搬入される。 Thereafter, the wafer W of the transfer stage TRS8 is transferred to the transfer stage TRSC of the second transfer shelf unit T2 by the transfer arm D2. The wafer W on the stage TRSC is received by the shuttle arm 7 of the third transfer layer M3 belonging to the second sub-block SB2, and turned to the third transfer shelf unit T3 side, so that the third transfer shelf unit The wafer W moves to the T3 side, and the wafer W is transferred to the transfer stage TRSE of the third transfer shelf unit T3. The wafer W on the transfer stage TRSE is loaded into the second loading buffer cassette (Bu IN 2) 93 of the buffer unit 9 by the loading interface arm E1 of the interface block S3.

第2搬入バッファカセット(BuIN2)93に1ロットのウエハWが溜まった時点で、その中のウエハWを2回目露光用インターフェイスアームE4により露光装置200へ搬送する。そして、露光装置200に搬送されたウエハWに2回目の露光が施される。 When one lot of wafers W accumulates in the second carry-in buffer cassette (Bu IN 2) 93, the wafers W therein are transferred to the exposure apparatus 200 by the second exposure interface arm E4. Then, the wafer W transferred to the exposure apparatus 200 is subjected to the second exposure.

2回目の露光が終了したウエハWは、インターフェイスブロックS3へ搬出される。具体的には、2回目露光用インターフェイスアームE4により第2搬出バッファカセット(BuOUT2)94に搬入される。 The wafer W for which the second exposure has been completed is carried out to the interface block S3. Specifically, it is carried into the second carry-out buffer cassette (Bu OUT 2) 94 by the second exposure interface arm E4.

その後、第2搬出バッファカセット(BuOUT2)94のウエハWを処理ブロックS2に搬入し、第1のサブブロックSB1の第2現像処理部42により2回目の現像処理を行う。具体的には、第2搬出バッファカセット(BuOUT2)94のウエハWを搬出用インターフェイスアームE2により取り出して、第3の搬送用棚ユニットT3の第4搬送層M4に対応する受け渡しユニットTRSFに搬送する。次いで受け渡しステージTRSF上のウエハWを第4搬送層M4のシャトルアーム7が受け取って、第2の搬送用棚ユニットT2側に向きを変え、第2の搬送用棚ユニットT2側に移動し、ウエハWを第2の搬送用棚ユニットT2の第1のサブブロックSB1の第2現像処理部42に属するいずれかのDEV層B1に対応する受け渡しステージTRS5に搬送する。そして、受け渡しステージTRS5上のウエハWをDEV層B1のメインアームA1が受け取って、当該DEV層B1にて、棚ユニットU1〜U4に含まれる加熱ユニット4→冷却ユニット→現像ユニット3→加熱ユニット4→冷却ユニットの順序で搬送し、露光後ベーク処理、現像処理、ポストベーク処理等の所定の処理が行われる。こうして現像処理が行われたウエハWを第1の搬送用棚ユニットT1の受け渡しステージTRS1に搬送する。以上により、2回目の現像処理が終了する。なお、このような搬送シーケンスにおいては、第2搬送層M2を使用する必要はないが、システムに何らかのトラブルが生じた場合等にバイパス手段として用いることや、処理が錯綜した際の別ルートの搬送手段として用いることができる。 Thereafter, the wafer W of the second carry-out buffer cassette (Bu OUT 2) 94 is carried into the processing block S2, and the second development processing is performed by the second development processing unit 42 of the first sub-block SB1. Specifically, the wafer W of the second unloading buffer cassette (Bu OUT 2) 94 is taken out by the unloading interface arm E2, and is transferred to the transfer unit TRSF corresponding to the fourth transfer layer M4 of the third transfer shelf unit T3. Transport. Next, the shuttle arm 7 of the fourth transfer layer M4 receives the wafer W on the transfer stage TRSF, changes the direction to the second transfer shelf unit T2, moves to the second transfer shelf unit T2, and moves the wafer. W is transferred to the transfer stage TRS5 corresponding to any DEV layer B1 belonging to the second development processing section 42 of the first sub-block SB1 of the second transfer shelf unit T2. Then, the main arm A1 of the DEV layer B1 receives the wafer W on the delivery stage TRS5, and the heating unit 4 → cooling unit → developing unit 3 → heating unit 4 included in the shelf units U1 to U4 in the DEV layer B1. → The cooling unit is transported in the order, and predetermined processes such as post-exposure baking, development, and post-baking are performed. The wafer W thus developed is transferred to the delivery stage TRS1 of the first transfer shelf unit T1. Thus, the second development process is completed. In such a transport sequence, it is not necessary to use the second transport layer M2, but it can be used as a bypass means in the event of some trouble in the system, or transport on another route when processing is complicated. It can be used as a means.

2回目の現像処理が終了した受け渡しステージTRS1上のウエハWは、トランスファーアームCによりキャリア20内に収納される。このような処理を複数のロットのウエハWについて連続的に行う。   The wafer W on the transfer stage TRS1 for which the second development process has been completed is stored in the carrier 20 by the transfer arm C. Such processing is continuously performed on the wafers W of a plurality of lots.

このような搬送シーケンスでは、各処理層においてウエハをメインアームにより各ユニットに搬送しながら所定の処理を行い、積層している他の処理層には縦方向の搬送機構によりウエハを搬送し、さらに搬送層のシャトルアームを用いてバイパスすることができるので、極めて効率的な搬送を行うことができる。   In such a transfer sequence, a predetermined process is performed while the wafer is transferred to each unit by the main arm in each processing layer, and the wafer is transferred to the other stacked processing layers by a vertical transfer mechanism. Since it can be bypassed using the shuttle arm of a conveyance layer, very efficient conveyance can be performed.

以上は本発明の代表的な実施形態であるが、本発明は上記実施形態に限定されることなく種々変形可能である。例えば、上記実施形態では、基板処理システムを処理層毎に積層した構造を有するものとしたが、第1塗布処理、第1現像処理、第2塗布処理、第2現像処理を行うことができれば、このような構造に限るものではない。   The above is a typical embodiment of the present invention, but the present invention is not limited to the above embodiment and can be variously modified. For example, in the above embodiment, the substrate processing system has a structure in which each processing layer is stacked. However, if the first coating process, the first developing process, the second coating process, and the second developing process can be performed, It is not restricted to such a structure.

また、上記実施形態では、1回目の塗布処理として、下部反射防止膜、レジスト膜、上部反射防止膜を形成したが、下部反射防止膜および上部反射防止膜はいずれか一方のみでもよく、これらを設けずにレジスト膜のみとしてもよい。また、2回目の塗布処理として、洗浄および表面処理としてのキュア処理を行い、その後レジスト膜、上部反射防止膜を形成したが、洗浄および表面処理はいずれか一方でもよい。さらに、表面処理として紫外線照射によるキュア処理を行ったが他のエネルギー線や熱を用いるものであってもよいし、キュア処理の代わりにコーティング等の他の表面処理を行ってもよい。   In the above embodiment, as the first coating process, the lower antireflection film, the resist film, and the upper antireflection film are formed. However, only one of the lower antireflection film and the upper antireflection film may be used. It is good also as a resist film only without providing. Further, as the second coating process, a curing process as a cleaning process and a surface process is performed, and then a resist film and an upper antireflection film are formed. However, either the cleaning process or the surface process may be performed. Further, although the curing treatment by ultraviolet irradiation is performed as the surface treatment, another energy ray or heat may be used, or another surface treatment such as coating may be performed instead of the curing treatment.

さらにまた、上記実施形態では被処理体として半導体ウエハを用いた場合について説明したが、本発明は、半導体ウエハ以外の基板、例えばLCDガラス基板等の処理システムについても適用できることはもちろんである。   Furthermore, although the case where a semiconductor wafer is used as the object to be processed has been described in the above embodiment, the present invention is naturally applicable to a processing system such as a substrate other than the semiconductor wafer, for example, an LCD glass substrate.

3;現像ユニット
4;加熱ユニット
7;シャトルアーム
9;バッファ部
10;制御部
31;第1塗布処理部
32;第2塗布処理部
41;第1現像処理部
42;第2現像処理部
91,93;搬入用バッファ
92,94;搬出用バッファ
100;基板処理システム
200;露光装置
S2;処理ブロック
S3;インターフェイスブロック
A1〜A8;メインアーム
E1〜E4; インターフェイスアーム
C;トランファーアーム
D1,D2;受け渡しアーム
B1,B5;DEV層
B2;BCT層
B3,B7;COT層
B4,B8;TCT層
B6;C/S層
M1〜M4 搬送層
U1〜U4; 棚ユニット
T1〜T3;搬送用棚ユニット
TRS1〜TRS9、TRSA〜TRSF;受け渡しステージ
3; developing unit 4; heating unit 7; shuttle arm 9; buffer unit 10; control unit 31; first coating processing unit 32; second coating processing unit 41; first development processing unit 42; 93; loading buffer 92, 94; unloading buffer 100; substrate processing system 200; exposure apparatus S2; processing block S3; interface blocks A1 to A8; main arms E1 to E4; interface arm C; DEV layer B2; BCT layers B3 and B7; COT layers B4 and B8; TCT layer B6; C / S layers M1 to M4; transport layers U1 to U4; shelf units T1 to T3; ~ TRS9, TRSA ~ TRSF; Delivery stage

Claims (13)

複数枚の基板を収納するキャリアの搬入出を行うキャリアブロックと、
キャリアブロックから一枚ずつ搬入された基板に対して感光材料膜を含む塗布膜を形成する塗布処理、および所定の露光パターンに露光された前記感光材料膜を現像する現像処理を行う処理部と、
前記処理部と前記感光材料膜を所定の露光パターンに露光する露光装置との間で基板を受け渡すインターフェイスブロックと、
これらの間で基板を搬送する基板搬送機構と
を具備し、一つの基板に対して少なくとも2回の露光を行う露光装置に対応可能な基板処理システムであって、
前記処理部は、1回目の露光に対応する1回目の塗布処理を行う第1塗布処理部と、1回目の現像処理を行う第1現像処理部と、2回目の露光に対応する2回目の塗布処理を行う第2塗布処理部と、2回目の現像処理を行う第2現像処理部とを有し、
前記第2現像処理部の上に前記第1塗布処理部が積層されてなる第1積層体と、前記第1現像処理部の上に前記第2塗布処理部が積層されてなる第2積層体とが並置されていることを特徴とする基板処理システム。
A carrier block for carrying in and out a carrier for storing a plurality of substrates;
A processing unit for performing a coating process for forming a coating film including a photosensitive material film on a substrate carried one by one from a carrier block, and a developing process for developing the photosensitive material film exposed to a predetermined exposure pattern;
An interface block that delivers a substrate between the processing unit and an exposure apparatus that exposes the photosensitive material film in a predetermined exposure pattern;
A substrate processing system comprising a substrate transport mechanism for transporting a substrate between them, and capable of supporting an exposure apparatus that performs exposure at least twice on one substrate,
The processing unit includes a first coating processing unit that performs a first coating process corresponding to a first exposure, a first development processing unit that performs a first development process, and a second time corresponding to a second exposure. A second application processing unit for performing an application process and a second development processing unit for performing a second development process;
A first stacked body in which the first coating processing section is stacked on the second development processing section, and a second stacked body in which the second coating processing section is stacked on the first development processing section. Are juxtaposed with each other.
前記インターフェイスブロックは、複数枚の基板のバッファリングを行うバッファ部を有することを特徴とする請求項1に記載の基板処理システム。   The substrate processing system according to claim 1, wherein the interface block includes a buffer unit that buffers a plurality of substrates. 複数枚の基板を収納するキャリアの搬入出を行うキャリアブロックと、
キャリアブロックから一枚ずつ搬入された基板に対して感光材料膜を含む塗布膜を形成する塗布処理、および所定の露光パターンに露光された前記感光材料膜を現像する現像処理を行う処理部と、
前記処理部と前記感光材料膜を所定の露光パターンに露光する露光装置との間で基板を受け渡すインターフェイスブロックと、
これらの間で基板を搬送する基板搬送機構と
を具備し、一つの基板に対して少なくとも2回の露光を行う露光装置に対応可能な基板処理システムであって、
前記処理部は、1回目の露光に対応する1回目の塗布処理を行う第1塗布処理部と、1回目の現像処理を行う第1現像処理部と、2回目の露光に対応する2回目の塗布処理を行う第2塗布処理部と、2回目の現像処理を行う第2現像処理部とを有し、
前記第2現像処理部の上に前記第1塗布処理部が積層されてなる第1積層体と、前記第1現像処理部の上に前記第2塗布処理部が積層されてなる第2積層体とが並置され、
前記インターフェイスブロックは、複数枚の基板のバッファリングを行うバッファ部を有し、
露光装置のスループットの半分のスループットになるように、前記バッファ部で基板のバッファリングを行うことを特徴とする基板処理システム。
A carrier block for carrying in and out a carrier for storing a plurality of substrates;
A processing unit for performing a coating process for forming a coating film including a photosensitive material film on a substrate carried one by one from a carrier block, and a developing process for developing the photosensitive material film exposed to a predetermined exposure pattern;
An interface block that delivers a substrate between the processing unit and an exposure apparatus that exposes the photosensitive material film in a predetermined exposure pattern;
A substrate processing system comprising a substrate transport mechanism for transporting a substrate between them, and capable of supporting an exposure apparatus that performs exposure at least twice on one substrate,
The processing unit includes a first coating processing unit that performs a first coating process corresponding to a first exposure, a first development processing unit that performs a first development process, and a second time corresponding to a second exposure. A second application processing unit for performing an application process and a second development processing unit for performing a second development process;
A first stacked body in which the first coating processing section is stacked on the second development processing section, and a second stacked body in which the second coating processing section is stacked on the first development processing section. And juxtaposed,
The interface block has a buffer unit for buffering a plurality of substrates,
A substrate processing system characterized in that the buffering of the substrate is performed by the buffer unit so that the throughput is half the throughput of the exposure apparatus.
前記バッファ部は、基板を露光装置へ搬入する際にバッファリングを行う搬入用バッファカセットを有することを特徴とする請求項2または請求項3に記載の基板処理システム。   4. The substrate processing system according to claim 2, wherein the buffer unit includes a loading buffer cassette that performs buffering when the substrate is loaded into the exposure apparatus. 前記バッファ部は、さらに露光装置から搬出された基板をバッファリングする搬出用バッファカセットを有することを特徴とする請求項4に記載の基板処理システム。   5. The substrate processing system according to claim 4, wherein the buffer unit further includes an unloading buffer cassette for buffering the substrate unloaded from the exposure apparatus. 前記搬入用バッファカセットまたは前記搬入用および前記搬出用バッファカセットは、1回目露光用と2回目露光用とを有することを特徴とする請求項4または請求項5に記載の基板処理システム。   6. The substrate processing system according to claim 4, wherein the carry-in buffer cassette or the carry-in and carry-out buffer cassette has a first exposure and a second exposure. 前記基板搬送機構による基板の搬送を制御する搬送制御機構をさらに具備し、
前記搬送制御機構は、基板を前記キャリアブロックのキャリアから前記処理部の前記第1塗布処理部へ搬送し、前記第1塗布処理部での塗布処理終了後、その基板を前記インターフェイスブロックを介して前記露光装置へ搬送し、前記露光装置での1回目の露光の後、その基板を前記インターフェイスブロックを介して前記処理部の前記第1現像処理部へ搬送し、前記第1現像処理部での現像処理終了後、その基板を前記第2塗布処理部へ搬送し、前記第2塗布処理部での塗布処理終了後、その基板を前記インターフェイスブロックを介して前記露光装置へ搬送し、前記露光装置での2回目の露光の後、その基板を前記インターフェイスブロックを介して前記処理部の前記第2現像処理部へ搬送し、前記第2現像処理部での現像処理終了後、その基板を前記キャリアブロックのキャリアに収納するように、前記搬送機構を制御することを特徴とする請求項3から請求項6のいずれか1項に記載の基板処理システム。
A transport control mechanism for controlling transport of the substrate by the substrate transport mechanism;
The transport control mechanism transports the substrate from the carrier of the carrier block to the first coating processing unit of the processing unit, and after the coating processing in the first coating processing unit is completed, the substrate is transferred via the interface block. After the first exposure in the exposure apparatus, the substrate is transported to the first development processing section of the processing section via the interface block, and the first development processing section After completion of the development processing, the substrate is transferred to the second coating processing section, and after the coating processing in the second coating processing section is completed, the substrate is transferred to the exposure apparatus via the interface block, and the exposure apparatus After the second exposure, the substrate is transferred to the second development processing section of the processing section through the interface block, and after the development processing in the second development processing section is completed, The substrate processing system according to any one of claims 6 claims 3 to the substrate to accommodate the carrier in the carrier block, and controls the transport mechanism.
前記第1塗布処理部と、前記第1現像処理部と、前記第2塗布処理部と、前記第2現像処理部とは、上下に積層されて構成されていることを特徴とする請求項1から請求項7のいずれか1項に記載の基板処理システム。   2. The first coating processing unit, the first development processing unit, the second coating processing unit, and the second development processing unit are configured to be stacked one above the other. The substrate processing system according to claim 7. 前記第1塗布処理部および前記第2塗布処理部は、感光材料膜を塗布するためのユニットが集積した感光材料膜塗布処理層を有し、
前記第1現像処理部および前記第2現像処理部は、現像処理を行うためのユニットが集積した現像処理層を有し、
前記搬送機構は、前記感光材料膜塗布処理層内および前記現像処理層内でそれぞれ各ユニットへの基板の搬送を行う主搬送装置と、前記第1積層体および前記第2積層体のそれぞれに、各処理層を縦方向に繋ぐ受け渡し機構とを有することを特徴とする請求項1に記載の基板処理システム。
The first coating processing unit and the second coating processing unit have a photosensitive material film coating processing layer in which units for coating a photosensitive material film are integrated,
The first development processing unit and the second development processing unit have a development processing layer in which units for performing development processing are integrated,
The transport mechanism includes a main transport device that transports a substrate to each unit in the photosensitive material film coating processing layer and the development processing layer, and each of the first stacked body and the second stacked body. The substrate processing system according to claim 1, further comprising a transfer mechanism that connects the processing layers in a vertical direction.
前記第1塗布処理部は、前記感光材料膜塗布処理層の他、前記感光材料膜の下部に反射防止膜を形成するためのユニットが集積した下部反射防止膜塗布処理層および前記感光材料膜の上部に反射防止膜を形成するためのユニットが集積した上部反射防止膜塗布処理層の少なくとも一方を有することを特徴とする請求項9に記載の基板処理システム。   In addition to the photosensitive material film coating processing layer, the first coating processing unit includes a lower antireflection film coating processing layer in which units for forming an antireflection film are formed below the photosensitive material film, and the photosensitive material film. 10. The substrate processing system according to claim 9, further comprising at least one of an upper antireflection film coating treatment layer on which units for forming an antireflection film are integrated. 前記第2塗布処理部は、前記感光材料膜塗布処理層の他、第1塗布処理部で塗布処理により形成された塗布膜の洗浄処理および表面処理の少なくとも一方を行うユニットが集積した洗浄/表面処理層を有することを特徴とする請求項8または請求項9に記載の基板処理システム。   The second coating processing unit includes a cleaning / surface in which units for performing at least one of cleaning processing and surface processing of the coating film formed by coating processing in the first coating processing unit are integrated in addition to the photosensitive material film coating processing layer. The substrate processing system according to claim 8, further comprising a processing layer. 前記洗浄/表面処理層は、表面処理としてキュア処理を行うことを特徴とする請求項11に記載の基板処理システム。   The substrate processing system according to claim 11, wherein the cleaning / surface treatment layer performs a curing treatment as a surface treatment. 前記第2塗布処理部は、前記感光材料膜塗布処理層の他、前記感光材料膜の上部に反射防止膜を形成するためのユニットが集積した上部反射防止膜塗布処理層を有することを特徴とする請求項9から請求項12のいずれか1項に記載の基板処理システム。   The second coating processing unit includes an upper antireflection film coating treatment layer in which units for forming an antireflection film are formed on the photosensitive material film in addition to the photosensitive material film coating treatment layer. The substrate processing system according to any one of claims 9 to 12.
JP2010075580A 2010-03-29 2010-03-29 Substrate processing system Expired - Fee Related JP4906140B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010075580A JP4906140B2 (en) 2010-03-29 2010-03-29 Substrate processing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010075580A JP4906140B2 (en) 2010-03-29 2010-03-29 Substrate processing system

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2007308390A Division JP2009135169A (en) 2007-11-29 2007-11-29 Substrate processing system, and substrate processing method

Publications (2)

Publication Number Publication Date
JP2010161407A JP2010161407A (en) 2010-07-22
JP4906140B2 true JP4906140B2 (en) 2012-03-28

Family

ID=42578286

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010075580A Expired - Fee Related JP4906140B2 (en) 2010-03-29 2010-03-29 Substrate processing system

Country Status (1)

Country Link
JP (1) JP4906140B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5287913B2 (en) 2011-03-18 2013-09-11 東京エレクトロン株式会社 Coating, developing device, coating, developing method and storage medium
JP5977728B2 (en) * 2013-11-14 2016-08-24 東京エレクトロン株式会社 Substrate processing system
JP7524736B2 (en) 2020-11-25 2024-07-30 東京エレクトロン株式会社 SUBSTRATE PROCESSING APPARATUS, SUBSTRATE PROCESSING METHOD, AND STORAGE MEDIUM

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03139821A (en) * 1989-10-25 1991-06-14 Toshiba Corp Forming method for micro pattern
JP3904329B2 (en) * 1998-05-20 2007-04-11 株式会社ルネサステクノロジ Manufacturing method of semiconductor device
JP2001291654A (en) * 2000-04-07 2001-10-19 Canon Inc Projection aligner and its method
JP4342147B2 (en) * 2002-05-01 2009-10-14 大日本スクリーン製造株式会社 Substrate processing equipment
JP4079861B2 (en) * 2003-09-22 2008-04-23 大日本スクリーン製造株式会社 Substrate processing equipment
JP4356936B2 (en) * 2005-01-21 2009-11-04 東京エレクトロン株式会社 Coating and developing apparatus and method thereof

Also Published As

Publication number Publication date
JP2010161407A (en) 2010-07-22

Similar Documents

Publication Publication Date Title
KR101422853B1 (en) Substrate treatment system
JP4527670B2 (en) Heat treatment apparatus, heat treatment method, control program, and computer-readable storage medium
KR100888301B1 (en) Substrate processing system and substrate processing apparatus
JP4464993B2 (en) Substrate processing system
JP4887332B2 (en) Substrate processing equipment
JP4853536B2 (en) Coating, developing device, coating, developing method and storage medium
JP5099054B2 (en) Substrate processing apparatus, substrate processing method, coating and developing apparatus, coating and developing method, and storage medium
JP5871844B2 (en) Substrate processing method, program, computer storage medium, and substrate processing system
JP2007317987A (en) Substrate processing apparatus, and substrate processing method
JP4450784B2 (en) Coating and developing apparatus and method thereof
JP2006228974A (en) Apparatus and method for manufacturing semiconductor
KR102315667B1 (en) Method and Apparatus for treating substrate
JP4965925B2 (en) Substrate processing system
JP4917652B2 (en) Substrate processing method
JP4906140B2 (en) Substrate processing system
JP4906141B2 (en) Substrate processing system
JP2010192559A (en) Substrate processing system
JP3966884B2 (en) Substrate processing apparatus, substrate processing method, and substrate manufacturing method
JP2008109158A (en) Substrate treatment apparatus, substrate treatment method, substrate producing method and electronic device
KR102343640B1 (en) Apparatus for treating substrate
JP2011049353A (en) Application film forming method, program, computer storage medium, and substrate processing system
JP4748263B2 (en) Coating and developing equipment

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120104

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120106

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150120

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees