JP4871003B2 - Oscillator circuit - Google Patents
Oscillator circuit Download PDFInfo
- Publication number
- JP4871003B2 JP4871003B2 JP2006069393A JP2006069393A JP4871003B2 JP 4871003 B2 JP4871003 B2 JP 4871003B2 JP 2006069393 A JP2006069393 A JP 2006069393A JP 2006069393 A JP2006069393 A JP 2006069393A JP 4871003 B2 JP4871003 B2 JP 4871003B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- oscillator
- duty ratio
- rectangular wave
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Pulse Circuits (AREA)
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Oscillators With Electromechanical Resonators (AREA)
- Manipulation Of Pulses (AREA)
Description
本発明は、矩形波を発振する発振装置に関する。 The present invention relates to an oscillation device that oscillates a rectangular wave.
従来から矩形波のデューティ比を、ノコギリ波(または三角波)と固定の参照電圧とを比較したコンパレータの出力により得る発振器は知られている。固定の参照電圧を変化させることで、任意のデューティ比を持つ矩形波を発生できる。 Conventionally, an oscillator that obtains a duty ratio of a rectangular wave from an output of a comparator that compares a sawtooth wave (or triangular wave) with a fixed reference voltage is known. By changing a fixed reference voltage, a rectangular wave having an arbitrary duty ratio can be generated.
たとえば、特開平7−221548号公報に記載された水晶振動子、コンデンサおよび抵抗を用いた発振器はその1例である。この発振器では、デューティ比は基準電圧により設定される。ここで、発振器から出力される矩形波はコンパレータで基準電圧と比較され、その結果は積分器で積分される。積分器の出力電圧の帰還を用いて発振波のデューティ比を一定に制御する。
しかし、発振器において、設定周波数、電源電圧、温度などの変動により、ノコギリ波(三角波)の波形やコンパレータの応答の遅れの割合は変化する。基準電圧は固定であるので、デューティ比は上記各種条件の変動により変化する。従って、条件によらず一定のデューティ比を得るには、条件の変化に合わせて参照電圧を変化させる必要がある。 However, in an oscillator, the sawtooth wave (triangular wave) waveform and the delay rate of the response of the comparator change due to changes in the set frequency, power supply voltage, temperature, and the like. Since the reference voltage is fixed, the duty ratio changes depending on the variation of the above various conditions. Therefore, in order to obtain a constant duty ratio regardless of the conditions, it is necessary to change the reference voltage in accordance with the change of the conditions.
本発明の目的は、常に一定のデューティ比の矩形波を発生する発振装置を提供することである。 An object of the present invention is to provide an oscillation device that always generates a rectangular wave having a constant duty ratio.
本発明に係る発振回路は、ノコギリ波を生成し、該ノコギリ波を参照電圧と比較して矩形波を発振する発振器と、この矩形波を入力し、そのデューティ比に応じた直流電圧を生成し、その直流電圧と設定電圧との差を増幅して前記発振器に参照電圧として帰還する負帰還回路とからなる。発振器は、デューティ比に応じた直流電圧が設定電圧と等しくなるように矩形波を発振する。
An oscillation circuit according to the present invention generates a sawtooth wave , compares the sawtooth wave with a reference voltage, oscillates a rectangular wave, and inputs the rectangular wave to generate a DC voltage corresponding to the duty ratio. And a negative feedback circuit that amplifies the difference between the DC voltage and the set voltage and feeds back to the oscillator as a reference voltage. The oscillator oscillates a rectangular wave so that the DC voltage corresponding to the duty ratio becomes equal to the set voltage.
前記発振回路において、前記負帰還回路は、たとえば、前記発振器の矩形波を入力して前記デューティ比に応じた直流電圧を生成する第1回路と、前記第1回路により生成された前記直流電圧を、前記設定電圧と比較し、その結果を前記発振器に前記参照電圧として帰還する第2回路とからなる。 In the oscillation circuit, the negative feedback circuit includes, for example, a first circuit that inputs a rectangular wave of the oscillator to generate a DC voltage corresponding to the duty ratio, and the DC voltage generated by the first circuit. And a second circuit that compares the result with the set voltage and feeds the result back to the oscillator as the reference voltage.
前記発振回路において、前記発振器は、たとえば、コンデンサと、前記参照電圧より高い比較電圧と前記参照電圧より低い比較電圧を前記コンデンサの電圧と比較するヒステリシスコンパレータと、前記ヒステリシスコンパレータの出力電圧に応じてオンまたはオフされ、オン状態で前記コンデンサに電荷を充電させる第一の定電流手段と、前記ヒステリシスコンパレータの出力電圧に応じてオフまたはオンされ、オン状態で前記コンデンサから電荷を放電させる第二の定電流手段と、前記コンデンサの電圧を前記参照電圧とを比較するコンパレータとからなる。 In the oscillation circuit, the oscillator includes, for example, a capacitor, a hysteresis comparator that compares a comparison voltage higher than the reference voltage and a comparison voltage lower than the reference voltage with a voltage of the capacitor, and a response according to an output voltage of the hysteresis comparator. A first constant current means which is turned on or off and charges the capacitor in the on state; and a second constant current means which is turned off or on according to the output voltage of the hysteresis comparator and which discharges the charge from the capacitor in the on state It comprises constant current means and a comparator for comparing the voltage of the capacitor with the reference voltage.
前記発振回路において、前記第1回路は、たとえば、定電圧を電源として動作し、前記発振器の矩形波を入力し、前記矩形波の電圧のレベルを前記定電圧にシフトするレベルシフタと、前記レベルシフタの出力を積分し、前記デューティ比に応じた直流電圧に変換するローパスフィルタとからなる。 In the oscillation circuit, for example, the first circuit operates using a constant voltage as a power source, receives a rectangular wave of the oscillator, and shifts the level of the rectangular wave voltage to the constant voltage; and the level shifter It comprises a low-pass filter that integrates the output and converts it into a DC voltage corresponding to the duty ratio.
参照電圧が所望のデューティ比を持つ矩形波を発生させる電圧となるように帰還ループを施すことで、常に一定のデューティ比を得ることができる。 By applying a feedback loop so that the reference voltage is a voltage that generates a rectangular wave having a desired duty ratio, a constant duty ratio can always be obtained.
以下、添付の図面を参照して、発明の実施の形態を説明する。
本発明に係る発振回路は、ノコギリ波を参照電圧と比較して矩形波を発振する発振器を備えるが、さらに、この矩形波を入力し、そのデューティ比に応じた直流電圧を生成し、その直流電圧と設定電圧との差を増幅して発振器に参照電圧として帰還する負帰還回路を備える。このように、負帰還回路が形成する帰還ループにより、所望のデューティ比を持つ矩形波を発生させるための参照電圧を供給する。負帰還回路において参照電圧が一定になるように制御することにより、この発振器は、一定のデューティ比の矩形波を発振する。この負帰還回路は、たとえば、発振器から矩形波を入力してデューティ比に応じた電圧を生成する第1回路と、この生成された電圧を設定電圧と比較し、その結果を発振器に参照電圧として帰還する第2回路とからなる。
Hereinafter, embodiments of the present invention will be described with reference to the accompanying drawings.
The oscillation circuit according to the present invention includes an oscillator that oscillates a rectangular wave by comparing a sawtooth wave with a reference voltage. Further, the oscillation circuit receives the rectangular wave, generates a DC voltage corresponding to the duty ratio, and generates the DC voltage. A negative feedback circuit is provided that amplifies the difference between the voltage and the set voltage and feeds it back to the oscillator as a reference voltage. Thus, the reference voltage for generating a rectangular wave having a desired duty ratio is supplied by the feedback loop formed by the negative feedback circuit. By controlling the reference voltage to be constant in the negative feedback circuit, this oscillator oscillates a rectangular wave having a constant duty ratio. This negative feedback circuit, for example, compares the generated voltage with a set voltage and a first circuit that generates a voltage according to the duty ratio by inputting a rectangular wave from an oscillator, and uses the result as a reference voltage for the oscillator. And a second circuit for feedback.
図1は本発明の発振装置の実施の形態のブロック図であり、図2は、その波形を示す。この発振装置は、発振器100、積分器200および誤差増幅器300からなる。発振器100は、ノコギリ波を発生する回路部分と、発生されたノコギリ波を参照電圧VREFと比較して矩形波V10を出力するコンパレータを含む。発振器100のコンパレータにおいて、矩形波V10のデューティ比は参照電圧VREFにより設定される。積分器200は、時定数の長い積分回路を用いて、矩形波のデューティ比に応じた電圧V1を出力する。誤差増幅器300は、積分器200により生成された電圧V1を、設定電圧V2と比較し、積分器の出力電圧V1が設定電圧V2と等しくなるように、その出力を発振器100に参照電圧VREFとして帰還する。 FIG. 1 is a block diagram of an embodiment of the oscillation device of the present invention, and FIG. 2 shows the waveform thereof. The oscillation device includes an oscillator 100, an integrator 200, and an error amplifier 300. The oscillator 100 includes a circuit portion that generates a sawtooth wave and a comparator that compares the generated sawtooth wave with a reference voltage V REF and outputs a rectangular wave V10. In the comparator of the oscillator 100, the duty ratio of the rectangular wave V10 is set by the reference voltage VREF . The integrator 200 outputs a voltage V1 corresponding to the duty ratio of the rectangular wave using an integration circuit having a long time constant. The error amplifier 300 compares the voltage V1 generated by the integrator 200 with the set voltage V2, and outputs the output to the oscillator 100 as a reference voltage V REF so that the output voltage V1 of the integrator becomes equal to the set voltage V2. Return.
この発振装置によると、積分器200および誤差増幅器300により、常に発振器100のデューティ比を監視し、所望のデューティ比になるよう帰還をかけている。従って、設定周波数、電源電圧、温度などの変動により、積分器200の出力である三角波、ノコギリ波の波形や発振器内の回路の応答の遅れの割合が変化したとしても、その変動に合わせて参照電圧VREFを変化させているため、常に一定のデューティ比の矩形波を出力できる。 According to this oscillation device, the integrator 200 and the error amplifier 300 always monitor the duty ratio of the oscillator 100 and apply feedback so as to obtain a desired duty ratio. Therefore, even if the triangular wave, sawtooth wave waveform or the response delay rate of the circuit in the oscillator changes due to fluctuations in the set frequency, power supply voltage, temperature, etc., refer to the fluctuations. Since the voltage V REF is changed, a rectangular wave with a constant duty ratio can always be output.
発振器100について説明すると、コンデンサ102は、電荷に応じた電圧V3を発生する。コンデンサ102の1つの端子は接地されている。第一の定電流手段として動作するMOSFET108Pは、コンデンサ102に電荷を充電して電圧V3を増加させ、第二の定電流手段として動作するMODFET108Nは、コンデンサ102から電荷を放電し電圧V3を減少させる。
Explaining the oscillator 100, the
コンデンサ102の出力電圧V3は、コンパレータ104の+入力端子に入力され、さらに、ヒステリシスコンパレータ106に出力される。一方、コンパレータ104の−入力端子には、矩形波10のデューティ比を決定するための参照電圧VREFが入力される。コンパレータ104は、参照電圧VREFと出力電圧V3とを比較し、出力電圧V3が参照電圧VREFより高い場合に、高レベルの電圧を発生し、出力電圧V3が参照電圧VREFより低い場合に、低レベルの電圧を発生する。
The output voltage V3 of the
ヒステリシスコンパレータ106は、参照電圧VREFより高い比較電圧V4と参照電圧VREFより低い比較電圧V5を、コンデンサ102からの入力電圧V3と比較する。ヒステリシスコンパレータ106の出力電圧V6は、1対の直列に接続されるMOSFET108P,108Nのゲートに入力される。ヒステリシスコンパレータ106は、電圧V3を非反転入力、比較電圧V4、V5を反転入力としている。ヒステリシスコンパレータ106は、出力V6が低レベルのとき高い比較電圧V4と入力電圧V3とを比較し、入力電圧V3が高い比較電圧V4を超えると出力V6が高レベルになり、次に、低い比較電圧V5と入力電圧V3を比較し、電圧V3が低い比較電圧V5よりも低くなると出力V6が低レベルになる。以下、この動作を繰返す。したがって、出力V6は矩形波となる。
Hysteresis comparator 106 a reference voltage V reference higher with the comparison voltage V4 than REF voltage V lower comparison voltage than REF V5, is compared with the input voltage V3 of the
1対の直列に接続されるMOSFET108P,108Nは、発振器100に供給される電源電圧と接地電圧の間に接続される。MOSFET108P、108Nは、ヒステリシスコンパレータ106の出力によりオン・オフされる。ヒステリシスコンパレータ106の出力が低レベルであれば、第1のMOSFET108Pがオン状態であり、第2のMOSFET108Nはオフ状態である。このとき、第1のMOSFET108Pに定電流が流れて、コンデンサ102に電荷が充電され、電圧V3が増加する。一方、ヒステリシスコンパレータ106の出力が高レベルであれば、第1のMOSFET108Pがオフ状態であり、第2のMOSFET108Nはオン状態である。このとき第2のMOSFET108Nに低電流が流れて、コンデンサ102から電荷が放電され、電圧V3が減少する。こうして、図2に示すように、電圧V3はノコギリ波となる。
A pair of
コンパレータ104は、ノコギリ波である電圧V3と、誤差増幅器300により帰還される参照電圧VREFを比較することで、発振器100の出力である矩形波V10を生成する。矩形波V10のデューティ比は参照電圧VREFの電圧値により調整される。参照電圧VREFが高ければデューティ比は小さくなり、参照電圧VREFが低ければデューティ比は大きくなる。
The
この発振器100によると、高い比較電圧V4と低い比較電圧V5、MOSFET108P,108Nそれぞれの電流値を変えることによって、発振波の周波数やノコギリ波の形状を変えることが出来る。
According to the oscillator 100, the frequency of the oscillation wave and the shape of the sawtooth wave can be changed by changing the current values of the high comparison voltage V4, the low comparison voltage V5, and the
積分器200は、レベルシフタ回路とローパスフィルタを含む。レベルシフタ回路は、他の回路部分に用いている電源電圧とは異なる定電圧V7を電源として動作するバッファ回路202である。バッファ回路202には、発振器100のコンパレータ104が出力する矩形波V10を入力する。このレベルシフト回路202により、図2に示すように、発振器100の出力である矩形波V10が高レベルであるときの電圧を定電圧V7にシフトする。バッファ回路202の出力端子は、直列に接続される抵抗204とコンデンサ206を介して接地される。抵抗204とコンデンサ206からなるローパスフィルタは、時定数が大きく、バッファ回路202の出力を積分する。発振器100の矩形波V10を時定数の大きいローパスフィルタに通過させることで、デューティ比に応じた直流電圧を生成できる。そして、抵抗204とコンデンサ206の接続点の直流電圧V1を、誤差増幅器300に出力する。ここで、時定数の十分大きなローパスフィルタを通過させることで、定電圧V1=電源電圧(定電圧)V7×デューティ比となる。
Integrator 200 includes a level shifter circuit and a low-pass filter. The level shifter circuit is a
誤差増幅器300は、コンパレータ302を備える。コンパレータ302の+入力端子には、積分器200からの電圧V1が入力され、−入力端子には設定電圧V2が入力される。誤差増幅器300は、発振器100に負帰還をかけることで、任意の設定電圧V2と積分器200の出力V1が等しくなるように、参照電圧VREFを調整する。従って、任意の電圧V2=定電圧V7×所望のデューティ比とすることで、所望のデューティ比を発生する発振回路を設計できる。
The error amplifier 300 includes a
任意の電圧V2は例えば、定電圧V7を電源電圧とする分圧抵抗304により設定する。分圧抵抗304は、温度が変動するとき絶対値は変動するが抵抗比は変動しないため、常に一定の電圧を発生できる。ここで、設定すべき電圧V2を、定電圧V7を電源電圧とする抵抗比により設定すれば、抵抗比=デューティ比となる。抵抗比はトリミングで微調整できるようにしておくことが望ましい。
The arbitrary voltage V2 is set by, for example, a
以上に説明したように、発振器100の矩形波V10を時定数の大きいローパスフィルタに通過させることで、デューティ比に応じた直流電圧を生成できるが、矩形波のデューティ比は、参照電圧VREFを発振器100に入力することで設定する。この参照電圧が所望のデューティ比を持つ矩形波を発生させる電圧となるように帰還ループを施すことで、常に一定のデューティ比を得ることが出来る。ここで、特に周波数、電源電圧、温度などによるデューティ比の変動を抑えることができる。 As described above, a DC voltage corresponding to the duty ratio can be generated by passing the rectangular wave V10 of the oscillator 100 through a low-pass filter having a large time constant. However, the duty ratio of the rectangular wave is obtained by using the reference voltage V REF . This is set by inputting to the oscillator 100. By applying a feedback loop so that this reference voltage is a voltage that generates a rectangular wave having a desired duty ratio, a constant duty ratio can always be obtained. Here, the variation of the duty ratio due to the frequency, power supply voltage, temperature, etc. can be suppressed.
100 発振器、 102 コンデンサ、 104 コンパレータ、 106 ヒステリシスコンパレータ、 108P,108N MOSFET、 200 積分器、 202 バッファ回路、 204 抵抗、 206 コンデンサ、 300 誤差増幅器、 302 コンパレータ、 304 分圧抵抗。
100 oscillator, 102 capacitor, 104 comparator, 106 hysteresis comparator, 108P, 108N MOSFET, 200 integrator, 202 buffer circuit, 204 resistor, 206 capacitor, 300 error amplifier, 302 comparator, 304 voltage dividing resistor.
Claims (2)
前記発振器の矩形波を入力し、そのデューティ比に応じた直流電圧を生成し、
その直流電圧と設定電圧との差を増幅して前記発振器に前記参照電圧として帰還する負帰還回路とからなり、
前記発振器は、前記デューティ比に応じた直流電圧が前記設定電圧と等しくなるように矩形波を発振し、
前記負帰還回路は、
前記発振器の矩形波を入力して前記デューティ比に応じた直流電圧を生成する第1回路と、
前記第1回路により生成された前記直流電圧を、前記設定電圧と比較し、その結果を前記発振器に前記参照電圧として帰還する第2回路とからなり、
前記発振器は、
コンデンサと、
前記参照電圧より高い比較電圧と前記参照電圧より低い比較電圧を前記コンデンサの電圧と比較するヒステリシスコンパレータと、
前記ヒステリシスコンパレータの出力電圧に応じてオンまたはオフされ、オン状態で前記コンデンサに電荷を充電させる第一の定電流手段と、
前記ヒステリシスコンパレータの出力電圧に応じてオフまたはオンされ、オン状態で前記コンデンサから電荷を放電させる第二の定電流手段と、
前記コンデンサの電圧を前記参照電圧と比較するコンパレータと
からなることを特徴とする発振装置。 An oscillator that generates a sawtooth wave and oscillates a square wave by comparing the sawtooth wave with a reference voltage;
Input the rectangular wave of the oscillator, generate a DC voltage according to its duty ratio,
A negative feedback circuit that amplifies the difference between the DC voltage and the set voltage and feeds back to the oscillator as the reference voltage,
The oscillator oscillates a rectangular wave so that a DC voltage corresponding to the duty ratio is equal to the set voltage ,
The negative feedback circuit is
A first circuit that inputs a rectangular wave of the oscillator and generates a DC voltage corresponding to the duty ratio;
The DC voltage generated by the first circuit is compared with the set voltage, and consists of a second circuit that feeds back the result to the oscillator as the reference voltage,
The oscillator is
A capacitor,
A hysteresis comparator for comparing a comparison voltage higher than the reference voltage and a comparison voltage lower than the reference voltage with the voltage of the capacitor;
A first constant current means that is turned on or off according to the output voltage of the hysteresis comparator, and charges the capacitor in the on state;
A second constant current means that is turned off or on according to the output voltage of the hysteresis comparator, and discharges the charge from the capacitor in the on state;
An oscillation device comprising: a comparator that compares the voltage of the capacitor with the reference voltage .
定電圧を電源として動作し、前記発振器の矩形波を入力し、前記矩形波の電圧のレベルを前記定電圧にシフトするレベルシフタと、
前記レベルシフタの出力を積分し、前記デューティ比に応じた直流電圧に変換するローパスフィルタと
からなることを特徴とする請求項1に記載された発振装置。 The first circuit includes:
A level shifter that operates using a constant voltage as a power source, inputs a rectangular wave of the oscillator, and shifts the level of the rectangular wave voltage to the constant voltage;
The oscillation device according to claim 1 , further comprising: a low-pass filter that integrates an output of the level shifter and converts the output to a DC voltage corresponding to the duty ratio.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006069393A JP4871003B2 (en) | 2006-03-14 | 2006-03-14 | Oscillator circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006069393A JP4871003B2 (en) | 2006-03-14 | 2006-03-14 | Oscillator circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007251376A JP2007251376A (en) | 2007-09-27 |
JP4871003B2 true JP4871003B2 (en) | 2012-02-08 |
Family
ID=38595240
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006069393A Expired - Fee Related JP4871003B2 (en) | 2006-03-14 | 2006-03-14 | Oscillator circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4871003B2 (en) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010034125A (en) * | 2008-07-25 | 2010-02-12 | Denso Corp | Laser trimming method |
KR101504987B1 (en) * | 2013-05-28 | 2015-03-23 | 국민대학교산학협력단 | Low-power oscillator using triangular wave |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0567951A (en) * | 1991-09-06 | 1993-03-19 | Sony Corp | Interface circuit for digital clock signal |
JP4385320B2 (en) * | 2004-03-31 | 2009-12-16 | 日本ビクター株式会社 | PWM modulation circuit |
-
2006
- 2006-03-14 JP JP2006069393A patent/JP4871003B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2007251376A (en) | 2007-09-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2010016167A1 (en) | Reference frequency generating circuit, semiconductor integrated circuit, and electronic device | |
US9059688B2 (en) | High-precision oscillator systems with feed forward compensation for CCFL driver systems and methods thereof | |
JP2013165537A (en) | Switching regulator, control method thereof, and power supply device | |
JP2004078332A (en) | Switching regulator and slope correction circuit | |
CN108183596B (en) | DC converter and method thereof | |
JP2004164411A (en) | Voltage regulator and electronic equipment | |
US10536114B2 (en) | Oscillator circuit | |
JP6626024B2 (en) | Voltage converter | |
JP2007189513A (en) | Clamp circuit and test signal generator | |
US7176669B2 (en) | Switching regulator with frequency modulation to vary frequency based on a load condition, and control method therefor | |
KR101774601B1 (en) | Switching regulator control circuit and switching regulator | |
JP4871003B2 (en) | Oscillator circuit | |
JP4630165B2 (en) | DC-DC converter | |
JP2007124394A (en) | Oscillator | |
CN103683929A (en) | Self-adaptive loop compensating method, compensating circuit and switching power supply with compensating circuit | |
CN115242227B (en) | Frequency control circuit suitable for PFM control chip and related device | |
CN113726195B (en) | Control circuit, control chip and power supply device | |
JP2005229744A (en) | Slope building out circuit, switching regulator, and electronic equipment | |
JP2004318339A (en) | Dropper type regulator and power unit using same | |
JP4487680B2 (en) | Semiconductor device | |
KR100593929B1 (en) | Switch-Mode Power Supplies with Automatic Voltage Regulation | |
JP2015076991A (en) | Sawtooth wave generator, sawtooth wave generation method, and voltage output controller | |
JP6498481B2 (en) | Oscillation circuit and oscillation method | |
JP2001339258A (en) | Voltage-current converting circuit | |
JPH02111255A (en) | Switching voltage regulator having stable loop gain |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20080131 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090212 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110726 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110926 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111108 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111118 |
|
R150 | Certificate of patent (=grant) or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (prs date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141125 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |