JP4627335B2 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- JP4627335B2 JP4627335B2 JP2009247650A JP2009247650A JP4627335B2 JP 4627335 B2 JP4627335 B2 JP 4627335B2 JP 2009247650 A JP2009247650 A JP 2009247650A JP 2009247650 A JP2009247650 A JP 2009247650A JP 4627335 B2 JP4627335 B2 JP 4627335B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- hard mask
- metal wiring
- layer
- manufacturing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Drying Of Semiconductors (AREA)
Description
図1(a)〜(f)は、本実施の形態に係る半導体装置の製造方法を示す工程断面図である。
本実施の形態に係る半導体装置の製造方法は、実施の形態1で示したハードマスク層12(図1(a)参照)に含まれるストッパー膜7として、金属膜を用いるようにしたものである。
本実施の形態に係る半導体装置の製造方法は、実施の形態1で示したシリコン酸化膜8を形成する工程(図1(a)参照)において、シリコンに対する酸素の組成比を特定範囲とし、形成温度を特定範囲として形成するようにしたものである。
Claims (12)
- 基板上に下層から第一TiN膜、アルミニウムを含む金属膜、第二TiN膜を順次積層した金属配線層を形成する工程と、
前記金属配線層の上に下層からストッパー膜、シリコン酸化膜を順次積層したハードマスク層を形成する工程と、
前記ハードマスク層を選択的にエッチングして前記金属配線層の上にハードマスクを形成する工程と、
前記ハードマスクをマスクとして前記金属配線層をエッチングして金属配線を形成する工程と、
前記ハードマスクおよび前記金属配線の上に層間絶縁膜を形成する工程と、
前記ストッパー膜をエッチングストッパとして前記層間絶縁膜にビアホールを形成する工程とを含むことを特徴とする半導体装置の製造方法。 - 前記ハードマスク層に含まれる前記ストッパー膜として、シリコン酸窒化膜又はシリコン窒化膜を用いることを特徴とする請求項1に記載の半導体装置の製造方法。
- 前記ハードマスク層に含まれる前記ストッパー膜として、タングステン、タンタル、白金、銀、金、ニッケル、ルテニウム、コバルト、鉄、マンガン、イリジウム、ジルコニウム、インジウムのうち、いずれかの金属からなる金属膜を用いることを特徴とする請求項1に記載の半導体装置の製造方法。
- 前記ハードマスク層に含まれる前記シリコン酸化膜を、シリコンに対する酸素の組成比が1.5〜2の範囲となるようにプラズマ化学気相成長法を用いて形成することを特徴とする請求項1〜3のいずれかに記載の半導体装置の製造方法。
- 前記ハードマスク層は前記シリコン酸化膜上に設けられた反射防止層を更に有し、
前記ハードマスク層に含まれる前記シリコン酸化膜を、290〜400℃の範囲の温度でプラズマ化学気相成長法を用いて形成することを特徴とする請求項1〜4のいずれかに記載の半導体装置の製造方法。 - 前記ハードマスク層は前記シリコン酸化膜上に設けられた反射防止層を更に有し、
前記ハードマスク層に含まれる前記反射防止膜として、二層のシリコン酸窒化膜を用いることを特徴とする請求項1〜5のいずれかに記載の半導体装置の製造方法。 - 前記ハードマスク層に含まれる前記反射防止膜として、有機膜を用いることを特徴とする請求項5に記載の半導体装置の製造方法。
- 前記金属配線層をエッチングする工程を、前記基板とは異なる別の基板上に形成したシリコン酸化膜、シリコン窒化膜、又は前記金属配線層に含まれる金属膜と同一種類の金属膜のうち、いずれかの膜をエッチングしたエッチング装置を用いて行うことを特徴とする請求項1〜7のいずれかに記載の半導体装置の製造方法。
- 前記ビアホールを形成する工程において、炭素および弗素を含むガス、酸素を含むガス、不活性ガスのうち少なくとも二つ以上のガスを含む混合ガスを用いることを特徴とする請求項請求項1〜8のいずれかに記載の半導体装置の製造方法。
- 前記混合ガスは炭素および弗素を含むガスを有することを特徴とする請求項9に記載の半導体装置の製造方法。
- 前記混合ガスはC4F8/O2/Ar系混合ガス、又はC5F8/O2/Ar系混合ガスであることを特徴とする請求項9に記載の半導体装置の製造方法。
- 基板上に下層から第一TiN膜、アルミニウムを含む金属膜、第二TiN膜を順次積層した金属配線材料を形成する工程と、
前記金属配線材料の上に下層からストッパー膜、シリコン酸化膜、反射防止膜を順次積層したハードマスク層を形成する工程と、
前記ハードマスク層を選択的にエッチングして前記金属配線材料の上にハードマスクを形成する工程と、
前記ハードマスクをマスクとして前記金属配線材料をエッチングして金属配線を形成する工程と、
前記金属配線の側面と上面を覆う層間絶縁膜を形成する工程と、
前記層間絶縁膜のコンタクトホールを前記ストッパー膜にて止めるエッチングにて形成する工程とを含み、
前記ストッパー膜として、シリコン酸窒化膜又はシリコン窒化膜を用いることを特徴とする半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009247650A JP4627335B2 (ja) | 2009-10-28 | 2009-10-28 | 半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009247650A JP4627335B2 (ja) | 2009-10-28 | 2009-10-28 | 半導体装置の製造方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004335840A Division JP4583892B2 (ja) | 2004-11-19 | 2004-11-19 | 半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010062578A JP2010062578A (ja) | 2010-03-18 |
JP4627335B2 true JP4627335B2 (ja) | 2011-02-09 |
Family
ID=42188974
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009247650A Expired - Fee Related JP4627335B2 (ja) | 2009-10-28 | 2009-10-28 | 半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4627335B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8980758B1 (en) * | 2013-09-17 | 2015-03-17 | Applied Materials, Inc. | Methods for etching an etching stop layer utilizing a cyclical etching process |
Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06163711A (ja) * | 1992-11-20 | 1994-06-10 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
JPH07135209A (ja) * | 1993-11-09 | 1995-05-23 | Matsushita Electric Ind Co Ltd | 多層配線構造およびその製造方法 |
JPH10209276A (ja) * | 1997-01-20 | 1998-08-07 | Sony Corp | 配線形成方法 |
JPH10242274A (ja) * | 1997-02-27 | 1998-09-11 | Sony Corp | 多層配線基板の製造方法 |
JPH11162943A (ja) * | 1997-12-02 | 1999-06-18 | Matsushita Electron Corp | 半導体装置の製造方法および製造装置 |
JPH11317454A (ja) * | 1998-02-17 | 1999-11-16 | Matsushita Electron Corp | 半導体装置及びその製造方法 |
JP2000235973A (ja) * | 1999-02-17 | 2000-08-29 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2000306999A (ja) * | 1999-04-21 | 2000-11-02 | Matsushita Electronics Industry Corp | 半導体装置およびその製造方法 |
JP2001023924A (ja) * | 1999-07-09 | 2001-01-26 | Sony Corp | プラグの形成方法およびプラグ |
JP2001196377A (ja) * | 2000-01-14 | 2001-07-19 | Seiko Epson Corp | 半導体装置の製造方法 |
JP2001284448A (ja) * | 2000-03-29 | 2001-10-12 | Seiko Epson Corp | 半導体装置及びその製造方法 |
JP2002141328A (ja) * | 2000-11-06 | 2002-05-17 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2002329779A (ja) * | 2001-04-27 | 2002-11-15 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2003060031A (ja) * | 2001-08-14 | 2003-02-28 | Oki Electric Ind Co Ltd | 半導体装置及びその製造方法。 |
JP2003264228A (ja) * | 2002-03-08 | 2003-09-19 | Seiko Epson Corp | 半導体装置の製造方法 |
-
2009
- 2009-10-28 JP JP2009247650A patent/JP4627335B2/ja not_active Expired - Fee Related
Patent Citations (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06163711A (ja) * | 1992-11-20 | 1994-06-10 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
JPH07135209A (ja) * | 1993-11-09 | 1995-05-23 | Matsushita Electric Ind Co Ltd | 多層配線構造およびその製造方法 |
JPH10209276A (ja) * | 1997-01-20 | 1998-08-07 | Sony Corp | 配線形成方法 |
JPH10242274A (ja) * | 1997-02-27 | 1998-09-11 | Sony Corp | 多層配線基板の製造方法 |
JPH11162943A (ja) * | 1997-12-02 | 1999-06-18 | Matsushita Electron Corp | 半導体装置の製造方法および製造装置 |
JPH11317454A (ja) * | 1998-02-17 | 1999-11-16 | Matsushita Electron Corp | 半導体装置及びその製造方法 |
JP2000235973A (ja) * | 1999-02-17 | 2000-08-29 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2000306999A (ja) * | 1999-04-21 | 2000-11-02 | Matsushita Electronics Industry Corp | 半導体装置およびその製造方法 |
JP2001023924A (ja) * | 1999-07-09 | 2001-01-26 | Sony Corp | プラグの形成方法およびプラグ |
JP2001196377A (ja) * | 2000-01-14 | 2001-07-19 | Seiko Epson Corp | 半導体装置の製造方法 |
JP2001284448A (ja) * | 2000-03-29 | 2001-10-12 | Seiko Epson Corp | 半導体装置及びその製造方法 |
JP2002141328A (ja) * | 2000-11-06 | 2002-05-17 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2002329779A (ja) * | 2001-04-27 | 2002-11-15 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
JP2003060031A (ja) * | 2001-08-14 | 2003-02-28 | Oki Electric Ind Co Ltd | 半導体装置及びその製造方法。 |
JP2003264228A (ja) * | 2002-03-08 | 2003-09-19 | Seiko Epson Corp | 半導体装置の製造方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2010062578A (ja) | 2010-03-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7838415B2 (en) | Method of fabricating dual damascene structure | |
JP3778174B2 (ja) | 半導体装置及びその製造方法 | |
JP2008294335A (ja) | 半導体装置の製造方法 | |
JP2003086589A (ja) | 半導体装置及びその製造方法 | |
US8455348B2 (en) | Manufacturing method of semiconductor device | |
JP2004296904A (ja) | 半導体装置、半導体装置の製造方法 | |
JP2006019480A (ja) | 半導体装置の製造方法 | |
JP2005223021A (ja) | 半導体装置 | |
JP5161503B2 (ja) | 半導体装置の製造方法 | |
JP2009088269A (ja) | 半導体装置、およびその製造方法 | |
JP4878434B2 (ja) | 半導体装置およびその製造方法 | |
JP4988148B2 (ja) | 半導体素子の金属配線の形成方法 | |
JP4583892B2 (ja) | 半導体装置の製造方法 | |
JP4627335B2 (ja) | 半導体装置の製造方法 | |
KR100441685B1 (ko) | 듀얼 다마신 공정 | |
JP2004235256A (ja) | 半導体装置およびその製造方法 | |
JP2008016464A (ja) | 半導体装置及び半導体装置の製造方法 | |
KR100778869B1 (ko) | 반도체 소자의 콘택 형성 방법 | |
CN100423226C (zh) | 双镶嵌结构的制造方法 | |
JP2010080607A (ja) | 半導体装置の製造方法 | |
JP2006196642A (ja) | 半導体装置およびその製造方法 | |
JP5596403B2 (ja) | 半導体装置の製造方法 | |
JP2008270522A (ja) | 半導体装置の製造方法 | |
JP2008041783A (ja) | 半導体装置の製造方法 | |
JP2007214418A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100521 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100907 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101013 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101102 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101104 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131119 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |