JP4517891B2 - シリアル/パラレル変換回路及びパラレル/シリアル変換回路 - Google Patents
シリアル/パラレル変換回路及びパラレル/シリアル変換回路 Download PDFInfo
- Publication number
- JP4517891B2 JP4517891B2 JP2005053169A JP2005053169A JP4517891B2 JP 4517891 B2 JP4517891 B2 JP 4517891B2 JP 2005053169 A JP2005053169 A JP 2005053169A JP 2005053169 A JP2005053169 A JP 2005053169A JP 4517891 B2 JP4517891 B2 JP 4517891B2
- Authority
- JP
- Japan
- Prior art keywords
- serial
- parallel
- data
- circuit
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M9/00—Parallel/series conversion or vice versa
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
第1のクロック信号に同期したnビットのパラレルデータ及び前記所定数のビットのパラレル冗長データを入力し、前記選択信号で指定される整数m1に基づいて、前記nビットのパラレルデータと共に前記所定数のビットから選択されたm1ビットのパラレル冗長データを選択し、(n+m1)ビットのシリアルデータに変換するパラレル/シリアル変換部と、
前記(n+m1)ビットのシリアルデータを、第1のクロック信号の周波数の(n+m1)倍の周波数を有する第2のクロック信号に同期させるシリアル出力同期回路とを備えることを特徴とする。
前記第2のクロック信号に同期して、前記(n+m1)ビットのシリアルデータのうち、前記nビットのパラレルデータに対応するnビットのシリアルデータを選択する選択回路と、該選択回路の出力から第3のクロック信号に同期したnビットのパラレルデータを生成する同期回路とを備えることを特徴とする。
2:受信側LSI装置
3:伝送路(伝送線)
4:LSI内部ロジック
5:パラレル/シリアル変換回路
6:シリアル伝送用送信回路
7:シリアル伝送受信回路
8:シリアル/パラレル変換回路
9:LSI内部ロジック
21:内部ロジック用PLL
22:パラレルデータ同期回路
23:シリアル伝送用PLL
24:セレクタ信号生成回路
25:(n+m)入力パラレルデータセレクタ
26:シリアル出力同期回路
31:シリアル伝送用PLL
32:(n+m)ビットシフト回路
33:内部ロジック用PLL
34:内部信号同期回路
61:シリアル伝送用PLL
62:nビットシフト回路
63:内部ロジック用PLL
64:内部信号同期回路
65:mビットシフト回路
66:入力セレクタ回路66
Claims (4)
- 所定数(m)以下の範囲で可変に設定される整数m1(但し0≦m1≦m)を指定する選択信号を生成する選択信号生成回路と、
第1のクロック信号に同期したnビットのパラレルデータ及び前記所定数のビットのパラレル冗長データを入力し、前記選択信号で指定される整数m1に基づいて、前記nビットのパラレルデータと共に前記所定数のビットから選択されたm1ビットのパラレル冗長データを選択し、(n+m1)ビットのシリアルデータに変換するパラレル/シリアル変換部と、
前記(n+m1)ビットのシリアルデータを、第1のクロック信号の周波数の(n+m1)倍の周波数を有する第2のクロック信号に同期させるシリアル出力同期回路とを備えることを特徴とするパラレル/シリアル変換回路。 - 請求項1に記載のパラレル/シリアル変換回路からシリアルデータを入力するシリアル/パラレル変換回路であって、
前記第2のクロック信号に同期して、前記(n+m1)ビットのシリアルデータのうち、前記nビットのパラレルデータに対応するnビットのシリアルデータを選択する選択回路と、該選択回路の出力から第3のクロック信号に同期したnビットのパラレルデータを生成する同期回路とを備えることを特徴とするシリアル/パラレル変換回路。 - 前記選択回路は、(n+m1)ビットシフト回路を備える、請求項2に記載のシリアル/パラレル変換回路。
- 前記選択回路は、(n+m1)ビットのシリアルデータから、前記nビットのパラレルデータに対応するnビットのシリアルデータを選択するセレクタと、該セレクタによって選択された前記nビットのシリアルデータを入力するnビットシフト回路とを備える、請求項2に記載のシリアル/パラレル変換回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005053169A JP4517891B2 (ja) | 2005-02-28 | 2005-02-28 | シリアル/パラレル変換回路及びパラレル/シリアル変換回路 |
US11/359,368 US7307559B2 (en) | 2005-02-28 | 2006-02-23 | Serial-to-parallel converter circuit and parallel-to-serial converter circuit |
US11/844,492 US7446680B2 (en) | 2005-02-28 | 2007-08-24 | Serial-to-parallel converter circuit and parallel-to-serial converter circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005053169A JP4517891B2 (ja) | 2005-02-28 | 2005-02-28 | シリアル/パラレル変換回路及びパラレル/シリアル変換回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006238302A JP2006238302A (ja) | 2006-09-07 |
JP4517891B2 true JP4517891B2 (ja) | 2010-08-04 |
Family
ID=36931519
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005053169A Expired - Fee Related JP4517891B2 (ja) | 2005-02-28 | 2005-02-28 | シリアル/パラレル変換回路及びパラレル/シリアル変換回路 |
Country Status (2)
Country | Link |
---|---|
US (2) | US7307559B2 (ja) |
JP (1) | JP4517891B2 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004014973B3 (de) * | 2004-03-26 | 2005-11-03 | Infineon Technologies Ag | Parallel-Seriell-Umsetzer |
JP4517891B2 (ja) * | 2005-02-28 | 2010-08-04 | 日本電気株式会社 | シリアル/パラレル変換回路及びパラレル/シリアル変換回路 |
US7453288B2 (en) * | 2006-02-16 | 2008-11-18 | Sigmatel, Inc. | Clock translator and parallel to serial converter |
JP5300189B2 (ja) * | 2006-09-27 | 2013-09-25 | 株式会社ソニー・コンピュータエンタテインメント | 信号送信方法、信号受信方法および送信回路、受信回路 |
JP4796983B2 (ja) * | 2007-03-08 | 2011-10-19 | オンセミコンダクター・トレーディング・リミテッド | シリアル/パラレル変換回路、液晶表示駆動回路 |
TWI362202B (en) * | 2008-03-27 | 2012-04-11 | Novatek Microelectronics Corp | Interface control circuit |
US7876244B2 (en) * | 2009-05-29 | 2011-01-25 | Telefonaktiebolaget L M Ericsson (Publ) | Method for aligning a serial bit stream with a parallel output |
EP3146634A4 (en) * | 2014-05-21 | 2018-01-03 | Qualcomm Incorporated | Serializer and deserializer for odd ratio parallel data bus |
JP6413585B2 (ja) * | 2014-10-06 | 2018-10-31 | 株式会社ソシオネクスト | 送信回路、集積回路及びパラレルシリアル変換方法 |
US10210129B2 (en) * | 2016-06-06 | 2019-02-19 | Sensors Unlimited, Inc. | Systems and methods for deserializing data |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58161575A (ja) * | 1982-03-19 | 1983-09-26 | Fuji Xerox Co Ltd | 並列直列変換回路 |
JPS62157424A (ja) * | 1985-12-18 | 1987-07-13 | アドバンスト・マイクロ・デイバイシズ・インコ−ポレ−テツド | 非同期で異種の可変幅の並列デ−タパタ−ン入力信号を直列デ−タパタ−ン信号に変換するための装置 |
JPS62157425A (ja) * | 1985-12-18 | 1987-07-13 | アドバンスト・マイクロ・デイバイシズ・インコ−ポレ−テツド | 直列のデ−タパタ−ン信号を変換するための装置 |
JP2000078027A (ja) * | 1998-09-01 | 2000-03-14 | Seiko Epson Corp | シリアルパラレル変換装置、半導体装置、電子機器及びデータ伝送システム |
JP2002135132A (ja) * | 2000-10-25 | 2002-05-10 | Seiko Epson Corp | シリアル/パラレル変換回路、データ転送制御装置及び電子機器 |
JP2004147353A (ja) * | 2004-01-26 | 2004-05-20 | Sharp Corp | 信号処理装置 |
JP2006013641A (ja) * | 2004-06-23 | 2006-01-12 | Nec Corp | コンテンツデータ利用システム及びその方法並びに移動通信端末及びプログラム |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2865676B2 (ja) * | 1988-10-05 | 1999-03-08 | 株式会社日立製作所 | 画像表示装置 |
JP2816223B2 (ja) * | 1990-03-02 | 1998-10-27 | 株式会社日立製作所 | セル同期回路 |
EP0568199A3 (en) * | 1992-04-30 | 1994-09-21 | Hewlett Packard Co | Signal processing circuits with serial chaining |
JP2938039B1 (ja) * | 1998-06-12 | 1999-08-23 | 日本電気アイシーマイコンシステム株式会社 | ディジタル復調装置 |
JP2001320280A (ja) * | 2000-05-10 | 2001-11-16 | Mitsubishi Electric Corp | 並列−直列変換回路 |
JP2005175827A (ja) * | 2003-12-10 | 2005-06-30 | Matsushita Electric Ind Co Ltd | 通信装置 |
JP4517891B2 (ja) * | 2005-02-28 | 2010-08-04 | 日本電気株式会社 | シリアル/パラレル変換回路及びパラレル/シリアル変換回路 |
-
2005
- 2005-02-28 JP JP2005053169A patent/JP4517891B2/ja not_active Expired - Fee Related
-
2006
- 2006-02-23 US US11/359,368 patent/US7307559B2/en not_active Expired - Fee Related
-
2007
- 2007-08-24 US US11/844,492 patent/US7446680B2/en not_active Expired - Fee Related
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58161575A (ja) * | 1982-03-19 | 1983-09-26 | Fuji Xerox Co Ltd | 並列直列変換回路 |
JPS62157424A (ja) * | 1985-12-18 | 1987-07-13 | アドバンスト・マイクロ・デイバイシズ・インコ−ポレ−テツド | 非同期で異種の可変幅の並列デ−タパタ−ン入力信号を直列デ−タパタ−ン信号に変換するための装置 |
JPS62157425A (ja) * | 1985-12-18 | 1987-07-13 | アドバンスト・マイクロ・デイバイシズ・インコ−ポレ−テツド | 直列のデ−タパタ−ン信号を変換するための装置 |
JP2000078027A (ja) * | 1998-09-01 | 2000-03-14 | Seiko Epson Corp | シリアルパラレル変換装置、半導体装置、電子機器及びデータ伝送システム |
JP2002135132A (ja) * | 2000-10-25 | 2002-05-10 | Seiko Epson Corp | シリアル/パラレル変換回路、データ転送制御装置及び電子機器 |
JP2004147353A (ja) * | 2004-01-26 | 2004-05-20 | Sharp Corp | 信号処理装置 |
JP2006013641A (ja) * | 2004-06-23 | 2006-01-12 | Nec Corp | コンテンツデータ利用システム及びその方法並びに移動通信端末及びプログラム |
Also Published As
Publication number | Publication date |
---|---|
US20080001794A1 (en) | 2008-01-03 |
JP2006238302A (ja) | 2006-09-07 |
US20060192701A1 (en) | 2006-08-31 |
US7446680B2 (en) | 2008-11-04 |
US7307559B2 (en) | 2007-12-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6710726B2 (en) | Serializer-deserializer circuit having increased margins for setup and hold time | |
US7446680B2 (en) | Serial-to-parallel converter circuit and parallel-to-serial converter circuit | |
US7907693B2 (en) | Semiconductor device, a parallel interface system and methods thereof | |
JP2009077188A (ja) | 半導体装置 | |
US8266467B2 (en) | Data transfer device and data transfer method | |
JP2010147558A (ja) | クロックデータリカバリ回路 | |
JP4998699B2 (ja) | 半導体装置、及び通信制御方法 | |
JP2005295117A (ja) | デマルチプレクサ装置 | |
JP2002169771A (ja) | 低レーテンシ高速伝送システム | |
US9684332B2 (en) | Timing control circuit | |
JP5610540B2 (ja) | シリアル通信用インターフェース回路及びパラレルシリアル変換回路 | |
US20230305983A1 (en) | Interface between Processing Unit and an External Nonvolatile Memory | |
JP4448076B2 (ja) | データ送受信回路のタイミング調整回路、lsi及びデータ送受信システム | |
JP2730517B2 (ja) | 高速データ受信回路 | |
JP2008250802A (ja) | 半導体集積回路装置およびそれへのモード設定方法 | |
KR100728906B1 (ko) | 듀티 싸이클 보정장치 | |
US8699550B2 (en) | Phase alignment between phase-skewed clock domains | |
KR100646333B1 (ko) | 데이터 샘플링 장치 및 방법과 이를 이용한 고속 직렬수신기 | |
KR100646336B1 (ko) | 데이터 샘플링 장치 및 방법과 이를 이용한 고속 직렬수신기 | |
JP3156781B2 (ja) | 遅延時間調整回路 | |
JP2005109955A (ja) | 非同期通信回路 | |
JP2011501901A (ja) | クロックトランスファ機能を有するクロック回路及び方法 | |
JP3849871B2 (ja) | 単一ディレイ線及び最小化工作ディレイセルを有するディレイロック回路 | |
JP2007096739A (ja) | データ送信装置、データ受信装置、データ伝送システム、並びに半導体装置 | |
KR100835626B1 (ko) | 데이터 송수신 회로의 타이밍 조정 회로, lsi 및 데이터송수신 시스템 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080111 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091202 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091210 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20100305 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100427 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100510 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130528 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |