JP4514023B2 - ソース/ドレイン拡張部からドーパントが外方拡散しないようにするための、シリコン酸化物ライナーのイオン注入 - Google Patents
ソース/ドレイン拡張部からドーパントが外方拡散しないようにするための、シリコン酸化物ライナーのイオン注入 Download PDFInfo
- Publication number
- JP4514023B2 JP4514023B2 JP2003581249A JP2003581249A JP4514023B2 JP 4514023 B2 JP4514023 B2 JP 4514023B2 JP 2003581249 A JP2003581249 A JP 2003581249A JP 2003581249 A JP2003581249 A JP 2003581249A JP 4514023 B2 JP4514023 B2 JP 4514023B2
- Authority
- JP
- Japan
- Prior art keywords
- oxide liner
- dopant
- substrate
- ion
- implanting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000002019 doping agent Substances 0.000 title claims description 23
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 title claims description 16
- 229910052814 silicon oxide Inorganic materials 0.000 title claims description 14
- 238000005468 ion implantation Methods 0.000 title description 11
- 239000000758 substrate Substances 0.000 claims description 34
- 239000012535 impurity Substances 0.000 claims description 25
- 238000000034 method Methods 0.000 claims description 23
- 239000004065 semiconductor Substances 0.000 claims description 20
- 150000002500 ions Chemical class 0.000 claims description 18
- 125000006850 spacer group Chemical group 0.000 claims description 14
- 238000004519 manufacturing process Methods 0.000 claims description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 9
- 239000007943 implant Substances 0.000 claims description 9
- 229910052710 silicon Inorganic materials 0.000 claims description 9
- 239000010703 silicon Substances 0.000 claims description 9
- 238000005530 etching Methods 0.000 claims description 7
- 238000000151 deposition Methods 0.000 claims description 6
- OKZIUSOJQLYFSE-UHFFFAOYSA-N difluoroboron Chemical compound F[B]F OKZIUSOJQLYFSE-UHFFFAOYSA-N 0.000 claims description 5
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 4
- 230000004913 activation Effects 0.000 claims description 4
- 238000000137 annealing Methods 0.000 claims description 4
- 239000000463 material Substances 0.000 claims description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 4
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 claims description 3
- 229910052796 boron Inorganic materials 0.000 claims description 3
- 238000009792 diffusion process Methods 0.000 description 7
- 230000008901 benefit Effects 0.000 description 6
- 238000002513 implantation Methods 0.000 description 6
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 4
- 238000012545 processing Methods 0.000 description 4
- 230000004888 barrier function Effects 0.000 description 3
- 230000008021 deposition Effects 0.000 description 2
- 229910052757 nitrogen Inorganic materials 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N nitrogen Substances N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 2
- QJGQUHMNIGDVPM-UHFFFAOYSA-N nitrogen group Chemical group [N] QJGQUHMNIGDVPM-UHFFFAOYSA-N 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 108091006149 Electron carriers Proteins 0.000 description 1
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 239000002784 hot electron Substances 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 235000012239 silicon dioxide Nutrition 0.000 description 1
- 239000000377 silicon dioxide Substances 0.000 description 1
- -1 structures Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26506—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
- H01L21/26513—Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors of electrically active species
- H01L21/2652—Through-implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/2658—Bombardment with radiation with high-energy radiation producing ion implantation of a molecular ion, e.g. decaborane
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/6656—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66659—Lateral single gate silicon transistors with asymmetry in the channel direction, e.g. lateral high-voltage MISFETs with drain offset region, extended drain MISFETs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66742—Thin film unipolar transistors
- H01L29/66772—Monocristalline silicon transistors on insulating substrates, e.g. quartz substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78603—Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
- H01L29/78618—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
- H01L29/78621—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
- H01L29/78624—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile the source and the drain regions being asymmetrical
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- High Energy & Nuclear Physics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
Description
ある実施形態の1つでは、その後、この構造の上にTEOSシリコン酸化物ライナー層がたい積される。
それから、LDD領域を形成すべく、第1イオン注入が実行される。
その後、注入された窒素領域をLDD領域とその上にあるシリコン酸化層の界面において形成すべく、実行される。
その後、高濃度にドープされたソース/ドレイン領域が形成された後、ゲート構造上に側壁スペーサが形成される。
窒素領域をイオン注入することによって、ホットエレクトロン・キャリア効果を減少することができる。
高密度性、高性能性への高まる要求は、半導体成形技術に厳しい要件を課す。特に、特に増強されたトランジスタ性能および高い動作速度に厳しい要件を課す。
トランジスタの性能は様々な要素に左右され、プラズマ化学気相成長法(plasma enhanced chemical vapor deposition)のような、基板が高温とプラズマにさらされるプラズマ蒸着技術のように、製造中の様々な処理操作によって容易に低下し得る。
動作速度を高くするには、さらに、約3.9以下のような比較的低い誘電率(electric constant)を有する誘電体材料を使用することが必要である。
ここでは、比誘電率(k)の値は、真空の値を1として示される。
その後、浅いソース/ドレイン拡張部13を注入すべく、イオン注入が実行される。
その後、例えば50Åから200Åの厚みで、酸化物ライナー14が、ゲート電極11の側面および基板10の上表面上に形成される。この酸化物ライナー14は、その後、側壁スペーサ15(典型的に窒化ケイ素からなる)を形成するために行われるエッチングの間、基板の表面を保護するために形成される。
参照符号14は、典型的に側壁スペーサ16を形成した後に注入される、適度にまたは高濃度にドープされた(heavy doped)ソース/ドレイン領域を示す。
例えば、典型的に、約700℃以上の温度で行われる低圧の化学蒸着によって、シリコン酸化物ライナー15がたい積される間のような、高温処理の間に、ソース/ドレイン拡張部13に注入されたP型不純物(P-type impurities)(例えばホウ素(B)およびホウ素二弗化物(BF2)の不純物)のようなドーパント不純物は、酸化物ライナー15に拡散し分離する。
このような外方拡散およびドーパントの損失を防ぐため、より低い温度である400℃のCVDライナー酸化物を使用することができる。
しかしながらドーパントの損失は、5秒から10秒の間は100℃よりも高い温度である高温活性化中に生じる。
このようなソース/ドレイン拡張部からの拡散損失は、例えばソース/ドレイン拡張部の抵抗を増加させ、明らかに不利である。
この問題を解決する先の試みは、ドーパント拡散損失を補うために、必要とされる注入薬量よりも高い注入薬量で、ドーパント不純物(例えば、BまたはBF2)をイオン注入することを含む。
しかしながらこのアプローチは、不都合なことに、より深い接合深さ(Xj)を生じることとなる。この深い接合深さは、小型化に向けての流れと矛盾する。
本発明の効果は、添付された請求項で特に指摘されるように、理解され、達成される。
その後、前記ゲート電極の上表面上にあるシリコン酸化物ライナーの部分は、除去される。
前記ゲート電極の上表面から前記酸化物ライナーの部分を除去する前または後のいずれかにおいて、比較的深い、適度なまたは高濃度のソース/ドレイン注入領域を形成すべく、イオン注入が実行される。
それから、活性アニーリングが実行される。
理解されるように、本発明は、その他の異なる実施形態とすることができ、またその各細部は、本発明の範囲内で、複数の観点において様々な修正を加えることができる。
従って、図面および詳細な説明は、本質的に単なる例であり、これに制限されない。
本発明は、高密度で小型化された、信頼性の高い半導体デバイスに対する継続的な要求に向けられる。
本発明は、浅いソース/ドレイン拡張部から酸化物ライナー中への不純物の外方拡散に対するバリアを意図的に生成することによって、増強されたトランジスタ性能を備える半導体デバイスおよびこの半導体デバイスを実現する方法を提供する。
本発明の実施形態は、酸化物ライナーに不純物をイオン注入することによって、この目的を達成する。
したがって、本発明は、約200Åから約300Åの浅い接合深さ(Xj)を維持する一方で、P型不純物(例えば、BまたはBF2)のような不純物の外方拡散をなくすか著しく減少させる方法を提供する。
このようなイオン注入は、約5×1014 から約2×1015イオン/cm2の注入量および約1から約3KeVの注入エネルギー(典型的に、約1×1020から約6×1020原子/cm3の不純物濃度になる)で、BF2をイオン注入することによるような、従来の方式で行うことができる。
その後、浅いソース/ドレイン拡張部を形成するのに使用される条件と実質的に同じ条件下で酸化物ライナーにBF2不純物を注入すべく、例えば約5×1014 から約2×1015イオン/cm2の注入エネルギーおよび約1から約3KeVの注入エネルギー(これにより、約1×1020から約6×1020原子/cm3の、酸化物ライナーにおける不純物濃度を形成する。)で、イオン注入が実行される。
その後、側壁スペーサを形成すべく、異方性エッチングが実行される。
その後、比較的深い、適度なまたは高濃度のソース/ドレイン注入領域を形成すべく、BF2のイオン注入が実行される。
例えばフッ化水素酸を用いて適度なまたは高濃度のソース/ドレイン注入領域を形成すべく、イオン注入が実行される前または後のいずれかにおいて、ゲート電極の上表面上の酸化シリコンライナーの部分を、除去することができる。
その後、活性化アニーリングが実行されてもよい。
例えばスペーサ層をたい積し、活性化アニーリングする間のような、後の処理の間、拡散バリアを生成するためにシリコン酸化物ライナーにドーパント不純物を意図的に注入することは、浅いソース/ドレイン領域からの不純物の外方拡散を防ぐか、著しく減少させる。
図2において、典型的にドープされた多結晶のゲート電極21は、典型的に単結晶のシリコンである基板20上、半導体基板上に形成されたエピタキシャル層またはウェル領域上に、形成される。
マスクとしてゲート電極21を使用する際、浅いソース/ドレイン拡張部23を形成する不純物は、BF2のような、基板20に注入されるイオンである。
その後、図3に示すように、例えば約50Åから約200Åのような厚みで、ゲート電極21の側面の上側面上、および基板20の上表面上に、シリコン酸化物ライナー30がたい積される。
その後、図3の矢印31によって示されるように、酸化物ライナー31にBF2を注入すべく、浅いソース/ドレイン拡張部23に注入されるのと実質的に同じ濃度でイオン注入が実行される。
これにより、浅いソース/ドレイン拡張部23からBF2原子が外方拡散しないようにするバリアを生成する。
シリコン酸化層30は、側壁スペーサ40を形成するためのエッチングの間、エッチング停止層の役割を果たし、これにより、基板20に対するダメージが回避される。
後の処理は、ゲート電極21および基板20の上表面から、例えばフッ化水素酸を使用して、シリコン酸化物ライナー30を除去することを含む。
イオン注入は、ゲート電極21および基板の上表面からシリコン酸化物層40のシリコンの部分を除去する前か後に、深い、適度なまたは高濃度にドープされたソース/ドレイン領域41を形成すべく、実行される。その結果、図4に概略的に示された構造が生成される。
このような発明の方法は、図5ないし図8において、概略的に示され、同様の構造または要素は、同様の参照符号によって示される。
図5では、2重BOX構造は、シリコン50、BOX51、シリコン層52、BOX53およびシリコン層54から形成された基板を含む。
ゲート電極55は、ゲート絶縁層56をこのゲート電極55と基板との間に挟んで2重BOX上に形成される。
それから、図7に示すように、ドレイン側から上部のシリコン層54および上部のBOX層53を除去すべく、エッチングが実行される。
続いて、図8に示すように、より下側のシリコン層52から特定の方向に(エピタクシーに)54Aを成長させる。
このように、より深いドレイン領域54Aが、ソース領域54Bと別個に形成することができる。
同じタイプの不純物が、浅いソース/ドレイン拡張部における濃度と同じ濃度で、酸化物ライナーに注入される。これにより、
浅いソース/ドレイン領域からの不純物の外方拡散を防止または実質的に減少し、これに伴いソース/ドレイン拡張部の抵抗が改良され、小型化されると共にトランジスタ性能が著しく改良される。
本発明は、特に、約0.12ミクロンのデザインルールで高密度半導体素子を製造する際に適用することができる。
その他、既知の処理および材料は、本発明を不必要に不明瞭にしないため、詳細には記載されていない。
本発明は、様々な他の組合わせおよび環境において使用できると共に、ここに記載されるような本発明の概念の範囲内の変形または修正することができるものとして理解される。
Claims (11)
- 基板の上表面上に、側面を有するゲート電極を、このゲート電極と前記基板との間にゲート絶縁層を挟んだ状態で形成するステップと、
浅いソース/ドレイン拡張部を形成すべく、前記ゲート電極をマスクとして使用して、ドーパントを前記基板にイオン注入するステップと、
前記ゲート電極の側面および前記基板の上表面上に、酸化物ライナーを形成するステップと、
前記酸化物ライナーに、前記浅いソース/ドレイン拡張部の不純物濃度と同じ不純物濃度で、前記ドーパントをイオン注入するステップと、
を含む、半導体デバイスを製造する方法。 - 前記酸化物ライナーに、活性不純物ドーパントをイオン注入するステップを含む、請求項1記載の方法。
- 前記酸化物ライナー上にスペーサ材料の層をたい積するステップと、
前記酸化物ライナー上に側壁スペーサを形成すべく、エッチングするステップと、
ドープされたインプラントを形成すべく、前記基板にドーパントをイオン注入するステップと、
活性化アニーリングするステップと、をさらに含む、請求項1または2記載の方法。 - 酸化シリコンを含む前記酸化物ライナーを形成するステップと、
窒化ケイ素またはシリコン酸化窒化物を含む前記スペーサ層を形成するステップと、を含む、請求項3記載の方法。 - 前記ドーパントとしてP型不純物をイオン注入するステップを含む、請求項1ないし4のいずれかの項記載の方法。
- 前記ドーパントとしてホウ素(B)またはホウ素二弗化物(BF2)をイオン注入するステップを含む、請求項5記載の方法。
- 第1不純物濃度で、前記浅いソース/ドレイン拡張部を形成すべく、前記基板に前記ドーパントをイオン注入するステップと、
前記第1不純物濃度と同じ濃度で、前記酸化物ライナーに前記ドーパントをイオン注入するステップと、を含む、請求項1ないし6のいずれかの項記載の方法。 - 1×10 20 から6×10 20 原子/cm 3 の濃度で、前記浅いソース/ドレイン拡張部を形成すべく前記基板に前記ドーパントをイオン注入するとともに、前記酸化物ライナーに前記ドーパントをイオン注入するステップを含む、請求項7記載の方法。
- 前記酸化物ライナー中の前記ドーパント濃度が1原子%になるように、前記酸化物ライナーに前記ドーパント不純物をイオン注入するステップを含む、請求項1ないし8のいずれかの項記載の方法。
- 5×10 14 から2×10 15 イオン/cm 2 の注入量および1から3KeVの注入エネルギーで、前記酸化物ライナーにBF2をイオン注入するステップを含む、請求項6記載の方法。
- 50Åから200Åの厚みで、前記酸化物ライナーを形成するステップを含む、請求項1ないし10のいずれかの項記載の方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/105,522 US6583016B1 (en) | 2002-03-26 | 2002-03-26 | Doped spacer liner for improved transistor performance |
PCT/US2003/007559 WO2003083929A1 (en) | 2002-03-26 | 2003-03-13 | Ion implantation of silicon oxid liner to prevent dopant out-diffusion from so urce/drain extensions |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2005522033A JP2005522033A (ja) | 2005-07-21 |
JP2005522033A5 JP2005522033A5 (ja) | 2006-04-27 |
JP4514023B2 true JP4514023B2 (ja) | 2010-07-28 |
Family
ID=22306307
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003581249A Expired - Fee Related JP4514023B2 (ja) | 2002-03-26 | 2003-03-13 | ソース/ドレイン拡張部からドーパントが外方拡散しないようにするための、シリコン酸化物ライナーのイオン注入 |
Country Status (8)
Country | Link |
---|---|
US (1) | US6583016B1 (ja) |
EP (1) | EP1488453A1 (ja) |
JP (1) | JP4514023B2 (ja) |
KR (1) | KR100948939B1 (ja) |
CN (1) | CN100355046C (ja) |
AU (1) | AU2003220198A1 (ja) |
TW (1) | TWI270933B (ja) |
WO (1) | WO2003083929A1 (ja) |
Families Citing this family (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6777298B2 (en) * | 2002-06-14 | 2004-08-17 | International Business Machines Corporation | Elevated source drain disposable spacer CMOS |
JP4112330B2 (ja) * | 2002-10-02 | 2008-07-02 | 富士通株式会社 | 半導体装置の製造方法 |
JP2004363443A (ja) * | 2003-06-06 | 2004-12-24 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
US6812105B1 (en) | 2003-07-16 | 2004-11-02 | International Business Machines Corporation | Ultra-thin channel device with raised source and drain and solid source extension doping |
CN1296987C (zh) * | 2003-09-23 | 2007-01-24 | 茂德科技股份有限公司 | 接触孔的制造方法以及半导体元件的制造方法 |
EP1695381A4 (en) * | 2003-12-04 | 2008-09-17 | Ibm | METHOD FOR FORMING NON-AMORPHOUS, ULTRA-FINE DEVICES USING SACRIFICIAL IMPLANTATION LAYER |
US20070029608A1 (en) * | 2005-08-08 | 2007-02-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Offset spacers for CMOS transistors |
KR100649311B1 (ko) * | 2005-12-15 | 2006-11-24 | 동부일렉트로닉스 주식회사 | 게이트 스페이서를 이용한 피모스 소자의 변형된 채널층형성 방법 및 이 방법에 의해 형성된 피모스 소자 |
JP6087672B2 (ja) * | 2012-03-16 | 2017-03-01 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9093554B2 (en) * | 2012-05-14 | 2015-07-28 | Globalfoundries Inc. | Methods of forming semiconductor devices with embedded semiconductor material as source/drain regions using a reduced number of spacers |
US10141417B2 (en) | 2015-10-20 | 2018-11-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gate structure, semiconductor device and the method of forming semiconductor device |
US10770354B2 (en) * | 2017-11-15 | 2020-09-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming integrated circuit with low-k sidewall spacers for gate stacks |
CN110265481B (zh) * | 2018-08-10 | 2023-01-17 | 友达光电股份有限公司 | 晶体管装置 |
Family Cites Families (22)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US619098A (en) * | 1899-02-07 | Steam-boiler | ||
US165659A (en) * | 1875-07-20 | Improvement in registering board-rules | ||
JPH0834313B2 (ja) * | 1989-10-09 | 1996-03-29 | 株式会社東芝 | 半導体装置及びその製造方法 |
KR950000141B1 (ko) * | 1990-04-03 | 1995-01-10 | 미쓰비시 뎅끼 가부시끼가이샤 | 반도체 장치 및 그 제조방법 |
JPH05267327A (ja) * | 1992-03-18 | 1993-10-15 | Fujitsu Ltd | Misfet及びその製造方法 |
JPH0823031A (ja) * | 1994-07-05 | 1996-01-23 | Oki Electric Ind Co Ltd | 半導体装置及びその製造方法 |
JPH0897173A (ja) * | 1994-09-22 | 1996-04-12 | Sony Corp | 半導体装置の製造方法 |
JPH08288504A (ja) * | 1995-04-14 | 1996-11-01 | Sony Corp | 半導体装置の製造方法 |
CN1057867C (zh) * | 1995-12-20 | 2000-10-25 | 台湾茂矽电子股份有限公司 | 注入磷形成补偿的器件沟道区的半导体器件的制造方法 |
US5756383A (en) * | 1996-12-23 | 1998-05-26 | Advanced Micro Devices | Method of manufacturing an active region of a semiconductor by diffusing a counterdopant out of a sidewall spacer |
US6117719A (en) * | 1997-12-18 | 2000-09-12 | Advanced Micro Devices, Inc. | Oxide spacers as solid sources for gallium dopant introduction |
JPH11238882A (ja) * | 1998-02-23 | 1999-08-31 | Sony Corp | 半導体装置の製造方法 |
JP3425079B2 (ja) * | 1998-04-24 | 2003-07-07 | 三菱電機株式会社 | 半導体装置の製造方法 |
US6162692A (en) * | 1998-06-26 | 2000-12-19 | Advanced Micro Devices, Inc. | Integration of a diffusion barrier layer and a counter dopant region to maintain the dopant level within the junctions of a transistor |
US6156598A (en) * | 1999-12-13 | 2000-12-05 | Chartered Semiconductor Manufacturing Ltd. | Method for forming a lightly doped source and drain structure using an L-shaped spacer |
US6190982B1 (en) * | 2000-01-28 | 2001-02-20 | United Microelectronics Corp. | Method of fabricating a MOS transistor on a semiconductor wafer |
US6346468B1 (en) * | 2000-02-11 | 2002-02-12 | Chartered Semiconductor Manufacturing Ltd. | Method for forming an L-shaped spacer using a disposable polysilicon spacer |
US6235600B1 (en) * | 2000-03-20 | 2001-05-22 | Taiwan Semiconductor Manufacturing Company | Method for improving hot carrier lifetime via a nitrogen implantation procedure performed before or after a teos liner deposition |
JP2001291861A (ja) * | 2000-04-05 | 2001-10-19 | Nec Corp | Mosトランジスタ、トランジスタ製造方法 |
JP2002076336A (ja) * | 2000-09-01 | 2002-03-15 | Mitsubishi Electric Corp | 半導体装置およびsoi基板 |
WO2003054951A1 (en) * | 2001-12-19 | 2003-07-03 | Advanced Micro Devices, Inc. | Semiconductor device comprising a thin oxide liner and method of manufacturing the same |
JP3966243B2 (ja) * | 2003-07-09 | 2007-08-29 | トヨタ自動車株式会社 | 内燃機関 |
-
2002
- 2002-03-26 US US10/105,522 patent/US6583016B1/en not_active Expired - Lifetime
-
2003
- 2003-03-13 CN CNB038067633A patent/CN100355046C/zh not_active Expired - Lifetime
- 2003-03-13 WO PCT/US2003/007559 patent/WO2003083929A1/en active Application Filing
- 2003-03-13 JP JP2003581249A patent/JP4514023B2/ja not_active Expired - Fee Related
- 2003-03-13 KR KR1020047015039A patent/KR100948939B1/ko not_active IP Right Cessation
- 2003-03-13 AU AU2003220198A patent/AU2003220198A1/en not_active Abandoned
- 2003-03-13 EP EP03716494A patent/EP1488453A1/en not_active Withdrawn
- 2003-03-21 TW TW092106269A patent/TWI270933B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JP2005522033A (ja) | 2005-07-21 |
EP1488453A1 (en) | 2004-12-22 |
CN1643672A (zh) | 2005-07-20 |
TW200305940A (en) | 2003-11-01 |
KR100948939B1 (ko) | 2010-03-23 |
AU2003220198A1 (en) | 2003-10-13 |
TWI270933B (en) | 2007-01-11 |
US6583016B1 (en) | 2003-06-24 |
CN100355046C (zh) | 2007-12-12 |
KR20040093183A (ko) | 2004-11-04 |
WO2003083929A1 (en) | 2003-10-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6707062B2 (en) | Transistor in a semiconductor device with an elevated channel and a source drain | |
US5766969A (en) | Multiple spacer formation/removal technique for forming a graded junction | |
US7553717B2 (en) | Recess etch for epitaxial SiGe | |
US6917085B2 (en) | Semiconductor transistor using L-shaped spacer | |
US7701010B2 (en) | Method of fabricating transistor including buried insulating layer and transistor fabricated using the same | |
US6184097B1 (en) | Process for forming ultra-shallow source/drain extensions | |
US5585295A (en) | Method for forming inverse-T gate lightly-doped drain (ITLDD) device | |
US6924180B2 (en) | Method of forming a pocket implant region after formation of composite insulator spacers | |
US20060154411A1 (en) | CMOS transistors and methods of forming same | |
JP3821707B2 (ja) | 半導体装置の製造方法 | |
JP4514023B2 (ja) | ソース/ドレイン拡張部からドーパントが外方拡散しないようにするための、シリコン酸化物ライナーのイオン注入 | |
US20020090787A1 (en) | Self-aligned elevated transistor | |
US6391733B1 (en) | Method of doping semiconductor devices through a layer of dielectric material | |
US7098099B1 (en) | Semiconductor device having optimized shallow junction geometries and method for fabrication thereof | |
US8395221B2 (en) | Depletion-free MOS using atomic-layer doping | |
CN116504718B (zh) | 一种半导体结构的制作方法 | |
US7033879B2 (en) | Semiconductor device having optimized shallow junction geometries and method for fabrication thereof | |
US6069046A (en) | Transistor fabrication employing implantation of dopant into junctions without subjecting sidewall surfaces of a gate conductor to ion bombardment | |
US20100032813A1 (en) | Ic formed with densified chemical oxide layer | |
JP3166911B2 (ja) | 半導体装置の製造方法 | |
US20050026406A1 (en) | Method for fabricating poly patterns | |
US20050208726A1 (en) | Spacer approach for CMOS devices | |
CN113394101A (zh) | 一种改善应力薄膜覆盖均匀性的nmos器件制造方法及其nmos器件 | |
JPH11154650A (ja) | 半導体装置の製造方法 | |
KR20050026147A (ko) | 반도체 소자의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060310 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060310 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080526 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091124 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20100224 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20100303 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100324 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100420 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20100421 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100506 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130521 Year of fee payment: 3 |
|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20100902 |
|
A072 | Dismissal of procedure [no reply to invitation to correct request for examination] |
Free format text: JAPANESE INTERMEDIATE CODE: A072 Effective date: 20101222 |
|
LAPS | Cancellation because of no payment of annual fees |