[go: up one dir, main page]
More Web Proxy on the site http://driver.im/

JP4458412B2 - パラメータ調整装置 - Google Patents

パラメータ調整装置 Download PDF

Info

Publication number
JP4458412B2
JP4458412B2 JP2003433656A JP2003433656A JP4458412B2 JP 4458412 B2 JP4458412 B2 JP 4458412B2 JP 2003433656 A JP2003433656 A JP 2003433656A JP 2003433656 A JP2003433656 A JP 2003433656A JP 4458412 B2 JP4458412 B2 JP 4458412B2
Authority
JP
Japan
Prior art keywords
processing
genetic algorithm
cpu
processing means
search
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003433656A
Other languages
English (en)
Other versions
JP2005190372A (ja
Inventor
正宏 村川
桂一 伊藤
Original Assignee
株式会社進化システム総合研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2003433656A priority Critical patent/JP4458412B2/ja
Application filed by 株式会社進化システム総合研究所 filed Critical 株式会社進化システム総合研究所
Priority to US10/584,350 priority patent/US7636706B2/en
Priority to EP04807520A priority patent/EP1701299A4/en
Priority to PCT/JP2004/019163 priority patent/WO2005064534A1/ja
Priority to CNA2004800391461A priority patent/CN1902646A/zh
Priority to KR1020067011612A priority patent/KR20070005925A/ko
Publication of JP2005190372A publication Critical patent/JP2005190372A/ja
Priority to US12/219,154 priority patent/US20080281986A1/en
Application granted granted Critical
Publication of JP4458412B2 publication Critical patent/JP4458412B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • G06N3/12Computing arrangements based on biological models using genetic models
    • G06N3/126Evolutionary algorithms, e.g. genetic algorithms or genetic programming
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06NCOMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
    • G06N3/00Computing arrangements based on biological models
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F17/00Digital computing or data processing equipment or methods, specially adapted for specific functions
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S707/00Data processing: database and file management or data structures
    • Y10S707/99931Database or file accessing
    • Y10S707/99932Access augmentation or optimizing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S707/00Data processing: database and file management or data structures
    • Y10S707/99931Database or file accessing
    • Y10S707/99933Query processing, i.e. searching
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S707/00Data processing: database and file management or data structures
    • Y10S707/99931Database or file accessing
    • Y10S707/99933Query processing, i.e. searching
    • Y10S707/99934Query formulation, input preparation, or translation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S707/00Data processing: database and file management or data structures
    • Y10S707/99931Database or file accessing
    • Y10S707/99933Query processing, i.e. searching
    • Y10S707/99935Query augmenting and refining, e.g. inexact access
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S707/00Data processing: database and file management or data structures
    • Y10S707/99931Database or file accessing
    • Y10S707/99933Query processing, i.e. searching
    • Y10S707/99936Pattern matching access

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Biophysics (AREA)
  • Health & Medical Sciences (AREA)
  • Evolutionary Biology (AREA)
  • Bioinformatics & Computational Biology (AREA)
  • Bioinformatics & Cheminformatics (AREA)
  • Data Mining & Analysis (AREA)
  • General Physics & Mathematics (AREA)
  • Software Systems (AREA)
  • Mathematical Physics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computing Systems (AREA)
  • Molecular Biology (AREA)
  • General Health & Medical Sciences (AREA)
  • Evolutionary Computation (AREA)
  • Computational Linguistics (AREA)
  • Biomedical Technology (AREA)
  • Artificial Intelligence (AREA)
  • Physiology (AREA)
  • Genetics & Genomics (AREA)
  • Databases & Information Systems (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Description

本発明は、パラメータ調整装置に関するものであり、特に、複数の処理装置(プロセッサ、CPU)を使用して遺伝的アルゴリズム(以下GAと記す)により物理モデルの多数のパラメータなどを短時間で調整可能なパラメータ調整装置に関するものである。
従来、実験結果などからGAを用いて複数のパラメータを含む物理モデルのパラメータフィッティング(調整)処理を自動的に行うパラメータ調整装置が提案されている。GAの参考文献としては、例えば下記非特許文献1がある。なお、本発明でいうGAとは進化的計算手法のことをいい、進化的戦術(Evolution Strategy:ES)の手法も含むものである。進化的戦術の参考文献としては、例えば、下記非特許文献2がある。
更に、下記の特許文献1には、GAを用いて複数のパラメータを含む物理モデルのパラメータ調整処理を自動的に行うパラメータ調整装置が提案されている。
David E.Goldberg著「Genetic Algorithms in Search,Optimization,and Machine Learning」1989年、出版社ADDISON-WESLEY PUBLISHING COMPANY,INC.が出版 H.P.Schwefel著「Evolution and Optimum Seeking」1995年、出版社John Wiley & Sonsが出版 特開2003−108972号公報
上記した従来のパラメータ調整方法においては、まず最初にGAを用いてパラメータ調整(探索)を行い、探索の終盤においては局所的探索法を用いて精度を向上させる手法が採用されていた。しかし、GAを用いた探索は終盤において探索速度が低下するので、GAで精度を上げようとすると処理時間が長くなってしまい、一方で早く局所的探索法に切り換えると最適解にたどり着かない恐れがあるという問題点があった。
また、GA処理は比較的並列処理に向いているが、局所的探索法は並列処理による高速化には向いていないという問題点もあった。更に、適用するモデルによってはGAよりも局所的探索法の方が早く最適解にたどり着く可能性があるが、このようなモデルにおいても従来の方法では処理時間の短縮ができないという問題点もあった。
本発明は、上記した課題を解決することを目的とし、このために、本発明のパラメータ調整装置は、複数の処理手段(CPU)を用いて遺伝的アルゴリズムを使用してパラメータを最適化するパラメータ調整装置において、複数の処理手段の内の一部をPowell法などの局所探索法による探索処理に割り当てる処理割り当て手段を備えたことを主要な特徴とする。
また、複数あるプロセッサの性能が均一ではない場合に、性能が低いプロセッサに局所探索の処理を割り当てる点にも特徴がある。また、複数のプロセッサの内の遺伝的アルゴリズムによる処理に割り当てられたプロセッサから探索の中間結果を収集し、局所探索法による探索処理に利用する点にも特徴がある。
また、複数の処理手段の内の遺伝的アルゴリズムによる処理に割り当てられた処理手段における遺伝的アルゴリズム処理される個体数をそれぞれの処理手段の処理能力に応じて決定する個体数決定手段を備えた点にも特徴がある。更に、複数のプロセッサはそれぞれ探索処理終了条件を満足するか否かを判定する判定手段を備え、任意のプロセッサにおいて終了の判定がなされた場合には、装置の全体の処理を終了する点にも特徴がある。
本発明のパラメータ調整装置は上記のような特徴によって、システム内の資源を有効活用してフィッティング処理を並列化および効率化することにより、短時間で最適なパラメータ群を決定できるという効果がある。
本発明のパラメータ調整装置は、例えば半導体製造ラインにおいて異なる形状のトランジスタをいくつか試作し、測定した電気特性のデータを用いて、トランジスタ電気特性モデル関数のモデルパラメータを最適化し、このモデルを使用して任意の形状のトランジスタのシミュレーションを行うために使用可能である。但し、本発明はこの例に限らず、GAを用いる任意の処理に適用可能である。以下実施例について説明する。
図1は、本発明のパラメータ調整装置の実施例のハードウェア構成を示すブロック図である。CPU1(10)〜CPUn(13)の周知のn台のパソコンが周知のLAN14によって接続されている。CPU1(10)にはデータ入出力用の周知のディスプレイ16、キーボード15が接続されているが、他のCPUにも接続されていてもかまわない。それぞれのCPUには周知のデータ入出力装置を搭載してもかまわない。本発明のパラメータ調整装置は、各CPUにそれぞれ後述するプログラムを作成してインストールすることにより実現する。
なお、この構成は一例であり、1台のサーバー中に複数のCPUが搭載されている場合、あるいはインターネットを介して複数のパソコンが接続されている場合など、本発明は実質的に複数の処理装置(CPU)による並列処理が可能な任意のコンピュータシステムに適用可能である。また、ハイパースレッディング機能など、1つのCPUによって実質的に複数の処理を並列に実行可能な場合においても本発明を適用することが可能である。
図2は、本発明のGAを使用したパラメータ調整(フィッティング)処理を示す概略タイムチャートである。CPU1は管理用CPUとして機能し、GA処理(局所法処理)以外にデータの入出力、他のCPUへの処理の割り当て、パラメータ調整処理全体の管理等を行う。CPU2〜CPUn−1は、GA処理用に割り当てられたCPUである。CPUnは、局所法の探索処理用に割り当てられたCPUである。なお、nは2以上の整数である。
CPU1は、所定の周期(GAの所定数の世代交代処理=GAn処理)毎に他のCPUから処理結果(評価値の良い個体情報)を収集し終了条件を判定して、終了条件を満足している場合には処理全体を終了し、結果を出力する。GA処理用CPUは、管理用CPU1から指示がある度にGAn処理を実行する。GAn処理中には所定の周期で他のGA用CPUと個体を交換する移住処理が行われる。また、これとは独立した周期で、局所法用CPUnへ(あるいは管理用CPUを介して)その時点で評価値の良い個体情報を送信する。
局所法用CPUnは、管理用CPUあるいはGA用CPUから個体(パラメータ)情報を受信すると、公知の局所的探索方法によりパラメータの最適化(探索)を行う。そして探索結果を管理用CPUに送信する。
図3は、管理CPU1における処理内容を示すフローチャートである。S10においてはGA用あるいは局所法用として利用可能な他のCPUを検索する。S11においては、利用可能なCPUの処理能力は既知か否かが判定され、判定結果が否定の場合にはS12に移行する。S12においては処理能力が未知のCPUの処理能力を判定する。能力としてはCPUのクロック周波数情報を読み出す、簡単なベンチマークテストプログラムを走らせて処理時間を測定することにより能力を測定する等の方法を採用可能である。
S13においては局所法用のCPUを選定する。選定条件としては、例えば最も処理能力の低いCPUを選定する。管理用CPU1が局所法用のCPUとして選定されてもかまわないが、この例では別のCPUnが選定されたものとする。なお、S10〜13の処理は、予め事前に実行しておいてもよく。管理CPU1に利用可能なCPUおよびその処理能力、処理の割り当て等を予め登録しておいてもよい。
S14においてはGAあるいは局所法処理に必要な入力データ等を各CPUに分配する。S15においては管理用CPUにおけるGA処理用の個体(染色体)を生成する。例えば半導体製造ラインの場合にはトランジスタの物理モデル関数の全てあるいは一部のパラメータの値を遺伝子とする染色体(個体)をN個生成し、個体母集団とする。個体の生成とは染色体中の遺伝子の値を決定することである。なお、公知のBSIMなどのトランジスタの物理モデルにおいては、各パラメータについて推奨するパラメータ初期値の範囲が定められているので、各パラメータについて、推奨するパラメータ初期値の範囲内においてランダムに初期値を決定して遺伝子の値とする。
個体数Nは、基本的には調整すべきパラメータの数に基づき決定する。実施例においては、例えば個体数N=パラメータ数×定数(例えば5〜15)としてもよい。なお、個体数Nは大きいほど精度は向上するが処理時間も長くなる。一方、処理能力の異なる複数のCPUに同じ個体数NのGA処理を実行させると、速いCPUは遅いCPUの処理が終了するまで待たされることになる。そこで、処理能力の大きなCPUほどNを大きくすることにより、GA用に割り当てられた複数のCPUの処理時間がほぼ同じになるようにしてもよい。
S16においては後述するGAn処理(あるいは局所法処理)が行われる。S17においては自分のデータも含めて全てのCPUの処理結果データを収集する。S18においては、終了条件を満足するか否かが判定される。終了条件としては例えば以下の(1)〜(3)のいずれかの条件を満足した時とする。(1)何れかの個体の評価値が予め定められた目標値以上に達した。(2)評価値の増加率が所定値を下まわった。(3)計算回数が所定値を超えた。S19においては全てのCPUに対して終了を指示し、S20においては例えばディスプレイ、プリンタ、ファイル等に結果を出力する。なお、S16の処理中に上記終了条件の(1)の情報が他のCPUから送信されてきた場合には、直ちにS16の処理を中止し、S19に移行してもよい。
図4は、GA用CPU処理の内容を示すフローチャートである。S30においては管理CPUからデータを受信するまで待ち、S31においては、受信したデータが終了指示ならば処理を終了する。S32においては受信したデータがS14において分配されたデータであるか否かが判定され、判定結果が肯定の場合にはS33に移行する。S33においては自CPUにおけるGA処理用の個体(染色体)を生成する。この処理はS15と同じ処理である。S34においては生成した個体を母集団として登録して、S36に移行する。
S35においては、受信したデータが続行指示か否かが判定され、判定結果が肯定の場合にはS36に移行する。S36においては後述するGAの所定数の世代交代処理であるGAn処理が実行される。S37においてはGA処理の結果である、評価値が上位の所定個数の個体の情報を管理CPUに転送し、S30に戻る。
図5は、局所法用のCPU処理の内容を示すフローチャートである。S50においては管理CPUからデータを受信するまで待ち、S51においては、受信したデータが終了指示ならば処理を終了する。S52においては受信したデータがS14において分配されたデータであるか否かが判定され、判定結果が肯定の場合にはS55に移行する。
S53においては、GA用CPUから送信された中間結果である評価上位データであるか否かが判定され、判定結果が肯定の場合にはS54に移行する。S54においては、各CPUから収集した上位個体データを評価値順にソートするなどして、探索処理する個体を選択する。なお、局所法用のCPUが他のCPUのGAn処理中に局所法探索処理を複数回実行可能であれば、実行可能な範囲内で選択する個体数は複数であってもよく、複数の場合には1つずつ順に処理する。
S55においては、例えば「ニューメリカルレシピ・イン・シー、技術評論社、1993」などに記載の公知のPowell法あるいはその他の公知の局所的探索法によりパラメータの調整、即ち評価値の良いパラメータの探索を行う。この処理はGA処理と比べて処理負荷が軽いので、処理能力の低いCPUであってもGA処理と比べて短時間で処理可能である。S56においては、処理の結果である、評価値が上位の所定個数の個体の情報を管理CPUに転送し、S50に戻る。
図6は、S16、S36の、GAの所定数の世代交代処理であるGAn処理の内容を示すフローチャートである。S60〜62においては公知の遺伝的アルゴリズム処理における1世代の世代更新処理が行われる。なお、詳細については前記した特許文献に記載されている。まず、S60においては母集団から個体をランダムに所定数選択し、交叉処理により子個体を生成する。交叉処理とは、選択した親個体のコピーをそれぞれ任意個生成して、それらのコピー個体間において遺伝子の一部を交換するか、あるいはそれぞれの遺伝子から新たな遺伝子を生成することにより任意個の子個体を生成する処理である。
S61においてはS60で生成された子個体の評価値を計算する。評価値とは、染色体中の遺伝子がパラメータとしてどれだけ理想的な値に近いかを示す値である。半導体製造ラインに適用する場合には、染色体中の遺伝子をモデルパラメータとするトランジスタ電気特性モデル関数で計算した特性の推定値と、トランジスタの試作実験により得られた特性の測定値との二乗誤差を計算する。そして、2乗誤差値が低ければ低いほど評価が良いものとする。
S62においてはS60で選択した親個体と生成した子個体の中から評価の良い順に取り出した個体数分だけを母集団に戻し、残りを破棄する。この処理によって評価値の低い染色体が淘汰される。なお、この他に、親個体の一部を淘汰の対象にせずにそのまま母集団に戻し、残りの親個体と子個体から評価の良い順に「残りの親個体」数分戻す方法、あるいは全ての個体を母集団に戻してから、もとの母集団の数だけ残して他を淘汰する方法を用いてもよい。
通常、GAにおいては交叉の他に突然変異という処理を行う。しかし、例えば前記した特許文献においては、交叉過程において乱数を用いて子固体の遺伝子を生成しているため、突然変異の性質も兼ね備えている。そのため、上記のような交叉手法を用いる場合は別に突然変異は行う必要がない。なお、実数値を扱うGAの場合、突然変異処理として染色体の各遺伝子に正規分布に従って発生させた正規乱数を加算する操作が提案されており、このような突然変異処理を追加してもよい。
S63においては、精度、即ち個体のパラメータを使用した物理モデルの実験結果との誤差=評価値が最も良いものが目標値に達しているか否かが判定され、判定結果が肯定の場合にはS72に移行する。S64においてはGA処理(世代交代)が予め定められた回数(図2では6回)実行されたか否かが判定され、判定結果が肯定の場合にはS72に移行する。
S65においては、局所法用の個体抽出周期(図2では3回)が到来したか否かが判定され、判定結果が肯定の場合にはS66に移行する。S66においては、評価の良い個体を所定数だけ局所法用CPUに転送する。S67においては、移住周期(図2では2回)が到来したか否かが判定され、判定結果が肯定の場合にはS68に移行するが、否定の場合にはS60に戻る。
本発明の並列GA方式は個体集団をプロセッサ毎に独立して進化させる。このため、プロセッサ毎のGAでは単一集団のGAに比べ解の多様性が低下するためにフィッティング性能が低下してしまう。そこで、移住と呼ばれる処理を追加する。移住は各CPUの個体集団間で染色体の入れ替えを行う処理である。この処理により、解の多様性を維持し、単一集団時と同等以上のフィッティング性能を維持する。
S68においては、評価が上位の個体を所定個数だけ抽出する。S69においては、抽出した個体データを予め定められたCPUへ転送する。転送先のCPUは予め固定されていてもよいし、何回目はどのCPUに転送するかを決めるテーブルあるいは演算式を予め作成して配布しておいてもよい。一例としては、例えばCPU1はCPU2へ、CPU2はCPU3へ、…CPUn-1はCPU1へというようにリング状に転送してもよい。
S70においては、他のCPUからの移住データを受信する。S71においては、移住データを個体の母集団に加え、S60に戻る。
終了が判定された場合には、S72において処理の結果である、評価値が上位の所定個数の個体の情報を管理CPUに転送し、報告してGAn処理を終了する。
以上のような構成および処理によって、短時間で高精度のパラメータ調整ができる。そして、物理モデルに当該パラメータを採用することにより、試作をせずに高精度の回路シミュレーションを行うことができるので、半導体素子の製造効率が向上する。
以上実施例1を説明したが、本発明のパラメータ調整装置には以下のような変形例も考えられる。実施例においては局所法処理用の個体は周期的に上位のものを送信する例を開示したが、各GA用CPUにおいて所定の精度を満足するものが出現した場合に、その個体情報を局所法用CPUに随時送信するようにしてもよい。
実施例においてはそれぞれのCPUはGA処理あるいは局所法処理のいずれか一方に割り当てる例を開示したが、例えば1台だけ処理能力の高いCPUがある場合などには、処理能力の最も高いCPUにGA処理と局所法処理の両方を割り当て、その他のCPUにGA処理のみを割り当てるようにすることも可能である。
実施例においてはGA処理の中間結果の上位のものについて局所法による探索を行う例を開示したが、パラメータ空間内で評価値のピークが複数個ある場合などにおいて、GA処理の中間結果の上位のものが、パラメータ空間において所定の範囲内に収まる複数のグループに分類できる場合には、それぞれのグループの代表個体について局所法による探索を行うようにしてもよい。
本発明のパラメータ調整装置の実施例のハードウェア構成を示すブロック図である。 本発明のGAを使用したパラメータ調整処理を示す概略タイムチャートである。 管理CPU1における処理内容を示すフローチャートである。 GA用CPU処理の内容を示すフローチャートである。 局所法用のCPU処理の内容を示すフローチャートである。 S16、S36のGAn処理の内容を示すフローチャートである。
符号の説明
10、11、12、13 CPU
14 LAN
15 キーボード
16 ディスプレイ

Claims (3)

  1. たがいに接続された複数の処理手段を備え、遺伝的アルゴリズムを使用してパラメータを最適化するパラメータ調整装置において、
    前記処理手段は、個別のコンピューターに搭載されたCPU、あるいは1台のサーバ装置に搭載された複数のCPUの内の1つに、遺伝的アルゴリズムおよび局所探索法のいずれかを使用してパラメータを最適化するプログラムをインストールしたものであり、
    前記複数の処理手段の内の一部を局所探索法による探索処理に割り当て、残りの処理手段を遺伝的アルゴリズムによる処理に割り当てる処理割り当て手段と、
    前記遺伝的アルゴリズムによる処理に割り当てられた処理手段から探索の中間結果を収集して局所探索法による探索処理に利用する探索処理制御手段と、
    前記遺伝的アルゴリズムによる処理に割り当てられた処理手段において、遺伝的アルゴリズムにおける所定数の世代交代毎に、それぞれの前記処理手段における遺伝的アルゴリズムの実行に使用する個体の母集団から所定個数の個体を予め定められた他の処理手段に送り出すと共に、予め定められた他の処理手段から所定個数の個体を母集団に受け入れる移住手段と、
    前記複数の処理手段はそれぞれ探索処理終了条件を満足するか否かを判定する判定手段を備え、任意の処理手段において前記判定手段によって終了の判定がなされた場合には、装置全体の処理を終了する全体処理終了手段と
    を備えたことを特徴とするパラメータ調整装置。
  2. 前記処理割り当て手段は、前記複数の処理手段の内の処理能力の最も小さいものを局所探索法による探索処理に割り当てることを特徴とする請求項1に記載のパラメータ調整装置。
  3. 更に、前記複数の処理手段の内の遺伝的アルゴリズムによる処理に割り当てられた処理手段における遺伝的アルゴリズム処理される個体数をそれぞれの処理手段の処理能力に応じて決定する個体数決定手段を備えたことを特徴とする請求項1に記載のパラメータ調整装置。
JP2003433656A 2003-12-26 2003-12-26 パラメータ調整装置 Expired - Fee Related JP4458412B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2003433656A JP4458412B2 (ja) 2003-12-26 2003-12-26 パラメータ調整装置
EP04807520A EP1701299A4 (en) 2003-12-26 2004-12-22 DEVICE FOR ADJUSTING PARAMETERS
PCT/JP2004/019163 WO2005064534A1 (ja) 2003-12-26 2004-12-22 パラメータ調整装置
CNA2004800391461A CN1902646A (zh) 2003-12-26 2004-12-22 参数调节装置
US10/584,350 US7636706B2 (en) 2003-12-26 2004-12-22 Parameter adjustment device
KR1020067011612A KR20070005925A (ko) 2003-12-26 2004-12-22 파라미터 조정 장치
US12/219,154 US20080281986A1 (en) 2003-12-26 2008-07-17 Parameter adjusting device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003433656A JP4458412B2 (ja) 2003-12-26 2003-12-26 パラメータ調整装置

Publications (2)

Publication Number Publication Date
JP2005190372A JP2005190372A (ja) 2005-07-14
JP4458412B2 true JP4458412B2 (ja) 2010-04-28

Family

ID=34736523

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003433656A Expired - Fee Related JP4458412B2 (ja) 2003-12-26 2003-12-26 パラメータ調整装置

Country Status (6)

Country Link
US (2) US7636706B2 (ja)
EP (1) EP1701299A4 (ja)
JP (1) JP4458412B2 (ja)
KR (1) KR20070005925A (ja)
CN (1) CN1902646A (ja)
WO (1) WO2005064534A1 (ja)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5055556B2 (ja) * 2005-12-05 2012-10-24 国立大学法人名古屋大学 ハイブリッドgaによる複数パラメータの最適化方法、パターンマッチングによるデータ解析方法、放射線回折データに基づく物質構造の推定方法、ならびに関連するプログラム、記録媒体および各種装置
AU2008323758B2 (en) * 2007-11-08 2012-11-29 Sentient Technologies (Barbados) Limited Distributed network for performing complex algorithms
CA2759293A1 (en) * 2009-04-28 2010-11-04 Genetic Finance (Barbados) Limited Class-based distributed evolutionary algorithm for asset management and trading
WO2010127039A1 (en) 2009-04-28 2010-11-04 Genetic Finance (Barbados) Limited Distributed evolutionary algorithm for asset management and trading
WO2012143978A1 (ja) * 2011-04-22 2012-10-26 富士通株式会社 情報処理装置及び情報処理装置の処理方法
US20140067601A1 (en) * 2012-09-06 2014-03-06 Sap Ag Supply chain finance planning
US9594594B2 (en) * 2012-10-18 2017-03-14 Advanced Micro Devices, Inc. Media hardware resource allocation
CN104021425B (zh) * 2014-05-19 2017-04-19 中国人民解放军国防科学技术大学 一种用于解决提早‑延期调度问题的模因演化算法
US10430429B2 (en) 2015-09-01 2019-10-01 Cognizant Technology Solutions U.S. Corporation Data mining management server
US11250328B2 (en) 2016-10-26 2022-02-15 Cognizant Technology Solutions U.S. Corporation Cooperative evolution of deep neural network structures
US11507844B2 (en) 2017-03-07 2022-11-22 Cognizant Technology Solutions U.S. Corporation Asynchronous evaluation strategy for evolution of deep neural networks
US11250314B2 (en) 2017-10-27 2022-02-15 Cognizant Technology Solutions U.S. Corporation Beyond shared hierarchies: deep multitask learning through soft layer ordering
CA3085897C (en) 2017-12-13 2023-03-14 Cognizant Technology Solutions U.S. Corporation Evolutionary architectures for evolution of deep neural networks
WO2019118299A1 (en) 2017-12-13 2019-06-20 Sentient Technologies (Barbados) Limited Evolving recurrent networks using genetic programming
US11527308B2 (en) 2018-02-06 2022-12-13 Cognizant Technology Solutions U.S. Corporation Enhanced optimization with composite objectives and novelty-diversity selection
US12033079B2 (en) 2018-02-08 2024-07-09 Cognizant Technology Solutions U.S. Corporation System and method for pseudo-task augmentation in deep multitask learning
US11481639B2 (en) 2019-02-26 2022-10-25 Cognizant Technology Solutions U.S. Corporation Enhanced optimization with composite objectives and novelty pulsation
WO2020186061A1 (en) 2019-03-13 2020-09-17 Cognizant Technology Solutions U.S. Corporation System and method for implementing modular universal reparameterization for deep multi-task learning across diverse domains
EP3948692A4 (en) 2019-03-27 2023-03-29 Cognizant Technology Solutions U.S. Corporation PROCESS AND SYSTEM CONTAINING A SCALABLE SUBSTITUTE-ASSISTED PRESCRIPTIONS OPTIMIZATION ENGINE
US12026624B2 (en) 2019-05-23 2024-07-02 Cognizant Technology Solutions U.S. Corporation System and method for loss function metalearning for faster, more accurate training, and smaller datasets
US12099934B2 (en) 2020-04-07 2024-09-24 Cognizant Technology Solutions U.S. Corporation Framework for interactive exploration, evaluation, and improvement of AI-generated solutions
US11775841B2 (en) 2020-06-15 2023-10-03 Cognizant Technology Solutions U.S. Corporation Process and system including explainable prescriptions through surrogate-assisted evolution

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08272760A (ja) * 1995-03-29 1996-10-18 Hitachi Ltd 非線形最適化並列処理方法
JPH09282288A (ja) * 1996-04-09 1997-10-31 Fujitsu Ltd 複数計算機運用システム
JPH10134019A (ja) * 1996-09-06 1998-05-22 Fujitsu Ltd 局所解を利用した並列遺伝的アルゴリズムの大域的探索装置及び探索装置及び局所解を利用した並列遺伝的アルゴリズムの大域的探索プログラムを格納した記憶媒体
JPH1097437A (ja) * 1996-09-20 1998-04-14 Nippon Steel Corp 並列分散処理システム
JP3665460B2 (ja) * 1997-12-05 2005-06-29 富士通株式会社 分散自律協調型の応答時間チューニングによる経路選択システム、方法、及び記録媒体
US5942097A (en) * 1997-12-05 1999-08-24 The Ohio State University Method and apparatus featuring a non-consumable anode for the electrowinning of aluminum
US5924097A (en) * 1997-12-23 1999-07-13 Unisys Corporation Balanced input/output task management for use in multiprocessor transaction processing system
JP2000163393A (ja) * 1998-11-27 2000-06-16 Matsushita Electric Ind Co Ltd 組合せ最適化装置
JP2003288579A (ja) 2001-07-27 2003-10-10 National Institute Of Advanced Industrial & Technology 最適フィッティングパラメータ決定方法および装置、並びに最適フィッティングパラメータ決定プログラム
JP3404532B2 (ja) 2001-07-27 2003-05-12 独立行政法人産業技術総合研究所 最適フィッティングパラメータ決定方法および装置、並びに最適フィッティングパラメータ決定プログラム
US7236971B1 (en) * 2002-12-20 2007-06-26 Ncr Corporation Method and system for deriving data through interpolation in a database system

Also Published As

Publication number Publication date
US20080281986A1 (en) 2008-11-13
US7636706B2 (en) 2009-12-22
KR20070005925A (ko) 2007-01-10
JP2005190372A (ja) 2005-07-14
CN1902646A (zh) 2007-01-24
US20070150435A1 (en) 2007-06-28
EP1701299A4 (en) 2009-04-22
EP1701299A1 (en) 2006-09-13
WO2005064534A1 (ja) 2005-07-14

Similar Documents

Publication Publication Date Title
JP4458412B2 (ja) パラメータ調整装置
Boukerche et al. Dynamic load balancing strategies for conservative parallel simulations
Tang et al. The impact of data replication on job scheduling performance in the data grid
Ding et al. Kubernetes-oriented microservice placement with dynamic resource allocation
Zhang et al. Virtual machine placement strategy using cluster-based genetic algorithm
Ma et al. Real-time virtual machine scheduling in industry IoT network: A reinforcement learning method
CN110362388B (zh) 一种资源调度方法及装置
Subashini et al. Comparison of multi-objective evolutionary approaches for task scheduling in distributed computing systems
Ijaz et al. MOPT: list-based heuristic for scheduling workflows in cloud environment
Li et al. On runtime communication and thermal-aware application mapping and defragmentation in 3D NoC systems
CN108241864A (zh) 基于多变量分组的服务器性能预测方法
KR102129389B1 (ko) 클라우드 컴퓨팅 환경에서의 다목적 가상머신 배치 방법 및 장치
Jiang et al. An efficient parallel implementation of the hidden markov methods for genomic sequence-search on a massively parallel system
Namyar et al. Finding adversarial inputs for heuristics using multi-level optimization
JP4127056B2 (ja) 並列多目標追尾装置
Wang et al. Hill climbing-based decentralized job scheduling on computational grids
JP6285850B2 (ja) プロセスマイグレーション方法及びクラスタシステム
Manupati et al. Real-time rule-based scheduling system for integrated delivery in a semiconductor manufacturing using evolutionary algorithm-based simulation approach
Du et al. OctopusKing: A TCT-aware task scheduling on spark platform
Qiu et al. Multi-objective virtual machine consolidation
Nedunchelian et al. Dynamic Task Scheduling Using Parallel Genetic Algorithms For Heterogeneous Distributed Computing.
Sandhya et al. Dynamic Load Balancing Based on Genetic Algorithm
Shouman et al. Static Workload Distribution of Parallel Applications in Heterogeneous Distributed Computing Systems with Memory and Communication Capacity Constraints
Laili et al. Multi operators-based partial connected parallel evolutionary algorithm
Yazdanpanah et al. Evaluation performance of task scheduling algorithms in heterogeneous environments

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20061130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091007

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091203

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100203

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100204

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130219

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees